电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA487M000BGR

产品描述LVPECL Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA487M000BGR概述

LVPECL Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA487M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率487 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
MSP430F149单片机头文件
#define TACCR1_ 0x0174 /* Timer A 捕获/比较寄存器1 */ sfrw TACCR1 = TACCR1_; 上面两行代码中的sfrw代表什么意思? thanks....
zhengrs 嵌入式系统
电容倍增器的等效电容计算
要设计个电源,想起早前标记的帖子--超低纹波线性稳压电源电路,其中提到了电容倍增器,, 维基的解释:(中文,英文) 电容倍增器只使用一个电容和放大器放大了电容的容量。它其实是一个 ......
Tobey 电源技术
看大家申请到了富士通的东西,看来不够条件了
这么多人申请到了。以前没有用过,正学习。看来是不会来了。...
a252284222 综合技术交流
物联网就是RFID吗?
摘要: 人们之所以对物联网的解释仁智各见,还在于物联网还缺少一个权威性的定义。即便是国际电信联盟在以物联网为主题的2005年互联网年终报告中,也没有确切定义物联网。 标签: 物联网 ......
xtss 无线连接
请教版主ucos移植问题
各位高手,版主,这个我问题困扰了我将近一个星期。非常苦恼,特寻求帮助。 我用移植的ucos V2.86,在固件库2.0版本下,可以正常运转,做了个跑马灯的实验,但是升级成3.2.0的库以后, ......
richard.kong stm32/stm8
不能常来了
公司上网不方便,悲催,以后就不能回答朋友们的问题了。唉!这叫什么事。...
zhangdaoyu 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2263  214  1119  739  2471  27  1  15  56  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved