电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

VS-16EDU06-M3-I

产品描述Power Switch ICs - Power Distribution Smart Hi-side Hi Currnt PWR Switch
产品类别半导体    分立半导体   
文件大小129KB,共7页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

VS-16EDU06-M3-I在线购买

供应商 器件名称 价格 最低购买 库存  
VS-16EDU06-M3-I - - 点击查看 点击购买

VS-16EDU06-M3-I概述

Power Switch ICs - Power Distribution Smart Hi-side Hi Currnt PWR Switch

VS-16EDU06-M3-I规格参数

参数名称属性值
产品种类
Product Category
Rectifiers
制造商
Manufacturer
Vishay(威世)
RoHSDetails
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TO-263-3
Vr - Reverse Voltage600 V
If - Forward Current16 A
类型
Type
Fast Recovery Rectifiers
ConfigurationSingle
Vf - Forward Voltage910 mV
Max Surge Current160 A
Ir - Reverse Current70 uA
Recovery Time55 ns
最小工作温度
Minimum Operating Temperature
- 55 C
最大工作温度
Maximum Operating Temperature
+ 175 C
系列
Packaging
Cut Tape
系列
Packaging
MouseReel
系列
Packaging
Reel
产品
Product
Rectifiers
工厂包装数量
Factory Pack Quantity
2000
单位重量
Unit Weight
0.068654 oz

文档预览

下载PDF文档
VS-16EDU06-M3
www.vishay.com
Vishay Semiconductors
Ultrafast Rectifier, 16 A FRED Pt
®
FEATURES
• Ultrafast recovery time, reduced Q
rr
, and soft
recovery
K
• 175 °C maximum operating junction temperature
• For PFC CRM, snubber operation
• Low forward voltage drop
1
2
Top View
Bottom View
• Low leakage current
• Meets MSL level 1, per J-STD-020, LF maximum
peak of 260 °C
• Meets JESD 201 class 2 whisker test
• Material categorization: for definitions of compliance
please see
www.vishay.com/doc?99912
TO-263AC (SMPD)
K
Cathode
Anode 1
Anode 2
DESCRIPTION / APPLICATIONS
PRODUCT SUMMARY
Package
I
F(AV)
V
R
V
F
at I
F
t
rr
T
J
max.
Diode variation
TO-263AC (SMPD)
16 A
600 V
0.91 V
55 ns
175 °C
Single die
State of the art ultrafast recovery rectifiers designed with
optimized performance of forward voltage drop and ultrafast
recovery time, and soft recovery.
The planar structure and the platinum doped life time control
guarantee the best overall performance, ruggedness, and
reliability characteristics.
These devices are intended for use in PFC, boost, lighting,
in the AC/DC section of SMPS, freewheeling and clamp
diodes.
Their extremely optimized stored charge and low recovery
current minimize the switching losses and reduce power
dissipation in the switching element and snubbers.
ABSOLUTE MAXIMUM RATINGS
PARAMETER
Peak repetitive reverse voltage
Average rectified forward current
Non-repetitive peak surge current
SYMBOL
V
RRM
I
F(AV)
I
FSM
T
solder pad
= 141 °C
T
J
= 25 °C, 6 ms square pulse
TEST CONDITIONS
VALUES
600
16
160
UNITS
V
A
ELECTRICAL SPECIFICATIONS
(T
J
= 25 °C unless otherwise specified)
PARAMETER
Breakdown voltage,
blocking voltage
Forward voltage
SYMBOL
V
BR
,
V
R
V
F
I
R
C
T
TEST CONDITIONS
I
R
= 100 μA
I
F
= 16 A
I
F
= 16 A, T
J
= 150 °C
V
R
= V
R
rated
T
J
= 150 °C, V
R
= V
R
rated
V
R
= 600 V
MIN.
600
-
-
-
-
-
TYP.
-
1.04
0.91
-
70
16
MAX.
-
1.25
1.1
15
300
-
μA
pF
V
UNITS
Reverse leakage current
Junction capacitance
Revision: 10-Feb-15
Document Number: 95818
1
For technical questions within your region:
DiodesAmericas@vishay.com, DiodesAsia@vishay.com, DiodesEurope@vishay.com
THIS DOCUMENT IS SUBJECT TO CHANGE WITHOUT NOTICE. THE PRODUCTS DESCRIBED HEREIN AND THIS DOCUMENT
ARE SUBJECT TO SPECIFIC DISCLAIMERS, SET FORTH AT
www.vishay.com/doc?91000
FPGA运动目标跟踪
目前正在做fpga运动目标跟踪的工作,想找道友,有这方面研究经验的朋友,望你不吝赐教 qq398893820 ...
jokeboy999 FPGA/CPLD
【转帖】高频电路设计中耦合电容的重要性
正确理解AC耦合电容在高频电路设计中,经常会用到AC耦合电容,要么在芯片之间加两颗直连,要么在芯片与连接器之间加两颗。看似简单,但一切都因为信号的高速而不同。信号的高速传输使这颗电容变 ......
皇华Ameya360 电源技术
【AT-START-F403A测评】之二freeRTOS系统IAR环境时钟配置及串口DMA实现完全pri...
本帖最后由 uuxz99 于 2020-10-3 21:08 编辑 【AT-START-F403A测评】之二freeRTOS系统基于IAR环境时钟配置及串口DMA实现完全printf功能 通过上一次测评,仅实现了简单任务切换,任务中断 ......
uuxz99 国产芯片交流
FPGA与DSP综合比较
1) 内部资源 FPGA侧重于设计具有某个功能的硬件电路,内部资源是VersaTiles(Actel FPGA)之类的微小单元,FPGA的内部单元初始在编程前都是使用的是HDL语言实现硬件电路的设计描述。FPGA内部的 ......
eeleader FPGA/CPLD
DSP2833x_Headers_nonBIOS.cmd
MEMORY { PAGE 0: /* Program Memory */ PAGE 1: /* Data Memory */ DEV_EMU : origin = 0x000880, length = 0x000180 /* device emulation registers */ FLA ......
Jacktang 微控制器 MCU
日本立体大规模集成电路有望突破电路集成极限
日本东北大学研究人员开发出由10个半导体芯片层叠而成的立体大规模集成电路,打破了此前3个芯片层叠的纪录,专家认为该技术有望使大规模集成电路突破电路集成的极限。 以往的大规模集成电路 ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 534  336  2474  2048  676  18  20  32  36  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved