电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

85105AGILF

产品描述Real Time Clock Serial I2C bus RTC
产品类别半导体    模拟混合信号IC   
文件大小221KB,共17页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

85105AGILF在线购买

供应商 器件名称 价格 最低购买 库存  
85105AGILF - - 点击查看 点击购买

85105AGILF概述

Real Time Clock Serial I2C bus RTC

85105AGILF规格参数

参数名称属性值
产品种类
Product Category
Clock Drivers & Distribution
制造商
Manufacturer
IDT(艾迪悌)
RoHSDetails
Multiply / Divide Factor1:5
输出类型
Output Type
LVPECL, LVCMOS
Max Output Freq500 MHz
电源电压-最大
Supply Voltage - Max
3.63 V
电源电压-最小
Supply Voltage - Min
2.97 V
最大工作温度
Maximum Operating Temperature
+ 85 C
最小工作温度
Minimum Operating Temperature
- 40 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TSSOP-20
系列
Packaging
Tube
高度
Height
1 mm
Input TypeLVCMOS, MVTTL
长度
Length
6.5 mm
工作电源电流
Operating Supply Current
27 mA
工厂包装数量
Factory Pack Quantity
74
类型
Type
Fanout Buffers
宽度
Width
4.4 mm
单位重量
Unit Weight
0.006737 oz

文档预览

下载PDF文档
Low Skew, 1-to-5, Differential/LVCMOS-to-
0.7V HCSL Fanout Buffer
Data Sheet
85105I
G
ENERAL
D
ESCRIPTION
The 85105I is a low skew, high performance 1-to-5 Differential-to-
0.7V HCSL Fanout Buffer. The 85105I has two selectable clock
inputs. The CLK0, nCLK0 pair can accept most standard differential
input levels. The single-ended CLK1 can accept LVCMOS or LVTTL
input levels. The clock enable is internally synchronized to eliminate
runt clock pulses on the outputs during asynchronous assertion/
deassertion of the clock enable pin.
Guaranteed output and par t-to-par t skew characteristics
make the 85105I ideal for those applications demanding well
defined performance and repeatability.
F
EATURES
Five 0.7V differential HCSL outputs
Selectable differential CLK0, nCLK0 or LVCMOS inputs
CLK0, nCLK0 pair can accept the following differential
input levels: LVPECL, LVDS, LVHSTL, HCSL
CLK1 can accept the following input levels:
LVCMOS or LVTTL
Maximum output frequency: 500MHz
Translates any single-ended input signal to 3.3V
HCSL levels with resistor bias on nCLK input
Output skew: 100ps (maximum)
Part-to-part skew: 600ps (maximum)
Propagation delay: 3.2ns (maximuml)
Additive phase jitter, RMS: 0.24ps (typical)
3.3V operating supply
-40°C to 85°C ambient operating temperature
Available in lead-free (RoHS 6) package
B
LOCK
D
IAGRAM
CLK_EN
Pullup
CLK0
Pulldown
nCLK0
Pullup/Pulldown
CLK1
Pulldown
CLK_SEL
Pulldown
D
Q
LE
0
Q0
nQ0
1
Q1
nQ1
Q2
nQ2
IREF
Q3
nQ3
Q4
nQ4
P
IN
A
SSIGNMENT
85105I
20-Lead TSSOP
6.5mm x 4.4mm x 0.925mm Package Body
G Package
Top View
©2016 Integrated Device Technology, Inc
1
Revision A January 20, 2016

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1052  2020  2541  475  363  24  39  27  35  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved