电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V67603S166BQG8

产品描述SRAM 9M 3.3V PBSRAM SLOW P/L
产品类别存储   
文件大小243KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

71V67603S166BQG8在线购买

供应商 器件名称 价格 最低购买 库存  
71V67603S166BQG8 - - 点击查看 点击购买

71V67603S166BQG8概述

SRAM 9M 3.3V PBSRAM SLOW P/L

71V67603S166BQG8规格参数

参数名称属性值
产品种类
Product Category
SRAM
制造商
Manufacturer
IDT(艾迪悌)
RoHSDetails
Memory Size9 Mbit
Organization256 k x 36
Access Time3.5 ns
Maximum Clock Frequency166 MHz
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
3.465 V
电源电压-最小
Supply Voltage - Min
3.135 V
Supply Current - Max340 mA
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
CABGA-165
系列
Packaging
Reel
高度
Height
1.2 mm
长度
Length
15 mm
Memory TypeSDR
Moisture SensitiveYes
工作温度范围
Operating Temperature Range
0 C to + 70 C
工厂包装数量
Factory Pack Quantity
2000
类型
Type
Synchronous
宽度
Width
13 mm

文档预览

下载PDF文档
256K X 36, 512K X 18
IDT71V67603/Z
3.3V Synchronous SRAMs
IDT71V67803/Z
3.3V I/O, Burst Counter
Pipelined Outputs, Single Cycle Deselect
Features
256K x 36, 512K x 18 memory configurations
Supports high system speed:
– 166MHz 3.5ns clock access time
– 150MHz 3.8ns clock access time
– 133MHz 4.2ns clock access time
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte
write enable (BWE), and byte writes (BWx)
3.3V core power supply
Power down controlled by ZZ input
3.3V I/O supply (V
DDQ
)
Packaged in a JEDEC Standard 100-pin thin plastic quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch
ball grid array (fBGA).
Description
The IDT71V67603/7803 are high-speed SRAMs organized as
256K x 36/512K x 18. The IDT71V67603/7803 SRAMs contain write,
data, address and control registers. Internal logic allows the SRAM to
generate a self-timed write based upon a decision which can be left until
the end of the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V67603/7803 can provide four cycles of
data for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will be pipelined for one
cycle before it is available on the next rising clock edge. If burst mode
operation is selected (ADV=LOW), the subsequent three cycles of output
data will be available to the user on the next three rising clock edges. The
order of these three addresses are defined by the internal burst counter
and the
LBO
input pin.
The IDT71V67603/7803 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm 100-
pin thin plastic quad flatpack (TQFP), a 119 ball grid array (BGA) and a 165
fine pitch ball grid array (fBGA).
Pin Description Summary
A
0
-A
18
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Asynchronous
Synchronous
N/A
N/A
5310 tbl 01
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V67802.
FEBRUARY 2009
1
©2007 Integrated Device Technology, Inc.
DSC-5310/07
电脑cpu的温度信息存放在哪
请问有谁知道电脑CPU温度的信息是存放在哪?是某个端口下面, 还是内存中,还是就在主板中,请知道的给点提示吧,谢谢...
xiaoxiangjin 嵌入式系统
关于eZ430-RF2500在智能车数据采集中的应用(一)
3月25日拿到开发最后一套的开发套件,拿来后和大多数童鞋一样实验了一下demo,成功了 然后入手其他硬件平台的设计,毕竟有了可以产生数据的平台,传输模块才有用。申请这个模块其实也是在为 ......
k410533234 微控制器 MCU
S3C2440 SPI接收问题请教
S3C2440 SPI接收问题请教, 程序代码如下所示. 我通过示波器能够抓到MISO,MOSI的正确波形,说明数据发送和接收都是正确的,可就是2440寄存器SPRDAT0没有数值,始终是0. 各位大侠估计什么原因 ......
cclinyes 嵌入式系统
关于remote tools
起源于CETK工具连不上。看到论坛上googleman讨论的CETK的用法,我尝试用activeSync连接CETK,发现有问题。报错: ActiveSync report error: unable to load device side components。 现在 ......
snowingsuning 嵌入式系统
稳定模拟表头读数的机电阻尼法
在交付动圈表头之前,制造厂用一根连线将表头的端子短路,以产生有效的电磁阻尼,防止运输中发生的外界机械振动和冲击。本设计实例将相同原理用于正常工作条件下的模拟表头。将一只表头连接到有 ......
fighting 模拟电子
视频监控系统遭受雷击损害的主要原因
Ⅰ.直击雷:雷电直接击在露天的摄像机上造成设备损坏或雷电直接击在架空线缆上造成线缆损毁。这种雷击方式造成的破坏最严重,但出现机率比较小。 Ⅱ.感应雷:又称二次雷,它分为电磁感应 ......
xyh_521 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 509  1304  2754  2127  1200  7  32  44  45  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved