| 器件名 | 厂商 | 描 述 | 功能 |
|---|---|---|---|
| SN74AS832BN | Texas Instruments(德州仪器) | Hex 2-Input OR Drivers 20-PDIP 0 to 70 | 下载 |
| SN74AS832BN3 | Texas Instruments(德州仪器) | IC,LOGIC GATE,HEX 2-INPUT OR,AS-TTL,DIP,20PIN,PLASTIC | 下载 |
| SN74AS832BN3 | Rochester Electronics | OR Gate | 下载 |
| SN74AS832BNE4 | Texas Instruments(德州仪器) | Hex 2-Input OR Drivers 20-PDIP 0 to 70 | 下载 |
| SN74AS832BNP3 | Texas Instruments(德州仪器) | IC,LOGIC GATE,HEX 2-INPUT OR,AS-TTL,DIP,20PIN,PLASTIC | 下载 |
| SN74AS832BNP3 | Rochester Electronics | OR Gate | 下载 |
| 对应元器件 | pdf文档资料下载 |
|---|---|
| SN74AS832BN3 、 SN74AS832BNP3 | 下载文档 |
| SN74AS832BN3 、 SN74AS832BNP3 | 下载文档 |
| SN74AS832BN 、 SN74AS832BNE4 | 下载文档 |
| 型号 | SN74AS832BN | SN74AS832BNE4 |
|---|---|---|
| 描述 | Hex 2-Input OR Drivers 20-PDIP 0 to 70 | Hex 2-Input OR Drivers 20-PDIP 0 to 70 |
| Brand Name | Texas Instruments | Texas Instruments |
| 是否Rohs认证 | 不符合 | 符合 |
| 厂商名称 | Texas Instruments(德州仪器) | Texas Instruments(德州仪器) |
| 零件包装代码 | DIP | DIP |
| 包装说明 | DIP, DIP20,.3 | DIP, DIP20,.3 |
| 针数 | 20 | 20 |
| Reach Compliance Code | compli | compli |
| Factory Lead Time | 1 week | 6 weeks |
| 系列 | AS | AS |
| JESD-30 代码 | R-PDIP-T20 | R-PDIP-T20 |
| JESD-609代码 | e4 | e4 |
| 长度 | 25.4 mm | 25.4 mm |
| 负载电容(CL) | 50 pF | 50 pF |
| 逻辑集成电路类型 | OR GATE | OR GATE |
| 最大I(ol) | 0.048 A | 0.048 A |
| 功能数量 | 6 | 6 |
| 输入次数 | 2 | 2 |
| 端子数量 | 20 | 20 |
| 最高工作温度 | 70 °C | 70 °C |
| 封装主体材料 | PLASTIC/EPOXY | PLASTIC/EPOXY |
| 封装代码 | DIP | DIP |
| 封装等效代码 | DIP20,.3 | DIP20,.3 |
| 封装形状 | RECTANGULAR | RECTANGULAR |
| 封装形式 | IN-LINE | IN-LINE |
| 包装方法 | TUBE | TUBE |
| 峰值回流温度(摄氏度) | NOT SPECIFIED | NOT SPECIFIED |
| 电源 | 5 V | 5 V |
| 最大电源电流(ICC) | 36 mA | 36 mA |
| Prop。Delay @ Nom-Su | 6.3 ns | 6.3 ns |
| 传播延迟(tpd) | 6.3 ns | 6.3 ns |
| 认证状态 | Not Qualified | Not Qualified |
| 施密特触发器 | NO | NO |
| 座面最大高度 | 5.08 mm | 5.08 mm |
| 最大供电电压 (Vsup) | 5.5 V | 5.5 V |
| 最小供电电压 (Vsup) | 4.5 V | 4.5 V |
| 标称供电电压 (Vsup) | 5 V | 5 V |
| 表面贴装 | NO | NO |
| 技术 | TTL | TTL |
| 温度等级 | COMMERCIAL | COMMERCIAL |
| 端子面层 | Nickel/Palladium/Gold (Ni/Pd/Au) | Nickel/Palladium/Gold (Ni/Pd/Au) |
| 端子形式 | THROUGH-HOLE | THROUGH-HOLE |
| 端子节距 | 2.54 mm | 2.54 mm |
| 端子位置 | DUAL | DUAL |
| 处于峰值回流温度下的最长时间 | NOT SPECIFIED | NOT SPECIFIED |
| 宽度 | 7.62 mm | 7.62 mm |
电子工程世界版权所有
京B2-20211791
京ICP备10001474号-1
电信业务审批[2006]字第258号函
京公网安备 11010802033920号
Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved