电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

BZX55C30-35

产品描述Zener Diode, 30V V(Z), 5%, 0.5W, Silicon, Unidirectional, DO-35, ROHS COMPLIANT, GLASS PACKAGE-2
产品类别分立半导体    二极管   
文件大小99KB,共4页
制造商强茂(PANJIT)
官网地址http://www.panjit.com.tw/
标准  

PANJIT 是一家全球 IDM,提供广泛的产品组合,包括 MOSFET、肖特基二极管、SiC 器件、双极结型晶体管和电桥等。公司旨在满足客户在汽车、电源、工业、计算、消费和通信等各种应用领域的需求。他们的愿景是通过质量可靠、节能高效的产品为世界提供电源,为人们带来更绿色、更智能的未来。公司核心价值观包括创新、责任、以客户为中心、学习与成长、相互信任和协作。

下载文档 详细参数 全文预览

BZX55C30-35概述

Zener Diode, 30V V(Z), 5%, 0.5W, Silicon, Unidirectional, DO-35, ROHS COMPLIANT, GLASS PACKAGE-2

BZX55C30-35规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称强茂(PANJIT)
零件包装代码DO-35
包装说明O-LALF-W2
针数2
Reach Compliance Codenot_compliant
ECCN代码EAR99
外壳连接ISOLATED
配置SINGLE
二极管元件材料SILICON
二极管类型ZENER DIODE
JEDEC-95代码DO-35
JESD-30 代码O-LALF-W2
元件数量1
端子数量2
最高工作温度175 °C
封装主体材料GLASS
封装形状ROUND
封装形式LONG FORM
峰值回流温度(摄氏度)NOT SPECIFIED
极性UNIDIRECTIONAL
最大功率耗散0.5 W
认证状态Not Qualified
标称参考电压30 V
表面贴装NO
技术ZENER
端子形式WIRE
端子位置AXIAL
处于峰值回流温度下的最长时间NOT SPECIFIED
最大电压容差5%
工作测试电流5 mA
罗斯线圈,几百uV的放大电路
这是我LS的一个朋友,学电子的。在做毕业时,遇到的问题,我不懂,所以请他描述一下问题,转到这里问问大家。PS:我们的毕业设计比较紧了,20号就要交了,所以请大家能说明白一些,替朋友谢过各位了。在做罗氏线圈传感器时候,得出来的电压信号很小,差不多就只有300到1400 uv这么大的电压,频率为50Hz(当然附带有部分杂波)的正弦交流信号,现在想把这么一个电压信号放大差不多1000倍,让其可以被检测到...
辛昕 模拟电子
想做嵌入式软件开发都要求什么呢?
想做嵌入式软件开发都要求什么呢?...
lizengmao 嵌入式系统
24c02 程序只运行成功过一次,不知错在哪里,请高人指教,谢谢!
#include#include#includetypedef unsigned char uchar;typedef unsigned intuint;sbit SDA= P1^0;/* iic数据传送位 */sbit SCL= P1^1;/* iic时钟控制位 */sbit P1_4 = P1^4;sbit P1_3 = P1^3;sbit P1_5 = P1^5;/* 函数声明 */void...
zgl7903 嵌入式系统
modbus RTU协议设备使用无线代替有线注意事项
1.设备有线连接Modbus是由Modicon(现为施耐德电气公司的一个品牌)在1979年发明的,是全球第一个真正用于工业现场的总线协议。ModBus网络是一个工业通信系统,由带智能终端的可编程序控制器和计算机通过公用线路或局部专用线路连接而成。其系统结构既包括硬件、亦包括软件。它可应用于各种数据采集和过程监控。ModBus网络只有一个主机,所有通信都由他发出。网络可支持247个之多的远程从属控制...
成都亿佰特 RF/无线
合成孔径雷达回波信号线性调频特性分析
本文从合成孔径雷达(SAR)回波信号的特点出发,对SAR回波信号的线性调频特性!频谱特性进行了详细的分析.由于SAR回波信号的线性调频特性,对方位向和距离向的SAR信号进行脉冲压缩,可实现SAR回波数据的成像.本文首先构建了二维线性调频信号,分别通过两个一维傅立叶变换实现对信号的脉冲压缩,并对压缩后的波形进行质量评估,可以得到积分旁瓣比小于-10dB的信号质量.通过这种仿真过程,实现对SAR成像算...
JasonYoo 电源技术
请教在飓风3FPGA上关于DDR接口实现的问题
在Cyclone111的25F324C5FPGA上实现DDR的时序接口电路,遇到很大的麻烦,由于该芯片没有对应的现成可调用的DQ和DQS模块,须手动编写接口VHDL程序,在DQS和DQ的读写时许实现上遇到很大麻烦,用PLL产生400M作为采样时钟通过状态机进行读写时序产生,仿真出了很大问题,数据老是错乱不堪,不知是否为采样频率过高加上Q2仿真延时导致错乱缘故?仿真前的时序约束也考虑到了,可就是实现...
eeleader FPGA/CPLD
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved