电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

3KP160A_B0_00001

产品描述Trans Voltage Suppressor Diode, 3000W, 160V V(RWM), Unidirectional, 1 Element, Silicon,
产品类别分立半导体    二极管   
文件大小104KB,共6页
制造商强茂(PANJIT)
官网地址http://www.panjit.com.tw/
标准

PANJIT 是一家全球 IDM,提供广泛的产品组合,包括 MOSFET、肖特基二极管、SiC 器件、双极结型晶体管和电桥等。公司旨在满足客户在汽车、电源、工业、计算、消费和通信等各种应用领域的需求。他们的愿景是通过质量可靠、节能高效的产品为世界提供电源,为人们带来更绿色、更智能的未来。公司核心价值观包括创新、责任、以客户为中心、学习与成长、相互信任和协作。

下载文档 在线购买 详细参数 全文预览

3KP160A_B0_00001在线购买

供应商 器件名称 价格 最低购买 库存  
3KP160A_B0_00001 - - 点击查看 点击购买

3KP160A_B0_00001概述

Trans Voltage Suppressor Diode, 3000W, 160V V(RWM), Unidirectional, 1 Element, Silicon,

3KP160A_B0_00001规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明O-PALF-W2
Reach Compliance Codenot_compliant
ECCN代码EAR99
其他特性EXCELLENT CLAMPING CAPABILITY, LOW ZENER IMPEDANCE, UL RECOGNIZED
最大击穿电压205 V
最小击穿电压178 V
外壳连接ISOLATED
配置SINGLE
二极管元件材料SILICON
二极管类型TRANS VOLTAGE SUPPRESSOR DIODE
JESD-30 代码O-PALF-W2
最大非重复峰值反向功率耗散3000 W
元件数量1
端子数量2
最高工作温度175 °C
最低工作温度-55 °C
封装主体材料PLASTIC/EPOXY
封装形状ROUND
封装形式LONG FORM
峰值回流温度(摄氏度)NOT SPECIFIED
极性UNIDIRECTIONAL
最大重复峰值反向电压160 V
表面贴装NO
技术AVALANCHE
端子形式WIRE
端子位置AXIAL
处于峰值回流温度下的最长时间NOT SPECIFIED
Base Number Matches1
此玻璃状器件是什么?
请高手帮尽快看一下,此器件是什么?感谢!...
jamkaung RF/无线
如何给80C51芯片加载时钟电路?要哪些东西?
各位大侠,我刚学了点51单片机的知识,现在想通过自己购买一些实验器材,进行巩固。但是在用的时候,80C51芯片的CLK怎么给啊?在电子市场买了几个6M晶振,那么其它的电容要多大?书上还有个反相器,也要接吗?清各位指点。谢谢了...
bob007_2008 嵌入式系统
海洋投影灯在家中体验水族馆的浪漫氛围
无论你在浴室,起居室,卧室,都可以安享美丽动人的水光波漾~ 同时更有音频插孔连接 iPod 等各类设备,作为外接音箱使用,让您在潺潺的水声中,舒缓的乐曲中,彻底放轻松...
xyh_521 创意市集
网友正在移植mpy到 Nucleo-32
[img=457,344]https://forum.micropython.org/download/file.php?id=698[/img][size=14px][url=https://forum.micropython.org/viewtopic.php?t=5566&p=32261]https://forum.micropython.org/viewtopic.php?t=5566&p...
dcexpert MicroPython开源版块
LOTO任意波形发生器SIG82模拟输出继电器吸合断开的信号波形用于算法调试
LOTO任意波形发生器SIG82模拟输出继电器吸合断开的信号波形用于算法调试继电器吸合的电流变化过程是如图这样的波形,0到2的时间大约为17毫秒,2到3的时间大约38毫秒。批量继电器产品吸合是否满足产品标准的时候,不能靠人操作和判断,效率太低了也容易出错。通常要设计软件自动用算法计算0和2之间的时间差。做电流波形采集和自动计算时间差算法不能每次都到现场调试工装和开机测试。如果有个可以调整的足够真实...
LOTO2018 测试/测量
请教一个异步的问题
[table][tr][td]时钟CLKA与CLKB,可否这样操作一个信号(en):时钟CLKA下检测到某条件(A)时,将en置为“1”;然后时钟CLKB检测到en为高后,输出一个时钟宽度的脉冲,并将en拉低,置为“0”?烦请各位高手告之,这样做可不可以?不可以的话,又是因为什么原因呢?[/td][/tr][/table]...
eeleader FPGA/CPLD
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved