电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CR-33SXC-S

产品描述Failsafe SPDT Coaxial Switch
文件大小596KB,共8页
制造商Teledyne Technologies Incorporated
官网地址http://www.teledyne.com/
下载文档 全文预览

CR-33SXC-S概述

Failsafe SPDT Coaxial Switch

影响ADC总精度的因素
[i=s] 本帖最后由 qwqwqw2088 于 2015-7-29 08:21 编辑 [/i][color=#a0522d][font=Arial,]ADC总精度产生影响的因素,通常是指总不可调整误差 (TUE)。[/font][font=Arial,]曾经想到过ADC的TUE技术规格中的“总”代表什么吗?它是不是简单到将ADC数据表的所有DC误差技术规格(即偏移[/font][font=Ari...
qwqwqw2088 模拟与混合信号
ADC_DAC基础知识
ADC_DAC基础知识...
雷北城 EE_FPGA学习乐园
请教这个反相放大器的相移计算
大家好:原理图的反相放大器在输入信号是 50KHZ,幅值 6.8Vp-p 时,Vout 的 幅值 也会是 6.8Vp-p,但相位超前 90度,我试着分析结果如下:首先计算 C1 和 C2 的容抗,频率为 50KHZ,代入公式 Xc = 1 / 2Πfc 得 XC1=3.18Ω,XC2=3.18KΩ而 XC2 和 R2 并联,计算并联后的回授电阻为 3.18K // 120K = 3.09KΩ而 X...
PSIR 综合技术交流
[求助]ZYNQ的MIO应该怎么设置上拉或者下拉电阻?
在vivado里MIO20对应的PullType是上拉,我想上拉去掉,或者改成下拉,不过这些参数都无法修改。我在SDK的代码里也没找到设置上拉或者下拉电阻的函数。...
littleshrimp FPGA/CPLD
fifo
大家都在论坛上发一些fifo的论文可是在实际设计中,怎么用?例如:我现在要用FPGA设计一个东西我要用一个异步fifo可是我不可能自己设计啊我该怎么做是要用IP核吧怎么用...
heningbo FPGA/CPLD
anananjjj的Beaglebone外围电路设计周计划
没想到16个人里会有我!!:shy:还是那句话,我参加这个活动就是为了和厉害的牛人学习东西!不强求会被选上,无论结果怎样我都要把各位大侠的经验和知识学习到!持续关注这个活动,希望各位大侠能够不吝解答我的各种疑问!最后祝我们的论坛越办越好!加油!:Laugh:anananjjj的Beaglebone外围电路设计周计划:...
anananjjj DSP 与 ARM 处理器

开源项目推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 154  388  1393  1510  1667 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved