电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

C2012NPO561GHWS

产品描述Ceramic Capacitor, Multilayer, Ceramic, 100V, 2% +Tol, 2% -Tol, NP0, -/+30ppm/Cel TC, 0.00056uF, 0805,
产品类别无源元件    电容器   
文件大小173KB,共5页
制造商达方(DARFON)
官网地址http://www.darfon.com.cn/
标准
达方电子为全球前二大的液晶电视背光模块变频器 (LCD TV Inverter)与全球前二大的笔记型电脑键盘 (Notebook Keyboard)制造商。达方电子创立于 1997年,秉持「平实务本、追求卓越、关怀社会」的企业文化,与「光电与精密元件的专家」的定位,专注于周边元件、电源元件、与整合元件的研发与产品服务。
下载文档 详细参数 全文预览

C2012NPO561GHWS概述

Ceramic Capacitor, Multilayer, Ceramic, 100V, 2% +Tol, 2% -Tol, NP0, -/+30ppm/Cel TC, 0.00056uF, 0805,

C2012NPO561GHWS规格参数

参数名称属性值
是否Rohs认证符合
Objectid939016167
包装说明, 0805
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.00056 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度0.85 mm
JESD-609代码e3
长度2 mm
多层Yes
负容差2%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形式SMT
正容差2%
额定(直流)电压(URdc)100 V
系列C2012(NP0,100,E)GT10
尺寸代码0805
温度特性代码NP0
温度系数30ppm/Cel ppm/°C
端子面层Bright Tin (Sn) - with Nickel (Ni) barrier
宽度1.25 mm

C2012NPO561GHWS文档预览

下载PDF文档
Electronics Corp.
Multi-Layer Ceramic Capacitor
C-S1-5-00
C0G (NP0) Dielectrics
Features
A monolithic structure ensures high reliability and mechanical strength.
High capacitance density.
A wide range of capacitance values in standard case size.
Suitable for high speed SMT placement on PCBs.
Ni barrier termination highly resistance to migration.
Lead-free termination is in compliance with the requirement of green plan and ROHS.
S1
Applications
General electronic equipment.
Custom Application
C0G (NP0) Dielectric Characteristics
Capacitance Range
Size (mm)
(EIA inch)
Test Voltage
Test Frequency
Capacitance Tolerance
0.20pF to 39nF
0603
1005
1608
2012
3216
(1206)
(0201) (0402)
1.0 ± 0.2Vrms
(0603) (0805)
1.0 ± 0.2MHz for cap≦1,000pF, 1.0 ± 0.2KHz for cap>1,000pF
± 0.25pF, ± 0.50pF for cap<5pF (± 0.1pF available on request)
± 0.50pF for 5pF≦cap<10pF (± 0.1pF, ± 0.25pF available on request)
± 5%, ± 10% for cap≧10pF (± 1%, ± 2% available on request)
Operating Temperature Range
Maximum Capacitance Change
Rated Voltage
Dissipation Factor (DF)
Insulation Resistance (+25℃, RVDC)
Insulation Resistance (+125℃, RVDC)
-55℃ to +125℃
0 ± 30 ppm/℃ (EIA C0G)
16, 25, 50, 100 VDC
1/(400 + 20 x C) for cap≦30pF, C in pF
;0.1%
max. for cap>30pF
10,000 MΩ min. or 500Ω-F min., whichever is smaller
1,000 MΩ min. or 50Ω-F min., whichever is smaller
Darfon Product Specification
1
Rev.: 4
[资料推荐]TI达芬奇开发环境快速搭建&兼容性问题
>>DM36x IPNC RDK的开发环境快速搭建指南 >>DM3730作为Host模式同一些USB兼容性问题 欢迎下载!!!...
EEWORLD社区 DSP 与 ARM 处理器
SOT23-6.DFN10 这两个封装有现成的么?
官方库里面貌似是没有那个DFN10封装貌似比较奇怪.看资料说是一面的.我记得实际器件好像是两面都有焊接.器件是CN3066一个锂电池充电保护的芯片.麻烦各位高手给看看啦:titter:...
astwyg PCB设计
protel99SE中的5V电源插孔封装怎么画?
正在画一PCB图 但是找了很久都没有那种电源插孔的封装 而且自己画的时候不知道怎么画了 它的孔(hole)是椭圆的 !! 由于是第一次 做PCB制版 所以 十分辛苦 麻烦哪位 大虾 解答一下 不胜 ......
fengruozhuo PCB设计
export-2009-08-30.pdf
export-2009-08-30.pdf...
Rick37 电源技术
这样的毛刺会影响IIC时序吗?
本帖最后由 jishuaihu 于 2015-5-19 10:50 编辑 用430G2332模拟IIC时序,下面是波形,总是在收到ACK信号后有个毛刺,如果是在SCL的低电平时候应该是没有问题。但是刚才在SCL的下降沿,感觉不 ......
jishuaihu 微控制器 MCU
欢迎okhxyyo成为我们的新同事!
静一静,静一静!在这里正式宣布下,大家心中的女神 PCB设计板块版主 @okhxyyo 正式加入EEWORLD大家庭,成为我们的新同事{:1_102:} @okhxyyo 平时在论坛中的表现是有目共睹的 ......
eric_wang 聊聊、笑笑、闹闹
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved