电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

3VT31/1JND1(105)

产品描述Card Edge Connector, 62 Contact(s), 2 Row(s), Right Angle, 0.1 inch Pitch, Wire Wrap Terminal, Hole .125-.137, Green Insulator, Receptacle,
产品类别连接器    连接器   
文件大小535KB,共5页
制造商Eaton
下载文档 详细参数 全文预览

3VT31/1JND1(105)概述

Card Edge Connector, 62 Contact(s), 2 Row(s), Right Angle, 0.1 inch Pitch, Wire Wrap Terminal, Hole .125-.137, Green Insulator, Receptacle,

3VT31/1JND1(105)规格参数

参数名称属性值
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性NONE
板上安装选件MOUNTING FLANGE
主体宽度0.37 inch
主体深度0.71 inch
主体长度3.935 inch
主体/外壳类型RECEPTACLE
连接器类型CARD EDGE CONNECTOR
联系完成配合AU ON NI
触点材料COPPER ALLOY
触点模式RECTANGULAR
触点电阻10 mΩ
触点样式BELLOWED TYPE
介电耐压650VAC V
最大插入力2.78 N
绝缘电阻5000000000 Ω
绝缘体颜色GREEN
绝缘体材料DIALLYL PHTHALATE
MIL 符合性YES
制造商序列号JND
插接触点节距0.1 inch
安装选项1HOLE .125-.137
安装方式RIGHT ANGLE
安装类型BOARD
连接器数ONE
PCB行数2
装载的行数2
最高工作温度125 °C
最低工作温度-65 °C
PCB接触模式RECTANGULAR
PCB触点行间距2.54 mm
电镀厚度30u inch
额定电流(信号)3 A
参考标准UL, CSA
可靠性MIL-C-21097
端子长度0.165 inch
端子节距2.54 mm
端接类型WIRE WRAP
触点总数62
撤离力-最小值.278 N
2009年网络界第一大PK:央视PK中国移动
2009年的315,央视曝出的中国移动山东分公司的垃圾短信,CCTV315晚会调查显示,德州移动公司公开发送垃圾短信广告,并可以发送非法垃圾短信。移动公司员工称,移动发送垃圾短信的号码全都是可以监控到有效的号码,比市场上其他以购买号码为主的垃圾短信企业公司更具精准优势。据山东移动公司的合作广告公司操作显示,其可以从山东移动数据库中调用出全部山东的移动用户,并精准的发送垃圾短信。该公司还称,其可以把...
john_wang RF/无线
电机驱动,pcb布线请指教
这个板子接到stm32上来驱动一个有感无刷电机或是两个有刷直流电机,霍尔的线路另外接,板子只负责功率开关。板子比较小,电流3A以内,不知道有没有什么地方可以改进的。...
ssawee PCB设计
基于SensorTag的室内定位设备
[p=22, null, left][color=rgb(34, 34, 34)][font=Verdana, sans-serif, Arial, 宋体]由于学习和工作的的原因让我有机会接触到捷联惯导和微机电这两个名词,而由此也引发了我对室内定位的兴趣,大家都知道一般的导航和定位是通过GPS和基站来实现的,而GPS在室内通常是没有信号的,基站也只能实现粗略的定位,所以要实现精确的室内定位就要另寻...
7leaves 无线连接
MSP430F169 LPM3模式下接收错误
[backcolor=rgb(239, 245, 249)]请教大侠们:MSP430F169 LPM3发现在串口波特率为115200下,从LMP3唤醒是,接收数据错误,是不是起始位判断错误,求指教[/backcolor]...
fish001 微控制器 MCU
请大侠讲讲volatile的作用
请教下面两句有什么区别:unsigned char c1volatile unsigned char c1谢谢...
wangzujin38 Microchip MCU
FPGA初步之altera PLL的几种反馈模式
本文摘自《Altera FPGA/CPLD设计-高级篇》一般我们在例化Altera器件的锁相环时可以看到这么几种相应于PLL的输出的PLL内部反馈模式,如下图所示:下面我们对照锁相环反馈模型,对这几种反馈模式一一加以说明。锁相环反馈模型如下图所示:1、在normal模式中,反馈路径补偿了时钟输入延时和时钟网络延时,使得FPGA输入时钟和内部使用的时钟同相,在途中也就是A点和B点同相。2、在sour...
DSP16 FPGA/CPLD

开源项目推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 454  506  851  1020  1299 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved