电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CDR11BP131AGMM

产品描述Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
产品类别无源元件    电容器   
文件大小147KB,共9页
制造商AVX
相似器件已查找到20个与CDR11BP131AGMM功能相似器件
下载文档 详细参数 全文预览

CDR11BP131AGMM概述

Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP

CDR11BP131AGMM规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称AVX
包装说明CHIP
Reach Compliance Codecompli
ECCN代码EAR99
电容0.00013 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度0.979 mm
JESD-609代码e4
长度1.4 mm
安装特点SURFACE MOUNT
多层Yes
负容差2%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
封装形式SMT
包装方法WAFFLE PACK
正容差2%
额定(直流)电压(URdc)50 V
参考标准MIL-PRF-55681
尺寸代码0606
表面贴装YES
温度特性代码BP
温度系数30ppm/Cel ppm/°C
端子面层Palladium/Silver (Pd/Ag)
端子形状WRAPAROUND
宽度1.4 mm
Base Number Matches1

与CDR11BP131AGMM功能相似器件

器件名 厂商 描述
CDR11BP131AGNM AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR11BP131AGYP AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR11BP131AGZR AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR12BP131AGYS AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR11BP131AGYS AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR11BP131AGYR AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR12BP131AGWR AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR11BP131AGNR AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR11BP131AGZP AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR11BP131AGYM AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR11BP131AGZM AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR12BP131AGSS AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR12BP131AGSP AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR12BP131AGUP AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR12BP131AGZR AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR12BP131AGWP AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR12BP131AGWM AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR12BP131AGZP AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR11BP131AGNP AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
CDR11BP131AGNS AVX Ceramic Capacitor, Multilayer, Ceramic, 50V, 2% +Tol, 2% -Tol, BP, 30ppm/Cel TC, 0.00013uF, Surface Mount, 0606, CHIP
运算放大器是否可以用来做比较器吗?
运算放大器是否可以用来做比较器吗?...
Grizabella 模拟与混合信号
相悦定律
[align=left]如果对方能够给自己带来愉悦,就会有一种力量驱使自己去接近他。[/align][align=left]对那些厌恶我们的人,我们也同样厌恶他。[/align][align=left][/align][align=left][/align][align=left][/align][align=left]“我喜欢你”[/align][align=left][font=Times N...
白丁 聊聊、笑笑、闹闹
帮忙看一下这个时钟程序,谢谢!
自己时钟程序,写后发现不能用,所以一步一步来测试,现在是只要求显示分和秒,也不要求设置,p0.7-p0.0通过电阻接的是共阴数码管的a-g,共4个,只要求显示分钟和秒,p2.4-p2.7通过三极管后接它们的公共端,keilC中能正常编译,但是不能正常走时,我分析这算法是没有问题,请大家看看:#include reg52.htypedef unsigned char byte;typedef uns...
yanys113 单片机
运放负反馈电路的学习经验谈
[size=4][color=#252525]运放负反馈电路[/color][color=#252525]1:电压串联负反馈,电路引入电压串联负反馈后,一旦电路确定,[/color][color=#0b0f0]输出的电压仅仅决定于输入电压[/color][color=#252525]而与负载电阻无关。[/color][color=#252525]注:因为运放的输出电流时有限制的,如果负载电阻过小的...
Jacktang 模拟与混合信号
第一块DSP板设计中的点滴1
从2006.8.1开始正式接触DSP到现在也已经一个多月了,从开始的在自己的开发板上调试熟悉DSP到现在要自己设计DSP,真的是很不容易.我想把在设计中遇到的问题和常用的电路芯片选择归纳如下: 1.电源部分 使用了AC-DC5V的变压器,在引入板子的入口处加了一个自恢复熔丝fuse以防止电路出现短路等故障,对引入的5V又加了一个10uH的电感以隔离高频部分,然后对5V还有220u和0.1u的电容滤...
hguihuuh DSP 与 ARM 处理器
关于DDR SDRAM的读写时钟域问题
DDR SDRAM读数据时要跨时钟域,而写数据的时候则不跨,这个是怎么解释的呢?是因为写数据时数据和随路时钟都是FPGA发出,所以SDRAM的工作时钟和他要接收的数据是相关时钟域,而读的时候,随路时钟是芯片自己发出的,捕获时钟却是FPGA自己的本地时钟,这样才导致了跨时钟域对吗?而SDR SDRAM读写时都没有跨时钟域是因为不管读写都是FPGA发出的时钟,只是处于相关时钟域,这样理解对吗?...
HAORUIMIN Altera SoC

开源项目推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 846  898  1159  1392  1441 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved