电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

LT3060MPTS8

产品描述IC VREG 0.6 V-44.5 V ADJUSTABLE POSITIVE LDO REGULATOR, 0.51 V DROPOUT, PDSO8, PLASTIC, MO-193, TSOT-23, 8 PIN, Adjustable Positive Single Output LDO Regulator
产品类别电源/电源管理    电源电路   
文件大小367KB,共26页
制造商Linear ( ADI )
官网地址http://www.analog.com/cn/index.html
下载文档 全文预览

LT3060MPTS8概述

IC VREG 0.6 V-44.5 V ADJUSTABLE POSITIVE LDO REGULATOR, 0.51 V DROPOUT, PDSO8, PLASTIC, MO-193, TSOT-23, 8 PIN, Adjustable Positive Single Output LDO Regulator

问一个DSP与FPGA通信的地址译码的问题
DSP数据总线和地址总线都连接到FPGA上,FPGA有多个功能模块,需要与DSP进行多路通信,即通过不同的地址映射获得不同的数。请问能否不使用片选信号,只是通过地址译码就完成信号的传输呢,比如EMIFB的CE0上的地址0x6000 0000映射的是双口写地址,0x6001 0000映射的是双口读地址,而CE2的0x6800 0000映射到串口通信地址。这种地址译码如何实现,能否直接判断地址,然后将...
luoyuanhong2008 FPGA/CPLD
51频率计
我用一片51单片机制作频率计,用1602显示,这个仿真没有问题。我用T0口作为中断输入口,将PWM波形引入到P34引脚,但是这样一弄,就显示乱码。我的PWM波形是利用另外的一片51单片机产生的,想求助大家怎么解决这个问题。紧急,紧急。...
yl2006443 51单片机
ADC与DAC专题学习
...
至芯科技FPGA大牛 FPGA/CPLD
求手握麻电器原理图
本人急需屠宰用手握麻电器,谢了!...
qikuo999 模拟电子
【转】PCB电路板设计中容易出错的几个地方
[align=left][color=rgb(25, 25, 25)]在实践中,具体主要以下面细分步骤为主:[/color][/align][align=left][color=rgb(25, 25, 25)]一、电路版设计的先期工作[/color][/align][align=left][color=rgb(25, 25, 25)]1、利用原理图设计工具绘制原理图,并且生成对应的网络表。当然,有...
Aguilera PCB设计
Linux下通过什么编程方法可以直接获取网卡PHY寄存器的值
Linux下通过什么编程方法可以直接获取网卡PHY寄存器的值。本人小白,恳请请各位大神说的详细一些。时间紧的话可以留个联系方式方便以后提问就更好了。...
20130172 ARM技术

开源项目推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 140  535  586  1358  1463 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved