电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NT5TU256M4BJ-5A

产品描述DDR DRAM, 256MX4, 0.6ns, CMOS, PBGA68, GREEN, BGA-68
产品类别存储    存储   
文件大小2MB,共77页
制造商南亚科技(Nanya)
官网地址http://www.nanya.com/cn
标准
南亚科技股份有限公司以成为最佳DRAM(动态随机存取记忆体)之供应商为目标,强调以服务客户为导向,透过与夥伴们紧密的合作,强化产品的研发与制造,进而提供客户全方位产品及系统解决方案。面对持续成长的利基型DRAM市场,南亚科技除了提供从128Mb到8Gb产品,更持续拓展产品多元化。主要的应用市场包括数位电视、机上盒(STB)、网通、平板电脑等智慧电子系统、车用及工规等产品。同时,为满足大幅成长的行动与穿戴装置市场需求,南亚科技更专注於研发及制造低功耗记忆体产品。近年来,南亚科技积极经营利基型记忆体市场,专注於低功耗与客制化核心产品线的研发。在制程进度上,更导入20奈米制程技术,致力於生产DDR4和LPDDR4产品,期能进一步提升整体竞争力。南亚科技也将持续强化高附加价值利基型记忆体战线与完美的客户服务,强化本业营运绩效,确保所有股东权益,创造企业永续经营之价值。
下载文档 详细参数 全文预览

NT5TU256M4BJ-5A概述

DDR DRAM, 256MX4, 0.6ns, CMOS, PBGA68, GREEN, BGA-68

NT5TU256M4BJ-5A规格参数

参数名称属性值
是否Rohs认证符合
厂商名称南亚科技(Nanya)
零件包装代码BGA
包装说明TFBGA, BGA68,9X19,32
针数68
Reach Compliance Codecompliant
ECCN代码EAR99
访问模式MULTI BANK PAGE BURST
最长访问时间0.6 ns
其他特性AUTO/SELF REFRESH
最大时钟频率 (fCLK)200 MHz
I/O 类型COMMON
交错的突发长度4,8
JESD-30 代码R-PBGA-B68
长度17 mm
内存密度1073741824 bit
内存集成电路类型DDR DRAM
内存宽度4
功能数量1
端口数量1
端子数量68
字数268435456 words
字数代码256000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度
组织256MX4
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装等效代码BGA68,9X19,32
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)NOT SPECIFIED
电源1.8 V
认证状态Not Qualified
刷新周期8192
座面最大高度1.2 mm
自我刷新YES
连续突发长度4,8
最大压摆率0.23 mA
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级OTHER
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度10 mm

NT5TU256M4BJ-5A文档预览

下载PDF文档
NT5TU256M4BJ / NT5TU128M8BJ / NT5TU64M16BM(Green)
1Gb DDR2 SDRAM
Features
CAS Latency and Frequency
Speed Sorts
Bin
(CL-tRCD-TRP)
max. Clock
Frequency
Data Rate
CAS Latency
t
RCD
t
RP
t
RC
-5A
DDR2
-400
-37B
DDR2
-533
-3C
DDR2
-667
-25D
DDR2
-800
Units
tck
MHz
Mb/s/pin
tck
ns
ns
ns
• 1KB page size for x 4 & x 8,
2KB page size for x16
• Data-Strobes: Bidirectional, Differential
• Strong and Weak Strength Data-Output Driver
• Auto-Refresh and Self-Refresh
• Power Saving Power-Down modes
• 7.8 µs max. Average Periodic Refresh Interval
3-3-3
200
400
3
15
15
55
4-4-4
266
533
4
15
15
60
5-5-5
333
667
5
15
15
60
6-6-6
400
800
6
15
15
60
• 1.8V ± 0.1V Power Supply Voltage
• 8 internal memory banks
• Programmable CAS Latency: 3, 4, 5, and 6
• Programmable Additive Latency: 0, 1, 2, 3 and 4
• Write Latency = Read Latency -1
• Programmable Burst Length: 4 and 8
• Programmable Sequential / Interleave Burst
• OCD (Off-Chip Driver Impedance Adjustment)
• ODT (On-Die Termination)
• 4 bit prefetch architecture
Packages:
68-Ball BGA for x4 / x8 components
92-Ball BGA for x16 components
Description
The 1Gb Double-Data-Rate-2 (DDR2) DRAMs is a high-
speed CMOS Double Data Rate 2 SDRAM containing
1,073,741,824 bits. It is internally configured as a octal-bank
DRAM.
The 1Gb chip is organized as either 32Mbit x 4 I/O x 8 bank,
16Mbit x 8 I/O x 8 bank or 8Mbit x 16 I/O x 8 bank device.
These synchronous devices achieve high speed double-data-
rate transfer rates of up to 800 Mb/sec/pin for general appli-
cations.
The chip is designed to comply with all key DDR2 DRAM key
features: (1) posted CAS with additive latency, (2) write
latency = read latency -1, (3) normal and weak strength data-
output driver, (4) variable data-output impedance adjustment
and (5) an ODT (On-Die Termination) function.
All of the control and address inputs are synchronized with a
pair of externally supplied differential clocks. Inputs are
latched at the cross point of differential clocks (CK rising and
CK falling). All I/Os are synchronized with a single ended
DQS or differential DQS pair in a source synchronous fash-
ion. A 14 bit address bus for x4 and x8 organised compo-
nents and a 16 bit address bus for x13 components is used to
convey row, column, and bank address devices.
These devices operate with a single 1.8V +/- 0.1V power sup-
ply and are available in BGA packages.
An Auto-Refresh and Self-Refresh mode is provided along
with various power-saving power-down modes.
REV 1.3
10/2007
1
©
NANYA TECHNOLOGY CORP
. All rights reserved.
NANYA TECHNOLOGY CORP. reserves the right to change Products and Specifications without notice.
新手学习树莓派3笔记(3)--利用mjpg-streamer实现摄像头监控
本帖最后由 RCSN 于 2017-1-8 01:19 编辑 这一个月,由于公司项目比较急,工作日回家都没时间开电脑,还好快要收尾工作了。 还好女神周五的时候提醒我树莓派还在玩不,不然得等着吃 ......
RCSN Linux开发
如何保护UC3843的2脚VFB端?
我用UC3843来做boost升压电路,输入电压范围是60~360V。通过电阻分压来采样输入电压。可是当输入电压达到150V以上时,分压后得到的电压超过UC3843的2脚VFB端的最大电压(6.3V)。此时我该怎么保 ......
hfutdsplab 电源技术
MSP430状态机范例
很多系统工作在序列化的工作流程中,很多时候用到状态机来实现。 这个文档就介绍了用MSP430实现了有限状态机的实现办法 283158 ...
Aguilera 微控制器 MCU
程序名称: 实用模拟电路设计技术-Section 1
AD公司的研讨会材料,全面讲述模拟电路实用技术,重点集中于电路的实际实现,讨论怎样可靠地设计电路,电路的开发和调试,强调了其他工程师曾经遇到的问题。 Section 1: Single-Supply Amplifie ......
fighting 模拟与混合信号
【R7F0C809】熟悉开发板资源和开发环境之一——开发板资源简介
熟悉开发板资源和开发环境 一、开发板资源简介 R7F0C809 显示板套件的相关资源介绍可参考文件《R7F0C809显示套件用户手册》(PDF)。 1、硬件说明:213322 2、开发套件布局213323 3、主要电路原 ......
Laspide 瑞萨MCU/MPU
用DSP最应该懂得的问题
1.5V/3.3V如何混接? TI DSP的发展同集成电路的发展一样,新的DSP都是3.3V的,但目前还有许多外围电路是5V的,因此在DSP系统中,经常有5V和3.3V的DSP混接问题。在这些系统中,应注意: 1)DSP输 ......
wkj DSP 与 ARM 处理器
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved