电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

AME8500BEFVDA42

产品描述UProcessor Supervisory
文件大小229KB,共14页
制造商安茂微电子(AME)
安茂微电子于2000年11月在台湾成立, 同时并入位于美国加州矽谷的美商安茂微电子公司,并于2004年3月股票正式挂牌公开交易。
下载文档 全文预览

AME8500BEFVDA42概述

UProcessor Supervisory

AME8500BEFVDA42文档预览

下载PDF文档
AME, Inc.
AME8500 / 8501
µ
Processor Supervisory
n
General Description
The AME8500 family allows the user to customize the
CPU reset function without any external components.
The user has a large choice of reset voltage thresholds,
reset time intervals, and output driver configurations, all
of which are preset at the factory. Each wafer is trimmed
to the customer's specifications.
These circuits monitor the power supply voltage of
µP
based systems. When the power supply voltage drops
below the voltage threshold a reset is asserted immedi-
ately (within an interval T
D1
). The reset remains asserted
after the supply voltage rises above the voltage threshold
for a time interval, T
D2
. The reset output may be either
active high (RESET) or active low (RESETB). The reset
output may be configured as either push/pull or open
drain. The state of the reset output is guaranteed to be
correct for supply voltages greater than 1V.
The AME8501 includes all the above functionality plus
an overtemperature shutdown function. When the ambi-
ent temperature exceeds 80
o
C a reset is asserted and
remains asserted until the temperature falls below 60
o
C.
Space saving SOT23 packages and micropower qui-
escent current (<3.0µA) make this family a natural for
portable battery powered equipment.
n
Typical Operating Circuit
2
V
CC
*
V
CC
AME8500
RESET / RESET
GND
Processor
RESET
Input
GND
3
Note: * External pull-up resistor is required if open-
drain output is used. 10 kΩ is recommended.
n
Block Diagram
AME8500 with Push-Pull RESET
V
DD
R1
I1
P1
Delay
n
Features
l
Small packages: SOT-23, SOT-89
l
11 voltage threshold options
l
Tight voltage threshold tolerance ---±1.50%
l
5 reset interval options
l
4 output configuration options
l
Wide temperature range -------- -40
o
C to 85
o
C
l
Low temperature coefficient --- 100ppm/
o
C
(max)
l
Low quiescent current < 3.0µA
l
Thermal shutdown option (AME8501)
V
DD
GND
RESET
N1
R2
V
REF
AME8500 with Push-Pull RESET
n
Applications
l
l
l
l
l
l
Portable electronics
Power supplies
Computer peripherals
Data acquisition systems
Applications using CPUs
Consumer electronics
R1
I1
P1
Delay
RESET
N1
R2
GND
V
REF
1
【FPGA问题讨论】用XILINX自带的XST做综合遇到问题
之前是用synplify的,现在改用XST,但是发现UCF文件中的一些语句不知道怎么写,比如用synplify是可以这样写,用XST呢,该怎么改? INST genblk0.FC_GTX_.FC2_DUAL LOC = GTX_DUAL_X1Y11;其中FC_ ......
eeleader FPGA/CPLD
[求助] 如何用VHDL设计一个延时器
输入是一些随机产生的信号,要求所有的这些输入信号在延时100个时钟周期(外部时钟)后依次输出。请问这个该如何设计?谢谢!...
GeorgePCB FPGA/CPLD
TI LM3S8962开发板套件小板的作用~
昨天飞雪001问及小板的作用,这里解释一下: 小板子是一个CAN的评估板,可以单独使用,但要另配仿真器 要么就是连在大板子上用,可以用大板子上的仿真器...
soso 微控制器 MCU
如何设计RTC电路
RTC(Real_Time Clock)为整个电子系统提供时间基准,MCU、MPU、CPU均离不开RTC电路设计,在设计、应用RTC单元时,常常会发现延时、超时或者功耗过大现象,如何解决RTC精度以及功耗问题呢?本 ......
Aguilera 模拟与混合信号
基于BA3121解决音频信号地噪声的经验
分享一个实际项目中遇到的一个音频问题。 在嵌入式产品、机器人等设计中,音频功放设计有时候必不可少,我们对音频的要求不高,只要音量足够,声音听起来更干净,清晰,没有噪音即可,毕竟 ......
fish001 模拟与混合信号
尝一下DE1-SoC—HPS--FPGA
尝一下DE1-SoC—HPS--FPGA static/image/hrline/4.gifhttps://dl2.eeworld.com.cn/bbs/static/image/hrline/4.gif 关键词:Cyclone V 、5CSEMA5、 DE1-SoC 学习DE1-SoC也有三个 ......
574433742 FPGA/CPLD
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved