电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

VR7VA567258FBB

产品描述DDR DRAM Module, 256MX72, 0.3ns, CMOS, 133.35 X 18.75 MM, ROHS COMPLIANT, RDIMM-240
产品类别存储    存储   
文件大小363KB,共27页
制造商光颉(Viking)
官网地址http://www.viking.com.tw/
标准
光颉科技于1997年10月成立于新竹科学园区,是中国台湾第一家结合薄膜/厚膜的制程技术与高频被动组件/模块设计开发能力的专业厂商,拥有优越的技术研发团队,致力于薄膜的制程技术研发与高频组件/模块整合的设计开发,提供符合系统产品高频化与小型化需求的整合型被动组件与高频模块等关键零组件,成功整合了电阻/电容/电感/二极管等等被动组件(Integrated Passive Devices, IPDs), 可被广泛应用在移动式个人电子产品的静电防制及电磁滤波(ESD & EMI Filter)等等。
下载文档 详细参数 全文预览

VR7VA567258FBB概述

DDR DRAM Module, 256MX72, 0.3ns, CMOS, 133.35 X 18.75 MM, ROHS COMPLIANT, RDIMM-240

VR7VA567258FBB规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称光颉(Viking)
零件包装代码DIMM
包装说明DIMM,
针数240
Reach Compliance Codeunknown
ECCN代码EAR99
访问模式DUAL BANK PAGE BURST
最长访问时间0.3 ns
其他特性AUTO/SELF REFRESH; SEATED HGT-NOM; WD-MAX
JESD-30 代码R-XDMA-N240
长度133.35 mm
内存密度19327352832 bit
内存集成电路类型DDR DRAM MODULE
内存宽度72
功能数量1
端口数量1
端子数量240
字数268435456 words
字数代码256000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度
组织256MX72
封装主体材料UNSPECIFIED
封装代码DIMM
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
峰值回流温度(摄氏度)NOT SPECIFIED
座面最大高度18.75 mm
自我刷新YES
最大供电电压 (Vsup)1.575 V
最小供电电压 (Vsup)1.425 V
标称供电电压 (Vsup)1.5 V
表面贴装NO
技术CMOS
温度等级OTHER
端子形式NO LEAD
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度3.8 mm

VR7VA567258FBB文档预览

下载PDF文档
DDR3
ECC ADDRESS PARITY VLP DIMM
VR7VAxx7258xBx
Module Configuration
VMS Part Number
VR7VA287258FBZ
VR7VA287258FBA
VR7VA287258FBB
VR7VA287258FBC
VR7VA287258FBD
VR7VA287258FBE
VR7VA567258GBZ
VR7VA567258GBA
VR7VA567258GBB
VR7VA567258GBC
VR7VA567258GBD
VR7VA567258GBE
VR7VA567258FBZ
VR7VA567258FBA
VR7VA567258FBB
VR7VA567258FBC
VR7VA567258FBD
VR7VA567258FBE
VR7VA127258GBZ
VR7VA127258GBA
VR7VA127258GBB
VR7VA127258GBC
VR7VA127258GBD
VR7VA127258GBE
VR7VA1G7258GEA
VR7VA1G7258GEB
VR7VA1G7258GEC
VR7VA1G7258GED
VR7VA1G7258GEE
Capacity
1GB
1GB
1GB
1GB
1GB
1GB
2GB
2GB
2GB
2GB
2GB
2GB
2GB
2GB
2GB
2GB
2GB
2GB
4GB
4GB
4GB
4GB
4GB
4GB
8GB
8GB
8GB
8GB
8GB
Module
Configuration
128Mx72
128Mx72
128Mx72
128Mx72
128Mx72
128Mx72
256Mx72
256Mx72
256Mx72
256Mx72
256Mx72
256Mx72
256Mx72
256Mx72
256Mx72
256Mx72
256Mx72
256Mx72
512Mx72
512Mx72
512Mx72
512Mx72
512Mx72
512Mx72
1Gx72
1Gx72
1Gx72
1Gx72
1Gx72
Device Configuration
128Mx8 (9)
128Mx8 (9)
128Mx8 (9)
128Mx8 (9)
128Mx8 (9)
128Mx8 (9)
256Mx8 (9)
256Mx8 (9)
256Mx8 (9)
256Mx8 (9)
256Mx8 (9)
256Mx8 (9)
128Mx8 (18)
128Mx8 (18)
128Mx8 (18)
128Mx8 (18)
128Mx8 (18)
128Mx8 (18)
256Mx8 (18)
256Mx8 (18)
256Mx8 (18)
256Mx8 (18)
256Mx8 (18)
256Mx8 (18)
256Mx8 x 2 rank (18)
256Mx8 x 2 rank (18)
256Mx8 x 2 rank (18)
256Mx8 x 2 rank (18)
256Mx8 x 2 rank (18)
Device Package
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
TFBGA
DDP TFBGA
DDP TFBGA
DDP TFBGA
DDP TFBGA
DDP TFBGA
Module
Ranks
1
1
1
1
1
1
1
1
1
1
1
1
2
2
2
2
2
2
2
2
2
2
2
2
4
4
4
4
4
Performance
PC3-6400
PC3-8500
PC3-8500
PC3-10600
PC3-10600
PC3-10600
PC3-6400
PC3-8500
PC3-8500
PC3-10600
PC3-10600
PC3-10600
PC3-6400
PC3-8500
PC3-8500
PC3-10600
PC3-10600
PC3-10600
PC3-6400
PC3-8500
PC3-8500
PC3-10600
PC3-10600
PC3-10600
PC3-8500
PC3-8500
PC3-10600
PC3-10600
PC3-10600
CAS Latency
CL6 (6-6-6)
CL7 (7-7-7)
CL8 (8-8-8)
CL8 (8-8-8)
CL9 (9-9-9)
CL10 (10-10-10)
CL6 (6-6-6)
CL7 (7-7-7)
CL8 (8-8-8)
CL8 (8-8-8)
CL9 (9-9-9)
CL10 (10-10-10)
CL6 (6-6-6)
CL7 (7-7-7)
CL8 (8-8-8)
CL8 (8-8-8)
CL9 (9-9-9)
CL10 (10-10-10)
CL6 (6-6-6)
CL7 (7-7-7)
CL8 (8-8-8)
CL8 (8-8-8)
CL9 (9-9-9)
CL10 (10-10-10)
CL7 (7-7-7)
CL8 (8-8-8)
CL8 (8-8-8)
CL9 (9-9-9)
CL10 (10-10-10)
Features
JEDEC standard 1.5V ± 0.075V Power Supply
o
VDD = 1.5V ±0.075V
o
VDDSPD = +3.0V to +3.6V
240-pin Registered Dual-In-Line Memory Module with
parity bit for address and control bus.
8 Internal Banks.
Programmable CAS Latency: 6, 7, 8, 9, 10
Programmable CAS Write Latency (CWL).
Programmable Additive Latency (Posted CAS).
Fixed burst chop (BC) of 4 and burst length (BL) of 8 via
the mode register set (MRS)
Selectable BC4 or BL8 on-the-fly (OTF)
On-Die-Termination (ODT) and Dynamic ODT for improved
signal integrity.
Refresh. Self Refresh and Power Down Modes.
ZQ Calibration for output driver and ODT.
System Level Timing Calibration Support via Write Leveling
and Multi Purpose Register (MPR) Read Pattern.
Serial Presence Detect with EEPROM.
On-DIMM Thermal Sensor.
Asynchronous Reset.
VLP RDIMM dimensions: 133.35 mm x 18.75 mm.
RoHS Compliant* (see last page)
Viking Modular Solutions♦20091 Ellipse♦Foothill Ranch, CA 92610
Tel (800) 338-2361 Fax (949) 666-8159♦Website: http://www.vikingmodular.com
This Data Sheet is subject to change without notice.
Doc. # PS7VAxx7258xBx Revision G Created By: Brian Ouellette
Page 1 of 27
RichEdit line insertion error
C:\Documents and Settings\Administrator\My Documents\My Pictures 各位兄弟姐妹们,小弟今天在调试USB键盘的程序(程序是完全正确的),我把程序烧写进开发板后,打开串口调试助手就出现了 ......
cfzhang 嵌入式系统
点阵LCD驱动显控原理
看到一个关于LCD的资料,很好的资料: 【TFT液晶彩图显示法(特别适合初学者,详细……)】,详见: https://bbs.eeworld.com.cn/thread-91795-1-1.html 这份资料的开头有这样一句话: “ ......
xiaoxif 嵌入式系统
【NXP Rapid IoT评测】 NO6. 如何修改rapid lot 图标颜色等模块
本帖最后由 传媒学子 于 2019-1-13 22:34 编辑 NO6. 如何修改rapid lot 图标颜色等模块 上一个帖子介绍了天气工作站例程的搭建过程,这一贴子介绍一下如何修改套件中的图标显示等。 1. ......
传媒学子 无线连接
数据采集领域的前十大供应商,大家看看还是这样吗?
34455 最近看到这个消息,排名应该没什么变化吧,虽然是07年的 “全球关于外部机架/模块和插入式模拟I/O平台的市场总量在2007年达到了8.8亿美元,并预期在2012年将达到11亿美元。   比较 ......
liumnqti 测试/测量
关于Quartusii编译综合后调用Medlsim仿真出错的解决方案
仿真后有关.sdo文件出错的解决方法。。。...
阿飞 FPGA/CPLD
S3C2440是否支持连接Mobile SDRAM
我们在用的S3C2440处理器上想用mobile sdram,他本是支持sdram,请教一下,是否支持mobile sdram,如果不支持,能有啥间接的方法改用mobile sdram,因为芯片资料上只提到了支持sdram。 谢谢赐教 ......
spring_hsq 嵌入式系统
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved