电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M53D128324A-2E

产品描述Bi-directional data strobe (DQS)
文件大小736KB,共47页
制造商台湾晶豪(ESMT)
官网地址http://www.esmt.com.tw/
晶豪科技股份有限公司 ( Elite Semiconductor Memory Technology Inc., ESMT) 为一专业 IC 设计公司,于 1998 年 6 月由赵瑚博士成立 , 总部设立于台湾之新竹科学工业园区。本公司主要业务包含 IC 产品之研究、开发、制造、销售及相关技术服务,并已于 2002 年 3 月在台湾证券交易所挂牌上市。
下载文档 全文预览

M53D128324A-2E概述

Bi-directional data strobe (DQS)

M53D128324A-2E文档预览

下载PDF文档
ESMT
Mobile DDR SDRAM
Features
M53D128324A (2E)
1M x 32 Bit x 4 Banks
Mobile
DDR SDRAM
JEDEC Standard
Internal pipelined double-data-rate architecture, two data
access per clock cycle
Bi-directional data strobe (DQS)
No DLL; CLK to DQS is not synchronized.
Differential clock inputs (CLK and CLK )
Four bank operation
CAS Latency : 2, 3
Burst Type : Sequential and Interleave
Burst Length : 2, 4, 8, 16
Special function support
-
PASR (Partial Array Self Refresh)
-
Internal TCSR (Temperature Compensated Self
Refresh)
-
DS (Drive Strength)
All inputs except data & DM are sampled at the rising
edge of the system clock(CLK)
DQS is edge-aligned with data for READ; center-aligned
with data for WRITE
Data mask (DM) for write masking only
V
DD
/V
DDQ
= 1.7V ~ 1.95V
Auto & Self refresh
15.6us refresh interval (64ms refresh period, 4K cycle)
LVCMOS-compatible inputs
Ordering Information
Product ID
M53D128324A -5BG2E
M53D128324A -6BG2E
M53D128324A -7.5BG2E
Max Freq.
200MHz
166MHz
133MHz
1.8V
144 ball FBGA
Pb-free
V
DD
Package
Comments
Functional Block Diagram
CLK
CLK
CKE
Address
Mode Register &
Extended Mode
Register
Clock
Generator
Bank D
Bank C
Bank B
Row Decoder
Row
Address
Buffer
&
Refresh
Counter
Bank A
DQS
Sense Amplifier
DM
CAS
WE
Data Control Circuit
Input & Output
Buffer
Latch Circuit
RAS
Control Logic
CS
Command Decoder
Column
Address
Buffer
&
Refresh
Counter
Column Decoder
DQ
Elite Semiconductor Memory Technology Inc.
Publication Date : Mar. 2012
Revision : 1.0
1/47
关于stm32f103c8t6usb和can引脚复用问题!
默认的情况下,usb和can引脚是复用的,不能同时使用,如果不采用remap引脚, usb和can优先级别哪个高?...
badapple628 stm32/stm8
蓝牙模块基础知识介绍
随着近年来蓝牙技术的不断发展,在功耗不断降低的情形下,蓝牙的传输速率也不断地得到提高,使蓝牙的应用范围更加广泛。但若想设计一套完善的蓝牙系统,就必须充分掌握蓝牙的相关技术知识 ......
Jacktang 无线连接
状态机设计碰到的问题
vhdl写了一个状态机总的有8个状态,用于数据收发。状态转换时顺序的。初态为复位,1-7是数据发送状态,8是数据接收状态。数据发送时单写了一个进程,通过状态部分发送使能信号开启,数据发送完 ......
eeleader FPGA/CPLD
探索TI DLP技术|第一站:前世今生(含DLP活动预告哦~eeworld微信连载开启)
连载日期:即日起至5月30日探索TI DLP技术|第一站:前世今生 350628 TI DLP® 技术是 TI 的一项专利,旨在利用 MEMS 技术打造的光学处理系统。 其中最重要的部分就是 DMD,Digi ......
EEWORLD社区 TI技术论坛
STM32H7 RAMECC功能及应用
概览 现代电子系统中,由于“软”错误引起的系统故障比永久性硬件失效引起的系统故障要更多。“软”错误是指可以恢复的故障或者失效。这一类错误容易发生在寄存器,RAM ......
Jacktang stm32/stm8
STC12c5a60S2单片机失效,用串口1下载程序,用串口2通信(p4.2-Rxd, p4.3-Txd),
但是利用串口助手发送数据时,串口助手接受缓冲区没反应。求大神 #include "STC12C5A60S2.H" #define uchar unsigned char #define uint unsigned int uint flag,k; void uart2_init() ......
小菜鸟的 51单片机
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved