电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

2SA1162O(SOT-23)

产品描述Transistor
产品类别分立半导体    晶体管   
文件大小500KB,共1页
制造商长电科技(JCET)
官网地址http://www.cj-elec.com/

江苏长电科技股份有限公司专注于半导体封装测试业务,为海内外客户提供芯片测试、封装设计、封装测试等全套解决方案。公司于2003年在上海主板成功上市,成为国内首家半导体封测上市公司,现已拥有国家级企业技术中心、博士后科研工作站,是国家重点高新技术企业、高密度集成电路国家工程实验室依托单位及集成电路封装技术创新战略联盟的理事长单位。

分立器件:二极管(开关二极管,肖特基二极管(肖特基整流管),稳压二极管,Pin二极管,TVS二极管,整流二极管,快恢复二极管);晶体管(达林顿管,数字晶体管,MOSFET);晶闸管:可控硅整流器,三端双向可控硅;复合管:晶体管+场效应管,双晶体管,双数字晶体管,数字晶体管+晶体管,晶体管+二极管,场效应管+二极管,双场效应管。稳压电路;节能灯充电器开关管

引线框架:TO系列(TO);SOD系列(SOD);SOT系列(TSOT,SOT);FBP系列(WBFBP);QFN系列(QFNWB,DFNWB,DFNFC,QFNFC);QFP系列(LQFP:PQFP:PLCC:TQFP);SIP系列(SIP,HSIP,FSIP);SOP系列(SOP,HSOP,SSOP,MSOP,HTSOP,TSSOP);DIP系列(DIP,FDIP,SDIP);PDFN系列;PQFN系列;MIS系列(MISFC,MISWB)

九大核心技术:硅穿孔(TSV)封装技术;SiP射频封装技术;圆片级三维再布线封装工艺技术;铜凸点互连技术;高密度FC-BGA封测技术(Flip Chip BGA);多圈阵列四边无引脚封测技术;封装体三维立体堆叠技术;50μm以下超薄芯片三维立体堆叠封装技术;MEMS多芯片封装技术;MIS封装技术(预包封互联系统);BGA封装技术等。

 

 

下载文档 详细参数 全文预览

2SA1162O(SOT-23)概述

Transistor

2SA1162O(SOT-23)规格参数

参数名称属性值
包装说明,
Reach Compliance Codeunknow
Base Number Matches1

2SA1162O(SOT-23)文档预览

下载PDF文档
JIANGSU CHANGJIANG ELECTRONICS TECHNOLOGY CO., LTD
SOT-23
2SA1162
TRANSISTOR
(
PNP
)
Plastic-Encapsulate Transistors
SOT-23
3
FEATURES
. Low noise : NF= 1dB(Typ.),10dB (Max.)
. Complementary to 2SC2712.
. Small Package.
MARKING: SO , SY , SG
MAXIMUM RATINGS (T
a
=25℃ unless otherwise noted)
Symbol
V
CBO
V
CEO
V
EBO
I
C
P
D
T
J
T
stg
Parameter
1
2
1. BASE
2. EMITTER
3. COLLECTOR
Value
-50
-50
-5
-150
150
125
-55-125
Unit
V
V
V
mA
mW
Collector-Base Voltage
Collector-Emitter Voltage
Emitter-Base Voltage
Current -Continuous
Collector Power Dissipation
Junction Temperature
Storage Temperature
ELECTRICAL CHARACTERISTICS (T
a
=25℃ unless otherwise specified)
Parameter
Collector-base breakdown voltage
Collector-emitter breakdown voltage
Emitter-base breakdown voltage
Collector cut-off current
Emitter cut-off current
DC current gain
Collector-emitter saturation voltage
Transition frequency
Collector output capacitance
Noise figure
Symbol Test conditions
V
(BR)CBO
V
(BR)CEO
V
(BR)EBO
I
CBO
I
EBO
h
FE
V
CE(sat)
f
T
C
ob
NF
I
C
=-100u A,I
E
=0
I
C
=-1mA,I
B
=0
I
E
=-100 u A,I
C
=0
V
CB
=-50V,I
E
=0
V
EB
=-5V,I
C
=0
V
CE
=-6V,I
C
=-2mA
I
C
=-100mA,I
B
=-10mA
V
CE
=-10V,I
C
=-1mA
V
CB
=-10V,I
E
=0,f=1MHz
V
CE
=-6V,I
c
=0.1mA,
f=1KHZ,Rg=10KΩ
80
7
10
70
Min
-50
-50
-5
-0.1
-0.1
400
-0.3
V
MHz
pF
dB
Typ
Max
Unit
V
V
V
uA
uA
CLASSIFICATION OF
Rank
Range
h
FE
O
70-140
Y
120-240
GR(G)
200-400
A,May,2011
设计案例:输出4~16V开关稳压电源的设计
1 引言   在科研、生产、实验等应用场合,经常用到电压在5~15V,电流在5~40A的电源。而一般实验用电源最大电流只有5A、10A。为此专门开发了电压4V~16V连续可调,输出电流最大40A的开 ......
qwqwqw2088 模拟与混合信号
【国民技术N32G430】04 配置时钟,运行点灯
本帖最后由 秦天qintian0303 于 2022-10-3 00:50 编辑 04 配置时钟,运行点灯 N32G430的时钟树: 645870 根据时钟树的信息进行时钟配置: 1、使用外部快速时钟(8M),目标系统 ......
秦天qintian0303 国产芯片交流
使用allegro复制模块后器件被锁,请教一下怎么解开?
使用allegro复制模块后器件被锁,请教一下怎么解开? 使用下图两个功能复制了模块之后器件就不能移动了 我看网上说删除.lck文件也没用,编辑属性删除这个也没用,不知道怎么弄了。。请教 ......
haha丶 PCB设计
1位呼吸灯综合工程和上板【1241003385】
此内容由EEWORLD论坛网友guyu_新建工程首先在d盘中创建名为“my_led”的工程文件夹,将写的代码命名为“my_led.v”,顶层模块名为“my_led”。 然后打开Qu ......
guyu_1 FPGA/CPLD
求!!!wince平台3D游戏
哪里能下载wince平台下能玩的3D游戏啊,比如CS,传奇等。...
fengliubear 嵌入式系统
3D扫描讲解:开发人员可采用的五个基本步骤
当今世界,为物体和数据建立3D模型的表现方式是大受追捧的手段,并被广泛应用在制造业、数据可视化、医学和娱乐等方面。但这些模型从何而来?一种常见的来源是高级计算机辅助设计(ACAD)软件, ......
maylove DSP 与 ARM 处理器
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved