电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

MRCN081X560G681KTT

产品描述Resistor/Capacitor Network, RC NETWORK, ECL TERMINATOR, 0.2W, 56ohm, 50V, 0.00068uF, THROUGH HOLE MOUNT, SIP-8, SIP
产品类别无源元件    RC网络   
文件大小88KB,共2页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

MRCN081X560G681KTT概述

Resistor/Capacitor Network, RC NETWORK, ECL TERMINATOR, 0.2W, 56ohm, 50V, 0.00068uF, THROUGH HOLE MOUNT, SIP-8, SIP

MRCN081X560G681KTT规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Vishay(威世)
Reach Compliance Codeunknown
电容0.00068 µF
电容负容差10%
电容正容差10%
电容器温度特性代码X7R
电容器温度系数15%
第一元件电阻56 Ω
JESD-609代码e0
长度19.81 mm
制造商序列号MRCN
安装特点THROUGH HOLE MOUNT
网络类型ECL TERMINATOR
电容器元件数量1
功能数量1
电阻器元件数量6
端子数量8
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法TRAY
额定(直流)电压(URdc)50 V
额定功率耗散 (P)0.2 W
额定温度70 °C
电阻容差2%
电阻器温度系数150 ppm/°C
电阻器/电容器网络类型RC NETWORK
座面最大高度8.768 mm
第二/最后一个元素电阻1000 Ω
表面贴装NO
端子面层Tin/Lead (Sn/Pb)
端子节距2.54 mm
端子形状FLAT
宽度3.81 mm
pci9054调不出来,不知道是不是FPGA时序延迟的问题
公司挺成熟的一个架构,到我这就出了问题,原先LCLK是外部晶振直接给的,我是进了FPGA然后再通过FPGA给的9054的片子,具体情况是:eeprom到9054到pci一端没问题,板卡ID字读写正常,9054到FPGA一端不通,ADS信号与LW/R信号示波器抓不出来,而且调试过程中正常过两次,程序驱动什么的都没变,我在想是不是这个CLK的问题,导致PCI的CLK与9054的clk同步性不好了...
流浪的猥琐 FPGA/CPLD
这儿有一张图 诠释我之前分享的频段用途之一
毫米波通常指频段在30~300GHz,相应波长为1~10mm的电磁波,工作频率介于微波与远红外波之间,兼有两种波谱的特点,将接近的24GHz或以上频段也定义为毫米波的范围,相对于低频频段,毫米波具有带宽宽、波束窄、传输干扰小、安全保密好、多径效应小、多普勒分辨力高,以及器件尺寸小易集成等特点,在5G移动通讯、物联网和雷达、卫星通信等领域很广阔的应用前景。而目前主要受关注的频段为28-30GHz,3...
btty038 RF/无线
【问题反馈】安路TangDynasty ChipWatcher时钟源选择问题
我理解的ChipWatcher的时钟源应该只能选一个,实际使用时好像即使选择多个后最终也只有一个,这种情况建议把时钟源窗口做成那种找到对应的listItem后直接双击就可以选择的,像现在这种把左边的网络向右添加好像没有意义,也容易造成误解,因为你感觉好像可以添加很多个,实际却只有一个,比较麻烦。...
littleshrimp FPGA/CPLD
求助各位大仙~~intel8051的一个小程序
在RAM30H处连续存放20个数据,将其搬到50H处,连续存放并统计数据块中05H的总个数。用汇编怎么做哦~~多谢指教~~...
mingboal 嵌入式系统
我的SensorTag 到手了,多图演示
[align=center][b][size=7]我的SensorTag 到手了,多图演示[/size][/b][/align][b]悲催的是没有支持4.0的手机:([/b]...
在路上的旁观者 无线连接
FPGA中的冒险现象
信号在FPGA器件内部通过连线和逻辑单元时,都有一定的延时。延时的大小与连线的长短和逻辑单元的数目有关,同时还受器件的制造工艺、工作电压、温度等条件的影响。信号的高低电平转换也需要一定的过渡时间。由于存在这两方面因素,多路信号的电平值发生变化时,在信号变化的瞬间,组合逻辑的输出有先后顺序,并不是同时变化,往往会出现一些不正确的尖峰信号,这些尖峰信号称为"毛刺"。如果一个组合逻辑电路中有"毛刺"出现...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 353  606  862  1398  1452 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved