电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NT5TU64M8AF-3C

产品描述DDR DRAM, 64MX8, 0.45ns, CMOS, PBGA84, 0.80 MM PITCH, FBGA-84
产品类别存储    存储   
文件大小1MB,共78页
制造商南亚科技(Nanya)
官网地址http://www.nanya.com/cn
南亚科技股份有限公司以成为最佳DRAM(动态随机存取记忆体)之供应商为目标,强调以服务客户为导向,透过与夥伴们紧密的合作,强化产品的研发与制造,进而提供客户全方位产品及系统解决方案。面对持续成长的利基型DRAM市场,南亚科技除了提供从128Mb到8Gb产品,更持续拓展产品多元化。主要的应用市场包括数位电视、机上盒(STB)、网通、平板电脑等智慧电子系统、车用及工规等产品。同时,为满足大幅成长的行动与穿戴装置市场需求,南亚科技更专注於研发及制造低功耗记忆体产品。近年来,南亚科技积极经营利基型记忆体市场,专注於低功耗与客制化核心产品线的研发。在制程进度上,更导入20奈米制程技术,致力於生产DDR4和LPDDR4产品,期能进一步提升整体竞争力。南亚科技也将持续强化高附加价值利基型记忆体战线与完美的客户服务,强化本业营运绩效,确保所有股东权益,创造企业永续经营之价值。
下载文档 详细参数 全文预览

NT5TU64M8AF-3C概述

DDR DRAM, 64MX8, 0.45ns, CMOS, PBGA84, 0.80 MM PITCH, FBGA-84

NT5TU64M8AF-3C规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称南亚科技(Nanya)
零件包装代码BGA
包装说明TFBGA, BGA84,9X15,32
针数84
Reach Compliance Codecompliant
ECCN代码EAR99
访问模式FOUR BANK PAGE BURST
最长访问时间0.45 ns
其他特性AUTO/SELF REFRESH
最大时钟频率 (fCLK)333 MHz
I/O 类型COMMON
交错的突发长度4,8
JESD-30 代码R-PBGA-B84
JESD-609代码e0
长度12.5 mm
内存密度536870912 bit
内存集成电路类型DDR DRAM
内存宽度8
功能数量1
端口数量1
端子数量84
字数67108864 words
字数代码64000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度
组织64MX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装等效代码BGA84,9X15,32
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)NOT SPECIFIED
电源1.8 V
认证状态Not Qualified
刷新周期8192
座面最大高度1.2 mm
自我刷新YES
连续突发长度4,8
最大待机电流0.005 A
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级OTHER
端子面层Tin/Lead (Sn/Pb)
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度10 mm

NT5TU64M8AF-3C文档预览

下载PDF文档
NT5TU128M4AE(Green)
NT5TU64M8AE(Green)
NT5TU32M16AG(Green)
NT5TU128M4AB
NT5TU64M8AB
NT5TU64M8AF
NT5TU32M16AF
512Mb DDR2 SDRAM
Features
CAS Latency and Frequency
Speed Sorts
Bin
(CL-tRCD-TRP)
max. Clock
Frequency
Data Rate
CAS Latency
t
RCD
t
RP
t
RC
-5A
DDR2
-400
-37B
DDR2
-533
-3C
DDR2
-667
• Programmable Additive Latency: 0, 1, 2, 3 and 4
• Write Latency = Read Latency -1
Units
tck
MHz
Mb/s/pin
tck
ns
ns
ns
• Programmable Burst Length: 4 and 8
• Programmable Sequential / Interleave Burst
• OCD (Off-Chip Driver Impedance Adjustment)
• ODT (On-Die Termination)
• 4 bit prefetch architecture
• 1KB page size for x 4 & x 8,
2KB page size for x16
• Data-Strobes: Bidirectional, Differential
• Strong and Weak Strength Data-Output Driver
• Auto-Refresh and Self-Refresh
• Power Saving Power-Down modes
• 7.8 µs max. Average Periodic Refresh Interval
3-3-3
200
400
3
15
15
55
4-4-4
266
533
4
15
15
60
5-5-5
333
667
5
15
15
60
• 1.8V ± 0.1V Power Supply Voltage
• 4 internal memory banks
• Programmable CAS Latency: 3, 4 and 5
Packages:
60 pin BGA for x4/x8 components
84 pin BGA for x8/x16 components
Description
The 512Mb Double-Data-Rate-2 (DDR2) DRAMs is a high-
speed CMOS Double Data Rate 2 SDRAM containing
536,870,912 bits. It is internally configured as a quad-bank
DRAM.
The 512Mb chip is organized as either 32Mbit x 4 I/O x 4
bank, 16Mbit x 8 I/O x 4 bank or 8Mbit x 16 I/O x 4 bank
device. These synchronous devices achieve high speed dou-
ble-data-rate transfer rates of up to 533 Mb/sec/pin for gen-
eral applications.
The chip is designed to comply with all key DDR2 DRAM key
features: (1) posted CAS with additive latency, (2) write
latency = read latency -1, (3) normal and weak strength data-
output driver, (4) variable data-output impedance adjustment
and (5) an ODT (On-Die Termination) function.
All of the control and address inputs are synchronized with a
pair of externally supplied differential clocks. Inputs are
latched at the cross point of differential clocks (CK rising and
CK falling). All I/Os are synchronized with a single ended
DQS or differential DQS pair in a source synchronous fash-
ion. A 16 bit address bus for x4 and x8 organised compo-
nents and a 15 bit address bus for x16 components is used to
convey row, column, and bank address devices.
These devices operate with a single 1.8V +/-0.1V power sup-
ply and are available in BGA packages.
An Auto-Refresh and Self-Refresh mode is provided along
with various power-saving power-down modes.
REV 2.3
06/2008
1
©
NANYA TECHNOLOGY CORP
. All rights reserved.
NANYA TECHNOLOGY CORP. reserves the right to change Products and Specifications without notice.
windows2003中如何获取磁盘适配器接口的I/O性能数据
{ return; } // 申请...
guge8079 嵌入式系统
msp430-FET430uif 仿真器没法安装驱动,求助给位
430仿真器的驱动装不上去win7 32位的,每次都安装不成功,出现下面这种情况 190531190530 ...
王一天 微控制器 MCU
MSP430的硬件I2C讲解之六
读多个字节 5.1代码实现 view plain copy 在CODE上查看代码片派生到我的代码片 uint8_t eeprom_readpage(uint8_t word_addr, uint8_t *pword_buf, uint8_t len ) { while( UCB0CT ......
fish001 微控制器 MCU
TM1650+msp430单片机 调试及遇到问题的总结
本帖最后由 Aguilera 于 2020-2-9 21:45 编辑 做了用到三个tm1650及msp430f149项目,其中还涉及到其他的一大堆东西,在这里就不一一说了,这里主要分享一下TM1650调试过程中遇到的问题和解 ......
Aguilera 微控制器 MCU
大家一开始是如何学习硬件设计的
小弟是个菜鸟,还没有入门,现在想学硬件,不知该从何学起,都要学习什么课程,希望大家不涩赐教。...
liloude 嵌入式系统
基于iperf的Altera SoC千兆网测试
本帖最后由 chenzhufly 于 2015-2-19 17:49 编辑 作者:chenzhufly QQ:36886052 本文的目的是测试一下Embest SoC的千兆网功能和性能,使用常用网络测试工具的Iperf。 Iperf是一 ......
chenzhufly FPGA/CPLD
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved