电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M12L128168A_1

产品描述2M x 16 Bit x 4 Banks Synchronous DRAM
文件大小362KB,共22页
制造商台湾晶豪(ESMT)
官网地址http://www.esmt.com.tw/
晶豪科技股份有限公司 ( Elite Semiconductor Memory Technology Inc., ESMT) 为一专业 IC 设计公司,于 1998 年 6 月由赵瑚博士成立 , 总部设立于台湾之新竹科学工业园区。本公司主要业务包含 IC 产品之研究、开发、制造、销售及相关技术服务,并已于 2002 年 3 月在台湾证券交易所挂牌上市。
下载文档 全文预览

M12L128168A_1概述

2M x 16 Bit x 4 Banks Synchronous DRAM

M12L128168A_1文档预览

下载PDF文档
ESMT
SDRAM
M12L128168A
Operation temperature condition -40
°
C ~85
°
C
2M x 16 Bit x 4 Banks
Synchronous DRAM
ORDERING INFORMATION
PRODUCT NO.
M12L128168A-5TIG
M12L128168A-5BIG
M12L128168A-6TIG
M12L128168A-6BIG
M12L128168A-7TIG
M12L128168A-7BIG
MAX FREQ. PACKAGE
COMMENTS
200MHz
200MHz
166MHz
166MHz
143MHz
143MHz
TSOP II
BGA
TSOP II
BGA
TSOP II
BGA
Pb-free
Pb-free
Pb-free
Pb-free
Pb-free
Pb-free
FEATURES
JEDEC standard 3.3V power supply
LVTTL compatible with multiplexed address
Four banks operation
MRS cycle with address key programs
- CAS Latency ( 2 & 3 )
- Burst Length ( 1, 2, 4, 8 & full page )
- Burst Type ( Sequential & Interleave )
All inputs are sampled at the positive going edge of the
system clock
Burst Read single write operation
DQM for masking
Auto & self refresh
64ms refresh period (4K cycle)
GENERAL DESCRIPTION
The M12L128168A is 134,217,728 bits synchronous high data rate Dynamic RAM organized as 4 x 2,097,152 words by 16 bits.
Synchronous design allows precise cycle control with the use of system clock I/O transactions are possible on every clock cycle.
Range of operating frequencies, programmable burst length and programmable latencies allow the same device to be useful for a
variety of high bandwidth, high performance memory system applications.
Pin Arrangement (Top View)
V
DD
DQ0
V
DDQ
DQ1
DQ2
V
S SQ
DQ3
DQ4
V
DDQ
DQ5
DQ6
V
S SQ
DQ7
V
DD
LDQM
WE
CAS
RAS
CS
A
13
A
12
A
10
/AP
A
0
A
1
A
2
A
3
V
DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
V
SS
DQ15
V
S SQ
DQ14
DQ13
V
DDQ
DQ12
DQ11
V
S SQ
DQ10
DQ9
V
DDQ
DQ8
V
SS
NC
UDQM
CLK
CKE
NC
A
11
A
9
A
8
A
7
A
6
A
5
A
4
V
SS
1
A
VSS
2
DQ15
3
VSSQ
4
5
6
7
VDDQ
8
DQ0
9
VDD
B
DQ14
DQ13
VDDQ
VSSQ
DQ2
DQ1
C
DQ12
DQ11
VSSQ
VDDQ
DQ4
DQ3
D
DQ10
DQ9
VDDQ
VSSQ
DQ6
DQ5
E
DQ8
NC
VSS
VDD
LDQM
DQ7
F
UDQM
CLK
CKE
CAS
RAS
WE
G
NC
A11
A9
A13
A12
CS
H
A8
A7
A6
A0
A1
A10
J
VSS
A5
A4
A3
A2
VDD
Elite Semiconductor Memory Technology Inc.
Publication Date: Oct. 2007
Revision: 1.2
1/43
采用DC/DC转换器,针对Altera Arria II G的高性能电源解决方案
61662 这些参考设计详细说明了使用DC/DC转换器的电源解决方案设计注意事项,该解决方案针对Arria II GX。...
莫妮卡 模拟与混合信号
压机控制系统
一、系统配置      压机控制系统由四个部份组成:      1 热媒油或蒸汽控制系统:      设备:主油泵控制柜、备用油泵控制柜、变频器柜、薄膜阀、热油槽、冷油槽、蓄能管、热 ......
jek9528 工业自动化与控制
4-20mA电流环变送器
稍后几天不断更新补齐吧...
dwwzl 微控制器 MCU
warning l15 multiple call to segment
本帖最后由 newnew0601 于 2016-7-4 16:11 编辑 这是一个老话题,很多人都遇到过这个问题,今天我也遇到了,希望有经验的告诉我怎么处理。 我定义了一个函数 void fun1(); 在中断中我 ......
newnew0601 51单片机
基于DSP的自动指纹识别系统
基于DSP的自动指纹识别系统...
maker DSP 与 ARM 处理器
【设计工具】FPGA设计重利用方法
Table of Contents1.1 System-on-a-Reprogrammable Chip ....................................................................31.2 Why Use an FPGA?...................................... ......
GONGHCU FPGA/CPLD
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved