电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

UF3007

产品描述3 A, 1000 V, SILICON, RECTIFIER DIODE, DO-201AD
产品类别分立半导体    二极管   
文件大小32KB,共2页
制造商台湾光宝(LITEON)
官网地址http://optoelectronics.liteon.com/en-global/Home/index
标准
Lite-On 从 1975 年开始生产 LED 灯;公司向客户提供可见观光和红外产品解决方案,稳步成长为全球最大的光电子产品制造商之一。实践证明,商用产品和应用特定型产品的大批量生产,以及强大的研发和垂直整合能力是 Lite-On 成功的关键而与众不同的因素。
下载文档 详细参数 全文预览

UF3007概述

3 A, 1000 V, SILICON, RECTIFIER DIODE, DO-201AD

UF3007规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称台湾光宝(LITEON)
零件包装代码DO-201AD
包装说明PLASTIC PACKAGE-2
针数2
Reach Compliance Codecompli
其他特性UL RECOGNIZED
应用EFFICIENCY
外壳连接ISOLATED
配置SINGLE
二极管元件材料SILICON
二极管类型RECTIFIER DIODE
最大正向电压 (VF)1.7 V
JEDEC-95代码DO-201AD
JESD-30 代码O-PALF-W2
最大非重复峰值正向电流150 A
元件数量1
相数1
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
最大输出电流3 A
封装主体材料PLASTIC/EPOXY
封装形状ROUND
封装形式LONG FORM
峰值回流温度(摄氏度)255
认证状态Not Qualified
最大重复峰值反向电压1000 V
最大反向恢复时间0.075 µs
表面贴装NO
端子形式WIRE
端子位置AXIAL
处于峰值回流温度下的最长时间NOT SPECIFIED

UF3007文档预览

下载PDF文档
LITE-ON
SEMICONDUCTOR
UF3001 thru UF3007
REVERSE VOLTAGE
- 50
to
1000
Volts
FORWARD CURRENT
- 3.0
Amperes
ULTRA FAST RECTIFIERS
FEATURES
Low cost
Diffused junction
Ultra fast switching for high efficiency
Low reverse leakage current
Low forward voltage drop
High current capability
The plastic material carries UL recognition 94V-0
A
DO-201AD
B
A
C
D
MECHANICAL DATA
Case : JEDEC DO-201AD molded plastic
Polarity : Color band denotes cathode
Weight : 0.04 ounces, 1.1 grams
Mounting position : Any
Dim.
A
B
DO-201AD
Min.
Max.
25.4
7.30
-
9.50
1.20
1.30
C
4.80
5.30
D
All Dimensions in millimeter
MAXIMUM RATINGS AND ELECTRICAL CHARACTERISTICS
Ratings at 25
ambient temperature unless otherwise specified.
Single phase, half wave, 60Hz, resistive or inductive load.
For capacitive load, derate current by 20%
CHARACTERISTICS
Maximum Recurrent Peak Reverse Voltage
Maximum RMS Voltage
Maximum DC Blocking Voltage
Maximum Average Forward
Rectified Current
SYMBOL
UF3001 UF3002 UF3003 UF3004 UF3005 UF3006 UF3007
UNIT
V
RRM
V
RMS
V
DC
I
(AV)
50
35
50
100
70
100
200
140
200
400
280
400
3.0
150
600
420
600
800
560
800
1000
700
1000
V
V
V
A
@T
A
=
55 C
Peak Forward Surge Current
8.3ms single half sine-wave
super imposed on rated load (JEDEC Method)
Maximum forward Voltage at 3.0A DC
Maximum DC Reverse Current
at Rated DC Blocking Voltage
I
FSM
V
F
I
R
T
RR
C
J
R
0JA
A
1.0
1.3
5
100
50
75
20
-55 to +125
-55 to +150
1.7
V
uA
@T
J
=25 C
@T
J
=100 C
Maximum Reverse Recovery Time (Note 1)
Typical Junction
Capacitance (Note 2)
Typical Thermal Resistance (Note 3)
Operating Temperature Range
Storage Temperature Range
75
50
ns
pF
C/W
T
J
T
STG
C
C
REV. 2, 01-Dec-2000, KDCF02
NOTES : 1.Measured with I
F
=0.5A,I
R
=1A,I
RR
=0.25A.
2.Measured at 1.0MHz and applied reverse voltage of 4.0V DC.
3.Thermal Resistance Junction to Ambient.
platform builder sysgen时的错误 LNK1123
大家好,我使用platformbuilder进行编译 厂家给的操作系统 然后是成功的,但是它里面只有一个arm的cpu 我又增加了模拟器的cpu并且切换过去进行sysgen,结果就报错了 报错的内容如下 G:\ ......
yattai 嵌入式系统
电网自动化:电网快速发展的光明前景
电动汽车可通过双向充电器为您的住宅供电。智能仪表可帮助您降低水费。无线传感器可在灯光熄灭前检测到故障变压器。 美国电网的发展前景一片光明:更少的停电期、更高的效率、更多的可再生能 ......
alan000345 TI技术论坛
5V晶振能串电阻给3.3V CPLD使用吗
本帖最后由 tcxz111 于 2016-12-13 09:36 编辑 5V晶振是给CAN控制器用的,因为时序原因,希望CPLD和CAN控制器能够同步,CAN需要5V, CPLD需要3.3V,晶振选用的5V的,可以通过串个电阻直接给3. ......
tcxz111 FPGA/CPLD
偶数个非门进行短暂的延时防止优化的问题
请问一下 假如vhdl写一个用偶数个非门进行短暂的延时 然后输出 为了防止综合优化该模块,可在模块中加综合约束 注释部分的语句是什么呢?我知道verilog中可以用/*synthesis attribute keep a tr ......
eeleader FPGA/CPLD
安森美0.55mm封装DC/DC转换器适用于便携设备
安森美半导体(ON Semiconductor)日前推出同步DC/DC降压转换器NCP1526,集成了低噪声低压降稳压器(LDO),采用独特的0.55mm超薄DFN封装,是便携式应用的选择方案之一。该器件专为便携式媒体播放器 ......
fighting 模拟电子
xilinx 芯片选型应考虑的因素和方法求高人指点
xilinx 芯片选型应考虑的因素和方法求高人指点...
ttllf FPGA/CPLD
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved