电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

2CW032110YQ-PA

产品描述2CW032XXXYQ-PX SERIES ZENER DIODE CHIPS FOR GLASS SEAL WITH ASYMMETRY LIMITS
文件大小103KB,共4页
制造商士兰微(Silan)
官网地址http://www.silanic.com.cn/
杭州士兰微电子股份有限公司(上交所股票代码:士兰微,600460)坐落于杭州高新技术产业开发区,是专业从事集成电路芯片设计以及半导体微电子相关产品生产的高新技术企业,公司目前的主要产品是集成电路和半导体产品。
下载文档 全文预览

2CW032110YQ-PA概述

2CW032XXXYQ-PX SERIES ZENER DIODE CHIPS FOR GLASS SEAL WITH ASYMMETRY LIMITS

2CW032110YQ-PA文档预览

下载PDF文档
2CW032XXXYQ-PX
2CW032XXXYQ-PX SERIES ZENER DIODE CHIPS FOR GLASS SEAL WITH
ASYMMETRY LIMITS
DESCRIPTION
2CW032XXXYQ-PX series are low-power zener diode chips
for glass seal that fabricated in silicon epitaxial planar
technology.
The series is asymmetrical regulator voltage chips, that is
the upper limit and lower limit is asymmetrical, e.g. Vz=3.0V
chips: the upper limit is 3.25V, the lower limit Is 2.95V ,the
specification design is better suitable for user’s using habit
For user convenient choice regulator voltage in narrow limit.
The series divided into 4 types in given regulator voltage
and named PA, PB, PC and PD.
2CW032XXXYQ-PX CHIP TOPOGRAPHY
The chip thickness is 140μm. The top electrode material is
Ag bump, and the backside electrode material is Ag.
Chip size: 0.32 X 0.32 (mm) .
2
2CW032XXXYQ-PX APPEARANCE
Chip Appearance Diagram
Parameter
Chip Size
Chip Thickness
Bump Size
Bump Height
Scribe Line Width
Symbol
D
C
A
B
/
Min.
290
120
196
25
--
Type
--
--
--
--
40
Max.
310
160
240
55
--
Unit
μm
μm
μm
μm
μm
ABSOLUTE MAXIMUM RATINGS
Characteristics
Junction Temperature
Storage Temperature
Symbol
T
j
T
stg
Test conditions
----
----
Value
175
-50~+175
Unit
°C
°C
HANGZHOU SILAN MICROELECTRONICS CO.,LTD
Http: www.silan.com.cn
REV:1.0
2008.02.28
Page 1 of 4
PCB布铜出问题了,求解!
PCB布线布局都没问题了,结果一布铜,GND的布铜线路宽度就不同了。麻烦告诉下在哪出的问题!求解394985394986394987394988 ...
54545 PCB设计
【工程源码】【Modelsim常见问题】Analysis and Synthesis should be completed
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 Analysis and Synthesis should be completed successfully beforestarting ......
小梅哥 FPGA/CPLD
【信号处理】基于FPGA的DSP外部总线接口设计
文章针对FPGA与DSP之间的总线协议,建立FPGA与DSP总线通信的接口框架,根据不同类型的DSP设计相应的时序协调电路,保证DSP与外部器件之间高速稳定的数据通信。使用该设计方法在Quartus Ⅱ进行仿真, ......
hangsky FPGA/CPLD
制导系统测试
制导系统是现代武器的眼睛,精确制导武器在现代战争中发挥着越来越重要的作用。而随着雷达技术、总线技术、图像处理技术、微电子技术的发展,制导系统也向着复杂化、小型化、多功能方向发展, ......
trueleven 工业自动化与控制
ESP32人脸识别开发板ESP-EYE的效果如何?
ESP系列产品的知名度挺高的,对于其网站上新推出ESP-EYE不知有谁测试过?效果如何? 对于视觉识别在steam教育行业 希望做出哪些应用,欢迎大家多交流。 补充内容 (2019-8-19 13:24): 我司 ......
杭州摩图科技 DIY/开源硬件专区
“2016 ROHM科技展”11月24日、25日上海会场即将开启!报名从速!!!
点此报名“2016 ROHM科技展”——上海会场 “2016 ROHM科技展“——上海会场将于11月24、25日盛大开启,届时将向您展示最新产品及各种解决方案。 针对上海地区的市场需求,ROHM特别准备 ......
EEWORLD社区 综合技术交流
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved