电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NT4GT72U4ND2BD-3C

产品描述DDR DRAM Module, 512MX72, 0.45ns, CMOS, ROHS COMPLIANT, DIMM-240
产品类别存储    存储   
文件大小570KB,共28页
制造商南亚科技(Nanya)
官网地址http://www.nanya.com/cn
标准
南亚科技股份有限公司以成为最佳DRAM(动态随机存取记忆体)之供应商为目标,强调以服务客户为导向,透过与夥伴们紧密的合作,强化产品的研发与制造,进而提供客户全方位产品及系统解决方案。面对持续成长的利基型DRAM市场,南亚科技除了提供从128Mb到8Gb产品,更持续拓展产品多元化。主要的应用市场包括数位电视、机上盒(STB)、网通、平板电脑等智慧电子系统、车用及工规等产品。同时,为满足大幅成长的行动与穿戴装置市场需求,南亚科技更专注於研发及制造低功耗记忆体产品。近年来,南亚科技积极经营利基型记忆体市场,专注於低功耗与客制化核心产品线的研发。在制程进度上,更导入20奈米制程技术,致力於生产DDR4和LPDDR4产品,期能进一步提升整体竞争力。南亚科技也将持续强化高附加价值利基型记忆体战线与完美的客户服务,强化本业营运绩效,确保所有股东权益,创造企业永续经营之价值。
下载文档 详细参数 全文预览

NT4GT72U4ND2BD-3C概述

DDR DRAM Module, 512MX72, 0.45ns, CMOS, ROHS COMPLIANT, DIMM-240

NT4GT72U4ND2BD-3C规格参数

参数名称属性值
是否Rohs认证符合
厂商名称南亚科技(Nanya)
零件包装代码DIMM
包装说明DIMM, DIMM240,40
针数240
Reach Compliance Codecompliant
ECCN代码EAR99
访问模式DUAL BANK PAGE BURST
最长访问时间0.45 ns
其他特性AUTO/SELF REFRESH
I/O 类型COMMON
JESD-30 代码R-XDMA-N240
JESD-609代码e4
内存密度38654705664 bit
内存集成电路类型DDR DRAM MODULE
内存宽度72
功能数量1
端口数量1
端子数量240
字数536870912 words
字数代码512000000
工作模式SYNCHRONOUS
最高工作温度95 °C
最低工作温度
组织512MX72
输出特性3-STATE
封装主体材料UNSPECIFIED
封装代码DIMM
封装等效代码DIMM240,40
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
峰值回流温度(摄氏度)NOT SPECIFIED
电源1.8 V
认证状态Not Qualified
刷新周期8192
自我刷新YES
最大压摆率2.45 mA
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装NO
技术CMOS
温度等级OTHER
端子形式NO LEAD
端子节距1 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
Base Number Matches1

NT4GT72U4ND2BD-3C文档预览

下载PDF文档
NT1GT72U89D0BD-AC / NT2GT72U8PD0BD-AC / NT4GT72U4ND0BD-AC / NT4GT72U8ND9BD-AC
NT1GT72U89D1BD-3C / NT2GT72U8PD1BD-3C / NT4GT72U4ND1BD-3C / NT8GTT72U4ND3YD-3C
NT1GT72U89D1BN-3C / NT2GT72U8PD1BN-3C / NT4GT72U4ND1BN-3C / NT8GTT72U4ND4YD-3C
NT1GT72U89D2BD-3C / NT2GT72U8PD2BD-3C / NT4GT72U4ND2BD-3C / NT8GTT72U4ND5YD-3C
NT1GT72U89D6BD-AC / NT2GT72U8PD6BD-AC / NT4GT72U8ND9BD-3C
240pin DDR2 SDRAM Fully Buffered DIMM
Based on 128Mx8 (1GB/2GB/4GB), 256Mx4 (4GB), and 512Mx4 (8GB) DDR2 SDRAM
Features
•Performance:
Speed Sort
DIMM CAS Latency
fck – Clock Freqency
tck – Clock Cycle
fDQ – DQ Burst Freqency
PC2-5300
-3C
5
333
3
667
PC2-6400
-AC
5
400
2.5
800
Unit
MHz
ns
Mbps
• Support SMBus protocol interface for access to the AMB
configuration registers.
• Detects errors on the channel and reports them to the host
memory controller.
• Automatic DDR2 DRAM Bus Calibration.
• Full Host Control of the DDR2 DRAMs.
• Over-Temperature Detection and Alert.
• MBIST & IBIST Test Functions.
• Transparent Mode for DRAM Test Support.
• Serial Presence Detect (SPD)
• Gold contacts
• RoHS Compliant products
• SDRAMs in 60-ball BGA Package
• 1GB/2GB: 128Mx72/256Mx72 DDR2 Fully Buffered DIMM
based on 128Mx8 DDR2 SDRAM (NT5TU128M8DE-3C/-AC)
• 4GB: 512Mx72 DDR2 Fully Buffered DIMM based on
128Mx8/256Mx4 DDR2 SDRAM (NT5TU256M4DE-3C/-AC)/
(NT5TU128M8DE-3C/-AC)
• 8GB: 1Gx72 DDR2 Fully Buffered DIMM based on 512Mx4
DDR2 SDRAM (NT5TU512T4DY-3C)
• JEDEC Standard 240-pin Fully Buffered ECC Dual In-Line
Memory Module.
• Intended for 333MHz/400MHz applications.
• Inputs and outputs are SSTL-18 compatible.
• V
DD
= 1.8V ± 0.1V, V
DDQ
= 1.8V ± 0.1V.
• Host Interface and AMB component industry standard
compliant.
Description
Fully Buffered 240-Pin Double Data Rate 2 (DDR2) Synchronous DRAM Dual In-Line Memory Module (DIMM), organized as an eight
bank 128Mx72 (1GB), 256Mx72 (2GB), 512Mx72 (4GB), or 1Gx72 (8GB) high-speed memory array. The module uses nine 128Mx8
(1GB), eighteen 128Mx8 (2GB), thirty-six 128Mx8/256Mx4 (4GB), or thirty-six 512Mx4 (8GB) DDR2 SDRAMs in BGA packages. These
DIMMs are manufactured using raw cards developed for broad industry use as reference designs. The use of these common design files
minimizes electrical variation between suppliers. All NANYA DDR2 SDRAM DIMMs provide a high-performance, flexible 8-byte interface
in a 5.25” long space-saving footprint.
The DIMM is intended for use in applications operating up to 333MHz/400 MHz clock speeds and achieves high-speed data transfer
rates of up to 667 Mbps/800 Mbps. Prior to any access operation, the device
latency and burst type/length/operation type must be
programmed into the DIMM by address inputs A0-A13 and I/O inputs BA0, BA1, and BA2 using the mode register set cycle.
REV 1.3
03/2009
1
NANYA TECHNOLOGY CORP. reserves the right to change Products and Specifications without notice.
© NANYA TECHNOLOGY CORP.
【BBB 四轴】电调进度汇报4
今天继续调试电调参数,结果是………………板子冒烟了。 还是因为波形不好,调整了一些参数,但是还是不行。上图先: 紫色是直接测量反电势波形,蓝色是比较器输出波形,黄色是分压网络后的 ......
azhiking DSP 与 ARM 处理器
关于DS90C383芯片的使用
本帖最后由 dontium 于 2015-1-23 11:22 编辑 你好,最近在用LCD液晶屏,是LVDS接口,在网上看到DS90C383芯片是TTL转LVDS,但是驱动LCD需要PCLK,HSYNC,VSYNC,LCD_AC_ENB_CS,LCD_MCLK, ......
dongjie_0000 模拟与混合信号
新手问题,关于sdram的,谢谢指导
1\dsp为TMS320VC5510,用两片4M,16-bit的SDRAM芯片构造32-bit的SDRAM空间. 我不解的地方是:根据datasheet,4M32-bit的SDRAM占据了所有四个EMIF空间.那么要使用这四兆32位空间,是不是把所有四个 ......
小马哈 模拟与混合信号
stm32---liunx
作为一个低端的arm芯片,cortex-m3内核在上次上海培训的时候有说会达到1G的主频,有没有以后出支持LIUNX芯片的计划。芯片未来前景怎样,就目前的情况来说STM32利用目前的策略,市场反应应 ......
zgfjcc stm32/stm8
关于STM32中MAP文件的内容
大家好! 在MAP文件中,可以看到 6 926 bytes of readonlycode memory 582 bytes of readonlydata memory 1 348 bytes of readwrite data memory 的内容。 我知道“6 926 bytes o ......
lhh stm32/stm8
XILINX Virtex-5系列配置问题求大神指点
第一次用XILINX的FPGA,配置方面选用的SPI方式,最后忽略了VBATT引脚,没有给它接高,问一下大牛会不会影响Virtex-5的配置导致烧不了逻辑。...
changer FPGA/CPLD
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved