SH79F1615
集成
ADC
和
PWM
的增强型
8051
微控制器
1.
特性
基于8051指令流水线结构的8½单片机
Flash ROM:16K字节
RAM:1.5K字节
类EEPROM:2048字节
工½电压:
f
OSC
= 400k - 27MHz,V
DD
= 2.4V - 5.5V
高频振荡器(代码选项三选一):
-
陶瓷谐振器:400k
- 16MHz
-
晶½谐振器:400k
- 16MHz
-
内部RC高频振荡器:27MHz
½频振荡器:内部RC½频振荡器:128KHz
30个CMOS双向I/O管脚
I/O内建上拉电阻
P2口可增强灌电流½力(代码选项可选增强或标准)
P0/P3口可增强拉电流½力(代码选项可选增强或标准)
4个16½定时器/计数器T0/T1/T2/T3
三个16½带死区控制PWM通道,6路输出,并且具有故
障检测功½
中断源:
-
定时器0/1/2/3
-
外部中断0
- 1
-
外部中断4:8输入
- ADC
- EUART
- PWM周期和占空比中断
-
模拟比较器1/2
10+1通道12½1M sps高速模数½换器(ADC),
自动触发ADC功½,16通道½换结果缓冲功½
内建单输入模拟比较器CMP1
内建多输入模拟½密特比较器CMP2
内建1个模拟放大器OP1
增强型UART
一路8bit无死区PWM3输出
蜂鸣音发生器
内建的½电压复½功½(代码选项)
- LVR电压1:4.1V
- LVR电压2:2.8V
CPU机器周期:
- 1振荡周期
看门狗定时器(WDT)
内建振荡器预热计数器
½功耗工½模式:
-
空闲模式
-
掉电模式
Flash型
40½可读MCU识别码
工½环境温度-40 ½
+105℃
封装:
- LQFP32
- QFN32
2.
概述
SH79F1615是一种高速高效率8051兼容单片机。在同样振荡频率下,较之传统的8051芯片具有运行更快速,性½更优越的
特性。
SH79F1615保留了标准8051芯片的大部分特性,包括内½256字节RAM和2个16½定时器/计数器。此外,SH79F1615还集
成了1280字节外部扩展RAM,以及存储程序的16K字节flash,此外还集成2K类EEPROM,用于在系统掉电后保存数据。
SH79F1615还集成了两个多输入模拟比较器,一路放大器,12½集成数字比较功½的高速ADC,以及6输出带死区时间控
制的电机控制PWM模块,非常适合于直流无刷电机/永磁同步电机控制。
此外,SH79F1615集成了看门狗定时器,上电复½和½电压复½等功½,提供了2种½功耗省电模式。
1
V2.1
SH79F1615
4.
引脚配½
32脚LQFP封装
P3.1/INT40/RXD
18
24
23
22
21
20
19
17
16
15
14
PWM21/P2.5
FLT/T0/P2.6
T1/P2.7
AN5/P0.7
C2N/AN4/P0.6
VREF/AN3/P0.5
C2P2/AN2/INT47/P0.4
C2P1/AN1/INT46/P0.3
P3.2/INT41/TXD
P2.4/PWM11
P2.3/PWM01
P2.2/PWM2
P2.1/PWM1
P2.0/PWM0
P3.0/PWM3
25
26
27
28
29
30
31
32
P3.3/INT42
P3.4/INT43/XTAL2
P3.5/INT44/XTAL1
GND
VDD
P1.7
P1.6/AN10
P1.5/RST/TCK
SH79F1615P
13
12
11
10
9
1
2
3
4
5
6
7
8
C1P/OP1P/P1.1
C2P0/AN0/INT45/P0.2
32脚QFN封装
P3.1/INT40/RXD
18
TDO/AN8/INT0/P1.2
TMS/AN9/INT1/P1.3
17
OP1OUT/P0.0
24
23
22
21
20
19
PWM21/P2.5
FLT/T0/P2.6
T1/P2.7
AN5/P0.7
C2N/AN4/P0.6
VREF/AN3/P0.5
C2P2/AN2/INT47/P0.4
C2P1/AN1/INT46/P0.3
P3.2/INT41/TXD
P2.3/PWM01
P2.4/PWM11
P2.2/PWM2
P2.1/PWM1
P2.0/PWM0
P3.0/PWM3
TDI/BUZ/P1.4
16
15
14
C1N/P0.1
OP1N/P1.0
25
26
27
28
29
30
31
32
P3.3/INT42
P3.4/INT43/XTAL2
P3.5/INT44/XTAL1
GND
VDD
P1.7
P1.6/AN10
P1.5/RST/TCK
SH79F1615Q
13
12
11
10
9
1
2
3
4
5
6
7
8
C1P/OP1P/P1.1
C2P0/AN0/INT45/P0.2
注意:
引脚½名中,写在最外侧的引脚功½具有最高优先级,最内侧的引脚功½具有最½优先级(参见引脚配½图)。½一个引
脚被高优先级的功½占用时,即½½优先级功½被允许,也不½½为½优先级功½的引脚。只有½½件禁止引脚的高优先级功
½,相应引脚才½被释放½为½优先级端口½用
。
½也有同优先级情况,比如
P0.2 - P0.4
,它们可以同时用½
AD
输入通道和比较器同相输入端,具½端口共用请参考
7.6.4“
端
口共用
”
章节。
3
TDO/AN8/INT0/P1.2
TMS/AN9/INT1/P1.3
OP1OUT/P0.0
TDI/BUZ/P1.4
C1N/P0.1
OP1N/P1.0