电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

22uF 50V 6.3*7

产品描述容值:22uF 精度:±20% 额定电压:50V 工作寿命:1000Hrs @ 105℃ 额定纹波电流:- 外观尺寸(¢DxL,mm):6.3x7
产品类别无源元件    引线型铝电解电容   
文件大小407KB,共3页
制造商承兴(CX)
官网地址http://www.dgcxdz.com
东莞市承兴电子有限公司,成立于1998年3月,是一家专业自主开发生产全系列铝电解电容的科技企业。
下载文档 详细参数 全文预览

22uF 50V 6.3*7概述

容值:22uF 精度:±20% 额定电压:50V 工作寿命:1000Hrs @ 105℃ 额定纹波电流:- 外观尺寸(¢DxL,mm):6.3x7

22uF 50V 6.3*7规格参数

参数名称属性值
类型引线型
脚间距(mm)2.5
容值22uF
精度±20%
额定电压50V
工作寿命1000Hrs @ 105℃
外观尺寸(¢DxL,mm)6.3x7
工作温度-40℃ ~ +105℃

22uF 50V 6.3*7文档预览

下载PDF文档
此商品编号对应的规格参数是:
此商品的实物图片为:
22uF 50V 6.3*7
【有奖问答】Xilinx网络通信专题,赢取LX9 Microboard开发板!
活动名称:读专题 赢大奖!!!    Xilinx 网络通信 专题,赢取89美金LX9 Microboard开发板。活动时间:6月19日-7月18日 活动形式:读专题:https://www.eeworld.com.cn/Xili ......
EEWORLD社区 FPGA/CPLD
如何利用 PCB 分层堆叠控制 EMI 辐射【转】
解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。 ......
eric_wang PCB设计
屏蔽的微波PCB的共振预测
46979...
yuandayuan6999 PCB设计
请问FPGA可否输入负电平?
要检测一个峰峰值-1.5V~+1.5V的正弦信号的过零点(50KHz) 怕引起毛刺,不想加脉冲整形电路了 请问能否直接将-1.5V~+1.5V的正弦信号输入给FPGA的管脚,然后用高倍时钟采样判断过零点?...
godjohsn FPGA/CPLD
STM32 F7大赛进入最后3天,一起致敬(或体验)电赛时光
:pleased:没忍住,没忍住,就是想说还有3天的时间的了,这个时间正好是全国电子设计大赛整个比赛时间,想说的是,不放弃结果也许就不一样呢。 STM32 F7英雄联盟设计大赛各组小伙伴们,最后 ......
nmg stm32/stm8
【设计工具】FPGA知识百问
80893...
8fu8 FPGA/CPLD
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved