电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M13S128168A-5BG

产品描述DDR DRAM, 8MX16, 0.7ns, CMOS, PBGA60, 8 X 13 MM, LEAD FREE, BGA-60
产品类别存储   
文件大小2MB,共49页
制造商台湾晶豪(ESMT)
官网地址http://www.esmt.com.tw/
晶豪科技股份有限公司 ( Elite Semiconductor Memory Technology Inc., ESMT) 为一专业 IC 设计公司,于 1998 年 6 月由赵瑚博士成立 , 总部设立于台湾之新竹科学工业园区。本公司主要业务包含 IC 产品之研究、开发、制造、销售及相关技术服务,并已于 2002 年 3 月在台湾证券交易所挂牌上市。
下载文档 详细参数 全文预览

M13S128168A-5BG概述

DDR DRAM, 8MX16, 0.7ns, CMOS, PBGA60, 8 X 13 MM, LEAD FREE, BGA-60

M13S128168A-5BG规格参数

参数名称属性值
厂商名称台湾晶豪(ESMT)
零件包装代码BGA
包装说明TFBGA,
针数60
Reach Compliance Codeunknown
ECCN代码EAR99
Is SamacsysN
访问模式FOUR BANK PAGE BURST
最长访问时间0.7 ns
其他特性AUTO/SELF REFRESH
JESD-30 代码R-PBGA-B60
长度13 mm
内存密度134217728 bit
内存集成电路类型DDR DRAM
内存宽度16
功能数量1
端口数量1
端子数量60
字数8388608 words
字数代码8000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8MX16
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
认证状态Not Qualified
座面最大高度1.2 mm
自我刷新YES
最大供电电压 (Vsup)2.75 V
最小供电电压 (Vsup)2.375 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
宽度8 mm
Base Number Matches1

M13S128168A-5BG文档预览

下载PDF文档
ESMT
DDR SDRAM
Features
JEDEC Standard
Internal pipelined double-data-rate architecture, two data access per clock cycle
Bi-directional data strobe (DQS)
On-chip DLL
Differential clock inputs (CLK and CLK )
DLL aligns DQ and DQS transition with CLK transition
Quad bank operation
CAS Latency : 3
Burst Type : Sequential and Interleave
Burst Length : 2, 4, 8
All inputs except data & DM are sampled at the rising edge of the system clock(CLK)
Data I/O transitions on both edges of data strobe (DQS)
DQS is edge-aligned with data for reads; center-aligned with data for WRITE
Data mask (DM) for write masking only
V
DD
= 2.375V ~ 2.75V, V
DDQ
= 2.375V ~ 2.75V
V
DD
= 2.6V ~ 2.8V, V
DDQ
= 2.6V ~ 2.8V [for speed -4]
Auto & Self refresh
15.6us refresh interval (64ms refresh period, 4K cycle)
SSTL-2 I/O interface
66 pin TSOPII and 60 ball BGA package
M13S128168A
2M x 16 Bit x 4 Banks
Double Data Rate SDRAM
Ordering Information
PRODUCT NO.
M13S128168A -4TG
M13S128168A -5TG
M13S128168A -6TG
M13S128168A -4BG
M13S128168A -5BG
M13S128168A -6BG
MAX FREQ
250MHz
200MHz
166MHz
250MHz
200MHz
166MHz
2.7V
BGA
2.5V
VDD
2.7V
TSOPII
2.5V
PACKAGE
COMMENTS
Pb-free
Pb-free
Pb-free
Pb-free
Pb-free
Pb-free
Elite Semiconductor Memory Technology Inc.
Publication Date : Dec. 2008
Revision : 2.2
1/49
为什么ram版的stepldr可以跑,rom版的跑不了呢????
从nand启动会先运行个4k的stepldr,这个再把nand中的eboot拷到ram中跑。 我以前用的是uboot,跳过了这个限制,我现在要调试stepldr,修改stepldr.bib,把起始地址改为ram中的地址,然后在uboot ......
zsmbj 嵌入式系统
Cyclone V FPGA系列简介
Altera的Cyclone® V FPGA实现了业界最低的系统成本和功耗,其性能水平满足了您突出大批量应用优势的需求。该系列包括3种目标型号: 1、只提供逻辑的Cyclone V E FPGA 2、具有3.125-Gb ......
EEWORLD社区 FPGA/CPLD
求指导。。。MMA7455加速度传感器 程序和上位机上传了
本来想做个加速度遥控器。。。没整明白呀...
fei27510 传感器
智能蓝牙技术原理
“蓝牙”(Bluetooth)技术是由世界著名的5家大公司——爱立信(Ericsson)、诺基亚(Nokia)、东芝(Toshiba)、国际商用机器公司(IBM)和英特尔(Intel),于1998年5月联合宣布的一种 ......
Aguilera 无线连接
TMS320F28027
刚入门小白,求TMS320F28027例程。。。 ...
cll3712 DSP 与 ARM 处理器
stm32 adc dma方式连续转换无效原因
因为一个小问题耽误很长时间,记录一下 stm32 多个adc核使用timer触发,在dma模式下数据只更新一次 HAL_ADC_ConvCpltCallback也只进一次 ADC设置为连续模式 hadc2.Init.ContinuousCon ......
littleshrimp stm32/stm8
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved