电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M52D16161A-7.5TIG

产品描述Synchronous DRAM, 1MX16, 6ns, CMOS, PDSO50, 0.400 X 0.825 INCH, 0.80 MM PITCH, LEAD FREE, TSOP2-50
产品类别存储   
文件大小887KB,共32页
制造商台湾晶豪(ESMT)
官网地址http://www.esmt.com.tw/
晶豪科技股份有限公司 ( Elite Semiconductor Memory Technology Inc., ESMT) 为一专业 IC 设计公司,于 1998 年 6 月由赵瑚博士成立 , 总部设立于台湾之新竹科学工业园区。本公司主要业务包含 IC 产品之研究、开发、制造、销售及相关技术服务,并已于 2002 年 3 月在台湾证券交易所挂牌上市。
下载文档 详细参数 全文预览

M52D16161A-7.5TIG概述

Synchronous DRAM, 1MX16, 6ns, CMOS, PDSO50, 0.400 X 0.825 INCH, 0.80 MM PITCH, LEAD FREE, TSOP2-50

M52D16161A-7.5TIG规格参数

参数名称属性值
厂商名称台湾晶豪(ESMT)
零件包装代码TSOP2
包装说明TSOP2,
针数50
Reach Compliance Codeunknown
ECCN代码EAR99
Is SamacsysN
访问模式DUAL BANK PAGE BURST
最长访问时间6 ns
其他特性AUTO/SELF REFRESH
JESD-30 代码R-PDSO-G50
长度20.95 mm
内存密度16777216 bit
内存集成电路类型SYNCHRONOUS DRAM
内存宽度16
功能数量1
端口数量1
端子数量50
字数1048576 words
字数代码1000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织1MX16
封装主体材料PLASTIC/EPOXY
封装代码TSOP2
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
认证状态Not Qualified
座面最大高度1.2 mm
自我刷新YES
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式GULL WING
端子节距0.8 mm
端子位置DUAL
宽度10.16 mm
Base Number Matches1

M52D16161A-7.5TIG文档预览

下载PDF文档
ESMT
Mobile SDRAM
M52D16161A
Operation Temperature Condition -40
°
C~85
°
C
512K x 16Bit x 2Banks
Mobile Synchronous DRAM
FEATURES
1.8V power supply
LVCMOS compatible with multiplexed address
Dual banks operation
MRS cycle with address key programs
-
CAS Latency (2 & 3 )
-
Burst Length (1, 2, 4, 8 & full page)
-
Burst Type (Sequential & Interleave)
EMRS cycle with address key programs.
All inputs are sampled at the positive going edge of the
system clock
Burst Read Single-bit Write operation
Special Function Support.
-
PASR (Partial Array Self Refresh )
-
TCSR (Temperature compensated Self Refresh)
-
DS (Driver Strength)
DQM for masking
Auto & self refresh
32ms refresh period (2K cycle)
GENERAL DESCRIPTION
The M52D16161A is 16,777,216 bits synchronous high data
rate Dynamic RAM organized as 2 x 524,288 words by 16 bits,
fabricated
with high performance CMOS technology.
Synchronous design allows precise cycle control with the use of
system clock I/O transactions are possible on every clock cycle.
Range of operating frequencies, programmable burst length and
programmable latencies allow the same device to be useful for a
variety of high bandwidth, high performance memory system
applications.
ORDERING INFORMATION
Product ID
M52D16161A-6TIG
M52D16161A-7.5TIG
M52D16161A-10TIG
M52D16161A-6BIG
M52D16161A-7.5BIG
M52D16161A-10BIG
1
2
DQ15
3
4
Max Freq.
166MHz
133MHz
100MHz
166MHz
133MHz
100MHz
5
6
DQ0
Package
50 Pin TSOP(II)
50 Pin TSOP(II)
50 Pin TSOP(II)
60 Ball VFBGA
60 Ball VFBGA
60 Ball VFBGA
7
VDD
Comments
Pb-free
Pb-free
Pb-free
Pb-free
Pb-free
Pb-free
PIN CONFIGURATION (TOP VIEW)
V
DD
DQ0
DQ1
V
SSQ
DQ2
DQ3
V
DDQ
DQ4
DQ5
V
SSQ
DQ6
DQ7
V
DDQ
LDQM
WE
CAS
RAS
CS
BA
A10/AP
A0
A1
A2
A3
V
DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
V
SS
DQ15
DQ14
V
SSQ
DQ13
DQ12
V
DDQ
DQ11
DQ10
V
SSQ
DQ9
DQ8
V
DDQ
N.C/RFU
UDQM
CLK
CKE
N.C
A9
A8
A7
A6
A5
A4
V
SS
50PIN TSOP(II)
(400mil x 825mil)
(0.8 mm PIN PITCH)
A
VSS
B
DQ14
VSSQ
VDDQ
DQ1
C
DQ13
VDDQ
VSSQ
DQ2
D
DQ12
DQ11
DQ4
DQ3
E
DQ10
VSSQ
VDDQ
DQ5
F
DQ9
VDDQ
VSSQ
DQ6
G
DQ8
NC
NC
DQ7
H
NC
NC
NC
NC
J
NC
UDQM
LDQM
WE
K
NC
CLK
RAS
CAS
L
CKE
NC
NC
CS
M
BA
A9
NC
NC
N
A8
A7
A0
A10
P
A6
A5
A2
A1
60 Ball VFBGA
(6.4x10.1mm)
(0.65mm ball pitch)
R
VSS
A4
A3
VDD
Elite Semiconductor Memory Technology Inc.
Publication Date
:
Sep. 2009
Revision
:
1.1
1/32
开关电源设计
开关电源设计英文的...
ebu 电源技术
Download Libraries...
http://valhalla.s3.amazonaws.com/AD10-Libraries/Libraries.zip 3M (20KB) Actel (10MB) Agilent Technologies (0.5MB) Allegro MicroSystems (2.6MB) Alpha Microelectronics (30 ......
huo_hu PCB设计
10分钟学会NiosII
10分钟学会NiosII...
heningbo FPGA/CPLD
求make3_80.gvk_patches and the make3_80.tor2_2.new_dependency_rules 补丁
哪位有,麻烦传我一个吧 谢谢 ybing198528@gmail.com...
amote 嵌入式系统
pic16f877测频率,输出出现大跳变
pic16f877测频率,输出出现大跳变 我测量的频率范围是0.5hz-1.5khz,采用输入捕获2,每个上升沿中断,计算出脉宽再通过rs485传输给上位机。上位机每隔4ms发送一次数据。现在在接受数据的时候 ......
花花世界 Microchip MCU
关于FPGA设计成存储器的问题
我把FPGA设计成TI DSP C6713的外扩存储器,连接到DSP的EMIF上,经过测试,32位的读写是正确的,但 是当把EMFI的寄存器配置成16位时就出错了,数据既不读也不写。我用示波器检测,发现16位时不 ......
dg00010170 模拟与混合信号
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved