电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

NCP718BSN120T1G

产品描述300 MA LOW IQ WIDE INPUT
产品类别电源/电源管理    电源电路   
文件大小298KB,共9页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
下载文档 详细参数 全文预览

NCP718BSN120T1G在线购买

供应商 器件名称 价格 最低购买 库存  
NCP718BSN120T1G - - 点击查看 点击购买

NCP718BSN120T1G概述

300 MA LOW IQ WIDE INPUT

NCP718BSN120T1G规格参数

参数名称属性值
Brand NameON Semiconductor
是否无铅不含铅
厂商名称ON Semiconductor(安森美)
包装说明VSSOP, TSOP5/6,.11,37
制造商包装代码419AE
Reach Compliance Codecompliant
Factory Lead Time4 weeks
Samacsys DescriptionLDO Regulator Pos 1.2V 0.8A 5-Pin TSOT-23 T/R
可调性FIXED
最大绝对输入电压24 V
最大输入电压24 V
最小输入电压2.5 V
JESD-30 代码R-PDSO-G5
长度2.9 mm
湿度敏感等级1
功能数量1
输出次数1
端子数量5
工作温度TJ-Max125 °C
工作温度TJ-Min-40 °C
最大输出电流 10.3 A
最大输出电压 11.236 V
最小输出电压 11.164 V
标称输出电压 11.2 V
封装主体材料PLASTIC/EPOXY
封装代码VSSOP
封装等效代码TSOP5/6,.11,37
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE, SHRINK PITCH
包装方法TR
峰值回流温度(摄氏度)NOT SPECIFIED
调节器类型FIXED POSITIVE SINGLE OUTPUT LDO REGULATOR
座面最大高度1 mm
表面贴装YES
端子面层Nickel/Gold/Palladium (Ni/Au/Pd)
端子形式GULL WING
端子节距0.95 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
最大电压容差3%
宽度1.6 mm
《凸优化用户指南》
凸优化理论近年在DSP领域的应用越来越广泛,包括时频分析,定位跟踪,滤波器设计,信号波形设计等等。凸优化理论可以解决线性规划,二次规划,二次锥规划(SOCP)以及半正定规划(SDP)等问题,主要成熟的算法是内点法。在实际应用中,你需要集中精力通过数学的艺术将你的PROBLEM转化成凸问题。...
FYRS DSP 与 ARM 处理器
WAVECOM模块上网时候,想收短信,怎么知道,怎么处理?
在使用ANYDATA模块做这样的一个功能:在上网的时候,如果收到短信,那么网络保持连接,读取短信内容,之后在恢复上网.那我怎么知道收到短信了呢。然后怎么处理呢?模块是使用串口上网的,那么在上网的状态下,串口就被占用的。可是我有因为要收短信,不得不使用串口~...
mingjing 嵌入式系统
奉上一本典藏版的运放书籍
mos运算放大器原理设计应用(李联著)...
lixiaohai8211 模拟电子
TI直播:最新可视门铃、网络摄像头等参考方案,及其实现的核心器件推荐
想找一下最新可视门铃、网络摄像头方案做参考?或者相关方案原型已敲定,用哪些器件实现合适、便宜好用、最新相关器件怎样?9月16日,TI两位经验丰富的技术销售工程师直播专讲(目测是被电子行业耽误的相声演员):-智能门锁、可视化门铃、网络摄像头等热门方案解析-智能楼宇相关项目的核心器件-最新无线、MCU、传感器产品,及相关优惠活动从原型到完美产品实现,是不是还差一场TI智能楼宇专场方案、及其最新核心器件...
nmg TI技术论坛
MSP430G2553硬件平台之标准输出函数Printf的实现
[p=null, 2, left]串口调试为我们调试单片机程序的时候提供了很大的方便,我们通过他可以时刻监控程序的运行情况。在学C语言的时候有一个这样的典型程序:[/p][p=null, 2, left]#include [/p][p=null, 2, left]int main(void)[/p][p=null, 2, left]{[/p][p=null, 2, left]int year=20...
qinkaiabc 微控制器 MCU
vivado怎么给一个子程序写testbench
一个工程中太多程序了,但是用不到那么多,只想看其中一个子程序的时序图,但是不知道怎么写testbench,需要把所有的程序都写在一个程序中?还是像工程中一样,分不同的testbench?...
刘123 FPGA/CPLD

开源项目推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 180  308  567  839  897 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved