电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M12L128324A-7BG

产品描述Synchronous DRAM, 4MX32, 6ns, CMOS, PBGA90, 13 X 8 MM, LEAD FREE, FBGA-90
产品类别存储    存储   
文件大小962KB,共46页
制造商台湾晶豪(ESMT)
官网地址http://www.esmt.com.tw/
标准
晶豪科技股份有限公司 ( Elite Semiconductor Memory Technology Inc., ESMT) 为一专业 IC 设计公司,于 1998 年 6 月由赵瑚博士成立 , 总部设立于台湾之新竹科学工业园区。本公司主要业务包含 IC 产品之研究、开发、制造、销售及相关技术服务,并已于 2002 年 3 月在台湾证券交易所挂牌上市。
下载文档 详细参数 全文预览

M12L128324A-7BG概述

Synchronous DRAM, 4MX32, 6ns, CMOS, PBGA90, 13 X 8 MM, LEAD FREE, FBGA-90

M12L128324A-7BG规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码BGA
包装说明LFBGA, BGA90,9X15,32
针数90
Reach Compliance Codeunknown
ECCN代码EAR99
访问模式FOUR BANK PAGE BURST
最长访问时间6 ns
其他特性AUTO/SELF REFRESH
最大时钟频率 (fCLK)143 MHz
I/O 类型COMMON
交错的突发长度1,2,4,8
JESD-30 代码R-PBGA-B90
长度13 mm
内存密度134217728 bit
内存集成电路类型SYNCHRONOUS DRAM
内存宽度32
功能数量1
端口数量1
端子数量90
字数4194304 words
字数代码4000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4MX32
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LFBGA
封装等效代码BGA90,9X15,32
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE, FINE PITCH
电源3.3 V
认证状态Not Qualified
刷新周期4096
座面最大高度1.4 mm
自我刷新YES
连续突发长度1,2,4,8,FP
最大待机电流0.001 A
最大压摆率0.13 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
宽度8 mm
Base Number Matches1

M12L128324A-7BG文档预览

下载PDF文档
ESMT
SDRAM
M12L128324A
1M x 32 Bit x 4 Banks
Synchronous DRAM
FEATURES
JEDEC standard 3.3V power supply
LVTTL compatible with multiplexed address
Four banks operation
MRS cycle with address key programs
- CAS Latency (1, 2 & 3 )
- Burst Length ( 1, 2, 4, 8 & full page )
- Burst Type ( Sequential & Interleave )
All inputs are sampled at the positive going edge of the
system clock
DQM for masking
Auto & self refresh
64ms refresh period (4K cycle)
ORDERING INFORMATION
Product No.
M12L128324A-6TG
M12L128324A-7TG
M12L128324A-6BG
M12L128324A-7BG
MAX FREQ. PACKAGE COMMENTS
166MHz
143MHz
166MHz
143MHz
86 TSOPII
86 TSOPII
90 FBGA
90 FBGA
Pb-free
Pb-free
Pb-free
Pb-free
GENERAL DESCRIPTION
The M12L128324A is 134,217,728 bits synchronous high data rate Dynamic RAM organized as 4 x 1,048,576 words by 32 bits.
Synchronous design allows precise cycle control with the use of system clock I/O transactions are possible on every clock cycle.
Range of operating frequencies, programmable burst length and programmable latencies allow the same device to be useful for a
variety of high bandwidth, high performance memory system applications.
Elite Semiconductor Memory Technology Inc.
Publication Date: Aug. 2009
Revision: 1.4
1/46
DE1-SOClinux内核编译启动不了
从内核是从官方下载的3.12版本的,交叉编译是用的4.8-2013.10的。过程完全照着这个帖子来https://bbs.eeworld.com.cn/thread-454673-1-1.html 然后一直卡在了starting kernel上 250954 之前 ......
浮躁的小螃蟹 FPGA/CPLD
几个简单的汇编初学者问题总结
0 关于指令时间的问题上次有兄弟问关于 指令时间的问题,答复查看 intel 手册是一个办法。 但很多人没有那个东东吧!,所以可以用另一招,在编译时加入 /Sc 选项: ML /Fl /Sc Kinds.asm ......
songbo 嵌入式系统
iar for 8051 v8.30破解文件(以验证)
因为要做个基于TI CC2530 zigbee协议栈的项目,于是下载了IAR FOR 8051 V8.30, 在网上苦苦的找破解文件也没找到,于是在淘宝某店家10块钱买了破解文件,居然破解成功。 现在把软件分享给论坛 ......
靠谱的小小帆 单片机
USB枚举过程求助
现在做的UTMI高速接口芯片,我现在正在对他进行测试,我用FPGA模拟设备,然后外接UTMI与电脑进行通信,握手过程和枚举的第一个阶段没有问题,但是到了Set_address的时候,电脑竟然只发送了2个SO ......
eeleader FPGA/CPLD
STM32电源指示灯
STM32板子用usb接电脑,但板子的电源指示灯不是一直亮着,而是一亮一灭? 怎么回事 是不是电压不足?还是电压太大?...
lis stm32/stm8
WinCE 5.0+2443平台上操作Flash同时挂起(Sleep或叫做Suspend)无法唤醒(Resume或Wakeup)
现象描述: 1. 工作正常情况下 WinCE 5.0+2443平台上通过在PowerButton Driver里检测到HW Button有按下去的动作,会以PostMessage(HWND_BROADCAST,WM_OEM_POWERBUTTON_PRESSED,0,0)的方式 ......
geniusxsy 嵌入式系统
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved