电子工程世界电子工程世界电子工程世界

产品描述

搜索

INN3275C-H202-TL

器件型号:INN3275C-H202-TL
器件类别:半导体    电源管理   
厂商名称:Power Integrations
厂商官网:https://www.power.com/
标准:
下载文档 在线购买

INN3275C-H202-TL在线购买

供应商 器件名称 价格 最低购买 库存  
INN3275C-H202-TL - 1 点击查看 点击购买

器件描述

AC/DC Converters CV/CC Flyback 650V 750V 15mW Open SR

参数
参数名称属性值
Manufacturer:Power Integrations
Product Category:AC/DC Converters
RoHS:Details
Mounting Style:SMD/SMT
Package / Case:InSOP-24D
Output Voltage:27 V
Output Power:22 W, 30 W
Input / Supply Voltage - Min:85 VAC
Input / Supply Voltage - Max:265 VAC
Topology:Flyback
Switching Frequency:132 kHz
Duty Cycle - Max:-
Operating Supply Current:790 uA
Minimum Operating Temperature:- 40 C
Maximum Operating Temperature:+ 105 C
Output Current:1.84 A
Series:InnoSwitch3-CP
Packaging:Reel
Isolation:Isolated
Number of Outputs:1 Output
Product:AC/DC Converters
Type:Off Line Switcher
Brand:Power Integrations
Moisture Sensitive:Yes
Product Type:AC/DC Converters
Factory Pack Quantity:2000
Subcategory:PMIC - Power Management ICs
Tradename:InnoSwitch3

INN3275C-H202-TL器件文档内容

InnoSwitch3-CP Family

Off-Line CV/CC QR Flyback Switcher IC with Integrated 650 V / 725 V MOSFET,

Synchronous Rectification, FluxLink Feedback and Constant Power Profile.

For Applications up to 65 W

Product Highlights

Highly Integrated, Compact Footprint

•  Up to 94% efficiency across full load range                                                                                            SR  FET

•  Quasi-Resonant (QR) / CCM flyback controller, 650 V or 725 V MOSFET4,

   secondary-side sensing and synchronous rectification driver

•  Integrated FluxLink™, HIPOT-isolated, feedback link                                                                                    FWD  SR    GND  BPS

•  Easily interfaces to load-directed and fast charge protocol ICs                                                       D    V                                  FB

                                                                                                         InnoSwitch3-CP

•  Constant Power (CP) Profile minimizes charging time with continuous                                   Primary MOSFET                                              VOUT

   adjustment of output current and voltage                                                              and Controller

•  Accurate CV/CC/CP, independent of external components                                                                 S       BPP                 IS        Secondary

                                                                                                                                                               Control IC

•  External IS resistor allows custom CC programming

•  Instantaneous transient response with 0%-100%-0% load step                                                                                                    PI-8322-090517

EcoSmart™ – Energy Efficient                                              Figure 1.                      Typical Application  Schematic.

•  Less than 15 mW no-load including line sense

•  Easily meets all global energy efficiency regulations

•  Low heat dissipation

Advanced Protection / Safety Features

•  Secondary MOSFET or diode short-circuit protection

•  Open SR FET-gate detection                                             Figure 2.                      High Creepage, Safety-Compliant InSOP-24D Package.

•  Fast input line UV/OV protection

Optional Features                                                                                                                                                                  PI-8321-082317

•  Cable-drop compensation with multiple settings

•  Variable output voltage, constant current profiles

•  Auto-restart or latching fault response for output OVP/UVP                        Output Voltage (V)

•  Multiple output UV fault thresholds

•  Latching or hysteretic primary over-temperature protection

Full Safety and Regulatory Compliance                                                                                                                                              VPK

•  Reinforced isolation

•  Isolation voltage >4000 VAC

•  100% production HIPOT testing

•  UL1577 and TUV (EN60950) safety approved                                                                                      CC set by IS pin resistor (RS)

•  Excellent noise immunity enables designs that achieve class “A”

   performance for EN61000-4; EN61000-4-2, 4-3 (30 V/m), 4-4, 4-5,                                                               Output Current (A)

   4-6, 4-8 (100 A/m) and 4-9 (1000 A/m) and Ford FMC1278 (RI-115)        Figure 3.                      Typical Constant Power Characteristics.

Green Package

•  Halogen free and RoHS compliant                                        Output Power Table

Applications                                                                                                                  230 VAC     ± 15%                            85-265  VAC

•  High efficiency flyback designs up to 65 W                                     Product 3,4                                                 Open                                                 Open

•  USB PD / QC / proprietary protocol chargers                                                                           Adapter1         Frame2                 Adapter1          Frame2

Description                                                               INN3264C/3274C                                      20 W            25 W                   15 W                          20 W

The InnoSwitch™3-CP family of ICs dramatically simplifies the design      INN3265C/3275C                                      25 W            30 W                   22 W                          25 W

and manufacture of flyback power converters, particularly those           INN3266C/3276C                                      35 W            40 W                   27 W                          36 W

requiring high efficiency and/or compact size.   The InnoSwitch3-CP

family incorporates primary and secondary controllers and safety-rated    INN3277C                                            40 W            45 W                   36 W                          40 W

feedback into a single IC.                                                INN3267C                                            45 W            50 W                   40 W                          45 W

InnoSwitch3-CP family devices incorporate multiple protection features    INN3268C                                            55 W            65 W                   50 W                          55 W

including line over and under-voltage protection, output over-voltage

and over-current limiting, and over-temperature shutdown. Devices are     Table 1.                       Output Power Table.

available that support the common combinations of latching and            Notes:

auto-restart behaviors required by applications such as quick charge      1.  Lowest maximum continuous power in a typical non-ventilated enclosed

                                                                              adapter measured at 40 °C ambient. (package temperature < 125 °C).

and USB PD designs. The devices are available with and without            2.  Minimum peak power capability.

cable-drop compensation.                                                  3.  Package: InSOP-24D.

                                                                          4.  650 V MOSFET (INN326x); 725 V MOSFET (INN327x).

   www.power.com                                                                                                                                                                 September 2017

                                This Product is Covered by Patents and/or Pending Patent Applications.
              InnoSwitch3-CP

                                   DRAIN                         UNDER/OVER                                                                                                       PRIMARY BYPASS

                                   (D)                        INPUT VOLTAGE (V)                                                                                                           (BPP)

                                                                                                               PRIMARY BYPASS

                                                                                                                   REGULATOR

                                                                                                                                           ENABLE

                                                                                      ENABLE                                         FAULT

                                                                                                                 AUTO-RESTART                                             PRIMARY

                                                  GATE                LINE                                         COUNTER                                                BYPASS PIN

                                                                 INTERFACE                                       RESET                                        BPP/UV    UNDERVOLTAGE

                                                                                      BPP/UV                                                    PRIMARY

                                                                                                           PRIM-CLK                         BYPASS PIN

                                                                                                                                             CAPACITOR                         +

                                                                  UV/OV                                                                     SELECT AND                         -

                                                                                          OSCILLATOR/                                           CURRENT                           VSHUNT

                                                                            GATE              TIMERS                                            LIMIT         VILIM                 VBP+

                                                                                                                   JITTER

                                                                                         tON(MAX)     tOFF(BLOCK)

                                                                  THERMAL                                                                  GATE

                                                                 SHUTDOWN

                                                                      GATE                                         FAULT             SecREQ                   PRIM/SEC

                                                                                         OV/UV

                                                                 BPP                      LATCH-OFF                                                                                               From

                                           SenseFET                                                                                                           SecPulse                            Secondary

                         Power                                                                                                                                PRIM/SEC                            Controller

                         MOSFET                                                                    Q  S

                                                              DRIVER                               Q  R                                            SEC-                   RECEIVER

                                                                                                                                                   LATCH                CONTROLLER

                                           IS               LEB                   BPP/UV                                tOFF(BLOCK)

                                                                             ILIM                                                          PRIM-CLK

                                                        +

                                           VILIM         -                                                                   LATCH-OFF                        PRIMARY OVP

                                                                            tON(MAX)                                                                                    LATCH

                                                                                                                                                                                  PI-8044-083017

                                   SOURCE

                                   (S)

Figure 4.     Primary  Controller Block Diagram.

                                           FORWARD                                                         SYNCRONOUS RECTIFIER DRIVE                                               OUTPUT VOLTAGE

                                                  (FWD)                                                                      (SR)                                                         (VOUT)

                                                                                                                                           SR CONTROL

                                                                                                                                     FORWARD               REGULATOR

                                                                       INH                                                                                    4.4 V

                                                                                  ENABLE                                             BPSUV                                                        SECONDARY

                                                        VOUT                          SR                                                                                                                BYPASS

                                                                                                                                                                                                                   (BPS)

                                                                                                                                                           +

                                           DETECTOR                                                                                                        -  4.4 V

                                                                                                                   S      Q                                   3.9 V

                                                                       +                                           R      Q

                                                              SR

                                                            THRESHOLD

                                                  QR

                                                                       HANDSHAKE/                                                                             SECONDARY

                                                                       LATCH-OFF                                                                              LATCH

                                                                                                                             CONTROL                  INH

                                                                                                                                                      DCM

                         To                                                                                                                                                                             FEEDBACK

                         Primary                                                                                                                                                                                   (FB)

                         Receiver       FEEDBACK                                                      INH                                          +

                                          DRIVER                                                           QR                                      -          VREF

                                                                                                                                                              CABLE DROP

                                                                                                                                                           COMPENSATION/

                                                                                                                                                              FEEDBACK

                                                                                                                                                           COMPENSATION

                                                                                              TsMAX

                                                                                                                                                   +

                                                                                                               tOFF(MIN)                   VPK     -          CONSTANT

                                                                            OSCILLATOR/                                      tSECINH(MAX)                     POWER

                                                                                  TIMER                                                    IS THRESHOLD

                                                                                                      tSS(RAMP)

                                                                                                                                                                                  SECONDARY       ISENSE

                                                                                                                                                                                  GROUND          (IS)

                                                                                                                                                                                    (GND)

                                                                                                                                                                                                  PI-8045a-091217

Figure 5.     Secondary  Controller     Block Diagram.

2

Rev. C 09/17                                                                                                                                                                                                              www.power.com
                                                                                                                    InnoSwitch3-CP

Pin Functional Description

ISENSE (IS) Pin (Pin 1)

Connection to the power supply output terminals.         An external

current sense resistor should be connected between this and the

GND pin.     If current regulation is not required, this pin should be tied             V 13                        12 NC

to the GND pin.                                                              BPP 14                                 11 NC

                                                                             NC 15                                  10 NC

SECONDARY GROUND (GND) (Pin 2)                                                                                      9 NC

GND for the secondary IC.  Note this is not the power supply output          S 16-19                                8 NC

GND due to the presence of the sense resistor between this and the                                                  7 FWD

ISENSE pin.                                                                                                         6 VOUT

                                                                                                                    5 SR

FEEDBACK (FB) Pin (Pin 3)                                                                                           4 BPS

Connection to an external resistor divider to set the power supply                                                  3 FB

                                                                                                                    2 GND

output voltage.                                                                         D 24                        1 IS

SECONDARY BYPASS (BPS) Pin (Pin 4)

Connection point for an external bypass capacitor for the secondary

IC supply.

                                                                                                                    PI-7877-022216

SYNCHRONOUS RECTIFIER DRIVE (SR) Pin (Pin 5)

Gate driver for external SR FET.   If no SR FET is used connect this pin     Figure 6.  Pin Configuration.

to GND.

OUTPUT VOLTAGE (VOUT) Pin (Pin 6)                                            InnoSwitch3-CP Functional Description

Connected directly to the output voltage, to provide current for the         The InnoSwitch3-CP combines a high-voltage power MOSFET switch,

controller on the secondary-side and provide secondary protection.           along with both primary-side and secondary-side controllers in one

FORWARD (FWD) Pin (Pin 7)                                                    device.

The connection point to the switching node of the transformer output         The architecture incorporates a novel inductive coupling feedback

winding providing information on primary switch timing.  Provides power      scheme (FluxLink) using the package lead frame and bond wires to

for the secondary-side controller when VOUT is below threshold.              provide a safe, reliable, and cost-effective means to transmit

NC Pin (Pin 8-12)                                                            accurate, output voltage and current information from the secondary

Leave open. Should not be connected to any other pins.                       controller to the primary controller.

UNDER/OVER INPUT VOLTAGE (V) Pin (Pin 13)                                    The primary controller on InnoSwitch3-CP is a Quasi-Resonant (QR)

A high-voltage pin connected to the AC or DC side of the input bridge        flyback controller that has the ability to operate in continuous

for detecting undervoltage and overvoltage conditions at the power           conduction mode (CCM), boundary mode (CrM) and discontinuous

supply input.  This pin should be tied to GND to disable UV/OV               conduction mode (DCM).         The controller uses both variable frequency

protection.                                                                  and variable current control schemes.  The primary controller consists

PRIMARY BYPASS (BPP) Pin (Pin 14)                                            of a frequency jitter oscillator, a receiver circuit magnetically coupled to

The connection point for an external bypass capacitor for the                the secondary controller, a current limit controller, 5 V regulator on

primary-side supply.  This is also the ILIM selection pin for choosing       the PRIMARY BYPASS pin, audible noise reduction engine for light

standard ILIM or ILIM+1.                                                     load operation, bypass overvoltage detection circuit, a lossless input

NC Pin (Pin 15)                                                              line sensing circuit, current limit selection circuitry, over-temperature

Leave open. Should not be connected to any other pins.                       protection, leading edge blanking, secondary output diode / SR FET

                                                                             short protection circuit and a 650 V / 725 V power MOSFET.

SOURCE (S) Pin (Pin 16-19)                                                   The InnoSwitch3-CP secondary controller consists of a transmitter

These pins are the power MOSFET source connection.       Also ground         circuit that is magnetically coupled to the primary receiver, a constant

reference for primary BYPASS pin.                                            voltage (CV) and a constant current (CC) control circuit, a 4.4 V

DRAIN (D) Pin (Pin 24)                                                       regulator on the SECONDARY BYPASS pin, synchronous rectifier FET

Power MOSFET drain connection.                                               driver, QR mode circuit, oscillator and timing circuit, and numerous

                                                                             integrated protection features.

                                                                             Figure 4 and Figure 5 show the functional block diagrams of the

                                                                             primary and secondary controller, highlighting the most important

                                                                             features.

                                                                                                                                                     3

www.power.com                                                                                                                                   Rev. C 09/17
              InnoSwitch3-CP

Primary Controller                                                                         1.05                                                                   PI-8205-120516

InnoSwitch3-CP has variable frequency QR controller plus CCM/CrM/                          1.0

DCM operation for enhanced efficiency and extended output power                (A)

capability.

PRIMARY BYPASS Pin Regulator                                                   ILIM        0.95

The PRIMARY BYPASS pin has an internal regulator that charges the              Normalized

PRIMARY BYPASS pin capacitor to VBPP by drawing current from the                           0.9

DRAIN pin whenever the power MOSFET is off.         The PRIMARY

BYPASS pin is the internal supply voltage node.     When the power                         0.85

MOSFET is on, the device operates from the energy stored in the

PRIMARY BYPASS pin capacitor.                                                              0.8

In addition, a shunt regulator clamps the PRIMARY BYPASS pin

voltage to VSHUNT when current is provided to the PRIMARY BYPASS                           0.75

pin through an external resistor.  This allows the InnoSwitch3-CP to                             30  40   50          60  70                80     90            100

be powered externally through a bias winding, decreasing the no-load

consumption to less than 15 mW in a 5 V output design.                                               Steady-State Switching Frequency (kHz)

Primary Bypass ILIM Programming                                                Figure 7.         Normalized Primary Current vs. Frequency.

InnoSwitch3-CP ICs allows the user to adjust current limit (ILIM)

settings through the selection of the PRIMARY BYPASS pin capacitor             Current Limit Operation

value.  A ceramic capacitor can be used.                                       The primary-side controller has a current limit threshold ramp that is

There are 2 selectable capacitor sizes - 0.47 mF and 4.7 mF for setting        inversely proportional to the time from the end of the previous

standard and increased ILIM settings respectively.                             primary switching cycle (i.e. from the time the primary MOSFET turns

Primary Bypass Undervoltage Threshold                                          off at the end of a switching cycle).

The PRIMARY BYPASS pin undervoltage circuitry disables the power               This characteristic produces a primary current limit that increases as

MOSFET when the PRIMARY BYPASS pin voltage drops below ~4.5 V                  the switching frequency (load) increases (Figure 7).

(VBPP - VBP(H)) in steady-state operation.  Once the PRIMARY BYPASS

pin voltage falls below this threshold, it must rise to VSHUNT to              This algorithm enables the most efficient use of the primary switch

re-enable turn-on of the power MOSFET.                                         with the benefit that this algorithm responds to digital feedback

Primary Bypass Output Overvoltage Function                                     information immediately when a feedback switching cycle request is

The PRIMARY BYPASS pin has a latching OV protection feature. A                 received.

Zener diode in parallel with the resistor in series with the PRIMARY           At high load, switching cycles have a maximum current approaching

BYPASS pin capacitor is typically used to detect an overvoltage on the         100% ILIM.            This gradually reduces to 30% of the full current limit as

primary bias winding and activate the protection mechanism.            In the  load decreases.       Once 30% current limit is reached, there is no

event that the current into the PRIMARY BYPASS pin exceeds ISD, the            further reduction in current limit (since this is low enough to avoid

device will latch-off or disable the power MOSFET switching for a time         audible noise). The time between switching cycles will continue to

tAR(OFF), after which time the controller will restart and attempt to          increase as load reduces.

return to regulation (see Secondary Fault Response in the Feature              Jitter

Code Addenda).                                                                 The normalized current limit is modulated between 100% and 95% at

VOUT OV protection is also included as an integrated feature on the            a modulation frequency of fM this results in a frequency jitter of ~7

secondary controller (see Output Voltage Protection).                          kHz with average frequency of ~100 kHz.

Over-Temperature Protection                                                    Auto-Restart

The thermal shutdown circuitry senses the primary MOSFET die                   In the event a fault condition occurs (such as an output overload,

temperature.  The threshold is set to TSD with either a hysteretic or          output short-circuit, or external component/pin fault), the

latch-off response.                                                            InnoSwitch3-CP enters auto-restart (AR) or latches off.             The latching

                                                                               condition is reset by bringing the PRIMARY BYPASS pin below ~ 3 V

Hysteretic response: If the die temperature rises above the threshold,         or by going below the UNDER/OVER INPUT VOLTAGE pin UV (IUV-)

the power MOSFET is disabled and remains disabled until the die                threshold.

temperature falls by TSD(H) at which point switching is re-enabled.      A

large amount of hysteresis is provided to prevent over-heating of the          In auto-restart, switching of the power MOSFET is disabled for t . AR(OFF)

PCB due to a continuous fault condition.                                       There are 2 ways to enter auto-restart:

Latch-off response: If the die temperature rises above the threshold           1.          Continuous secondary requests at above the overload detection

the power MOSFET is disabled.      The latching condition is reset by                      frequency fOVL (~110 kHz) for longer than 82 ms (tAR).

bringing the PRIMARY BYPASS pin below VBPP(RESET) or by going below            2.          No requests for switching cycles from the secondary for > tAR(SK).

the UNDER/OVER INPUT VOLTAGE pin UV (IUV-) threshold.                          The second is included to ensure that if communication is lost, the

                                                                               primary tries to restart.  Although this should never be the case in

                                                                               normal operation, it can be useful when system ESD events (for

                                                                               example) causes a loss of communication due to noise disturbing the

                                                                               secondary controller. The issue is resolved when the primary restarts

                                                                               after an auto-restart off-time.

4

Rev. C 09/17                                                                                                                                       www.power.com
                                                                                                                   InnoSwitch3-CP

The first auto-restart off-time is short (t ). AR(OFF)SH  This short auto-

restart time is to provide quick recovery under fast reset conditions.

The short auto-restart off-time allows the controller to quickly check to                                              P: Primary Chip

determine whether the auto-restart condition is maintained beyond                         Start                        S: Secondary Chip

t . AR(OFF)SH  If so it will resort to a full auto-restart off-time.           P: Powered Up, Switching

                                                                                          S: Powering Up

The auto-restart is reset as soon as an AC reset occurs.

SOA Protection

In the event that there are two consecutive cycles where the ILIM is                                                   P: Auto-Restart

reached within ~500 ns (the blanking time + current limit delay time),                                                 S: Powering Up

the controller will skip 2.5 cycles or ~25 ms (based on full frequency

of 100 kHz).    This provides sufficient time for the transformer to reset                                                           2s

with large capacitive loads without extending the start-up time.

Secondary Rectifier/SR MOSFET Short Protection (SRS)                                      S: Has powered       No  P:  Goes to Auto-Restart Off

In the event that the output diode or SR FET is short-circuited before                    up within 64 ms?             S: Bypass Discharging

or during the primary conduction cycle, the drain current (prior to the

end of the leading edge blanking time) can be much higher than the                              Yes

maximum current limit threshold.  If the controller turns the high-                                                                  64 ms

voltage power MOSFET off, the resulting peak drain voltage could                          P: Switching

exceed the rated BVDSS of the device, resulting in catastrophic failure        S: Sends Handshaking Pulses

even with minimum on-time.

To address this issue, the controller features a circuit that reacts

when the drain current exceeds the maximum current limit threshold

prior to the end of leading-edge blanking time. If the leading-edge                       P: Has Received      No  P: Continuous Switching

current exceeds current limit within a cycle (200 ns), the primary                        Handshaking                  S: Doesn’t Take Control

                                                                                          Pulses

controller will trigger a 30 ms off-time event.  SOA mode is triggered if

there are two consecutive cycles above current limit within tLES                                Yes

(~500 ns).     SRS mode also triggers ~200 ms off-time, if the current

limit is reached within 200 ns after a 30 ms off-time.                         P: Stops Switching, Hands

                                                                               Over Control to Secondary

Input Line Voltage Monitoring

The UNDER/OVER INPUT VOLTAGE pin is used for input undervoltage

and overvoltage sensing and protection.

A 4 MΩ resistor is tied between the high-voltage DC bulk capacitor                        S: Has Taken         No      P: Not Switching

after the bridge (or to the AC side of the bridge rectifier for fast AC                   Control?                     S: Doesn’t Take Control

reset) and the UNDER/OVER INPUT VOLTAGE pin to enable this

functionality.  This function can be disabled by shorting the UNDER/                            Yes

OVER INPUT VOLTAGE pin to primary GND.

At power-up, after the primary bypass capacitor is charged and the                        End of Handshaking,

ILIM state is latched, and prior to switching, the state of the UNDER/         Secondary Control Mode

OVER INPUT VOLTAGE pin is checked to confirm that it is above the                                                                        PI-7416-102814

brown-in and below the overvoltage shutdown thresholds.

In normal operation, if the UNDER/OVER INPUT VOLTAGE pin current               Figure 8.  Primary-Secondary Handshake Flow Chart.

falls below the brown-out threshold and remains below brown-in for

longer than tUV-, the controller enters auto-restart.     Switching will only  Primary-Secondary Handshake

resume once the UNDER/OVER INPUT VOLTAGE pin current is above                  At start-up, the primary-side initially switches without any feedback

the brown-in threshold.                                                        information (this is very similar to the operation of a standard

In the event that the UNDER/OVER INPUT VOLTAGE pin current is                  TOPSwitch™, TinySwitch™ or LinkSwitch™ controllers).

above the overvoltage threshold, the controller will also enter                If no feedback signals are received during the auto-restart on-time

auto-restart.   Again, switching will only resume once the UNDER/              (tAR), the primary goes into auto-restart mode.     Under normal

OVER INPUT VOLTAGE pin current has returned to within its normal               conditions, the secondary controller will power-up via the FORWARD

operating range.                                                               pin or from the OUTPUT VOLTAGE pin and take over control.         From

The input line UV/OV function makes use of a internal high-voltage             this point onwards the secondary controls switching.

MOSFET on the UNDER/OVER INPUT VOLTAGE pin to reduce power                     If the primary controller stops switching or does not respond to cycle

consumption.    If the cycle off-time tOFF is greater than 50 ms, the          requests from the secondary during normal operation (when the

internal high-voltage MOSFET will disconnect the external 4 MW                 secondary has control), the handshake protocol is initiated to ensure

resistor from the internal IC to eliminate current drawn through the           that the secondary is ready to assume control once the primary

4 MW resistor.  The line sensing function will activate again at the           begins to switch again.         An additional handshake is also triggered if

beginning of the next switching cycle.                                         the secondary detects that the primary is providing more cycles than

                                                                               were requested.

                                                                                                                                                      5

www.power.com                                                                                                                                    Rev. C 09/17
              InnoSwitch3-CP

The most likely event that could require an additional handshake is             Minimum Off-Time

when the primary stops switching as the result of a momentary line              The secondary controller initiates a cycle request using the inductive-

brown-out event.  When the primary resumes operation, it will default           connection to the primary.  The maximum frequency of secondary-

to a start-up condition and attempt to detect handshake pulses from             cycle requests is limited by a minimum cycle off-time of t . OFF(MIN)          This

the secondary.                                                                  is in order to ensure that there is sufficient reset time after primary

If secondary does not detect that the primary responds to switching             conduction to deliver energy to the load.

requests for 8 consecutive cycles, or if the secondary detects that the         Maximum Switching Frequency

primary is switching without cycle requests for 4 or more consecutive           The maximum switch-request frequency of the secondary controller

cycles, the secondary controller will initiate a second handshake               is fSREQ.

sequence. This provides additional protection against cross-                    Frequency Soft-Start

conduction of the SR FET while the primary is switching.      This              At start-up the primary controller is limited to a maximum switching

protection mode also prevents an output overvoltage condition in the            frequency of fSW and 75% of the maximum programmed current limit

event that the primary is reset while the secondary is still in control.        at the switch-request frequency of 100 kHz.

Wait and Listen                                                                 The secondary controller temporarily inhibits the FEEDBACK short

When the primary resumes switching after initial power-up recovery              protection threshold (VFB(OFF)) until the end of the soft-start (tSS(R ) AMP)

from an input line voltage fault (UV or OV) or an auto-restart event, it        time.   After hand-shake is completed the secondary controller linearly

will assume control and require a successful handshake to relinquish            ramps up the switching frequency from fSW to fSREQ over the tSS(RAMP)

control to the secondary controller.                                            time period.

As an additional safety measure the primary will pause for an                   In the event of a short-circuit or overload at start-up, the device will

auto-restart on-time period, tAR (~82 ms), before switching. During             move directly into CC (constant-current) mode.  The device will go

this “wait” time, the primary will “listen” for secondary requests. If it       into auto-restart (AR), if the output voltage does not rise above the

sees two consecutive secondary requests, separated by ~30 ms, the               VFB(AR) threshold before the expiration of the soft-start timer (tSS(R ) AMP)

primary will infer secondary control and begin switching in slave               after handshake has occurred.

mode.  If no pulses occurs during the tAR “wait” period, the primary

will begin switching under primary control until handshake pulses are           The secondary controller enables the FEEDBACK pin-short protection

received.                                                                       mode (VFB(OFF)) at the end of the tSS(RAMP) time period.  If the output

Audible Noise Reduction Engine                                                  short maintains the FEEDBACK pin below the short-circuit threshold,

The InnoSwitch3-CP features an active audible noise reduction mode              the secondary will stop requesting pulses triggering an auto-restart

whereby the controller (via a “frequency skipping” mode of operation)           cycle.

avoids the resonant band (where the mechanical structure of the                 If the output voltage reaches regulation within the tSS(RAMP) time

power supply is most likely to resonate − increasing noise amplitude)           period, the frequency ramp is immediately aborted and the secondary

between 7 kHz and 12 kHz - 143 ms and 83 ms.    If a secondary                  controller is permitted to go full frequency.  This will allow the

controller switch request occurs within this time window from the last          controller to maintain regulation in the event of a sudden transient

conduction cycle, the gate drive to the power MOSFET is inhibited.              loading soon after regulation is achieved.     The frequency ramp will

Secondary Controller                                                            only be aborted if quasi-resonant-detection programming has already

                                                                                occurred.

As shown in the block diagram in Figure 5, the IC is powered by a               Maximum Secondary Inhibit Period

4.4 V (VBPS) regulator which is supplied by either VOUT or FWD.            The  Secondary requests to initiate primary switching are inhibited to

SECONDARY BYPASS pin is connected to an external decoupling                     maintain operation below maximum frequency and ensure minimum

capacitor and fed internally from the regulator block.                          off-time.  Besides these constraints, secondary-cycle requests are

The FORWARD pin also connects to the negative edge detection                    also inhibited during the “ON” time cycle of the primary switch (time

block used for both handshaking and timing to turn on the SR FET                between the cycle request and detection of FORWARD pin falling

connected to the SYNCHRONOUS RECTIFIER DRIVE pin.             The               edge).     The maximum time-out in the event that a FORWARD pin

FORWARD pin voltage is used to determine when to turn off the                   falling edge is not detected after a cycle requested is ~30 ms.

SR FET in discontinuous mode operation.  This is when the voltage               Output Voltage Protection

across the RDS(ON) of the SR FET drops below zero volts.                        In the event that the sensed voltage on the FEEDBACK pin is 2%

In continuous conduction mode (CCM) the SR FET is turned off when               higher than the regulation threshold, a bleed current of ~2.5 mA (3

the feedback pulse is sent to the primary to demand the next                    mA max) is applied on the OUTPUT VOLTAGE pin (weak bleed).                     This

switching cycle, providing excellent synchronous operation, free of             bleed current increases to ~200 mA (strong bleed) in the event that

any overlap for the FET turn-off.                                               the FEEDBACK pin voltage is raised beyond ~10% of the internal

                                                                                FEEDBACK pin reference voltage.  The current sink on the OUTPUT

The mid-point of an external resistor divider network between the               VOLTAGE pin is intended to discharge the output voltage after

OUTPUT VOLTAGE and SECONDARY GROUND pins is tied to the                         momentary overshoot events.     The secondary does not relinquish

FEEDBACK pin to regulate the output voltage.    The internal voltage            control to the primary during this mode of operation.

comparator reference voltage is VFB (1.265 V).                                  FEEDBACK Pin Short Detection

The external current sense resistor connected between ISENSE and                If the sensed FEEDBACK pin voltage is below VFB(OFF) at start-up, the

SECONDARY GROUND pins is used to regulate the output current in                 secondary controller will complete the handshake to take control of

constant current regulation mode.                                               the primary complete tSS(RAMP) and will stop requesting cycles to initiate

                                                                                auto-restart (no cycle requests made to primary for longer than tAR(SK)

                                                                                second triggers auto-restart).

6

Rev. C 09/17                                                                                                                              www.power.com
                                                                                                                                  InnoSwitch3-CP

                                                                                               Cable Drop Compensation (CDC)

                                                                                               The amount of cable drop compensation is a function of the load with

              X × VFB                                                                          respect to the constant current regulation threshold as illustrated in

FEEDBACK Pin                                                                                   Figure 9.

              Voltage                                                          Cable Drop      Auto-Restart Thresholds

                                                                   Compensation                The OUTPUT VOLTAGE pin includes a comparator to detect when the

                       VFB                                                                     output voltage falls below VFB(AR) or V , VOUT(AR) for a duration exceeding

                                                                                               tFB(AR) or tVOUT(AR)respectively.  The secondary controller will relinquish

                                                                                               control when this fault condition is detected.  This threshold is meant

                                                                                               to limit the range of constant current (CC) operation and is included

                                                                                               to support high power charger applications.

                       No-Load                                   Onset of CC                   SECONDARY BYPASS Pin Overvoltage Protection

                                             Load Current          Regulation

                                                                                               The InnoSwitch3-CP secondary controller features a SECONDARY

                                                                               PI-8035-072516  BYPASS pin OV feature similar to PRIMARY BYPASS pin OV feature.

                                                                                               When the secondary is in control, in the event that the SECONDARY

Figure 9.              Cable Drop Compensation Characteristics.                                BYPASS pin current exceeds IBPS(SD) (~7 mA) the secondary will send a

                                                                                               command to the primary to initiate an auto-restart off-time (t ) AR(OFF) or

During normal operation, the secondary will stop requesting pulses                             latch-off (see Secondary Fault Response in Feature Code Addendum).

from the primary to initiate an auto-restart cycle when the FEEDBACK

pin voltage falls below the VFB(OFF) threshold.                  The deglitch filter on the    Output Constant Current and Constant Power Regulation

protection mode is on for less than ~10 ms.                      By this mechanism, the        The InnoSwitch3-CP regulates the output current through an external

secondary will relinquish control after detecting that the FEEDBACK                            current sense resistor between the ISENSE and SECONDARY

pin is shorted to ground.                                                                      GROUND pins and also controls output power in conjunction with the

                                                                                               output voltage sensed on the OUTPUT VOLTAGE pin.                   If constant

                                Voltage                    Request Window                                                                         PI-8147-102816

                                Pin

                                FORWARD      Output Voltage

                                                                                                                                            Time

                                Primary VDS

                                                                                                                                            Time

Figure 10.             Intelligent Quasi-Resonant Mode Switching.

                                                                                                                                                                               7

www.power.com                                                                                                                                                     Rev. C 09/17
              InnoSwitch3-CP

current regulation is not required, the ISENSE pin must be tied to the  If the SYNCHRONOUS RECTIFIER DRIVE pin is tied to ground at

SECONDARY GROUND pin.      The InnoSwitch3-CP has constant current      start-up, the SR drive function is disabled and the open

regulation below the VPK threshold, and a constant output power         SYNCHRONOUS RECTIFIER DRIVE pin protection mode is also

profile above the VPK threshold.  The transition between CP and CC is   disabled.

set by the VPK threshold and the set constant current is programmed     Intelligent Quasi-Resonant Mode Switching

by the resistor between the ISENSE and SECONDARY GROUND pins.           In order to improve conversion efficiency and reduce switching

SR Disable Protection                                                   losses, the InnoSwitch3-CP features a means to force switching when

In each cycle SR is only engaged if a set cycle was requested by the    the voltage across the primary switch is near its minimum voltage

secondary controller and the negative edge is detected on the           when the converter operates in discontinuous conduction mode (DCM).

FORWARD pin.  In the event that the voltage on the ISENSE pin           This mode of operation is automatically engaged in DCM and disabled

exceeds approximately 3 times the CC threshold, the SR FET drive is     once the converter moves to continuous-conduction mode (CCM).

disabled until the surge current has diminished to nominal levels.      Rather than detecting the magnetizing ring valley on the primary-

SR Static Pull-Down                                                     side, the peak voltage of the FORWARD pin voltage as it rises above

To ensure that the SR gate is held low when the secondary is not in     the output voltage level is used to gate secondary requests to initiate

control, the SYNCHRONOUS RECTIFIER DRIVE pin has a nominally            the switch “ON” cycle in the primary controller.

“ON” device to pull the pin low and reduce any voltage on the SR gate

due to capacitive coupling from the FORWARD pin.                        The secondary controller detects when the controller enters in

Open SR Protection                                                      discontinuous-mode and opens secondary cycle request windows

In order to protect against an open SYNCHRONOUS RECTIFIER               corresponding to minimum switching voltage across the primary

DRIVE pin system fault the secondary controller has a protection        power MOSFET.

mode to ensure the SYNCHRONOUS RECTIFIER DRIVE pin is                   Quasi-Resonant (QR) mode is enabled for 20 msec after DCM is

connected to an external FET.     If the external capacitance on the    detected or when ring amplitude (pk-pk) > 2 V.    Afterwards, QR

SYNCHRONOUS RECTIFIER DRIVE pin is below 100 pF, the device             switching is disabled, at which point switching may occur at any time

will assume the SYNCHRONOUS RECTIFIER DRIVE pin is “open” and           a secondary request is initiated.

there is no FET to drive.  If the pin capacitance detected is above     The secondary controller includes blanking of ~1 ms to prevent false

100 pF, the controller will assume an SR FET is connected.              detection of primary “ON” cycle when the FORWARD pin rings below

In the event the SYNCHRONOUS RECTIFIER DRIVE pin is detected to         ground.

be open, the secondary controller will stop requesting pulses from

the primary to initiate auto-restart.

8

Rev. C 09/17                                                                                                                      www.power.com
                                                                                                                                                                                                                                                                                                                              InnoSwitch3-CP

Applications Example

                                                                                                                                                               C1

                                                                                                                                                               1 nF

                                                                                                                                                               250 VAC                                                                                                                 R6

                                                                                                                                                                                                                                               C6       C7                  Q1         49.9 kΩ            Q2                                                                                           5 V, 3 A

                                                                                                                                                                                                                                          390 µF     390 µF                            1%                                                                                                              9 V, 3 A

                                                                                                                                                          FL1          FL3                                                                     20 V     20 V          BSC030P03NS3 G   1/10 W   BSC030P03NS3 G                                                                                         15 V, 3 A

                                                                                                                                                                                                                                                                                                                                                                                                       VOUT

                                                                                                                                                                                                                                                                            C5*                                                                   C16                                           R7

                                                                                                                                                                                                                                                                            6.8 nF                                                                100 nF                                        200 Ω

            BR1                 BR2                                         C4                                   R2                                                                                                                                              R4         50 V                                                                  50 V                                          1%

          TBS20J-TP        TBS20J-TP                                        2.2 nF                 150 kΩ                                                                         R8                    C8                                                    100 kΩ                                                                                           C17

            600 V          600 V                                            630 V                  1%                                                     FL4                     10 Ω                  1 nF                                                     1%         R10*                                                                               1 µF

                                                              R1                                                     R5                                                           1%                    200 V       C10                                                     4.02 kΩ                                                                            35 V

                                                              2.00 MΩ                                                20 Ω                 D1                                                                       2.2 µF                                                   1%         R9                         R23                                                                           C9

                                                              1%                                                     1%               DFLR1800-7                                                                   25 V                                                                1.00 kΩ                100 kΩ                                                             RJU003N03T106  10 µF

                                                                                                                                                                       FL2                                                                                                             1%                         1%                                                                            35 V

                                                                                                                                                                                      SIR882ADP-T1-GE3                                                                                 1/8 W                                  R25                 CYPD2134

                                                                                                                                                                                                                                                                                                                              4.7 KΩ                    U2                   Q5

                                                              R3                                                                                          FL6                                                                                                                              RJU003N03T106  R11                               XRES  VDDD

                                                              1.8 MΩ                                                                                                              Q3                                                                                                                      10 Ω                GPIO10                    VCCD

                                                              1%                                                                                                                                                                                                                                          1%                                            GPIO6

                                                                                                                                                                                                                                                     C11                               Q4                                     GPIO5

                                                                                                                                                          FL5                                                                                        330 pF                                                                   I2C_SDA_P0.0              CC1

                                                                                                                                                                                                                                                     50 V                                                                     I2C_SCL_P0.1

                                                                                                                                                               T1                                                                                                                                                                                       CC2

                                                                                                                                                               EQ27                                                                                                                                                    R24    GPIO7

                                                C2     C3                                                                                                               R13                                                 RU1J002YNTCL                                                                  R12          10 kΩ                      EPAD

                       1            3           39 µF  39 µF                                                                                                           47 Ω                                                                                                                               100 kΩ       1%

                                                400 V  400 V           R15       MMBTA06LT1G                         R14                                             1/10 W                                            Q6                                                                                 1%

            L1                                                    1.5 MΩ                                             402 Ω

            34 mH                                                      1%   Q7                                       1%                                                                                                                            R16

                       2            4                                                                                                                                                                                                          31.6 kΩ

                                                                                                                         BAV21WS-7-F                                                                                                               1%                           R17                                                                     C20    C19     C18

                           C12                                                                                                                                                                                                                                              31.6 kΩ                                                                     330 pF 330 pF  1 µF

                           100 nF                                                                                                         SM4003PL-TP                                                          C13                                                              1%                                                                      16 V   16 V    16 V

                           305 VAC                                                                                   D2                                                                                        2.2 µF

                                                                                                                                      D3                                                                       25 V                                                             R18*

                                                                                                   MMSZ5259BT1G                                                                                                                                                             18.0 kΩ

                       2            4                                                                                                                                                                                                                                           1%

            L2                                                              R20               VR1                                                      D  V                  FWD                        SR     VO      BPS                GND                                   R19

            600 µH                                                          4.02 kΩ                                                                       CONTROL                                                                                                           12.7 kΩ

                       1            3                         VR2           1%                                                                                                                                                                 FB                               1%

                                                              DZ2S100M0L

                                                              10 V

                       F1          RT1      tO                                                                                                         S  BPP                                                                             IS               R21

                     2A            5Ω                                                                                                                                        InnoSwitch3-CP                                                             0.01 Ω

                           85 - 265                                                                                  C14                                       C15                U1                                                                         1%

                           VAC                                                                                       22 µF                                     4.7 µF        INN3268C-H208

                   J1                   J2                                                                           50 V                                      50 V                                                                                                                                                                                                                                    RTN

                                                                                                                                                                                                                                                                      *Not  connected                                                                                        PI-8409a-090717

Figure 11.  5 V, 3 A ; 9 V, 3 A ; 15 V, 3 A USB PD 2.0 Compliant Adapter.

The circuit shown in Figure 11 is a 5 V, 3 A ; 9 V, 3 A ; 15 V, 3 A USB                                                                                                                                            The secondary-side of the InnoSwitch3-CP IC provides output voltage

PD 2.0 compliant adapter using INN3268C.                                                                         This design is DOE Level                                                                          and output current sensing as well as driving the synchronous

6 and EC CoC 5 compliant.                                                                                                                                                                                          rectification FET.                                       The secondary output from the transformer is

Common mode choke L1 and L2 provide attenuation for EMI.                                                                                                                    Bridge                                 rectified by FET Q3 and filtered by capacitors C6 and C7.                                                                                                 High

rectifier BR1 and BR2 rectify the AC line voltage and provide a full                                                                                                                                               frequency ringing during switching transients that would otherwise

wave rectified DC.                          Thermistor RT1 limits the inrush current when the                                                                                                                      create radiated EMI is reduced via an RC snubber, R8 and C8.

power supply is connected to the input AC supply.                                                                                                      Fuse F1 isolates                                            The gate of Q3 is turned on by the secondary-side controller inside

the circuit and provides protection from component failure.                                                                                                                                                        U1, based on the voltage (sensed via resistor R13) fed to the

One end of the transformer primary is connected to the rectified DC                                                                                                                                                FORWARD pin of the IC.

bus; the other is connected to the drain terminal of the integrated                                                                                                                                                In continuous conduction mode, the FET is turned off prior to the

MOSFET in the InnoSwitch3-CP IC (U1).                                                                                                                                                                              secondary-side requesting the start of a new switching cycle from the

A low cost RCD clamp formed by diode D1, resistors R2 and R5 and                                                                                                                                                   primary.                                  The power FET is turned off when the voltage drop across

capacitor C4 limits the peak drain voltage of U1 at the instant of turn                                                                                                                                            the FET falls below a threshold of VSR(TH).                                                                     Secondary side control of

off of the MOSFET inside U1.                                  The clamp helps to dissipate the energy                                                                                                              the primary-side power MOSFET avoids any possibility of cross

stored in the leakage reactance of transformer T1.                                                                                                                                                                 conduction of the two MOSFETs and provides extremely reliable

                                                                                                                                                                                                                   synchronous rectification.

The InnoSwitch3-CP IC is self-starting, using an internal high-voltage                                                                                                                                             The secondary-side of the IC is self-powered from either the output

current source to charge the PRIMARY BYPASS pin capacitor (C15)                                                                                                                                                    winding forward voltage or the output voltage.                                                                                       Capacitor C10,

when AC is first applied.                              During normal operation, the primary-side                                                                                                                   connected to the SECONDARY BYPASS pin of IC U1 provides

block is powered from an auxiliary winding on the transformer T1.                                                                                                                                                  decoupling for the internal circuitry.

Output of the auxiliary (or bias) winding is rectified using diode D3

and filtered using capacitor C14.                                 Resistors R15 and R20 along with                                                                                                                 During CC operation, when the output voltage falls, the device will

Q7 and VR2 form a linear regulator circuit to control the current                                                                                                                                                  directly power itself from the secondary winding.                                                                                          During the on-time

supplied to the PRIMARY BYPASS pin of U1 irrespective of the output                                                                                                                                                of the primary-side power MOSFET, the forward voltage that appears

voltage.    The Zener VR1 along with resistor R14 and diode D2 provide                                                                                                                                             across the secondary winding is used to charge the decoupling

a latching OVP in the event of an output overvoltage condition.                                                                                                                                                    capacitor C10 via resistor R13 and an internal regulator.                                                                                                 This allows

In a flyback converter, output of the auxiliary winding tracks the                                                                                                                                                 output current regulation to be maintained down to ~3.4 V.                                                                                                                   Output

output voltage of the converter.                                  In the event of an overvoltage on                                                                                                                current is sensed by monitoring the voltage drop across resistor R21

the output of the converter, the auxiliary winding voltage increases                                                                                                                                               between the IS and SECONDARY GROUND pins.                                                                                              A threshold of

and causes VR1 to breakdown.                                  This causes a current to flow into the                                                                                                               approximately 35 mV reduces losses.                                                                        Once the internal current sense

PRIMARY BYPASS pin of U1.                                     If the current flowing into the PRIMARY                                                                                                              threshold is exceeded the device regulates the number of switch

BYPASS pin increases above the ISD threshold, the InnoSwitch3-CP                                                                                                                                                   pulses to maintain a fixed output current.

controller will latch-off, preventing any further increase in output

voltage.

                                                                                                                                                                                                                                                                                                                                                                                                       9

www.power.com                                                                                                                                                                                                                                                                                                                                                                                   Rev. C 09/17
              InnoSwitch3-CP

Below the CC threshold, the device operates in constant voltage                PRIMARY BYPASS pin.       The rectified and filtered bias winding output

mode.    Output voltage is regulated so as to achieve a voltage of             voltage may be higher than expected (up to 1.5 X or 2X the desired

1.265 V on the FEEDBACK pin.        Capacitor C11 provides noise filtering     value) due to poor coupling of the bias winding with the output

of the signal at the FEEDBACK pin.                                             winding and the resulting ringing on the bias winding voltage

In this design, a Cypress CYPD2134 (U2) IC is the USB Type-C and PD            waveform.     It is therefore recommended that the rectified bias

controller used.   The output of the power conversion stage powers             winding voltage be measured.      This measurement should be ideally

the Cypress device through its VCC pin.                                        done at the lowest input voltage and with highest load on the output.

                                                                               This measured voltage should be used to select the components

Resistors R23 and R24 of the PD controller stage sense the output of           required to achieve primary sensed OVP.       It is recommended that a

power stage to provide voltage feedback to the PD controller.          Output  Zener diode with a clamping voltage approximately 6 V lower than the

voltage is changed to 15 V, 9 V or 5 V when sink requests for the              bias winding rectified voltage at which OVP is expected to be

same.    To change the output to 15 V, GPI07 of IC U2 goes low and             triggered be selected.    A forward voltage drop of 1 V can be assumed

adds resistor R19 in parallel to the bottom resistor of the feedback           for the blocking diode.    A small signal standard recovery diode is

divider network.                                                               recommended.     The blocking diode prevents any reverse current

USB PD protocol is communicated over either the CC1 or CC2 line                charging the bias capacitor during start-up.  Finally, the value of the

depending on the orientation of the Type-C plug.   P-MOSFETS Q1 and            series resistor required can be calculated such that a current higher

Q2 form the bus-switch and allow the USB Type-C receptacle to go               than ISD will flow into the PRIMARY BYPASS pin during and output

“cold-socket” when no device is attached to the charger as per the             over voltage.

USB Type-C specification.                                                      Reducing No-load Consumption

                                                                               The InnoSwitch3-CP IC can start in self-powered mode, drawing

Key Application Considerations                                                 energy from the BYPASS pin capacitor charged through an internal

                                                                               current source.  Use of a bias winding is however required to provide

Output Power Table                                                             supply current to the PRIMARY BYPASS pin once the InnoSwitch3-CP

The data sheet output power table (Table 1) represents the maximum             IC has started switching.  An auxiliary (bias) winding provided on the

practical continuous output power level that can be obtained under             transformer serves this purpose.  A bias winding driver supply to the

the following conditions:                                                      PRIMARY BYPASS pin enables design of power supplies with no-load

1.  The minimum DC input voltage is 90 V or higher for 85 VAC input,           power consumption less than 15 mW.       Resistor R20 shown in Figure

    220 V or higher for 230 VAC input or 115 VAC with a voltage-               11 should be adjusted to achieve the lowest no-load input power.

    doubler.  Input capacitor voltage should be sized to meet these            Secondary-Side Overvoltage Protection (Auto-Restart Mode)

    criteria for AC input designs.                                             The secondary-side output overvoltage protection provided by the

2.  Efficiency assumptions depend on power level.  Smallest device             InnoSwitch3-CP IC uses an internal auto restart circuit that is

    power level assumes efficiency >84% increasing to >89% for the             triggered by an input current exceeding a threshold of IBPS(SD) into the

    largest device.                                                            SECONDARY BYPASS pin.      The direct output sensed OVP function can

3.  Transformer primary inductance tolerance of ±10%.                          be realized by connecting a Zener diode from the output to the

4.  Reflected output voltage (VOR) is set to maintain KP = 0.8 at              SECONDARY BYPASS pin.      The Zener diode voltage needs to be the

    minimum input voltage for universal line and KP = 1 for high input         difference between 1.25 × VOUT and 4.4 V − the SECONDARY BYPASS

    line designs.                                                              pin voltage.   It is necessary to add a low value resistor, in series with

5.  Maximum conduction losses for adapters is limited to 0.6 W, 0.8 W          the OVP Zener diode to limit the maximum current into the

    for open frame designs.                                                    SECONDARY BYPASS pin.

6.  Increased current limit is selected for peak and open frame power

    columns and standard current limit for adapter columns.                    Selection of Components

7.  The part is board mounted with SOURCE pins soldered to a                   Components for InnoSwitch3-CP

    sufficient area of copper and/or a heat sink to keep the SOURCE            Primary-Side Circuit

    pin temperature at or below 110 °C.

8.  Ambient temperature of 50 °C for open frame designs and 40 °C              BPP Capacitor

    for sealed adapters.                                                       Capacitor connected from the PRIMARY BYPASS pin of the

9.  Below a value of 1, KP is the ratio of ripple to peak primary              InnoSwitch3-CP IC provides decoupling for the primary-side controller

    current.  To prevent reduced power delivery, due to premature              and also selects current limit.  A 0.47 mF or 4.7 mF capacitor may be

    termination of switching cycles, a transient KP limit of ≥0.25 is          used.  Though electrolytic capacitors can be used, often surface

    recommended.     This prevents the initial current limit (IINT) from       mount multi-layer ceramic capacitors are preferred for use on double

    being exceeded at MOSFET turn-on.                                          sided boards as they enable placement of capacitors close to the IC.

Primary-Side Overvoltage Protection (Latch-Off Mode)                           Their small size also makes it ideal for compact power supplies.        16 V

Primary-side output overvoltage protection provided by the                     or 25 V rated X5R or X7R dielectric capacitors are recommended to

InnoSwitch3-CP IC uses an internal latch that is triggered by a                ensure that minimum capacitance requirements are met.

threshold current of ISD into the PRIMARY BYPASS pin.  In addition to          Bias Winding and External Bias Circuit

an internal filter, the PRIMARY BYPASS pin capacitor forms an                  The internal regulator connected from the DRAIN pin of the MOSFET

external filter helping noise immunity.  For the bypass capacitor to be        to the PRIMARY BYPASS pin of the InnoSwitch3-CP primary-side

effective as a high frequency filter, the capacitor should be located as       controller charges the capacitor connected to the PRIMARY BYPASS

close as possible to the SOURCE and PRIMARY BYPASS pins of the                 pin to achieve start-up.   A bias winding should be provided on the

device.                                                                        transformer with a suitable rectifier and filter capacitor to create a

The primary sensed OVP function can be realized by connecting a                bias supply that can be used to supply at least 1 mA of current to the

series combination of a zener diode, a resistor and a blocking diode           PRIMARY BYPASS pin.

from the rectified and filtered bias winding voltage supply to the

    10

Rev. C 09/17                                                                                                                          www.power.com
                                                                                                                     InnoSwitch3-CP

The turns ratio for the bias winding should be selected such that 7 V          clamps offer the highest efficiency.  The circuit example shown in

is developed across the bias winding at the lowest rated output                Figure 11 uses an RCD clamp with a resistor in series with the clamp

voltage of the power supply at the lowest load condition.       If the         diode.    This resistor dampens the ringing at the drain and also limits

voltage is lower than this, no-load input power will increase.                 the reverse current through the clamp diode during reverse recovery.

In USB PD or Rapid charge applications, the output voltage range is            Standard recovery glass passivated diodes with low junction

very wide.   For example, a 45 W adapter would need to support 5 V,            capacitance are recommended as these enable partial energy

9 V and 15 V and a 100 W adapter would have output voltages                    recovery from the clamp thereby improving efficiency.

selectable from 5 V to 20 V.  Such a wide output voltage variation             Components for InnoSwitch3-CP

results in a large change in bias winding output voltage as well.              Secondary-Side Circuit

A linear regulator circuit is generally required to limit the current

injected into the PRIMARY BYPASS pin of the InnoSwitch3-CP                     SECONDARY BYPASS Pin – Decoupling Capacitor

(as shown in Figure 11).                                                       A 2.2 mF, 25 V multi-layer ceramic capacitor should be used for

The bias current from the external circuit should be set to approximately      decoupling the SECONDARY BYPASS pin of the InnoSwitch3-CP IC.

300 mA to achieve lowest no-load power consumption when operating              Since the SECONDARY BYPASS pin voltage needs to achieve 4.4 V

the power supply at 230 VAC input, (VBPP > 5 V).  A glass passivated           before the output voltage reaches to the regulation voltage level, a

standard recovery rectifier diode with low junction capacitance is             significantly higher BPS capacitor value could lead to output voltage

recommended to avoid the snappy recovery typically seen with fast              overshoot during start-up.  Values lower than 1.5 mF may not offer

or ultrafast diodes that can lead to higher radiated EMI.                      enough capacitance, and cause unpredictable operation.       The

An aluminum capacitor of at least 22 mF with a voltage rating 1.2              capacitor must be located adjacent to the IC pins.  A 25 V rating is

times greater than the highest voltage developed across the capacitor          necessary to guarantee a minimum aperture value in operation since

is recommended.      Highest voltage is typically developed across this        the capacitance of ceramic capacitors drops with applied voltage

capacitor when the supply is operated at the highest rated output              (10 V rated capacitors are not recommended for this reason).         For

voltage and load with the lowest input AC supply voltage.                      best results capacitors with X5R or X7R dielectrics should be used.

Line UV and OV Protection                                                      When the output voltage of the power supply is 5 V or higher, the

Resistors connected from the UNDER/OVER INPUT VOLTAGE pin to                   supply current for the secondary-side controller is provided by the

the DC bus enable sensing of input voltage to provide line                     OUTPUT VOLTAGE (VOUT) pin of the IC as the voltage at this pin is

undervoltage and overvoltage protection.    For a typical universal            higher than the SECONDARY BYPASS pin voltage.       During start-up

input application, a resistor value of 3.8 MW is recommended.                  and operating conditions where the output voltage of the power

Figure 17 shows circuit configurations that enable either the line UV          supply is below 5 V, the secondary-side controller is supplied by

or the line OV feature only to be enabled.                                     current from an internal current source connected to the FORWARD

                                                                               pin.  If the output voltage of the power supply is below 5 V and the

InnoSwitch3-CP features a primary sensed OV protection feature that            load at the output of the power supply is very light, the operating

can be used to latch-off the power supply.  Once the power supply is           frequency can drop significantly and the current supplied to the

latched off, it can be reset if the UNDER/OVER INPUT VOLTAGE pin               secondary-side controller from the FORWARD pin may not be

current is reduced to zero.   Once the power supply is latched off,            sufficient to maintain the SECONDARY BYPASS pin voltage at 4.4 V.

even after input supply is turned off, it can take considerable amount         For such applications, it is recommended that an additional active

of time to reset the InnoSwitch3-CP controller as the energy stored in         preload be used as shown in Figure 12.  This load is turned on by the

the DC bus will continue to provide current to the controller.         A fast  interface IC (or USB PD controller) when the output voltage of the

AC reset can be achieved using the modified circuit configuration              power supply is below 5 V.

shown in Figure 18.  The voltage across capacitor CS reduces rapidly

after input supply is disconnected reducing current into the INPUT

VOLTAGE MONITOR pin of the InnoSwitch3-CP IC and resetting the

InnoSwitch3-CP controller.                                                               VOUT

Primary Sensed OVP (Overvoltage Protection)

The voltage developed across the output of the bias winding tracks                       RL

the power supply output voltage.  Though not precise, a reasonably

accurate detection of the amplitude of the output voltage can be                               To USB PD Controller GP10

achieved by the primary-side controller using the bias winding

voltage.  A Zener diode connected from the bias winding output to

the PRIMARY BYPASS pin can reliably detect a secondary overvoltage

fault and cause the primary-side controller to latch-off.   It is                                                      PI-8414-082317

recommended that the highest voltage at the output of the bias

winding should be measured for normal steady-state conditions

(at full load and lowest input voltage) and also under transient load          Figure 12. Active Pre-Load Circuit.

conditions.  A Zener diode rated for 1.25 times this measured voltage          FORWARD Pin Resistor

will typically ensure that OVP protection will only operate in case of a       A 47 W, 5% resistor is recommended to ensure sufficient IC supply

fault.                                                                         current.  A higher or lower resistor value should not be used as it can

Primary-Side Snubber Clamp                                                     affect device operation such as the timing of the synchronous rectifier

A snubber circuit should be used on the primary-side as shown in               drive.

Figure 11.   This prevents excess voltage spikes at the drain of the

MOSFET at the instant of turn-off of the MOSFET during each

switching cycle though conventional RCD clamps can be used.             RCDZ

                                                                                                                                                     11

www.power.com                                                                                                                                     Rev. C 09/17
              InnoSwitch3-CP

                                                                              0V
                                                                              VSRTH

        0V
VSRTH

        VD                                                                             VD

                                                              PI-8392-082317                                                              PI-8393-080917

Figure 13.    Unacceptable FORWARD Pin Waveform       After Handshake With    Figure 16.  Acceptable FORWARD Pin Waveform Before Handshake With Body

              SR MOSFET Conduction During Flyback     Cycle.                              Diode Conduction During Flyback Cycle.

                                                                              SR FET Operation and Selection

                                                                              Although a simple diode rectifier and filter works for the output, use

                                                                              of a SR FET enables the significant improvement in operating

                                                                              efficiency often necessary to meet the European CoC and the U.S.

                                                                              DoE energy efficiency requirements.   The secondary-side controller

                                                                              turns on the SR FET once the flyback cycle begins.  The SR FET gate

                                                                              should be tied directly to the SYNCHRONOUS RECTIFIER DRIVE pin

                                                                              of the InnoSwitch3-CP IC (no additional resistors should be connected

                                                                              in the gate circuit of the SR FET).   The SR FET is turned off once the

              0V                                                              VDS of the SR FET reaches 0 V.

        VSRTH                                                                 A FET with 18 mW RDS(ON) is appropriate for a 5 V, 2 A output, and a

                                                                              FET with 8 mW RDS(ON) is suitable for designs rated with a 12 V, 3 A

                                                                              output.     The SR FET driver uses the SECONDARY BYPASS pin for its

              VD                                                              supply rail, and this voltage is typically 4.4 V.   A FET with a high

                                                                              threshold voltage is therefore not suitable;FETs with a threshold

                                                              PI-8393-080917  voltage of 1.5 V to 2.5 V are ideal although MOSFETs with a threshold

                                                                              voltage (absolute maximum) as high as 4 V may be used provided

Figure  14.   Acceptable FORWARD Pin Waveform After Handshake With            their data sheets specify RDS(ON) across temperature for a gate voltage

              SR MOSFET Conduction During Flyback Cycle.                      of 4.5 V.

                                                                              There is a slight delay between the commencement of the flyback

                                                                              cycle and the turn-on of the SR FET.  During this time, the body diode

                                                                              of the SR FET conducts.  If an external parallel Schottky diode is

                                                                              used, this current mostly flows through the Schottky diode.      Once the

                                                                              InnoSwitch3-CP IC detects end of the flyback cycle, voltage across

                                                                              SR FET RDS(ON) reaches 0 V, any remaining portion of the flyback cycle

                                                                              is completed with the current commutating to the body diode of the

            0V                                                                SR FET or the external parallel Schottky diode.     Use of the Schottky

        VSRTH                                                                 diode parallel to the SR FET may be added to provide higher

                                                                              efficiency and typically a 1 A surface mount Schottky diode is

                                                                              adequate.    However the gains are modest, for a 5 V, 2 A design the

                                                                              external diode adds ~0.1% to full load efficiency at 85 VAC and

                                                                              ~0.2% at 230 VAC.

              VD                                                              The voltage rating of the Schottky diode and the SR FET should be at

                                                                              least 1.3 to 1.4 times the expected peak inverse voltage (PIV) based

                  t1  t2                                                      on the turns ratio used for the transformer.        60 V rated FETs and

                                                              PI-8394-082217  diodes are suitable for most 5 V designs that use a VOR < 60 V, and

                                                                              100 V rated FETs and diodes are suitable for 12 V designs.

Figure 15.    Unacceptable FORWARD Pin Waveform Before Handshake With Body

              Diode Conduction During Flyback Cycle.

Note:

If t1 + t2 = 1.5 ms ± 50 ns, the controller may fail the handshake and

trigger a primary bias winding OVP latch-off.

12

Rev. C 09/17                                                                                                                      www.power.com
                                                                                                                              InnoSwitch3-CP

The interaction between the leakage reactance of the output

windings and the SR FET capacitance (COSS) leads to ringing on the                  +

voltage waveform at the instance of voltage reversal at the winding                                                      R1

due to primary MOSFET turn-on.  This ringing can be suppressed                                          1N4148

using a RC snubber connected across the SR FET.       A snubber resistor

in the range of 10 W to 47 W may be used (higher resistance values                                                       R2

lead to noticeable drop in efficiency).     A capacitance value of 1 nF to

2.2 nF is adequate for most designs.                                                                                                FWD   SR  GND  BPS  FB

                                                                                                        D           V

Output Capacitor

Low ESR aluminum electrolytic capacitors are suitable for use with                                                                                          VOUT

most high frequency flyback switching power supplies though the use

of aluminum-polymer solid capacitors have gained considerable                                           S                BPP                  IS

popularity due to their compact size, stable temperature characteristics,                                                InnoSwitch3-CP

extremely low ESR and high RMS ripple current rating.       These

capacitors enable the design of ultra-compact chargers and adapters.                                                                                    PI-8405-081617

                                                                                                                              (a)

Typically, 200 mF to 300 mF of aluminum-polymer capacitance per

ampere of output current is adequate.       The other factor that                +

influences choice of the capacitance is the output ripple.  Ensure that                                                  R1

capacitors with a voltage rating higher than the highest output

voltage plus sufficient margin be used.

Output Voltage Feedback Circuit                                                                                          R2

The output voltage FEEDBACK pin voltage is 1.265 V [VFB].          A voltage                                                        FWD       GND  BPS

divider network should be connected at the output of the power                                          D           V                     SR            FB

supply to divide the output voltage such that the voltage at the                    6.2 V

FEEDBACK pin will be 1.265 V when the output is at its desired                                                                                              VOUT

voltage.    The lower feedback divider resistor should be tied to the

SECONDARY GROUND pin.       A 300 pF (or smaller) decoupling                                            S                BPP                  IS

capacitor should be connected at the FEEDBACK pin to the                                                                 InnoSwitch3-CP

SECONDARY GROUND pin of the InnoSwitch3-CP IC.              This capacitor

should be placed close to the InnoSwitch3-CP IC.                                                                                                        PI-8406-081617

                                                                                                                              (b)

                                                                                 Figure 17.  (a)  Line  OV   Only;  (b)  Line UV Only.

                                                                                                        SR FET

                                                                              D  V                      FWD  SR     GND  BPS  FB

                                                            InnoSwitch3-CP

                                                  CS        Primary FET                                                             VOUT

                                            100 nF          and Controller

                                                                              S        BPP                          IS        Secondary

                                                                                                                              Control IC

                                                                                                                    PI-8408-081617

Figure 18.  Fast AC  Reset  Configuration.

                                                                                                                                                                  13

www.power.com                                                                                                                                               Rev. C 09/17
              InnoSwitch3-CP

Output Overload Protection                                                      sink.  As this area is connected to the quiet source node, it can be

For output voltage below the VPK threshold, the InnoSwitch3-CP IC               maximized for good heat sinking without compromising EMI

will limit the output current once the voltage across the IS and GND            performance.  Similarly for the output SR MOSFET, maximize the PCB

pins exceeds the current limit or ISV(TH) threshold.    This provides           area connected to the pins on the package through which heat is

current limited or constant current operation.        The current limit is set  dissipated from the SR MOSFET.

by the programming resistor between the ISENSE and SECONDARY                    Sufficient copper area should be provided on the board to keep the

GROUND pins.  For any output voltage above the VPK threshold,                   IC temperature safely below the absolute maximum limits.            It is

InnoSwitch3-CP IC will provide a constant power characteristic.        An       recommended that the copper area provided for the copper plane on

increase in load current will result in a drop in output voltage such           which the SOURCE pin of the IC is soldered is sufficiently large to

that the product of output voltage and current equals the maximum               keep the IC temperature below 85 °C when operating the power

power set by the product of VPK and set current limit.                          supply at full rated load and at the lowest rated input AC supply

Interfacing with USB PD and Rapid Charge Controllers                            voltage.

A microcontroller can be used to alter the feedback voltage divider in          Y Capacitor

order to increase or decrease the output voltage.       The interface IC        The Y capacitor should be placed directly between the primary input

can also use the signal from the InnoSwitch3-CP ISENSE pin to sense             filter capacitor positive terminal and the output positive or return

output current and provide current, power limiting or protection                terminal of the transformer secondary.   This routes high amplitude

features.                                                                       common mode surge currents away from the IC.       Note – if an input π

Recommendations for Circuit Board Layout                                        (C, L, C) EMI filter is used then the inductor in the filter should be

See Figure 19 for a recommended circuit board layout for an                     placed between the negative terminals of the input filter capacitors.

InnoSwitch3-CP based power supply.                                              Output SR MOSFET

Single-Point Grounding                                                          For best performance, the area of the loop connecting the secondary

Use a single-point ground connection from the input filter capacitor to         winding, the output SR MOSFET and the output filter capacitor,

the area of copper connected to the SOURCE pins.                                should be minimized.

Bypass Capacitors                                                               ESD

The PRIMARY BYPASS and SECONDARY BYPASS pin capacitor must                      Sufficient clearance should be maintained (>8 mm) between the

be located directly adjacent to the PRIMARY BYPASS-SOURCE and                   primary-side and secondary-side circuits to enable easy compliance

SECONDARY BYPASS-SECONDARY GROUND pins respectively and                         with any ESD / hi-pot requirements.

connections to these capacitors should be routed with short traces.             The spark gap is best placed directly between output positive rail and

Primary Loop Area                                                               one of the AC inputs.  In this configuration a 6.4 mm spark gap is

The area of the primary loop that connects the input filter capacitor,          often sufficient to meet the creepage and clearance requirements of

transformer primary and IC should be kept as small as possible.                 many applicable safety standards.     This is less than the primary to

                                                                                secondary spacing because the voltage across spark gap does not

Primary Clamp Circuit                                                           exceed the peak of the AC input.

A clamp is used to limit peak voltage on the DRAIN pin at turn-off.             Drain Node

This can be achieved by using an RCD clamp or a Zener diode                     The drain switching node is the dominant noise generator.           As such

(~200 V) and diode clamp across the primary winding.     To reduce              the components connected the drain node should be placed close to

EMI, minimize the loop from the clamp components to the                         the IC and away from sensitive feedback circuits.  The clamp circuit

transformer and IC.                                                             components should be located physically away from the PRIMARY

Thermal Considerations                                                          BYPASS pin and trace lengths minimized.

The SOURCE pin is internally connected to the IC lead frame and                 The loop area of the loop comprising of the input rectifier filter

provides the main path to remove heat from the device.   Therefore              capacitor, the primary winding and the IC primary-side MOSFET

the SOURCE pin should be connected to a copper area underneath                  should be kept as small as possible.

the IC to act not only as a single point ground, but also as a heat

14

Rev. C 09/17                                                                                                                       www.power.com
                                                                                  InnoSwitch3-CP

Layout Example

                                                                                  Optional Y capacitor

                                                                                  connection to the plus

                                                                                  bulk rail on the primary-

                                                                                  side for surge protection

            Maximize source

            area for good heat

            sinking

                                                        PCB - Top Side

                                                                                  Keep BPP and BPS

                                   6.4  mm  spark  gap                            capacitors near the IC

            Keep drain and

            clamp loop short;

            Keep drain

            components away

            from BPP and                                                          Keep FEEDBACK pin

            VOLTAGE pin circuitry                                                 decoupling capacitor

                                                                                  close to the Feedback pin

                                                                                                    Place forward and

                                                                                                    feedback sense

                                                                                                    resistors near the IC

                                                                                                    Maximize drain area

                                                                                                    of SF FET for good

                                                                                                    heat sinking

            Maximize source

            area for good

            heat sinking

Place VOLTAGE pin sense                                                           Keep output SF FET

resistor close to the                                                             and output filter

VOLTAGE pin                                                                       capacitor loop short

                                                        Keep IS-GND        sense

                                                        resistor close     to IC

                                                        PCB - Bottom Side

                                                                                                          PI-8396-081017

Figure 19.  PCB.

                                                                                                                           15

www.power.com                                                                                                           Rev. C 09/17
              InnoSwitch3-CP

Recommendations for EMI Reduction                                          Consider the following for design optimization:

1.  Appropriate component placement and small loop areas of the            1.  Higher VOR allows increased power delivery at VMIN, which

    primary and secondary power circuits help minimize radiated and            minimizes the value of the input capacitor and maximizes power

    conducted EMI.     Care should be taken to achieve a compact loop          delivery from a given InnoSwitch3-CP device.

    area.                                                                  2.  Higher VOR reduces the voltage stress on the output diodes and

2.  A small capacitor in parallel to the clamp diode on the primary-           SR MOSFETs.

    side can help reduce radiated EMI.                                     3.  Higher VOR increases leakage inductance which reduces power

3.  A resistor in series with the bias winding helps reduce radiated EMI.      supply efficiency.

4.  Common mode chokes are typically required at the input of the          4.  Higher VOR increases peak and RMS current on the secondary-side

    power supply to sufficiently attenuate common mode noise.                  which may increase secondary-side copper and diode losses.

    However the same performance can be achieved by using shield           There are some exceptions to this.    For very high output currents the

    windings on the transformer.  Shield windings can also be used in      VOR should be reduced to get highest efficiency.  For output voltages

    conjunction with common mode filter inductors at input to              above 15 V, VOR should be higher to maintain an acceptable PIV across

    improve conducted and radiated EMI margins.                            the output synchronous rectifier.

5.  Adjusting SR MOSFET RC snubber component values can help

    reduce high frequency radiated and conducted EMI.                      Ripple to Peak Current Ratio, KP

6.  A π filter comprising differential inductors and capacitors can be     A KP below 1 indicates continuous conduction mode, where KP is the

    used in the input rectifier circuit to reduce low frequency            ratio of ripple-current to peak-primary-current (Figure 20).

    differential EMI.                                                                                KP ≡ KRP = IR / IP

7.  A 1 mF ceramic capacitor connected at the output of the power

    supply helps to reduce radiated EMI.                                   A value of KP higher than 1, indicates discontinuous conduction mode.

Recommendations for Transformer Design                                     In this case KP is the ratio of primary MOSFET off-time to the

                                                                           secondary diode conduction-time.

Transformer design must ensure that the power supply delivers the              KP ≡ KDP = (1 – D) x T/ t = VOR × (1 – DMAX) / (VMIN – VDS) × DMAX

rated power at the lowest input voltage.  The lowest voltage on the

rectified DC bus depends on the capacitance of the filter capacitor        It is recommended that a KP close to 0.9 at the minimum expected DC

used.   At least 2 mF/W is recommended to always keep the DC bus           bus voltage should be used for most InnoSwitch3-CP designs.           A KP

voltage above 70 V, though 3 mF/W provides sufficient margin.         The  value of   1

                                                                       T  =  1/fS

              Primary

                                                   D×T                             (1-D)  ×   T  =  t

            Secondary

                                         (b) Borderline Discontinuous/Continuous, KP =                 1                                             PI-2578-103114

Figure 21.  Discontinuous Mode  Current  Waveform, KP ≥ 1.

                                                                                                                                                                     17

www.power.com                                                                                                                                                        Rev. C 09/17
              InnoSwitch3-CP

Maximum Operating Flux Density, BM (Gauss)                                As  a minimum, the following tests are strongly recommended:

A maximum value of 3800 Gauss at the peak device current limit            1.  Maximum Drain Voltage – Verify that VDS of InnoSwitch3-CP and

(at 132 kHz) is recommended to limit the peak flux density at start-up        SR FET do not exceed 90% of breakdown voltages at the highest

and under output short-circuit conditions.    Under these conditions the      input voltage and peak (overload) output power in normal

output voltage is low and little reset of the transformer occurs during       operation and during start-up.

the MOSFET off-time.  This allows the transformer flux density to         2.  Maximum Drain Current – At maximum ambient temperature,

staircase beyond the normal operating level.  A value of 3800 Gauss           maximum input voltage and peak output (overload) power.

at the peak current limit of the selected device together with the            Review drain current waveforms for any signs of transformer

built-in protection features of InnoSwitch3-CP IC provide sufficient          saturation or excessive leading-edge current spikes at start-up.

margin to prevent core saturation under start-up or output short-             Repeat tests under steady-state conditions and verify that the

circuit conditions.                                                           leading edge current spike is below ILIMIT(MIN) at the end of t . LEB(MIN)

Transformer Primary Inductance, (LP)                                          Under all conditions, the maximum Drain current for the primary

Once the lowest operating input voltage, switching frequency at full          MOSFET should be below the specified absolute maximum ratings.

load, and required VOR are determined, the transformers primary           3.  Thermal Check – At specified maximum output power, minimum

inductance can be calculated.  The PIXls design spreadsheet can be            input voltage and maximum ambient temperature, verify that

used to assist in designing the transformer.                                  temperature specification limits for InnoSwitch3-CP IC,

                                                                              transformer, output SR FET, and output capacitors are not

Quick Design Checklist                                                        exceeded.  Enough thermal margin should be allowed for

As with any power supply, the operation of all InnoSwitch3-CP                 part-to-part variation of the RDS(ON) of the InnoSwitch3-CP IC.

designs should be verified on the bench to make sure that component           Under low-line, maximum power, a maximum InnoSwitch3-CP

limits are not exceeded under worst-case conditions.                          SOURCE pin temperature of 110 °C is recommended to allow for

                                                                              these variations.

18

Rev. C 09/17                                                                                                  www.power.com
                                                                                                                                 InnoSwitch3-CP

Absolute Maximum Ratings1,2

DRAIN Pin Voltage: ....................................... -0.3 V to 650 V / 725 V          Notes:

DRAIN Pin Peak Current: INN32x4C........................... 1.52 A (2.85 A)3                1. All voltages referenced to SOURCE and Secondary GROUND,

                     INN32x5C........................... 1.84 A (3.45 A)3                       TA = 25 °C.

                     INN32x6C........................... 2.32 A (4.35 A)3                   2. Maximum ratings specified may be applied one at a time without

                     INN32x7C........................... 2.64 A (4.95 A)3                       causing permanent damage to the product.          Exposure to Absolute

                     INN3268C........................... 2.96 A (5.55 A)3                       Maximum Ratings conditions for extended periods of time may

BPP/BPS Pin Voltage ........................................................-0.3 to 6 V         affect product reliability.

BPP/BPS Current .................................................................. 100 mA   3. Higher peak Drain current is allowed while the Drain voltage is

FWD Pin Voltage ....................................................... -1.5 V to 150 V         simultaneously less than 400 V.

FB Pin Voltage ..............................................................-0.3 V to 6 V  4. Normally limited by internal circuitry.

SR Pin Voltage ..............................................................-0.3 V to 6 V  5. 1/16” from case for 5 seconds.

V Pin Voltage (INN326x) ............................................ -0.3 V to 650 V

V Pin Voltage (INN327x)............................................. -0.3 V to 725 V

VOUT Pin Voltage ....................................................... -0.3 V to 27 V

Storage Temperature ...................................................-65 to 150 °C

Operating Junction Temperature4 ................................. -40 to 150 °C

Ambient Temperature ..................................................-40 to 105 °C

Lead Temperature5 ................................................................ 260 °C

Thermal Resistance

Thermal Resistance:                                                                         Notes:

                    (qJA)............................. 76 °C/W1, 65 °C/W2                   1.  Soldered to 0.36 sq. inch (232 mm2) 2 oz. (610 g/m2) copper clad.

                    (qJC)..............................................8 °C/W3              2.  Soldered to 1 sq. inch (645 mm2), 2 oz. (610 g/m2) copper clad.

                                                                                            3. The case temperature is measured on the top of the package.

       Parameter                                Conditions                                                                                  Rating            Units

Ratings for UL1577

Primary-Side                                    Current from pin (16-19) to pin 24                                                          1.5                 A

Current Rating

Primary-Side                                    TAMB = 25 °C                                                                                1.35                W

Power Rating                           (device  mounted in socket resulting in TCASE =                       120  °C)

Secondary-Side                                  TAMB = 25 °C                                                                                0.125               W

Power Rating                                    (device mounted in socket)

                                                Conditions

       Parameter             Symbol             SOURCE = 0 V                                                           Min       Typ               Max        Units

                                                TJ = -40 °C to 125 °C

                                                (Unless Otherwise Specified)

Control Functions

Startup Switching            fSW                TJ = 25 °C                                                             23               25          27          kHz

Frequency

Jitter Modulation            fM                 TJ = 25 °C, fSW = 100 kHz                                              0.80      1.25               1.70        kHz

Frequency

Maximum    On-Time           tON(MAX)           TJ = 25 °C                                                             12.4      14.6               16.9        µs

Minimum Primary

Feedback Block-Out           tBLOCK                                                                                                                tOFF(MIN)    µs

Timer

                                                                                                                                                                    19

www.power.com                                                                                                                                                 Rev. C 09/17
              InnoSwitch3-CP

                                             Conditions

    Parameter              Symbol            SOURCE = 0 V                     Min    Typ    Max    Units

                                        TJ = -40 °C to 125 °C

                                        (Unless Otherwise Specified)

Control Functions (cont.)

                                             VBPP = VBPP + 0.1 V

                              IS1       (MOSFET not Switching)                145    200    425    mA

                                             TJ = 25 °C

                                                                    INN3264C  0.38   0.50   0.69

                                                                    INN3265C  0.49   0.65   1.03

                                                                    INN3266C  0.64   0.86   1.21

BPP Supply Current                      VBPP = VBPP + 0.1 V         INN3267C  0.77   1.03   1.38

                              IS2       (MOSFET Switching           INN3268C  0.90   1.20   1.75   mA

                                        at 132 kHz)

                                        TJ = 25 °C                  INN3274C  0.44   0.58   0.83

                                                                    INN3275C  0.59   0.79   1.10

                                                                    INN3276C  0.77   1.02   1.38

                                                                    INN3277C  0.90   1.20   1.73

                              ICH1           VBP = 0 V, TJ = 25 °C            -1.75  -1.35  -0.88

BPP Pin Charge Current                                                                             mA

                              ICH2           VBP = 4 V, TJ = 25 °C            -5.98  -4.65  -3.32

BPP Pin Voltage               VBPP                                            4.65   4.90   5.15   V

BPP Pin Voltage               VBPP(H)        TJ = 25 °C                       0.22   0.39   0.55   V

Hysteresis

BPP Shunt Voltage             VSHUNT         IBPP = 2 mA                      5.15   5.36   5.65   V

BPP Power-Up Reset         VBPP(RESET)       TJ = 25 °C                       2.80   3.15   3.5    V

Threshold Voltage

UV/OV Pin Brown-In            IUV+           TJ = 25 °C                       23.95  26.06  28.18  µA

Threshold

UV/OV Pin Brown-Out           IUV-           TJ = 25 °C                       21.96  23.72  25.47  µA

Threshold

Brown-Out Delay Time          tUV-      See  Feature Code Addendum                                 ms

                                             TJ = 25 °C

UV/OV Pin Line                IOV+           TJ = 25 °C                       106    115    118    µA

Overvoltage Threshold

UV/OV Pin Line                IOV(H)         TJ = 25 °C                       6      7      8      µA

Overvoltage Hysteresis

20

Rev. C 09/17                                                                                       www.power.com
                                                                            InnoSwitch3-CP

                                               Conditions

        Parameter        Symbol    SOURCE = 0 V                       Min   Typ   Max       Units

                                   TJ = -40 °C to 125 °C

                                   (Unless Otherwise Specified)

Line Fault Protection

VOLTAGE Pin Line Over-   tOV+                  TJ = 25 °C                   3               µs

voltage Deglitch Filter                        See Note B

VOLTAGE Pin Voltage                TJ = 25 °C               INN326x   650

Rating                   VV        See Note B                                               V

                                                            INN327x   725

Circuit Protection

                                   di/dt = 187.5 mA/ms      INN32x4C  697   750   803

                                   TJ = 25 °C

                                   di/dt = 212.5 mA/ms      INN32x5C  883   950   1017

                                   TJ = 25 °C

                                   di/dt = 237.5 mA/ms      INN32x6C  1162  1250  1338

Standard Current Limit             TJ = 25 °C

(BPP) Capacitor =        ILIMIT                                                             mA

0.47 mF                                                     INN3277C  1255  1350  1445

                                   di/dt = 300 mA/ms

                                   TJ = 25 °C               INN3267C  1348  1450  1552

                                   di/dt = 375 mA/ms        INN3268C  1534  1650  1766

                                   TJ = 25 °C

                                   di/dt = 187.5 mA/ms      INN32x4C  864   950   1036

                                   TJ = 25 °C

                                   di/dt = 212.5 mA/ms      INN32x5C  1046  1150  1254

                                   TJ = 25 °C

                                   di/dt = 237.5 mA/ms      INN32x6C  1319  1450  1581

Increased Current Limit            TJ = 25 °C

(BPP) Capacitor =        ILIMIT+1                                                           mA

4.7 mF                                                      INN3277C  1410  1550  1689

                                   di/dt = 300 mA/ms

                                   TJ = 25 °C               INN3267C  1501  1650  1799

                                   di/dt = 375 mA/ms        INN3268C  1683  1850  2017

                                   TJ = 25 °C

Overload Detection       fOVL                  TJ = 25  °C            102   110   118       kHz

Frequency

                                                                                            21

www.power.com                                                                               Rev. C 09/17
              InnoSwitch3-CP

                                           Conditions

              Parameter     Symbol         SOURCE = 0 V                  Min   Typ   Max   Units

                                           TJ = -40 °C to 125 °C

                                           (Unless Otherwise Specified)

Circuit Protection (cont.)

BYPASS Pin Latching/

Auto-Restart Shutdown         ISD          TJ = 25 °C                    6.0   8.9   11.3  mA

Threshold Current

Auto-Restart On-Time          tAR          TJ = 25 °C                    75    82    89    ms

Auto-Restart Trigger          t AR(SK)     TJ = 25 °C                          1.3         sec

Skip Time                                  See Note A

Auto-Restart Off-Time         t AR(OFF)    TJ = 25 °C                    1.7         2.11  sec

Short Auto-Restart            t AR(OFF)SH  TJ = 25 °C                    0.17  0.20  0.23  sec

Off-Time

Output

                                           INN3264C       TJ = 25 °C           3.20  3.68

                                           ID = ILIMIT+1  TJ = 100 °C          4.96  5.70

                                           INN3274C       TJ = 25 °C           3.22  3.70

                                           ID = ILIMIT+1  TJ = 100 °C          4.99  5.74

                                           INN3265C       TJ = 25 °C           1.95  2.24

                                           ID = ILIMIT+1  TJ = 100 °C          3.02  3.47

                                           INN3275C       TJ = 25 °C           1.95  2.24

                                           ID = ILIMIT+1  TJ = 100 °C          3.02  3.47

                                           INN3266C       TJ = 25 °C           1.30  1.50

ON-State Resistance           RDS(ON)      ID = ILIMIT+1                                   W

                                                          TJ = 100 °C          2.02  2.32

                                           INN3276C       TJ = 25 °C           1.34  1.54

                                           ID = ILIMIT+1  TJ = 100 °C          2.08  2.39

                                           INN3267C       TJ = 25 °C           1.02  1.17

                                           ID = ILIMIT+1  TJ = 100 °C          1.58  1.82

                                           INN3277C       TJ = 25 °C           1.20  1.38

                                           ID = ILIMIT+1  TJ = 100 °C          1.86  2.14

                                           INN3268C       TJ = 25 °C           0.86  0.99

                                           ID = ILIMIT+1  TJ = 100 °C          1.34  1.54

22

Rev. C 09/17                                                                               www.power.com
                                                                                         InnoSwitch3-CP

                                                           Conditions

Parameter               Symbol                         SOURCE = 0 V               Min    Typ    Max      Units

                                                  TJ = -40 °C to 125 °C

                                              (Unless Otherwise Specified)

Output (cont.)

                                                       VBPP = VBPP + 0.1 V

                        IDSS1                              VDS = 150 V                   15              mA

OFF-State Drain                                            TJ = 25 °C

Leakage Current                                        VBPP = VBPP + 0.1 V

                        IDSS2                              VDS = 325 V                          200      mA

                                                           TJ = 25 °C

                                        VBPP  =   VBPP + 0.1 V          INN326xC  650                    V

Breakdown Voltage       BVDSS                 TJ  = 25 °C

                                                                        INN327xC  725

Drain Supply Voltage                                                              50                     V

Thermal Shutdown        TSD                                See Note A             135    142    150      °C

Thermal Shutdown        TSD(H)                             See Note A                    70              °C

Hysteresis

Secondary

Feedback Pin Voltage    VFB                                TJ = 25 °C             1.250  1.265  1.280    V

Cable Drop              φCD                       See  Feature Code Addendum                             mV

Compensation

Maximum Switching       fSREQ                              TJ = 25 °C             118    132    145      kHz

Frequency

Output Voltage Pin      VOUT(AR)                  See  Feature Code Addendum

Auto-Restart Threshold

Output Voltage Pin      tFB(AR)                                                          49.5            ms

Auto-Restart Timer      tVOUT(AR)

BPS Pin Current at      ISNL                               TJ = 25 °C                    325    485      mA

No-Load

BPS Pin Voltage         VBPS                                                      4.20   4.40   4.60     V

BPS Pin Undervoltage    VBPS(UVLO)(TH)                                            3.60   3.80   4.00     V

Threshold

BPS Pin Undervoltage    VBPS(UVLO)(H)                      TJ = 25 °C                    0.65            V

Hysteresis

Current Limit           ISV(TH)                   Set By External Resistor        33.94  35.90  37.74    mV

Voltage Threshold                                      TJ = 10 °C to 125 °C

FWD Pin Voltage         VFWD                                                      150                    V

Minimum Off-Time        tOFF(MIN)                                                 2.48   3.38   4.37     ms

Soft-Start Frequency    tSS(RAMP)                          TJ = 25 °C             7.50   11.75  16.00    ms

Ramp Time

                                                                                                         23

www.power.com                                                                                            Rev. C 09/17
              InnoSwitch3-CP

                                                                  Conditions

              Parameter      Symbol                   SOURCE = 0 V                          Min   Typ   Max   Units

                                                      TJ = -40 °C to 125 °C

                                                      (Unless Otherwise Specified)

Secondary (cont.)

                                                                                                  5

                                                                                                  6

Constant Power                  VKP                   See Feature Code Addendum                   9           V

Voltage Threshold

                                                                                                  12

                                                                                                  15

BPS Pin Latch Command

Shutdown Threshold              IBPS(SD)                                                    5.2   8.9         mA

Current

Feedback Pin                    VFB(OFF)                            TJ =  25   °C                 112   135   mV

Short-Circuit

Synchronous Rectifier @  TJ  =  25 °C

SR Pin Drive Voltage            VSR                                                               4.4         V

SR Pin Voltage                  VSR(TH)                                                           0           mV

Threshold

SR Pin Pull-Up Current          ISR(PU)                             TJ =  25   °C           135   165   195   mA

                                                      CLOAD = 2 nF,       fSW  =   100 kHz

SR Pin Pull-Down                ISR(PD)                             TJ =  25   °C           87    97    107   mA

Current                                               CLOAD = 2 nF,       fSW  =   100 kHz

                                                      TJ = 25 °C                   0-100%         71

Rise Time                       tR                    CLOAD = 2 nF                                            ns

                                                                                   10-90%         40

                                                      TJ = 25 °C                   0-100%         32

Fall Time                       tF                    CLOAD = 2 nF                                            ns

                                                                                   10-90%         15

Output Pull-Up                                                      TJ = 25 °C

Resistance                      RPU                                 VBPS = 4.4 V            7.2   8.3   9.4   W

                                                                    ISR = 10 mA

Output Pull-Down                                                    TJ = 25 °C

Resistance                      RPD                                 VBPS = 4.4 V            10.8  12.1  13.4  W

                                                                    ISR = 10 mA

Notes:

A.  This parameter is derived from characterization.

B.  This parameter is guaranteed by design.

    24

Rev. C 09/17                                                                                                  www.power.com
                                                                                                                                                                                                     InnoSwitch3-CP

Typical Performance Curves

                                          3.0                                                      PI-8401-081617                                                       1.4                                                     PI-8421-082417

                                                                                                                                                                                   Scaling Factors:

                                          2.5       Scaling Factors:                                                                                                    1.2        INN3264   1.95

                                                                                                                                                (mA)                               INN3265   3.20

Drain Current (A)                                   INN3264     1.95                                                                                                               INN3266   4.80

                                                    INN3265     3.20                                                                                                    1.0        INN3267   6.10

                                          2.0       INN3266     4.80                                                                                                               INN3268   7.65

                                                    INN3267     6.10                                                                            Current                 0.8

                                          1.5       INN3268     7.65

                                                                                                                                                                        0.6

                                          1.0                                                                                                   Drain                   0.4

                                          0.5                                                                                                                                                                   TCASE = 25 °C

                                                                                                                                                                        0.2                                     TCASE = 100 °C

                                          0.0                                                                                                                           0

                                               0    100      200      300   400  500      600      700                                                                          0         2          4       6      8           10

                                                         Drain Voltage (V)                                                                                                                   DRAIN Voltage (V)

Figure 22.                                     Maximum Allowable Drain Current vs.        Drain    Voltage.                                     Figure 23.                         Output Characteristics.

                   10000                                                         Scaling Factors:  PI-8419-082417                                                       75                                                      PI-8420-082917

                                                                                                                                                                                   Scaling Factors:

                                                                                 INN3264  1.95                                                                                     INN3264   1.95

(pF)                                                                             INN3265  3.20                                                                                     INN3265   3.20

                   1000                                                          INN3266  4.80                                                                                     INN3266   4.80

Drain Capacitance                                                                INN3267  6.10                                                  Power (mW)              50         INN3267   6.10

                                                                                 INN3268  7.65                                                                                     INN3268   7.65

                                          100

                                                                                                                                                                        25

                                          10

                                                                                                                                                                                             Switching Frequency =  100  kHz

                                          1                                                                                                                             0

                                               1    100         200     300      400  500          600                                                                          0  100       200        300  400    500         600

                                                         Drain Voltage (V)                                                                                                                   Drain Voltage (V)

Figure 24.                                     COSS vs. Drain Voltage.                                             Figure 25.                                                   Drain Capacitance Power.

                                          1.1                                                      PI-2213-012301  SYNCHRONOUS RECTIFIER DRIVE                          VSR(t)                                                  PI-7474-011215

                                                                                                                                                                        -0.0

Breakdown Voltage  (Normalized to 25 °C)                                                                                                        Pin Voltage Limits (V)  -0.3

                                          1.0

                                          0.9                                                                                                                           -1.8

                                               -50  -25      0    25    50   75  100      125      150                                                                             500 ns

                                                    Junction Temperature (°C)                                                                                                                        Time (ns)

Figure 26                                      Breakdown vs. Temperature.                                          Figure 27.                                           SYNCHRONOUS RECTIFIER DRIVE Pin Negative

                                                                                                                                                                                Voltage.

                                                                                                                                                                                                                                                25

www.power.com                                                                                                                                                                                                                                   Rev. C 09/17
              InnoSwitch3-CP

Typical       Performance Curves (cont.)

                                 4.5                                                           PI-8402-081617                                        1.4                                                            PI-8424-082917

                                                                                                                                                             Scaling Factors:

                                 4.0       Scaling Factors:                                                                                          1.2     INN3274               1.95

                                 3.5       INN3274    1.95                                                                               (mA)                INN3275               3.20

              Drain Current (A)            INN3275    3.20                                                                                           1.0     INN3276               4.60

                                 3.0       INN3276    4.60                                                                                                   INN3277               5.20

                                           INN3277    5.20                                                                               Current     0.8

                                 2.5

                                 2.0                                                                                                                 0.6

                                 1.5                                                                                                     Drain       0.4

                                 1.0                                                                                                                                                                TCASE = 25 °C

                                 0.5                                                                                                                 0.2                                            TCASE = 100 °C

                                 0.0                                                                                                                 0

                                      0    100   200  300    400     500         600  700    800                                                          0                     2        4       6       8          10

                                                      Drain Voltage (V)                                                                                                            DRAIN Voltage (V)

              Figure 28.                Maximum Allowable Drain Current vs.           Drain  Voltage.                                    Figure 29.          Output Characteristics.

                                 10000                               Scaling Factors:          PI-8423-082917                                        100     Scaling Factors:                                           PI-8425-082917

                                                                     INN3274             1.95                                                                INN3274               1.95

              (pF)                                                   INN3275             3.20                                                                INN3275               3.20

                                 1000                                INN3276             4.60                                                        75      INN3276               4.60

              Drain Capacitance                                      INN3277             5.20                                            Power (mW)          INN3277               5.20

                                 100                                                                                                                 50

                                 10                                                                                                                  25

                                                                                                                                                                                   Switching Frequency = 100  kHz

                                 1                                                                                                                   0

                                        1        100  200    300     400              500    600                                                          0  100                   200      300     400  500        600

                                                      Drain Voltage (V)                                                                                                            Drain Voltage (V)

              Figure 30.                   COSS  vs. Drain Voltage.                                                                      Figure 31.          Drain Capacitance Power.

                                                                                 1.4                                                                            PI-8432-090717

                                                                     Limit       1.2

                                                                     Current     1.0

                                                                                 0.8

                                                                     Normalized  0.6

                                                                                                               Normalized  Note: For the

                                                                                 0.4                           di/dt = 1   normalized current

                                                                                                                           limit value, use the

                                                                                                                           typical current limit

                                                                                 0.2                                       specified for the

                                                                                                                           appropriate BP/M

                                                                                                                           capacitor.

                                                                                      0

                                                                                         1                     2                         3                   4

                                                                                                               Normalized di/dt

                                                                     Figure 32.          Standard              Current Limit vs. di/dt.

26

Rev. C 09/17                                                                                                                                                                                                  www.power.com
www.power.com                                                                                                InSOP-24D

                                            0.50    [0.020]  Ref.                                               3     4                           0.20 [0.008] Ref.

                                                                                                             2.71          0.107

                         3.35 [0.132] Ref.                                                                   2.59          0.102

                                                                                       5 Lead Tips

                         2X                24                      13                         0.15 [0.006]   C

                   0.10 [0.004]      C  B

                                                                                                                                                                            0.25 [0.010]                 H                  0.45 [0.018]

                                                                                                                                                                                                                                     Ref.

                                  2                                                                                                                         Gauge

                   10.80 [0.425]                                                    13.43 [0.529]                                                           Plane

                                                                                                                                                                                          Seating Plane

                                                                                                                                                                     0°  –  8°                                        C

                                                                                                                                                            0.81            0.032                        0.25               0.010

                                                                                                                                                            0.51            0.020                        0.10               0.004

                                                                                                                                                                                                                      Standoff

                                            1                      12                         0.15 [0.006]   C

                                                                                       12 Lead Tips                                               2

                   Pin #1 I.D.                                             3     4                                 A                9.40 [0.370]                                          DETAIL A

                                                                   0.30          0.012    16X

                                     0.75 [0.030]                  0.20          0.008

                                                                   0.25 [0.010]        M      C  A  B                      2X       0.10 [0.004]     C  A

                                                    TOP VIEW                                                                   BOTTOM VIEW

                                                                                                                                                                                Notes:

                                                                                                                                                                                1.  Dimensioning and Tolerancing per

                                                                                                                                                                                    ASME Y14.5M – 1994.

                                                                                                                                                                                2.  Dimensions noted are determined at the

                             1.60 [0.63] Max.                                                          1.32  [0.052] Ref.                                                           outermost extremes of the plastic body

                             Total Mounting Height                                                                                                                                  exculsive of mold flash, tie bar burrs, gate burrs,

                                                                                                                                  Detail A                                          and interlead flash, but including any mismatch

                                                                                                                                                                                    between the top and bottom of the plastic body.

                                                                                                                                                                                    Maximum mold protrusion is 0.18 [0.007] per side.

                                                                                       Seating                                                                                  3.  Dimensions noted are inclusive of plating thickness.

                                                                                       Plane                                                                                    4.  Does not include inter-lead flash or protrusions.       InnoSwitch3-CP

                                                                                    C                                               3       0.30     0.012

                   1.45  0.057                               0.10 [0.004]     C                                                             0.18     0.007                      5.  Controlling dimensions in millimeters [inches].

                   1.25  0.049                                                                                                                    17X                           6.  Datums A & B to be determined at Datum H.

                   Body  Thickness                  Coplanarity:   17 Leads

                                                    SIDE VIEW                                                                  END  VIEW

Rev.

C 09/17        27                                                                                                                                                                                                           PI-8106-083017

                                                                                                                                                                                                                      POD-inSOP-24D Rev A
              InnoSwitch3-CP

Part Ordering  Table1,2

Feature                       AR            OTP                                      AR and OVL        Output                   Secondary

Code           CDC            Threshold     Response                                 Response          Profile      VOUT  OVP   Fault

                                                                                                                                Response

H201           0 mV           3.45 V        Hysteretic                               AR                CP-6 V             ‒     AR

H202           300 mV         3.45 V        Hysteretic                               AR                CP-6 V             ‒     AR

H203           0 mV           3.45 V        Hysteretic                               AR                CP-9 V             ‒     AR

H204           300 mV         3.45 V        Hysteretic                               AR                CP-9 V             ‒     AR

H205           0 mV           3.45 V        Hysteretic                               AR                CP-12 V            ‒     AR

H206           0 mV           63%           Latch Off                                Latch  Off        Fixed CC           ‒     Latch Off

H207           0 mV           3.45 V        Latch Off                                Latch  Off        CP-15 V            ‒     Latch Off

H208           0 mV           3.45 V        Latch Off                                AR                CP-15 V            ‒     Latch Off

H209           0 mV           3.45 V        Latch Off                                AR                Fixed CC           ‒     Latch Off

H210           0 mV           55%           AR                                       AR                CP-9 V             ‒     AR

H211           0 mV           55%           AR                                       AR                CP-6 V             ‒     AR

H212           0 mV           55%           AR                                       AR                Fixed CC           ‒     Latch Off

                          Common Feature Code

Part  650 V         H201      H202    H203  H204        H205                         H206        H207         H208  H209  H210  H211       H212

INN3264C-H2XX        ✓        ✓

INN3265C-H2XX        ✓        ✓                                                                                                 ✓

INN3266C-H2XX                         ✓        ✓                                         ✓                                   ✓

INN3267C-H2XX                                           ✓

INN3268C-H2XX                                           ✓                                        ✓             ✓    ✓        ✓             ✓

Part  725 V         H201      H202    H203  H204        H205                         H206        H207         H208  H209

INN3274C-H2XX        ✓        ✓

INN3275C-H2XX        ✓        ✓

INN3276C-H2XX                         ✓        ✓                                         ✓

INN3277C-H2XX                                           ✓

1For the latest updates, please visit www.power.com InnoSwitch Family page to Build  Your Own    InnoSwitch.

2To download the feature code data sheet addendum, please visit www.power.com.

28

Rev. C 09/17                                                                                                                    www.power.com
                                                                                        InnoSwitch3-CP

MSL Table

                          Part Number                                                MSL Rating

                          INN32xxC                                                   3

ESD and Latch-Up Table

                    Test                                     Conditions                          Results

           Latch-up at 125 °C                                JESD78D              >  ±100 mA or > 1.5 × VMAX on all pins

Human Body Model ESD                              ANSI/ESDA/JEDEC JS-001-2014     >  ±2000 V on all pins

Charge Device Model ESD                           ANSI/ESDA/JEDEC                 >  ±500 V on all pins

                                                             JS-002-2014

Part Ordering Information

                                           •  InnoSwitch3 Product Family

                                           •  CP Series Number

                                           •  Package Identifier

                                              C   InSOP-24D

                                           •  Features Code

                                           •  Tape & Reel and Other Options

               INN  3264  C - H201  -  TL     TL  Tape & Reel, 2 k pcs per reel.

                                                                                                                                29

www.power.com                                                                                                             Rev.  C 09/17
Revision       Notes                                                                                                                               Date

    A          Preliminary.                                                                                                                        02/17

    B          Code B and Code S combined release.                                                                                                 05/17

    C          Code A release.                                                                                                                     09/17

For the latest updates, visit our website: www.power.com

Power Integrations reserves the right to make changes to its products at any time to improve reliability or manufacturability.    Power Integrations

does not assume any liability arising from the use of any device or circuit described herein.  POWER INTEGRATIONS MAKES NO WARRANTY

HEREIN AND SPECIFICALLY DISCLAIMS ALL WARRANTIES INCLUDING, WITHOUT LIMITATION, THE IMPLIED WARRANTIES OF MERCHANTABILITY,

FITNESS FOR A PARTICULAR PURPOSE, AND NON-INFRINGEMENT OF THIRD PARTY RIGHTS.

Patent Information

The products and applications illustrated herein (including transformer construction and circuits external to the products) may be covered by one

or more U.S. and foreign patents, or potentially by pending U.S. and foreign patent applications assigned to Power Integrations.  A complete list of

Power Integrations patents may be found at www.power.com.           Power Integrations grants its customers a license under certain patent rights as set

forth at http://www.power.com/ip.htm.

Life Support Policy

POWER INTEGRATIONS PRODUCTS ARE NOT AUTHORIZED FOR USE AS CRITICAL COMPONENTS IN LIFE SUPPORT DEVICES OR SYSTEMS

WITHOUT THE EXPRESS WRITTEN APPROVAL OF THE PRESIDENT OF POWER INTEGRATIONS.                     As used herein:

1.  A Life support device or system is one which, (i) is intended for surgical implant into the body, or (ii) supports or sustains life, and (iii) whose

    failure to perform, when properly used in accordance with instructions for use, can be reasonably expected to result in significant injury or

    death to the user.

2.  A critical component is any component of a life support device or system whose failure to perform can be reasonably expected to cause the

    failure of the life support device or system, or to affect its safety or effectiveness.

The PI logo, TOPSwitch, TinySwitch, SENZero, SCALE, SCALE-iDriver, Qspeed, PeakSwitch, LYTSwitch, LinkZero, LinkSwitch, InnoSwitch, HiperTFS,

HiperPFS, HiperLCS, DPA-Switch, CAPZero, Clampless, EcoSmart, E-Shield, Filterfuse, FluxLink, StakFET, PI Expert and PI FACTS are trademarks of

Power Integrations, Inc. Other trademarks are property of their respective companies.          ©2017, Power Integrations, Inc.

Power Integrations Worldwide Sales Support Locations

World Headquarters                      Germany (AC-DC/LED Sales)     Italy                                Singapore

5245 Hellyer Avenue                     Lindwurmstrasse 114           Via Milanese 20, 3rd. Fl.            51 Newton Road

San Jose, CA 95138, USA                 D-80337 München               20099 Sesto San Giovanni (MI) Italy  #19-01/05 Goldhill Plaza

Main: +1-408-414-9200                   Germany                       Phone: +39-024-550-8701              Singapore, 308900

Customer Service:                       Phone: +49-89-5527-39100      e-mail: eurosales@power.com          Phone: +65-6358-2160

Worldwide: +1-65-635-64480              e-mail: eurosales@power.com   Japan                                e-mail: singaporesales@power.com

Americas: +1-408-414-9621               Germany (IGBT Driver Sales)   Kosei Dai-3 Bldg.                    Taiwan

e-mail: usasales@power.com              HellwegForum 1                2-12-11, Shin-Yokohama,              5F, No. 318, Nei Hu Rd., Sec. 1

China (Shanghai)                        59469 Ense                    Kohoku-ku                            Nei Hu Dist.

Rm 2410, Charity Plaza, No. 88          Germany                       Yokohama-shi, Kanagawa               Taipei 11493, Taiwan R.O.C.

North Caoxi Road                        Tel: +49-2938-64-39990        222-0033 Japan                       Phone: +886-2-2659-4570

Shanghai, PRC  200030                   e-mail: igbt-driver.sales@    Phone: +81-45-471-1021               e-mail: taiwansales@power.com

Phone: +86-21-6354-6323                 power.com                     e-mail: japansales@power.com         UK

e-mail: chinasales@power.com            India                         Korea                                Building 5, Suite 21

China (Shenzhen)                        #1, 14th Main Road            RM 602, 6FL                          The Westbrook Centre

17/F, Hivac Building, No. 2, Keji  Nan  Vasanthanagar                 Korea City Air Terminal B/D, 159-6   Milton Road

8th Road, Nanshan District,             Bangalore-560052 India        Samsung-Dong, Kangnam-Gu,            Cambridge

Shenzhen, China, 518057                 Phone: +91-80-4113-8020       Seoul, 135-728, Korea                CB4 1YG

Phone: +86-755-8672-8689                e-mail: indiasales@power.com  Phone: +82-2-2016-6610               Phone: +44 (0) 7823-557484

e-mail: chinasales@power.com                                          e-mail: koreasales@power.com         e-mail: eurosales@power.com
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory, Delivery & Lifecycle Information:

Power Integrations:

INN3264C-H201-TL  INN3264C-H202-TL  INN3265C-H201-TL  INN3265C-H202-TL  INN3265C-H211-TL  INN3266C-

H203-TL  INN3266C-H204-TL  INN3266C-H206-TL  INN3266C-H207-TL  INN3266C-H210-TL  INN3267C-H205-TL

INN3268C-H202-TL  INN3268C-H207-TL  INN3268C-H208-TL  INN3268C-H209-TL  INN3268C-H210-TL  INN3268C-

H212-TL  INN3274C-H201-TL  INN3274C-H202-TL  INN3275C-H201-TL  INN3275C-H202-TL  INN3276C-H203-TL

INN3276C-H204-TL  INN3276C-H206-TL  INN3277C-H205-TL

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
搜索索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved