电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

GF9102ACPM

器件型号:GF9102ACPM
厂商名称:ETC
下载文档

器件描述

Decimating/Interpolating Digital Filter

GF9102ACPM器件文档内容

                                                                                   MultiG E NTM GF9102A

                                                                Decimating/Interpolating Digital Filter

FEATURES                                                                                                       DATA SHEET
improved performance over TMC2242 in applications
                                                                DEVICE DESCRIPTION
   not requiring 1:1 low pass filtering
                                                                The GF9102A is a linear phase FIR digital filter that is usable
low power (60mA typical at  = 20MHz)                          in a variety of video signal processing applications. The device
                                                                contains three separate fixed coefficient filters and can be
40 MHz maximum clock rate                                     operated in three basic modes: 53 tap low pass filter, 9 tap
                                                                chroma bandpass filter or 21 tap chroma bandpass filter.
single device exceeds CCIR 601 lowpass filter
   requirements                                                 In the 53 tap low pass filter mode, the GF9102A can replace the
                                                                TMC2242 in all applications, except those requiring 1:1 low
true unity gain (0.0 dB) at DC                                pass filtering, for improved performance and full CCIR 601
                                                                compatibility. Specific improvements include true unity gain at
reduced output ringing with constant input in                 DC, 12.4 dB attenuation at s/4 with a single device, reduced
   interpolation mode                                           output ringing with constant input in interpolate mode, support
                                                                for signed and unsigned data formats, rounding to 10 and 8 bit
built-in TRS code protection                                  CCIR 601 data formats, masking of serial digital TRS codes in
                                                                the data stream, and elimination of the non-saturated-type
12 bit inputs and 16 bit outputs in 2's complement            overflow condition. The device can be operated in both
   signed or unsigned formats                                   TMC2242 compatible modes and in GF9102A enhanced
                                                                modes.
user-selectable 8 to 16 bit output rounding
                                                                When used as a decimating post-filter with a double speed
can also be operated as a 9 or 21 tap chroma                  oversampling analog-digital converter, the device greatly
   bandpass filter under user control                           reduces the cost and complexity of the associated analog
                                                                anti-aliasing pre-filter. In a similar fashion, when used as an
single +5 V power supply                                      interpolating pre-filter with a double speed oversampling digital-
                                                                analog converter, the GF9102A simplifies the analog
three state outputs                                           reconstruction post-filter. The GF9102A also exceeds the
                                                                requirements for conversion between 4:2:2 and 4:4:4 signal
APPLICATIONS                                                    formats.
CCIR 601-compliant oversampling video A/D and
                                                                For chroma filtering applications, the GF9102A can be operated
   D/A conversion                                               as a 9 or 21 tap bandpass filter by selecting the appropriate
2:1 interpolation and decimation                              operating mode.
4:2:2 to 4:4:4 format conversion
Chroma bandpass filtering                                     The GF9102A is packaged in a 44 pin PLCC and is pin
                                                                compatible with the TMC2242. The device operates with a
ORDERING INFORMATION                                            single +5 V supply.

Part Number    Package Type            Temperature Range
GF9102ACPM    44 Pin PLCC                  0 to 70 C
GF9102ACTM    44 Pin PLCC Tape             0 to 70 C

                              CLK  DEC  INT         SYNC        RND2..0        TCO

                                   TIMING CONTROLS              OUTPUT FORMAT              SO3..0

                   INPUT                                BPF1    M              OUTPUT              DATA OUT
              PROCESSING                                BPF2                                         SO15..0
DATA IN                                             53 TAP LPF  U              PROCESSING
SI11..0            UNIT
                                                                X              UNIT

Revision Date: February 1996                 FUNCTIONAL BLOCK DIAGRAM                                  OE
                                                                                                   Document No. 521 - 26 - 02

GENNUM CORPORATION P.O. Box 489, Stn A, Burlington, Ontario, Canada L7R 3Y3 tel. (905) 632-2996 fax: (905) 632-5946
Gennum Japan Corporation: A-302 Miyamae Village, 2-10-42 Miyamae, Suginami-ku, Tokyo 168, Japan tel. (03) 3334-7700 fax (03) 3247-8839
PIN DESCRIPTION

SYMBOL PIN NO.                 TYPE                              DESCRIPTION

CLK            42              I     System Clock. TTL input. All timing specifications are referenced to the rising edge of clock.

SYNC           43              I     Data Synchronization. TTL input with internal pull-up. This input is used to synchronize the

                                     incoming data with the GF9102A by holding SYNC high on clock N and low on clock N+1 when

                                     the first data word is presented to the input SI11..0. SYNC may be held low until
                                     resynchronization is desired, or it may be clocked at half the clock rate.

SI11..0 40, 37, 36, 35, I            Input Data Port. TTL inputs with internal pull-downs. Data is presented to this registered 12-bit
               34, 33, 32, 31,       data input port. This port can be programmed as two's complement signed or unsigned binary
                                     format. See the following section on input data format. Data is latched internally on every clock in
              30, 27, 26, 25         decimate mode, and on every other clock in interpolate mode. SI11 is the MSB.

TCO            2                  I  Two's Complement Output Format Control. TTL input with internal pull-down. When TCO is high,
                                     output data is presented in two's complement format. When TCO is low, the output is inverted
INT            44                 I  offset binary, obtained by inverting bits SO14 through SO0, leaving SO15 unchanged.

                                     Interpolate. Active low TTL input with internal pull-up. When the interpolate control is low, data
                                     is input at full clock speed and the chip inserts zeros between samples, padding the input to
                                     match the output rate. The GF9102A then interpolates between these alternate input data points to
                                     achieve full output data rate.

DEC            1               I     Decimate. Active low TTL input with internal pull-down. When the decimate control is low, the

                                     output register is driven at half system clock speed, decimating the output data stream. When

                                     DEC and INT are low, the GF9102A will be programmed as a 21 tap or 9 tap bandpass filter

                                     depending on the state of the SYNC input. See Operation Mode Control below for more detail.

RND2..0 22, 23, 24                I  Output Rounding Control. TTL inputs with internal pull-down. These pins set the position of the
                                     effective least significant bit of the output port by adding a rounding bit to the next lower internal bit
SO15..0        4, 5, 6, 7,     O     and zeroing all outputs below the rounding bit. Additional rounding functions are added with the
                                     SO1 control input. See Table 6.
               8, 9, 10, 11,
                                     Output Data Port. TTL outputs (SO3..0 are bi-directional pins with an internal pull-down). The
         14, 15, 16, 17,             filtered result is available at this registered 16-bit output port, half LSB rounded as determined by
                                     the rounding control word RND2..0. SO15 is the MSB. The SO3..0 control inputs enable additional
               18, 19, 20, 21        formatting and rounding features as described below.

SO3..0 18, 19, 20, 21 I/O            Output Data Port. TTL bi-directional pins with internal pull-down. The SO0 control input enables
                                     the unsigned input and output format. The SO1 control input enables 8-bit rounding or CCIR 601
OE             3                  I  8-bit and 10-bit modes of operation. SO3..2 are reserved for future functions.

                                     Output Enable. Active low TTL input with internal pull-up. When this asynchronous input is high,
                                     the output data port is in the high impedance state.

VDD            13, 29, 38            +5 V 5% power supply.

GND            12, 28, 39, 41        Ground

521 - 26 - 02                                                 2
      SO13 SO14 SO15 OE TCO DEC INT SYNC CLK GND SI11

          6  5  4  3  2                 1  44 43 42 41 40

SO12  7                                                        39   GND
SO11                                                                VDD
SO10  8                                                        38   SI10
SO9                                                                SI9
SO8  9                                                        37   SI8
GND                                                                 SI7
VDD  10                                                       36   SI6
SO7                                                                SI5
SO6  11                                                       35   SI4
SO5                                                                SI3
SO4                  GF9102A                                  34   VDD

      12              TOP VIEW

      13                                                       33

      14                                                       32

      15                                                       31

      16                                                       30

      17                                                       29

          18 19 20 21 22 23 24 25 26 27 28

         SO3 SO2 SO1 SO0 RND2 RND1 RND0 SI0 SI1 SI2 GND
                                    Fig. 1 GF9102A Pin Connections

LOWPASS FILTER CHARACTERISTICS at SAMPLING FREQUENCY OF 27MHz

      PARAMETER                                VALUE
      Filter Order                                      53
      Pass Band Ripple
      Pass Band Edge                       < 0.02 dB
      DC Gain                                 5.75 MHz
      6.75 MHz (s/4) Attenuation                0.00 dB
      Minimum Stop Band Attenuation             12.4 dB
      Stop Band Edge                             >58 dB
                                                7.4 MHz

                                     3                                    521 - 26 - 02
                                   0    2     4       6                 8      10  12              14                                                     0         1            2        3                 4     5     6

                           00                                                                                                                    0.05

                           -1-100                                                  CCCCIIRR606101                                                0.0375
                                                                                   GFGF99110202A

                           -2-200                                                                                                                0.025

MAGNITUDE (dB)             -3-300                                                                             MAGNITUDE (dB)                     0.0125

                dB -4-400                                                                                                                           00

                           -5-500                                                                                                                -0.0125

                           -6-600                                                                                                                -0.025

                           -7-700                                                                                                                -0.0375               CCIRC601CIR601

                                                                                                                                                                       CCIR601

                                                                                                                                                                       GF91G02 F9102A

                           -8-800                                                                                                                -0.05
                                 0
                                           2  4          6              8      10  12              14                                                     0         1     2               3                 4     5  6

                                                   FREQUENCY (MHz)                                                                                                                  FREQUENCY (MHz)

                           Fig. 2 Frequency Response of the Decimation/Interpolation                                                             Fig. 3 Frequency Response of the Decimation/Interpolation
                                                 Filter (Sampling at 27 MHz)                                                                                     Filter Passband (Sampling at 27 MHz)

                                                                                                                                                 0  0                                                                   6

                           110                                                                                MAGNITUDE (dB) 21 TAP BPF          -20                                                                    -15                     MAGNITUDE (dB) 9 TAP BPF
                           100
% FULL SCALE                                                                                                                                     -40                                                                    -36
                            90
                            80                                                                                                                   -60                                                                    -58
                            70
                            60                                                                                                                   -80                                                                                       -79
                            50
                            40                                                                                                                                                      2211 TTAAPPBPBF PF
                            30                                                                                                                                                      99TTAAPPBPBFPF
                            20
                            10                                                                                                                   -100                                                                   -100
                              0
                           -10                20 30                     40 50      60 70           80                                                     0      1     2            3 4 freq enc (MH )         5  6  7

                                 0 10

                                                   SAMPLE NUMBER                                                                                                                    FREQUENCY (MHz)

                                        Fig. 4 Step Response of Decimation Filter                                                                            Fig. 5 Frequency Response of the Bandpass
                                                                                                                                                                    Filter (Sampling at 14.31818 MHz)

                           0                                                                           6                                         00                                                                     6.02

                           -1                                                                          5

MAGNITUDE (dB) 21 TAP BPF  -2                                                                          4   MAGNITUDE (dB) 9 TAP BPF                                                                                                             MAGNITUDE (dB) 9 TAP BPF
                                                                                                                      MAGNITUDE (dB) 21 TAP BPF
                                                                                                                                                 -0.005                                                                 6.015

                           -3                                                                          3

                           -4                                                                          2

                           -5                                                                          1                                         -0.01                                                                  6.01

                           -6                                                                          0

                           -7                                                                          -1                                        -0.015

                                                                                                                                                                                                                        6.005

                           -8                                                                          -2

                           -9                      21 2T1ATAPP BBPPF F                                 -3                                                              2121TTAAPP BBPPFF
                                                   9 T9ATPAPBBPPFF                                                                                                     9 T9ATAPPBBPPFF

                           -10                                                                         -4                                        -0.02                 3.079545     freq3u.e5n7cy9(5M4H5z)                               6.00
                                                                                                   5.5                                                 2.579545                                             4.079545 4.579545
                                   1.5  2     2.5  3                    3.5 4      4.5 5

                                                   FREQUENCY (MHz)                                                                                                                  FREQUENCY (MHz)

                                      Fig. 6 Frequency Response of the Bandpass                                                                              Fig. 7 Frequency Response of the Bandpass Filter
                                   Filter Transition Band (Sampling at 14.31818 MHz)                                                                                Passband (Sampling at 14.31818 MHz)

521 - 26 - 02                                                                                              4
Table 1: Input Data Format and Bit Weighting

Two's complement signed binary, data range: -1  SI < 1

        SI11  SI10     SI9         SI8       SI7         SI6  SI5        SI4      SI3         SI2  SI1           SI0

        -20   2-1      2-2         2-3       2-4         2-5  2-6        2-7      2-8         2-9  2-10          2-11

Unsigned binary, data range: 0  SI < 256

        SI11  SI10     SI9         SI8       SI7         SI6  SI5        SI4      SI3         SI2  SI1           SI0

        27    26       25          24          23        22   21         20       2-1         2-2  2-3           2-4

Table 2: Output Data Format and Bit Weighting

Two's complement signed binary, data range: -1  SO < 1

   SO15       SO14 SO13 SO12 SO11 SO10 SO9 SO8 SO7                       SO6      SO5     SO4      SO3 SO2       SO1      SO0
     -20                                                                  2-9     2-10    2-11     2-12 2-13     2-14     2-15
              2-1 2-2        2-3 2-4         2-5 2-6 2-7 2-8

Unsigned binary, data range: 0  SO < 256

        SO15 SO14 SO13 SO12 SO11 SO10 SO9 SO8 SO7                        SO6      SO5 SO4          SO3 SO2 SO1 SO0
                                                                         2-2      2-3 2-4          2-5 2-6 2-7 2-8
        27    26 25          24 23           22    21         20 2-1

Table 3: Operation Mode Control

DEC           INT            Sync                Mode                   Description             Device Latency            Notes
                                           Bandpass1                21 Tap Bandpass             18 Clock Cycles               2
0             0              0             Bandpass2           9 Tap Bandpass Gain=2            18 Clock Cycles               2
                                           Decimating                                           33 Clock Cycles               1
0             0              1            Interpolating                    Gain=1               33 Clock Cycles               1
                                          Interpolating                   Gain=0.5              33 Clock Cycles               2
0             1              Sync         Pass through        Gain=1 for unsigned input3        33 Clock Cycles               2
                                                                Top 12 bit pass through
1             0              Sync

1             0              Sync

1             1              Sync

Notes:  1. This operating mode is compatible with TMC2242.
        2. This is an enhanced operating mode of the GF9102A.
        3. This mode is invoked using the SO0 pin. See I/O Format control below.

Table 4: I/O Format Control

RND2..0             SO03                  TCO                 Input5              Output5                        Notes
RND = 000           Output                  0                 Signed              I_Unsigned                          1

                                          1                   Signed              Signed

RND  000            0                     0                   Signed              I_Unsigned                           1

                                          1                   Signed              Signed

RND  000            1                     0                   Unsigned4           Unsigned                             2

                                          1                   Unsigned            Signed           Limit output up to 15 bits

Notes:  1. This operating mode is compatible with TMC2242.
        2. This is an enhanced operating mode of the GF9102A.
        3. SO0, the LSB of the output is a bi-directional pad with a large pull-down resistor. This pin does not have to be connected.

               When this pin is not connected the GF9102A defaults to a mode compatible with the TMC2242.
        4. Application notes for the TMC2242 suggest grounding the MSB of the input if the input data is unsigned as

              in most A/D converters. This method limits the input to 11 bits and leads to potential output non-saturated type overflow
              since the MSB of the output is ignored.
        5. Signed: two's complement binary data.
              I_unsigned: invert all bits in signed data except for the MSB; also called inverted offset binary.
              Unsigned: invert MSB of signed data; also called offset binary.

                                                              5                                                           521 - 26 - 02
Table 5: Output Rounding Control

RND2..0              SO13         No. of Output Bits                    Description                   Notes
000                  Output                 16                   Rounding to 16 bit                        1
001                  Output                 15                   Rounding to 15 bit                        1
010                                         14                   Rounding to 14 bit                        1
011                     0                   13                   Rounding to 13 bit                        1
100                     0                   12                   Rounding to 12 bit                        1
101                     0                   11                   Rounding to 11 bit                        1
110                     0                   10                   Rounding to 10 bit                        1
111                     0                   9                    Rounding to 9 bit                         1
100                     0                   8                    Rounding to 8 bit                         2
110                     1                   10                   CCIR 601 10 bit data format4              2
101                     1                   8                    CCIR 601 8 bit data format5               2
                        1

Notes: 1. This operating mode is compatible with TMC2242.

         2. This is an enhanced operating mode of the GF9102A.

         3. SO1, the second LSB of the output is a bi-directional pad with a large pull-down resistor. This pin does not have
               to be connected. When this pin is not connected the GF9102A defaults to a mode compatible with the TMC2242.

         4. CCIR 601 10 bit data format range from Hex 004 to 3FB.

.        5. CCIR 601 8 bit data format range from Hex 01 to FE.

Table 6: Extra Control Input Pins using the Four Least Significant Bi-directional Output Pads SO3..0

Conditions to allow  Output Pad1         Function                   Notes
Control Inputs
                         SO0 = 1  Unsigned input                       2
RND  000                 SO1 = 1  8 bit output rounding                2
                         SO1 = 1  CCIR 601 10 bit data format          2
RND = 100                SO1 = 1  CCIR 601 8 bit data format           2
RND = 110                SO2      Reserved
RND = 101                SO3      Reserved
RND = 1XX
RND = 1XX

Notes:         1. SO3..0 pins are bi-directional with a large pull-down resistor. These pins do not have to be connected.
                    When these pins are not connected the GF9102A defaults to a mode compatible with the TMC2242.

               2. This is an enhanced operating mode of the GF9102A.

521 - 26 - 02                                              6
Table 7: Input Step Response

         INPUT                             OUTPUT

                XXX      DECIMATION                INTERPOLATION
                 400  INT = 1, DEC = 0
                 400                    SYNC       INT = 0, DEC = 1  SYNC
                               XXX                                      1
                               XX      1          XXX                  0
  55 cycles                    XX                                      0
                                       0          XX                  
                                                                      
                 400                   0          XX                  
                 400           4000                                     0
                 000           4000                                   0
                               4000                                     0
                                                                    
                                                                      
                                                                    
                 000           44E2                                     0
                 000           44E2     0          2000                 0
                 000            2F6A                                    0
                 000            2F6A    0          2000                 0
                 000          FC4C                                      0
                 000          FC4C      0          2000                 0
                                                                      
                                                                    
                                                                      
                 000           0000                                   0
NOTE: TCO = 1
                                                 

                                        0          244A                    Maximum Ringing
                                                                           Minimum Ringing
                                        0          1F6A                    Steady State

                                        0          1000

                                        0          0096

                                        0          FBB6

                                        0          FF68

                                                 

                                                 

                                                 

                                        0          0000

                                              7                            521 - 26 - 02
ABSOLUTE MAXIMUM RATINGS                                    VALUE                                             CAUTION
PARAMETER                                           -0.3 to +7.0V
Supply Voltage                              0.5 to (VDD + 0.5)V                                               ELECTROSTATIC
Input Voltage Range                             0C  TA  70C
Operating Temperature Range                 -65C  TS  150C                                                SENSITIVE DEVICES
Storage Temperature Range                                                                           DO NOT OPEN PACKAGES OR HANDLE
Lead Temperature (soldering, 10 sec)                         260C                               EXCEPT AT A STATIC-FREE WORKSTATION

ELECTRICAL CHARACTERISTICS
Conditions: VDD = 5 V, TA = 0 to 70C, RL = 150  to GND and 144  AC coupled unless otherwise shown.

PARAMETER                       SYMBOL                                               CONDITIONS     MIN      TYP MAX                      UNITS
                                                                                                                                            volts
Supply Voltage                       VDD    VDD = Max, VIN = 0V                                    4.75    5                        5.25      mA
Supply Current Quiescent             IDDQ   VDD = Max, OE = VDD ,  = 20 MHz                          -     5                         10       mA
Supply Current Unloaded              IDDU                                                                601                         95     volts
Input Voltage, Logic Low              VIL   TTL                                                     -      -                         0.8    volts
Input Voltage, Logic High            VIH    VIN = VDD OR VSS                                               -                          -     volts
Switching Threshold                         VIN = VDD                                                -    1.5                         -        A
Input Current: (TTL Inputs)           VT    VIN = VSS                                               2.0   1                         10        A
Inputs with Pulldown Resistors        IIN   VDD = Min, IOL = 6mA                                     -   115                        222        A
Inputs with Pullup Resistors                VDD = Min, IOH = -6mA                                  -10   -115                       -214    volts
Ouput Voltage, Logic Low             VOL    VDD = Max, OE = 1                                       35    0.2                        0.4    volts
Ouput Voltage, Logic High            VOH    VDD = Max, output high one pin to                      -35    4.5                         -        A
Hi-Z Output Leakage Current          IOZ    ground, one second duration max                               1                         10       mA
Short Circuit Output Current         IOS                                                             -     -                        210
                                                                                                    2.4                                        pF
Input Capacitance                    C      T    =  25C,                              =  1MHz     -10       -                      10         pF
                                        IN    A                                                                                                C
                                                                                                     -
Output Capacitance                  COUT    TA = 25C,  = 1MHz                                               -                      10
                                                                                                     -
Ambient Temperature, Still Air       TA                                                              -       -                      70
                                                                                                     0
NOTE 1: Supply current may fluctuate with changes in data pattern.
                                                                                                 VDD
                                                 VDD

                                                                                                         n SUBSTRATE

               n SUBSTRATE                                                                       p       D1
                                                                                  p
                                                                                                         p+
                                           D1
                                                                                                         n+
                                  p+
               CONTROL

                  INPUT
                                  n+

                                D2                  n                                            n       D2

                    p WELL                                                                               p WELL

                                GND                                                                 GND

                    Fig. 8a Equivalent Input Circuit                                             Fig. 8b Equivalent Output Circuit

521 - 26 - 02                                                                             8
SWITCHING CHARACTERISTICS, TA from 0C to 70C unless otherwise specified.

NAME         PARAMETER                            TEST CONDITIONS                 MIN                         TYP      MAX      UNITS
                                                                                     -                            -        15       ns
tD           Output delay                   VDD=Min, CL=25 pF                        3                            -          -      ns
                                                                                     -                            -        15       ns
tOH          Output hold                    VDD=Max, CL=25 pF                        -                            -        15       ns
                                                                                    25                            -          -      ns
tEN          Output enable                  VDD=Min, CL=25 pF                       10                            -          -      ns
                                                                                    10                            -          -      ns
tDIS         Output disable                 VDD=Min, CL=25 pF                        6                            -          -      ns
                                                                                     0                            -          -      ns
tCY          Cycle time

tPWL         Clock pulse width low

tPWH         Clock pulse width high

tS           Input setup time

tH           Input hold time

         0   1                 2                  3            4            5           6

CLK

                                    tPWH    tPWL                     tCY

SI11..0      1                 2                     3            4            5                              6

             tS tH

SYNC

         34  35                36                 37           38           39          40

CLK                                    tD                     tOH
SO15..0             1
                                                        3                   5                                       7  7

                                                                                                              tDIS     tEN

OE
                                            Fig. 9 Timing Diagram - Decimation INT = 1, DEC = 0, SYNC = SYNC

                                                           9                                                                    521 - 26 - 02
                   0           1                      2                   3                       4                5                 6

CLK

                                                          tPWH      tPWL

                               1                                          3                                           5

SI11..0                       tS tH

SYNC                           35                     36                      37                  38               39
                 34
                                   tD                    tOH
   CLK
                      1                         2                   3                     4               5                     6
SO15..0

                                                                                                          tDIS                  tEN

OE

                                      Fig. 10 Timing Diagram - Interpolation INT = 0, DEC = 1, SYNC = SYNC

                0     1                   2                     3                 4                   5               6
CLK

                      tS tH                     tPWH     tPWL                             tCY

SI11..0                     1                2                  3                 4                   5            6
               19          20
                                          21                    22                23                  24              25
CLK                  1
                                             tD                                      tOH
SO15..0
                                       2                  3                   4                5                6         7             7
                                                                                                                                           tEN
                                                                                                                          tDIS

OE
                                      Fig. 11 Timing Diagram - Decimation INT = 0, DEC = 0, SYNC = 0 or SYNC = 1

521 - 26 - 02                                                             10
                   0  1          2                    3           4                5         6
CLK
                                       tPWH  tPWL                          tCY
SI11..0
SYNC                  1             2                 3           4                5         6

                 34   tS tH
CLK
SO15..0                   35     36                37             38               39        40
                      1
OE                                    tD                             tOH

                              2              3                 4                5         6            7      7
                                                                                                          tEN
                                                                                                 tDIS

                      Fig. 12 Timing Diagram - Decimation INT = 1, DEC = 1, SYNC = SYNC

                                                                                   tEN

                                     OE         tDIS

                                                         0.5V

                              THREE STATE                      HIGH IMPEDANCE       2.0V
                               OUTPUTS                                              0.8V

                                                         0.5V

                              Fig. 13 Threshold Levels for Three State Measurement

Gennum Corporation assumes no responsibility for the use of any circuits described herein and makes no representations that they are free from patent infringement.
                                                                                                                                  Copyright January 1995 Gennum Corporation. All rights reserved. Printed in Canada.

                                                         11                                                      521 - 26 - 02
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
新增数据表(2021-07-31):    S-1131B32UC-N4RTFG S-1131B32PD-N4RTFG S-1131B33UC-N4STFG S-1131B34UC-N4TTFG S-1131B34UA-N4TTFG S-1131B35UA-N4UTFG S-1131B35PD-N4UTFG S-1131B37PD-N4WTFG S-1131B36UC-N4VTFG S-1131B35UC-N4UTFG S-1131B37UC-N4WTFG S-1131B36PD-N4VTFG S-1131B38PD-N4XTFG S-1131B36UA-N4VTFG S-1131B39UC-N4YTFG S-1131B37UA-N4WTFG S-1131B38UC-N4XTFG S-1131B40PD-N4ZTFG S-1131B40UA-N4ZTFG S-1131B38UA-N4XTFG S-1131B41PD-N5ATFG S-1131B39PD-N4YTFG S-1131B40UC-N4ZTFG S-1131B39UA-N4YTFG S-1131B41UC-N5ATFG S-1131B41UA-N5ATFG S-1131B42UA-N5BTFG S-1131B42PD-N5BTFG S-1131B43PD-N5CTFG S-1131B43UC-N5CTFG S-1131B44PD-N5DTFG S-1131B42UC-N5BTFG S-1131B45PD-N5ETFG S-1131B45UA-N5ETFG S-1131B45UC-N5ETFG S-1131B46PD-N5FTFG S-1131B47PD-N5GTFG S-1131B43UA-N5CTFG S-1131B47UC-N5GTFG S-1131B44UA-N5DTFG S-1131B48PD-N5HTFG S-1131B44UC-N5DTFG S-1131B48UC-N5HTFG S-1131B46UA-N5FTFG S-1131B46UC-N5FTFG S-1131B49UC-N5ITFG S-1131B47UA-N5GTFG S-1131B48UA-N5HTFG S-1131B50PD-N5JTFG S-1131B49PD-N5ITFG S-1131B50UA-N5JTFG S-1131B49UA-N5ITFG S-1131B50UC-N5JTFG S-1131B52UC-N5LTFG S-1131B53PD-N5MTFG S-1131B53UC-N5MTFG S-1131B51PD-N5KTFG S-1131B54PD-N5NTFG S-1131B54UA-N5NTFG S-1131B51UA-N5KTFG S-1131B55UA-N5OTFG S-1131B51UC-N5KTFG S-1131B52UA-N5LTFG S-1131B55UC-N5OTFG S-1131B52PD-N5LTFG S-1131B53UA-N5MTFG S-1132B15-I6T2G S-1131B55PD-N5OTFG S-1132B16-I6T2G S-1131B54UC-N5NTFG S-1132B15-U5T1G S-1132B17-U5T1G S-1132B16-U5T1G S-1132B17-I6T2G S-1132B18-I6T2G S-1132B19-M5T1G S-1132B20-I6T2G S-1132B20-M5T1G S-1132B18-M5T1G S-1132B20-U5T1G
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
搜索索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved