电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

EFM32LG942F128-QFP64T

器件型号:EFM32LG942F128-QFP64T
器件类别:半导体    其他集成电路(IC)   
文件大小:58030.17KB,共14页
厂商名称:Silicon
标准:  
下载文档 在线购买

EFM32LG942F128-QFP64T在线购买

供应商 器件名称 价格 最低购买 库存  
EFM32LG942F128-QFP64T - - 点击查看 点击购买

器件描述

arm microcontrollers - mcu 128k flash 32k ram usb 8x16 lcd aes

参数
Manufacturer: Silicon Laboratories
Product Category: ARM Microcontrollers - MCU
RoHS: Yes
Brand: Silicon Labs
Packaging: Tray
Series: EFM32LG942F128
Factory Pack Quantity: 104
Tradename: EFM32

EFM32LG942F128-QFP64T器件文档内容

EFM32 Leopard Gecko Family
EFM32LG Data Sheet

The EFM32 Leopard Gecko MCUs are the world's most energy-                                KEY FEATURES
friendly microcontrollers.
                                                                                          ARM Cortex-M3 at 48 MHz
The EFM32LG offers unmatched performance and ultra low power consumption in both          Ultra low power operation
active and sleep modes. EFM32LG devices consume as little as 0.65 A in Stop mode
and 211 A/MHz in Run mode. It also features autonomous peripherals, high overall chip       0.66 A current in Stop (EM3), with
and analog integration, and the performance of the industry standard 32-bit ARM Cortex-        brown-out detection and RAM retention
M3 processor, making it perfect for battery-powered systems and systems with high-per-
formance, low-energy requirements.                                                          63 A/MHz in EM1
                                                                                             211 A/MHz in Run mode (EM0)
EFM32LG applications include the following:                                              Fast wake-up time of 2 s
                                                                                          Hardware cryptography (AES)
Energy, gas, water and smart metering          Alarm and security systems             Up to 256 kB of Flash and 32 kB of RAM
Health and fitness applications                Industrial and home automation
Smart accessories

               Core / Memory                               Clock Management          Energy Management               Security

ARM CortexTM        Memory                       High Frequency     High Frequency    Voltage              Voltage  Hardware AES
M3 processor   Protection Unit                  Crystal Oscillator   RC Oscillator   Regulator          Comparator

Flash Program  Debug w/ ETM                     Auxiliary High        Low Freq.      Brown-out          Power-on
    Memory     DMA Controller                   Freq. RC Osc.       RC Oscillator     Detector            Reset

RAM Memory                                       Low Frequency      Ultra Low Freq.  Back-up Power
                                                Crystal Oscillator   RC Oscillator        Domain

                                                                   32-bit bus

                                                           Peripheral Reflex System

Serial Interfaces                               I/O Ports           Timers and Triggers                 Analog Interfaces

USART          UART             External Bus     TFT Driver         Timer/Counter    LESENSE            ADC         LCD Controller
                                  Interface
Low Energy                                        General           Low Energy Timer Real Time Counter              Operational
  UARTTM                          External      Purpose I/O                                                          Amplifier
               I2C               Interrupts                                                                  DAC
                                                Pin Wakeup
                                 Pin Reset                          Pulse Counter Watchdog Timer           Analog
                                                                                                        Comparator
USB                                                                 Back-up RTC

Lowest power mode with peripheral operational:

EM0 - Active                    EM1 - Sleep                EM2 Deep Sleep              EM3 - Stop                 EM4 - Shutoff

silabs.com | Building a more connected world.                                                                       Rev. 2.10
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                                   Feature List

1. Feature List

ARM Cortex-M3 CPU platform
      High Performance 32-bit processor @ up to 48 MHz
      Memory Protection Unit
      Wake-up Interrupt Controller
      SysTick System Timer

Flexible Energy Management System
      20 nA @ 3 V Shutoff Mode
      0.4 A @ 3 V Shutoff Mode with RTC
      0.65 A @ 3 V Stop Mode, including Power-on Reset, Brown-out Detector, RAM and CPU retention
      0.95 A @ 3 V Deep Sleep Mode, including RTC with 32.768 kHz oscillator, Power-on Reset, Brown-out Detector, RAM and
        CPU retention
      63 A/MHz @ 3 V Sleep Mode
      211 A/MHz @ 3 V Run Mode, with code executed from flash

256/128/64 kB Flash
32 kB RAM
Up to 93 General Purpose I/O pins

      Configurable push-pull, open-drain, pull-up/down, input filter, drive strength
      Configurable peripheral I/O locations
      16 asynchronous external interrupts
      Output state retention and wake-up from Shutoff Mode
12 Channel DMA Controller
12 Channel Peripheral Reflex System (PRS) for autonomous inter-peripheral signaling
Hardware AES with 128/256-bit keys in 54/75 cycles
Timers/Counters
      4 16-bit Timer/Counter

          43 Compare/Capture/PWM channels
          Dead-Time Insertion on TIMER0
      16-bit Low Energy Timer
      1 24-bit Real-Time Counter and 1 32-bit Real-Time Counter
      3 16/8-bit Pulse Counter
      Watchdog Timer with dedicated RC oscillator @ 50 nA
Integrated LCD Controller for up to 836 segments
      Voltage boost, adjustable contrast and autonomous animation
Backup Power Domain
      RTC and retention registers in a separate power domain, available in all energy modes
      Operation from backup battery when main power drains out
External Bus Interface for up to 4x256 MB of external memory mapped space
      TFT Controller with Direct Drive
Communication interfaces
      Up to 3 Universal Synchronous/Asynchronous Receiver/Transmitter
          UART/SPI/SmartCard (ISO 7816)/IrDA/I2S
      2 Universal Asynchronous Receiver/Transmitter
      2 Low Energy UART
          Autonomous operation with DMA in Deep Sleep Mode
      2 I2C Interface with SMBus support
          Address recognition in Stop Mode
      Universal Serial Bus (USB) with Host & OTG support
          Fully USB 2.0 compliant
          On-chip PHY and embedded 5V to 3.3V regulator
Ultra low power precision analog peripherals
      12-bit 1 Msamples/s Analog to Digital Converter

silabs.com | Building a more connected world.  Rev. 2.10 | 2
                                                                                    EFM32LG Data Sheet

                                                                                           Feature List

         8 single-ended channels/4 differential channels
         On-chip temperature sensor
    12-bit 500 ksamples/s Digital to Analog Converter
         2 single-ended channels/1 differential channel
    Up to 2 Analog Comparator
         Capacitive sensing with up to 16 inputs
    3 Operational Amplifier
         6.1 MHz GBW, Rail-to-rail, Programmable Gain
    Supply Voltage Comparator
Low Energy Sensor Interface (LESENSE)
    Autonomous sensor monitoring in Deep Sleep Mode
    Wide range of sensors supported, including LC sensors and capacitive buttons
Ultra efficient Power-on Reset and Brown-Out Detector
Debug Interface
    2-pin Serial Wire Debug interface
         1-pin Serial Wire Viewer
    Embedded Trace Module v3.5 (ETM)
Pre-Programmed USB/UART Bootloader
Temperature range -40 to 85 C
Single power supply 1.98 to 3.8 V
Packages:
    BGA112
    BGA120
    CSP81
    LQFP100
    TQFP64
    QFN64
    Full wafer

silabs.com | Building a more connected world.                                       Rev. 2.10 | 3
                                                                                                                      EFM32LG Data Sheet

                                                                                                                  Ordering Information

2. Ordering Information

The following table shows the available EFM32LG devices.
                                                                    Table 2.1. Ordering Information

                                                                     Max Speed Supply                             Temperature
                                                                                                                        (C)
Ordering Code                                  Flash (kB)  RAM (kB)  (MHz)                           Voltage (V)               Package
EFM32LG230F64G-E-QFN64                              64          32                                                   -40 - 85   QFN64
EFM32LG230F128G-E-QFN64                            128          32   48                              1.98 - 3.8      -40 - 85   QFN64
EFM32LG230F256G-E-QFN64                            256          32                                                   -40 - 85   QFN64
EFM32LG232F64G-E-QFP64                              64          32   48                              1.98 - 3.8      -40 - 85  TQFP64
EFM32LG232F128G-E-QFP64                            128          32                                                   -40 - 85  TQFP64
EFM32LG232F256G-E-QFP64                            256          32   48                              1.98 - 3.8      -40 - 85  TQFP64
EFM32LG280F64G-E-QFP100                             64          32                                                   -40 - 85  LQFP100
EFM32LG280F128G-E-QFP100                           128          32   48                              1.98 - 3.8      -40 - 85  LQFP100
EFM32LG280F256G-E-QFP100                           256          32                                                   -40 - 85  LQFP100
EFM32LG290F64G-E-BGA112                             64          32   48                              1.98 - 3.8      -40 - 85  BGA112
EFM32LG290F128G-E-BGA112                           128          32                                                   -40 - 85  BGA112
EFM32LG290F256G-E-BGA112                           256          32   48                              1.98 - 3.8      -40 - 85  BGA112
EFM32LG295F64G-E-BGA120                             64          32                                                   -40 - 85  BGA120
EFM32LG295F128G-E-BGA120                           128          32   48                              1.98 - 3.8      -40 - 85  BGA120
EFM32LG295F256G-E-BGA120                           256          32                                                   -40 - 85  BGA120
EFM32LG330F64G-E-QFN64                              64          32   48                              1.98 - 3.8      -40 - 85   QFN64
EFM32LG330F128G-E-QFN64                            128          32                                                   -40 - 85   QFN64
EFM32LG330F256G-E-QFN64                            256          32   48                              1.98 - 3.8      -40 - 85   QFN64
EFM32LG332F64G-E-QFP64                              64          32                                                   -40 - 85  TQFP64
EFM32LG332F128G-E-QFP64                            128          32   48                              1.98 - 3.8      -40 - 85  TQFP64
EFM32LG332F256G-E-QFP64                            256          32                                                   -40 - 85  TQFP64
EFM32LG360F64G-E-CSP81                              64          32   48                              1.98 - 3.8      -40 - 85   CSP81
EFM32LG360F128G-E-CSP81                            128          32                                                   -40 - 85   CSP81
EFM32LG360F256G-E-CSP81                            256          32   48                              1.98 - 3.8      -40 - 85   CSP81
EFM32LG380F64G-E-QFP100                             64          32                                                   -40 - 85  LQFP100
EFM32LG380F128G-E-QFP100                           128          32   48                              1.98 - 3.8      -40 - 85  LQFP100
EFM32LG380F256G-E-QFP100                           256          32                                                   -40 - 85  LQFP100
EFM32LG390F64G-E-BGA112                             64          32   48                              1.98 - 3.8      -40 - 85  BGA112
EFM32LG390F128G-E-BGA112                           128          32                                                   -40 - 85  BGA112
EFM32LG390F256G-E-BGA112                           256          32   48                              1.98 - 3.8      -40 - 85  BGA112
EFM32LG395F64G-E-BGA120                             64          32                                                   -40 - 85  BGA120
EFM32LG395F128G-E-BGA120                           128          32   48                              1.98 - 3.8      -40 - 85  BGA120

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

                                                                     48                              1.98 - 3.8

silabs.com | Building a more connected world.                                                                                  Rev. 2.10 | 4
                                                                                             EFM32LG Data Sheet

                                                                                         Ordering Information

                                                                     Max Speed Supply    Temperature
                                                                                               (C)
Ordering Code                                  Flash (kB)  RAM (kB)  (MHz)  Voltage (V)               Package
EFM32LG395F256G-E-BGA120                           256          32                          -40 - 85  BGA120
EFM32LG840F64G-E-QFN64                              64          32   48     1.98 - 3.8      -40 - 85   QFN64
EFM32LG840F128G-E-QFN64                            128          32                          -40 - 85   QFN64
EFM32LG840F256G-E-QFN64                            256          32   48     1.98 - 3.8      -40 - 85   QFN64
EFM32LG842F64G-E-QFP64                              64          32                          -40 - 85  TQFP64
EFM32LG842F128G-E-QFP64                            128          32   48     1.98 - 3.8      -40 - 85  TQFP64
EFM32LG842F256G-E-QFP64                            256          32                          -40 - 85  TQFP64
EFM32LG880F64G-E-QFP100                             64          32   48     1.98 - 3.8      -40 - 85  LQFP100
EFM32LG880F128G-E-QFP100                           128          32                          -40 - 85  LQFP100
EFM32LG880F256G-E-QFP100                           256          32   48     1.98 - 3.8      -40 - 85  LQFP100
EFM32LG890F64G-E-BGA112                             64          32                          -40 - 85  BGA112
EFM32LG890F128G-E-BGA112                           128          32   48     1.98 - 3.8      -40 - 85  BGA112
EFM32LG890F256G-E-BGA112                           256          32                          -40 - 85  BGA112
EFM32LG895F64G-E-BGA120                             64          32   48     1.98 - 3.8      -40 - 85  BGA120
EFM32LG895F128G-E-BGA120                           128          32                          -40 - 85  BGA120
EFM32LG895F256G-E-BGA120                           256          32   48     1.98 - 3.8      -40 - 85  BGA120
EFM32LG900F256G-E-D1I                              256          32                          -40 - 85
EFM32LG940F64G-E-QFN64                              64          32   48     1.98 - 3.8      -40 - 85    Wafer
EFM32LG940F128G-E-QFN64                            128          32                          -40 - 85   QFN64
EFM32LG940F256G-E-QFN64                            256          32   48     1.98 - 3.8      -40 - 85   QFN64
EFM32LG942F64G-E-BGA120                             64          32                          -40 - 85   QFN64
EFM32LG942F128G-E-BGA120                           128          32   48     1.98 - 3.8      -40 - 85  BGA120
EFM32LG942F256G-E-BGA120                           256          32                          -40 - 85  BGA120
EFM32LG980F64G-E-QFP100                             64          32   48     1.98 - 3.8      -40 - 85  BGA120
EFM32LG980F128G-E-QFP100                           128          32                          -40 - 85  LQFP100
EFM32LG980F256G-E-QFP100                           256          32   48     1.98 - 3.8      -40 - 85  LQFP100
EFM32LG990F64G-E-BGA112                             64          32                          -40 - 85  LQFP100
EFM32LG990F128G-E-BGA112                           128          32   48     1.98 - 3.8      -40 - 85  BGA112
EFM32LG990F256G-E-BGA112                           256          32                          -40 - 85  BGA112
EFM32LG995F64G-E-BGA120                             64          32   48     1.98 - 3.8      -40 - 85  BGA112
EFM32LG995F128G-E-BGA120                           128          32                          -40 - 85  BGA120
EFM32LG995F256G-E-BGA120                           256          32   48     1.98 - 3.8      -40 - 85  BGA120
                                                                                                      BGA120
                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

                                                                     48     1.98 - 3.8

silabs.com | Building a more connected world.                                                         Rev. 2.10 | 5
                                                   EFM32LG Data Sheet

                                               Ordering Information

EFM32 LG 995 F 256 G E BGA 120 R

                                                                                                                                     Tape and Reel (Optional)
                                                                                                                           Pin Count
                                                                                                            Package
                                                                                            Revision
                                                                               Temperature Grade G (-40 to +85 C)
                                                                     Memory Size in kB
                                                          Memory Type (Flash)
                                                Feature Set Code
                                   Leopard Gecko
                  Energy Friendly Microcontroller 32-bit

                                                                 Figure 2.1. Ordering Code Decoder

Adding the suffix 'R' to the part number (e.g. EFM32LGF256G-E-BGA120R) denotes tape and reel.
Visit http://www.silabs.com for information on global distributors and representatives.

silabs.com | Building a more connected world.  Rev. 2.10 | 6
Table of Contents

1. Feature List . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2

2. Ordering Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4

3. System Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13

     3.1 System Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . .13
          3.1.1 ARM Cortex-M3 Core . . . . . . . . . . . . . . . . . . . . . . . . .13
          3.1.2 Debug Interface (DBG) . . . . . . . . . . . . . . . . . . . . . . . . .13
          3.1.3 Memory System Controller (MSC) . . . . . . . . . . . . . . . . . . . . .13
          3.1.4 Direct Memory Access Controller (DMA) . . . . . . . . . . . . . . . . . . .14
          3.1.5 Reset Management Unit (RMU) . . . . . . . . . . . . . . . . . . . . . .14
          3.1.6 Energy Management Unit (EMU) . . . . . . . . . . . . . . . . . . . . .14
          3.1.7 Clock Management Unit (CMU) . . . . . . . . . . . . . . . . . . . . . .14
          3.1.8 Watchdog (WDOG) . . . . . . . . . . . . . . . . . . . . . . . . . .14
          3.1.9 Peripheral Reflex System (PRS) . . . . . . . . . . . . . . . . . . . . .14
          3.1.10 External Bus Interface (EBI) . . . . . . . . . . . . . . . . . . . . . .14
          3.1.11 TFT Direct Drive . . . . . . . . . . . . . . . . . . . . . . . . . .14
          3.1.12 Universal Serial Bus Controller (USB) . . . . . . . . . . . . . . . . . . .14
          3.1.13 Inter-Integrated Circuit Interface (I2C) . . . . . . . . . . . . . . . . . . .15
          3.1.14 Universal Synchronous/Asynchronous Receiver/Transmitter (USART) . . . . . . . .15
          3.1.15 Pre-Programmed USB/UART Bootloader . . . . . . . . . . . . . . . . . .15
          3.1.16 Universal Asynchronous Receiver/Transmitter (UART) . . . . . . . . . . . . .15
          3.1.17 Low Energy Universal Asynchronous Receiver/Transmitter (LEUART) . . . . . . . .15
          3.1.18 Timer/Counter (TIMER) . . . . . . . . . . . . . . . . . . . . . . . .15
          3.1.19 Real Time Counter (RTC) . . . . . . . . . . . . . . . . . . . . . . .15
          3.1.20 Backup Real Time Counter (BURTC) . . . . . . . . . . . . . . . . . . .15
          3.1.21 Low Energy Timer (LETIMER) . . . . . . . . . . . . . . . . . . . . . .15
          3.1.22 Pulse Counter (PCNT) . . . . . . . . . . . . . . . . . . . . . . . .15
          3.1.23 Analog Comparator (ACMP) . . . . . . . . . . . . . . . . . . . . . .16
          3.1.24 Voltage Comparator (VCMP) . . . . . . . . . . . . . . . . . . . . . .16
          3.1.25 Analog to Digital Converter (ADC) . . . . . . . . . . . . . . . . . . . .16
          3.1.26 Digital to Analog Converter (DAC) . . . . . . . . . . . . . . . . . . . .16
          3.1.27 Operational Amplifier (OPAMP) . . . . . . . . . . . . . . . . . . . . .16
          3.1.28 Low Energy Sensor Interface (LESENSE) . . . . . . . . . . . . . . . . . .16
          3.1.29 Backup Power Domain . . . . . . . . . . . . . . . . . . . . . . . .16
          3.1.30 Advanced Encryption Standard Accelerator (AES) . . . . . . . . . . . . . . .16
          3.1.31 General Purpose Input/Output (GPIO) . . . . . . . . . . . . . . . . . . .16
          3.1.32 Liquid Crystal Display Driver (LCD) . . . . . . . . . . . . . . . . . . . .17

     3.2 Configuration Summary . . . . . . . . . . . . . . . . . . . . . . . . . .18
          3.2.1 EFM32LG230 . . . . . . . . . . . . . . . . . . . . . . . . . . . .18
          3.2.2 EFM32LG232 . . . . . . . . . . . . . . . . . . . . . . . . . . . .20
          3.2.3 EFM32LG280 . . . . . . . . . . . . . . . . . . . . . . . . . . . .22
          3.2.4 EFM32LG290 . . . . . . . . . . . . . . . . . . . . . . . . . . . .24
          3.2.5 EFM32LG295 . . . . . . . . . . . . . . . . . . . . . . . . . . . .26
          3.2.6 EFM32LG330 . . . . . . . . . . . . . . . . . . . . . . . . . . . .28
          3.2.7 EFM32LG332 . . . . . . . . . . . . . . . . . . . . . . . . . . . .30

silabs.com | Building a more connected world.  Rev. 2.10 | 7
3.2.8 EFM32LG360 . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
3.2.9 EFM32LG380 . . . . . . . . . . . . . . . . . . . . . . . . . . . .34
3.2.10 EFM32LG390 . . . . . . . . . . . . . . . . . . . . . . . . . . .36
3.2.11 EFM32LG395 . . . . . . . . . . . . . . . . . . . . . . . . . . .38
3.2.12 EFM32LG840 . . . . . . . . . . . . . . . . . . . . . . . . . . .40
3.2.13 EFM32LG842 . . . . . . . . . . . . . . . . . . . . . . . . . . .42
3.2.14 EFM32LG880 . . . . . . . . . . . . . . . . . . . . . . . . . . .44
3.2.15 EFM32LG890 . . . . . . . . . . . . . . . . . . . . . . . . . . .46
3.2.16 EFM32LG895 . . . . . . . . . . . . . . . . . . . . . . . . . . .48
3.2.17 EFM32LG900 . . . . . . . . . . . . . . . . . . . . . . . . . . .50
3.2.18 EFM32LG940 . . . . . . . . . . . . . . . . . . . . . . . . . . .52
3.2.19 EFM32LG942 . . . . . . . . . . . . . . . . . . . . . . . . . . .54
3.2.20 EFM32LG980 . . . . . . . . . . . . . . . . . . . . . . . . . . .56
3.2.21 EFM32LG990 . . . . . . . . . . . . . . . . . . . . . . . . . . .58
3.2.22 EFM32LG995 . . . . . . . . . . . . . . . . . . . . . . . . . . .60

3.3 Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .62

4. Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . 64

4.1 Test Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . .64
     4.1.1 Typical Values . . . . . . . . . . . . . . . . . . . . . . . . . . .64
     4.1.2 Minimum and Maximum Values . . . . . . . . . . . . . . . . . . . . . .64

4.2 Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . .64

4.3 General Operating Conditions . . . . . . . . . . . . . . . . . . . . . . . .64

4.4 Current Consumption . . . . . . . . . . . . . . . . . . . . . . . . . . .65
     4.4.1 EM1 Current Consumption . . . . . . . . . . . . . . . . . . . . . . .67
     4.4.2 EM2 Current Consumption . . . . . . . . . . . . . . . . . . . . . . .70
     4.4.3 EM3 Current Consumption . . . . . . . . . . . . . . . . . . . . . . .71
     4.4.4 EM4 Current Consumption . . . . . . . . . . . . . . . . . . . . . . .71

4.5 Transition between Energy Modes . . . . . . . . . . . . . . . . . . . . . . .72

4.6 Power Management . . . . . . . . . . . . . . . . . . . . . . . . . . . .72

4.7 Flash . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .73
4.8 General Purpose Input Output . . . . . . . . . . . . . . . . . . . . . . . .74

4.9 Oscillators . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .82
     4.9.1 LFXO. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .82
     4.9.2 HFXO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .82
     4.9.3 LFRCO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .83
     4.9.4 HFRCO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .84
     4.9.5 AUXHFRCO . . . . . . . . . . . . . . . . . . . . . . . . . . . .89
     4.9.6 ULFRCO . . . . . . . . . . . . . . . . . . . . . . . . . . . . .89

4.10 Analog Digital Converter (ADC)            . . . . . . . . . . . . . . . . . . . . . . .90
     4.10.1 Typical Performance . .            . . . . . . . . . . . . . . . . . . . . . . .96

4.11 Digital Analog Converter (DAC)               . . . . . . . . . . . . . . . . . . . . . 1. 01

4.12 Operational Amplifier (OPAMP) . . . . . . . . . . . . . . . . . . . . . 1. 03

4.13 Analog Comparator (ACMP) . . . . . . . . . . . . . . . . . . . . . . 1.10

silabs.com | Building a more connected world.  Rev. 2.10 | 8
     4.14 Voltage Comparator (VCMP) . . . . . . . . . . . . . . . . . . . . . . .118

     4.15 EBI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119

     4.16 LCD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124

     4.17 I2C . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 125

     4.18 USART SPI . . . . . . . . . . . . . . . . . . . . . . . . . . . . .127

     4.19 Digital Peripherals . . . . . . . . . . . . . . . . . . . . . . . . . . . 129

5. Pin Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 130

     5.1 EFM32LG230 (QFN64). . . . . . . . . . . . . . . . . . . . . . . . . . 130
          5.1.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1. 30
          5.1.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . 1.34
          5.1.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . . 139
          5.1.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . .139

     5.2 EFM32LG232 (TQFP64) . . . . . . . . . . . . . . . . . . . . . . . . .140
          5.2.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1. 40
          5.2.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . 1.44
          5.2.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . . 148
          5.2.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . .149

     5.3 EFM32LG280 (LQFP100) . . . . . . . . . . . . . . . . . . . . . . . . . 150
          5.3.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1. 50
          5.3.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . 1.55
          5.3.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . . 162
          5.3.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . .162

     5.4 EFM32LG290 (BGA112) . . . . . . . . . . . . . . . . . . . . . . . . .163
          5.4.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1. 63
          5.4.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . 1.69
          5.4.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . . 176
          5.4.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . .176

     5.5 EFM32LG295 (BGA120) . . . . . . . . . . . . . . . . . . . . . . . . .177
          5.5.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1. 77
          5.5.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . 1.83
          5.5.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . . 190
          5.5.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . .190

     5.6 EFM32LG330 (QFN64). . . . . . . . . . . . . . . . . . . . . . . . . . 191
          5.6.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1. 91
          5.6.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . 1.95
          5.6.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . . 200
          5.6.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . .200

     5.7 EFM32LG332 (TQFP64) . . . . . . . . . . . . . . . . . . . . . . . . .201
          5.7.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2. 01
          5.7.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . 2.05
          5.7.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . . 209
          5.7.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . .210

     5.8 EFM32LG360 (CSP81) . . . . . . . . . . . . . . . . . . . . . . . . . . 211
          5.8.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2. 11

silabs.com | Building a more connected world.  Rev. 2.10 | 9
     5.8.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . 2.16
     5.8.3 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . .221
     5.8.4 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . . 221

5.9 EFM32LG380 (LQFP100) . . . . . . . . . . . . . . . . . . . . . . . . . 222
     5.9.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2. 22
     5.9.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . 2.27
     5.9.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . . 234
     5.9.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . .234

5.10 EFM32LG390 (BGA112) . . . . . . . . . . . . . . . . . . . . . . . . . 235
     5.10.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 235
     5.10.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .241
     5.10.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 2. 48
     5.10.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 248

5.11 EFM32LG395 (BGA120) . . . . . . . . . . . . . . . . . . . . . . . . . 249
     5.11.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 249
     5.11.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .255
     5.11.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 2. 62
     5.11.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 262

5.12 EFM32LG840 (QFN64) . . . . . . . . . . . . . . . . . . . . . . . . .263
     5.12.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 263
     5.12.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .267
     5.12.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 2. 73
     5.12.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 273

5.13 EFM32LG842 (TQFP64) . . . . . . . . . . . . . . . . . . . . . . . . . 274
     5.13.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 274
     5.13.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .278
     5.13.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 2. 83
     5.13.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 284

5.14 EFM32LG880 (LQFP100) . . . . . . . . . . . . . . . . . . . . . . . .285
     5.14.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 285
     5.14.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .291
     5.14.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 3. 00
     5.14.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 301

5.15 EFM32LG890 (BGA112) . . . . . . . . . . . . . . . . . . . . . . . . . 302
     5.15.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 302
     5.15.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .308
     5.15.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 3. 17
     5.15.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 318

5.16 EFM32LG895 (BGA120) . . . . . . . . . . . . . . . . . . . . . . . . . 319
     5.16.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 319
     5.16.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .325
     5.16.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 3. 34
     5.16.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 334

5.17 EFM32LG900 (Wafer). . . . . . . . . . . . . . . . . . . . . . . . . . 335
     5.17.1 Padout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 335
     5.17.2 Alternate Functionality Padout . . . . . . . . . . . . . . . . . . . . . 342

silabs.com | Building a more connected world.  Rev. 2.10 | 10
     5.17.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 3. 51
     5.17.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 352

5.18 EFM32LG940 (QFN64) . . . . . . . . . . . . . . . . . . . . . . . . .353
     5.18.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 353
     5.18.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .357
     5.18.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 3. 63
     5.18.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 363

5.19 EFM32LG942 (TQFP64) . . . . . . . . . . . . . . . . . . . . . . . . . 364
     5.19.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 364
     5.19.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .368
     5.19.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 3. 73
     5.19.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 374

5.20 EFM32LG980 (LQFP100) . . . . . . . . . . . . . . . . . . . . . . . .375
     5.20.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 375
     5.20.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .380
     5.20.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 3. 89
     5.20.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 389

5.21 EFM32LG990 (BGA112) . . . . . . . . . . . . . . . . . . . . . . . . . 390
     5.21.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 390
     5.21.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .396
     5.21.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 4. 05
     5.21.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 405

5.22 EFM32LG995 (BGA120) . . . . . . . . . . . . . . . . . . . . . . . . . 406
     5.22.1 Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 406
     5.22.2 Alternate Functionality Pinout . . . . . . . . . . . . . . . . . . . . .412
     5.22.3 GPIO Pinout Overview . . . . . . . . . . . . . . . . . . . . . . 4. 21
     5.22.4 Opamp Pinout Overview . . . . . . . . . . . . . . . . . . . . . . . 422

6. BGA112 Package Specifications . . . . . . . . . . . . . . . . . . . . . . .423
     6.1 BGA112 Package Dimensions . . . . . . . . . . . . . . . . . . . . . . .423
     6.2 BGA112 PCB Layout . . . . . . . . . . . . . . . . . . . . . . . . . .424
     6.3 BGA112 Package Marking . . . . . . . . . . . . . . . . . . . . . . . 4.26

7. BGA120 Package Specifications . . . . . . . . . . . . . . . . . . . . . . .427
     7.1 BGA120 Package Dimensions . . . . . . . . . . . . . . . . . . . . . . .427
     7.2 BGA120 PCB Layout . . . . . . . . . . . . . . . . . . . . . . . . . .428
     7.3 BGA120 Package Marking . . . . . . . . . . . . . . . . . . . . . . . 4.30

8. CSP81 Package Specifications . . . . . . . . . . . . . . . . . . . . . . . . 431
     8.1 CSP81 Package Dimensions . . . . . . . . . . . . . . . . . . . . . . . . 431
     8.2 CSP81 PCB Layout . . . . . . . . . . . . . . . . . . . . . . . . . . . 433
     8.3 CSP81 Package Marking . . . . . . . . . . . . . . . . . . . . . . . . . 436
     8.4 CSP81 Environmental . . . . . . . . . . . . . . . . . . . . . . . . . . 436

9. LQFP100 Package Specifications . . . . . . . . . . . . . . . . . . . . . . . 437
     9.1 LQFP100 Package Dimensions . . . . . . . . . . . . . . . . . . . . . . . 437

silabs.com | Building a more connected world.  Rev. 2.10 | 11
9.2 LQFP100 PCB Layout . . . . . . . . . . . . . . . . . . . . . . . . . . 439
9.3 LQFP100 Package Marking . . . . . . . . . . . . . . . . . . . . . . . .441

10. TQFP64 Package Specifications . . . . . . . . . . . . . . . . . . . . . . . 442
     10.1 TQFP64 Package Dimensions . . . . . . . . . . . . . . . . . . . . . . . 442
     10.2 TQFP64 PCB Layout . . . . . . . . . . . . . . . . . . . . . . . . . . 444
     10.3 TQFP64 Package Marking . . . . . . . . . . . . . . . . . . . . . . . .446

11. QFN64 Package Specifications . . . . . . . . . . . . . . . . . . . . . . .447
     11.1 QFN64 Package Dimensions . . . . . . . . . . . . . . . . . . . . . . .447
     11.2 QFN64 PCB Layout . . . . . . . . . . . . . . . . . . . . . . . . . .449
     11.3 QFN64 Package Marking . . . . . . . . . . . . . . . . . . . . . . . 4.51

12. Wafer Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . .452

12.1 Bonding Instructions . . . . . . . . . . . . . . . . . . . . . . . . . .452
12.2 Wafer Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 452

     12.2.1 Environmental . . . . . . . . . . . . . . . . . . . . . . . . . .452
12.3 Wafer Storage Guidelines . . . . . . . . . . . . . . . . . . . . . . . .453
12.4 Failure Analysis (FA) Guidelines . . . . . . . . . . . . . . . . . . . . . .453

13. Chip Revision, Solder Information, Errata . . . . . . . . . . . . . . . . . . .454
     13.1 Chip Revision . . . . . . . . . . . . . . . . . . . . . . . . . . . 4. 54
     13.2 Soldering Information . . . . . . . . . . . . . . . . . . . . . . . . . . 454
     13.3 Errata . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .454

14. Revision History. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 455

14.1 Revision 2.10    . . . . . . . . . . . . . . . . . . . . . . . . . . . 4.55
14.2 Revision 2.00    . . . . . . . . . . . . . . . . . . . . . . . . . . . 4.56
14.3 Revision 1.31    . . . . . . . . . . . . . . . . . . . . . . . . . . . 4.58
14.4 Revision 1.30    . . . . . . . . . . . . . . . . . . . . . . . . . . . 4.58
14.5 Revision 1.21    . . . . . . . . . . . . . . . . . . . . . . . . . . . 4.59
14.6 Revision 1.20    . . . . . . . . . . . . . . . . . . . . . . . . . . . 4.60
14.7 Revision 1.11    . . . . . . . . . . . . . . . . . . . . . . . . . . . 4.61
14.8 Revision 1.10    . . . . . . . . . . . . . . . . . . . . . . . . . . . 4.62
14.9 Revision 1.00    . . . . . . . . . . . . . . . . . . . . . . . . . . . 4.63
14.10 Revision 0.92  . . . . . . . . . . . . . . . . . . . . . . . . . . . .463
14.11 Revision 0.90  . . . . . . . . . . . . . . . . . . . . . . . . . . . .464

silabs.com | Building a more connected world.  Rev. 2.10 | 12
                                                                                                                    EFM32LG Data Sheet

                                                                                                                    System Summary

3. System Summary

3.1 System Introduction

The EFM32 MCUs are the world's most energy friendly microcontrollers. With a unique combination of the powerful 32-bit ARM Cortex-
M3, innovative low energy techniques, short wake-up time from energy saving modes, and a wide selection of peripherals, the
EFM32LG microcontroller is well suited for any battery operated application as well as other systems requiring high performance and
low-energy consumption. This section gives a short introduction to each of the modules in general terms and also shows a summary of
the configuration for the EFM32LG devices. For a complete feature set and in-depth information on the modules, the reader is referred
to the EFM32LG Reference Manual.

A block diagram of the EFM32LG is shown in the following figure.

               Core / Memory                               Clock Management          Energy Management               Security

ARM CortexTM        Memory                       High Frequency     High Frequency    Voltage              Voltage  Hardware AES
M3 processor   Protection Unit                  Crystal Oscillator   RC Oscillator   Regulator          Comparator

Flash Program  Debug w/ ETM                     Auxiliary High        Low Freq.      Brown-out          Power-on
    Memory     DMA Controller                   Freq. RC Osc.       RC Oscillator     Detector            Reset

RAM Memory                                       Low Frequency      Ultra Low Freq.  Back-up Power
                                                Crystal Oscillator   RC Oscillator        Domain

                                                                   32-bit bus

                                                           Peripheral Reflex System

Serial Interfaces                               I/O Ports           Timers and Triggers                 Analog Interfaces

USART          UART             External Bus     TFT Driver         Timer/Counter    LESENSE            ADC         LCD Controller
                                  Interface
Low Energy                                        General           Low Energy Timer Real Time Counter              Operational
  UARTTM                          External      Purpose I/O                                                          Amplifier
               I2C               Interrupts                                                                  DAC
                                                Pin Wakeup
                                 Pin Reset                          Pulse Counter Watchdog Timer           Analog
                                                                                                        Comparator
USB                                                                 Back-up RTC

Lowest power mode with peripheral operational:

EM0 - Active                    EM1 - Sleep                  EM2 Deep Sleep        EM3 - Stop                     EM4 - Shutoff

                                                Figure 3.1. Block Diagram

3.1.1 ARM Cortex-M3 Core

The ARM Cortex-M3 includes a 32-bit RISC processor which can achieve as much as 1.25 Dhrystone MIPS/MHz. A Memory Protection
Unit with support for up to 8 memory segments is included, as well as a Wake-up Interrupt Controller handling interrupts triggered while
the CPU is asleep. The EFM32 implementation of the Cortex-M3 is described in detail in EFM32LG Reference Manual.

3.1.2 Debug Interface (DBG)

This device includes hardware debug support through a 2-pin serial-wire debug interface and an Embedded Trace Module (ETM) for
data/instruction tracing . In addition there is also a 1-wire Serial Wire Viewer pin which can be used to output profiling information, data
trace and software-generated messages.

3.1.3 Memory System Controller (MSC)

The Memory System Controller (MSC) is the program memory unit of the EFM32LG microcontroller. The flash memory is readable and
writable from both the Cortex-M3 and DMA. The flash memory is divided into two blocks; the main block and the information block.
Program code is normally written to the main block. Additionally, the information block is available for special user data and flash lock
bits. There is also a read-only page in the information block containing system and device calibration data. Read and write operations
are supported in the energy modes EM0 and EM1.

silabs.com | Building a more connected world.                                                                       Rev. 2.10 | 13
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.1.4 Direct Memory Access Controller (DMA)

The Direct Memory Access (DMA) controller performs memory operations independently of the CPU. This has the benefit of reducing
the energy consumption and the workload of the CPU, and enables the system to stay in low energy modes when moving for instance
data from the USART to RAM or from the External Bus Interface to a PWM-generating timer. The DMA controller uses the PL230
DMA controller licensed from ARM.

3.1.5 Reset Management Unit (RMU)

The RMU is responsible for handling the reset functionality of the EFM32LG.

3.1.6 Energy Management Unit (EMU)

The Energy Management Unit (EMU) manage all the low energy modes (EM) in EFM32LG microcontrollers. Each energy mode man-
ages if the CPU and the various peripherals are available. The EMU can also be used to turn off the power to unused SRAM blocks.

3.1.7 Clock Management Unit (CMU)

The Clock Management Unit (CMU) is responsible for controlling the oscillators and clocks on-board the EFM32LG. The CMU provides
the capability to turn on and off the clock on an individual basis to all peripheral modules in addition to enable/disable and configure the
available oscillators. The high degree of flexibility enables software to minimize energy consumption in any specific application by not
wasting power on peripherals and oscillators that are inactive.

3.1.8 Watchdog (WDOG)

The purpose of the watchdog timer is to generate a reset in case of a system failure, to increase application reliability. The failure may
e.g. be caused by an external event, such as an ESD pulse, or by a software failure.

3.1.9 Peripheral Reflex System (PRS)

The Peripheral Reflex System (PRS) system is a network which lets the different peripheral module communicate directly with each
other without involving the CPU. Peripheral modules which send out Reflex signals are called producers. The PRS routes these reflex
signals to consumer peripherals which apply actions depending on the data received. The format for the Reflex signals is not given, but
edge triggers and other functionality can be applied by the PRS.

3.1.10 External Bus Interface (EBI)

The External Bus Interface provides access to external parallel interface devices such as SRAM, FLASH, ADCs and LCDs. The inter-
face is memory mapped into the address bus of the Cortex-M3. This enables seamless access from software without manually manipu-
lating the IO settings each time a read or write is performed. The data and address lines are multiplexed in order to reduce the number
of pins required to interface the external devices. The timing is adjustable to meet specifications of the external devices. The interface is
limited to asynchronous devices.

3.1.11 TFT Direct Drive

The EBI contains a TFT controller which can drive a TFT via a 565 RGB interface. The TFT controller supports programmable display
and port sizes and offers accurate control of frequency and setup and hold timing. Direct Drive is supported for TFT displays which do
not have their own frame buffer. In that case TFT Direct Drive can transfer data from either on-chip memory or from an external memo-
ry device to the TFT at low CPU load. Automatic alpha-blending and masking is also supported for transfers through the EBI interface.

3.1.12 Universal Serial Bus Controller (USB)

The USB is a full-speed USB 2.0 compliant OTG host/device controller. The USB can be used in Device, On-the-go (OTG) Dual Role
Device or Host-only configuration. In OTG mode the USB supports both Host Negotiation Protocol (HNP) and Session Request Proto-
col (SRP). The device supports both fullspeed (12MBit/s) and low speed (1.5MBit/s) operation. The USB device includes an internal
dedicated Descriptor-Based Scatter/Gather DMA and supports up to 6 OUT endpoints and 6 IN endpoints, in addition to endpoint 0.
The on-chip PHY includes all OTG features, except for the voltage booster for supplying 5V to VBUS when operating as host.

silabs.com | Building a more connected world.  Rev. 2.10 | 14
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.1.13 Inter-Integrated Circuit Interface (I2C)

The I2C module provides an interface between the MCU and a serial I2C-bus. It is capable of acting as both a master and a slave, and
supports multi-master buses. Both standard-mode, fast-mode and fastmode plus speeds are supported, allowing transmission rates all
the way from 10 kbit/s up to 1 Mbit/s. Slave arbitration and timeouts are also provided to allow implementation of an SMBus compliant
system. The interface provided to software by the I2C module, allows both fine-grained control of the transmission process and close to
automatic transfers. Automatic recognition of slave addresses is provided in all energy modes.

3.1.14 Universal Synchronous/Asynchronous Receiver/Transmitter (USART)

The Universal Synchronous Asynchronous serial Receiver and Transmitter (USART) is a very flexible serial I/O module. It supports full
duplex asynchronous UART communication as well as RS-485, SPI, MicroWire and 3-wire. It can also interface with ISO7816 Smart-
Cards, IrDA and I2S devices.

3.1.15 Pre-Programmed USB/UART Bootloader

The bootloader presented in application note AN0042 is pre-programmed in the device at factory. The bootloader enables users to pro-
gram the EFM32 through a UART or a USB CDC class virtual UART without the need for a debugger. The autobaud feature, interface
and commands are described further in the application note.

3.1.16 Universal Asynchronous Receiver/Transmitter (UART)

The Universal Asynchronous serial Receiver and Transmitter (UART) is a very flexible serial I/O module. It supports full- and half-du-
plex asynchronous UART communication.

3.1.17 Low Energy Universal Asynchronous Receiver/Transmitter (LEUART)

The unique LEUARTTM, the Low Energy UART, is a UART that allows two-way UART communication on a strict power budget. Only a
32.768 kHz clock is needed to allow UART communication up to 9600 baud/ s. The LEUART includes all necessary hardware support
to make asynchronous serial communication possible with minimum of software intervention and energy consumption.

3.1.18 Timer/Counter (TIMER)

The 16-bit general purpose Timer has 3 compare/capture channels for input capture and compare/Pulse- Width Modulation (PWM) out-
put. TIMER0 also includes a Dead-Time Insertion module suitable for motor control applications.

3.1.19 Real Time Counter (RTC)

The Real Time Counter (RTC) contains a 24-bit counter and is clocked either by a 32.768 kHz crystal oscillator, or a 32.768 kHz RC
oscillator. In addition to energy modes EM0 and EM1, the RTC is also available in EM2. This makes it ideal for keeping track of time
since the RTC is enabled in EM2 where most of the device is powered down.

3.1.20 Backup Real Time Counter (BURTC)

The Backup Real Time Counter (BURTC) contains a 32-bit counter and is clocked either by a 32.768 kHz crystal oscillator, a 32.768
kHz RC oscillator or a 1 kHz ULFRCO. The BURTC is available in all Energy Modes and it can also run in backup mode, making it
operational even if the main power should drain out.

3.1.21 Low Energy Timer (LETIMER)

The unique LETIMERTM, the Low Energy Timer, is a 16-bit timer that is available in energy mode EM2 in addition to EM1 and EM0.
Because of this, it can be used for timing and output generation when most of the device is powered down, allowing simple tasks to be
performed while the power consumption of the system is kept at an absolute minimum. The LETIMER can be used to output a variety of
waveforms with minimal software intervention. It is also connected to the Real Time Counter (RTC), and can be configured to start
counting on compare matches from the RTC.

3.1.22 Pulse Counter (PCNT)

The Pulse Counter (PCNT) can be used for counting pulses on a single input or to decode quadrature encoded inputs. It runs off either
the internal LFACLK or the PCNTn_S0IN pin as external clock source. The module may operate in energy mode EM0 - EM3.

silabs.com | Building a more connected world.  Rev. 2.10 | 15
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.1.23 Analog Comparator (ACMP)

The Analog Comparator is used to compare the voltage of two analog inputs, with a digital output indicating which input voltage is high-
er. Inputs can either be one of the selectable internal references or from external pins. Response time and thereby also the current
consumption can be configured by altering the current supply to the comparator.

3.1.24 Voltage Comparator (VCMP)

The Voltage Supply Comparator is used to monitor the supply voltage from software. An interrupt can be generated when the supply
falls below or rises above a programmable threshold. Response time and thereby also the current consumption can be configured by
altering the current supply to the comparator.

3.1.25 Analog to Digital Converter (ADC)

The ADC is a Successive Approximation Register (SAR) architecture, with a resolution of up to 12 bits at up to one million samples per
second. The integrated input mux can select inputs from 8 external pins and 6 internal signals.

3.1.26 Digital to Analog Converter (DAC)

The Digital to Analog Converter (DAC) can convert a digital value to an analog output voltage. The DAC is fully differential rail-to-rail,
with 12-bit resolution. It has two single-ended output buffers which can be combined into one differential output. The DAC may be used
for a number of different applications such as sensor interfaces or sound output.

3.1.27 Operational Amplifier (OPAMP)

The EFM32LG features up to 3 Operational Amplifiers. The Operational Amplifier is a versatile general purpose amplifier with rail-to-rail
differential input and rail-to-rail single-ended output. The input can be set to pin, DAC or OPAMP, whereas the output can be pin,
OPAMP or ADC. The current is programmable and the OPAMP has various internal configurations such as unity gain, programmable
gain using internal resistors etc.

3.1.28 Low Energy Sensor Interface (LESENSE)

The Low Energy Sensor Interface (LESENSETM), is a highly configurable sensor interface with support for up to 16 individually configu-
rable sensors. By controlling the analog comparators and DAC, LESENSE is capable of supporting a wide range of sensors and meas-
urement schemes, and can for instance measure LC sensors, resistive sensors and capacitive sensors. LESENSE also includes a pro-
grammable FSM which enables simple processing of measurement results without CPU intervention. LESENSE is available in energy
mode EM2, in addition to EM0 and EM1, making it ideal for sensor monitoring in applications with a strict energy budget.

3.1.29 Backup Power Domain

The backup power domain is a separate power domain containing a Backup Real Time Counter, BURTC, and a set of retention regis-
ters, available in all energy modes. This power domain can be configured to automatically change power source to a backup battery
when the main power drains out. The backup power domain enables the EFM32LG to keep track of time and retain data, even if the
main power source should drain out.

3.1.30 Advanced Encryption Standard Accelerator (AES)

The AES accelerator performs AES encryption and decryption with 128-bit or 256-bit keys. Encrypting or decrypting one 128-bit data
block takes 52 HFCORECLK cycles with 128-bit keys and 75 HFCORECLK cycles with 256-bit keys. The AES module is an AHB slave
which enables efficient access to the data and key registers. All write accesses to the AES module must be 32-bit operations, i.e. 8- or
16-bit operations are not supported.

3.1.31 General Purpose Input/Output (GPIO)

In the EFM32LG, there are up to 93 General Purpose Input/Output (GPIO) pins, which are divided into ports with up to 16 pins each.
These pins can individually be configured as either an output or input. More advanced configurations like open-drain, filtering and drive
strength can also be configured individually for the pins. The GPIO pins can also be overridden by peripheral pin connections, like Tim-
er PWM outputs or USART communication, which can be routed to several locations on the device. The GPIO supports up to 16 asyn-
chronous external pin interrupts, which enables interrupts from any pin on the device. Also, the input value of a pin can be routed
through the Peripheral Reflex System to other peripherals.

silabs.com | Building a more connected world.  Rev. 2.10 | 16
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.1.32 Liquid Crystal Display Driver (LCD)

The LCD driver is capable of driving a segmented LCD display with up to 8x36 segments. A voltage boost function enables it to provide
the LCD display with higher voltage than the supply voltage for the device. In addition, an animation feature can run custom animations
on the LCD display without any CPU intervention. The LCD driver can also remain active even in Energy Mode 2 and provides a Frame
Counter interrupt that can wake-up the device on a regular basis for updating data.

silabs.com | Building a more connected world.  Rev. 2.10 | 17
                                                                                       EFM32LG Data Sheet

                                                                                       System Summary

3.2 Configuration Summary

3.2.1 EFM32LG230
The features of the EFM32LG230 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.1. EFM32LG230 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
I2C0       Full configuration                         I2C0_SDA, I2C0_SCL
I2C1       Full configuration                         I2C1_SDA, I2C1_SCL
USART0     Full configuration with IrDA               US0_TX, US0_RX. US0_CLK, US0_CS
USART1     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
USART2     Full configuration with I2S                US2_TX, US2_RX, US2_CLK, US2_CS
LEUART0    Full configuration                         LEU0_TX, LEU0_RX
LEUART1    Full configuration                         LEU1_TX, LEU1_RX
TIMER0     Full configuration with DTI                TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER1     Full configuration                         TIM1_CC[2:0]
TIMER2     Full configuration                         TIM2_CC[2:0]
TIMER3     Full configuration                         TIM3_CC[2:0]
RTC        Full configuration                         NA
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         LET0_O[1:0]
PCNT0      Full configuration, 16-bit count register  PCNT0_S[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT1_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT2_S[1:0]
ACMP0      Full configuration                         ACMP0_CH[7:0], ACMP0_O
ACMP1      Full configuration                         ACMP1_CH[7:0], ACMP1_O
VCMP       Full configuration                         NA
ADC0       Full configuration                         ADC0_CH[7:0]
DAC0       Full configuration                         DAC0_OUT[1:0], DAC0_OUTxALT

silabs.com | Building a more connected world.                                          Rev. 2.10 | 18
Module  Configuration                                                                                                            EFM32LG Data Sheet
OPAMP   Full configuration
                                                                                                                 System Summary
AES     Full configuration
GPIO    56 pins                                Pin Connections
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.1.3 GPIO Pinout Overview

silabs.com | Building a more connected world.  Rev. 2.10 | 19
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.2 EFM32LG232
The features of the EFM32LG232 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.2. EFM32LG232 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
I2C0       Full configuration                         I2C0_SDA, I2C0_SCL
I2C1       Full configuration                         I2C1_SDA, I2C1_SCL
USART0     Full configuration with IrDA               US0_TX, US0_RX. US0_CLK, US0_CS
USART1     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
USART2     Full configuration with I2S                US2_TX, US2_RX, US2_CLK, US2_CS
LEUART0    Full configuration                         LEU0_TX, LEU0_RX
LEUART1    Full configuration                         LEU1_TX, LEU1_RX
TIMER0     Full configuration with DTI                TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER1     Full configuration                         TIM1_CC[2:0]
TIMER2     Full configuration                         TIM2_CC[2:0]
TIMER3     Full configuration                         TIM3_CC[2:0]
RTC        Full configuration                         NA
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         LET0_O[1:0]
PCNT0      Full configuration, 16-bit count register  PCNT0_S[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT1_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT2_S[1:0]
ACMP0      Full configuration                         ACMP0_CH[7:0], ACMP0_O
ACMP1      Full configuration                         ACMP1_CH[7:0], ACMP1_O
VCMP       Full configuration                         NA
ADC0       Full configuration                         ADC0_CH[7:0]
DAC0       Full configuration                         DAC0_OUT[1:0], DAC0_OUTxALT
OPAMP      Full configuration                         Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                                      OPAMP_Nx

silabs.com | Building a more connected world.         Rev. 2.10 | 20
Module  Configuration                                                                                                            EFM32LG Data Sheet
AES     Full configuration
GPIO    53 pins                                                                                                  System Summary

                                               Pin Connections
                                               NA
                                               Available pins are shown in 5.2.3 GPIO Pinout Overview

silabs.com | Building a more connected world.  Rev. 2.10 | 21
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.3 EFM32LG280
The features of the EFM32LG280 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.3. EFM32LG280 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
ACMP1      Full configuration                         ACMP0_CH[7:0], ACMP0_O
                                                      ACMP1_CH[7:0], ACMP1_O

silabs.com | Building a more connected world.         Rev. 2.10 | 22
Module  Configuration                                                                                                            EFM32LG Data Sheet
VCMP    Full configuration
ADC0    Full configuration                                                                                       System Summary
DAC0    Full configuration
OPAMP   Full configuration                     Pin Connections
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    85 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.3.3 GPIO Pinout Overview

silabs.com | Building a more connected world.  Rev. 2.10 | 23
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.4 EFM32LG290
The features of the EFM32LG290 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.4. EFM32LG290 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
ACMP1      Full configuration                         ACMP0_CH[7:0], ACMP0_O
                                                      ACMP1_CH[7:0], ACMP1_O

silabs.com | Building a more connected world.         Rev. 2.10 | 24
Module  Configuration                                                                                                            EFM32LG Data Sheet
VCMP    Full configuration
ADC0    Full configuration                                                                                       System Summary
DAC0    Full configuration
OPAMP   Full configuration                     Pin Connections
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    90 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.4.3 GPIO Pinout Overview

silabs.com | Building a more connected world.  Rev. 2.10 | 25
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.5 EFM32LG295
The features of the EFM32LG295 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.5. EFM32LG295 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
ACMP1      Full configuration                         ACMP0_CH[7:0], ACMP0_O
                                                      ACMP1_CH[7:0], ACMP1_O

silabs.com | Building a more connected world.         Rev. 2.10 | 26
Module  Configuration                                                                                                            EFM32LG Data Sheet
VCMP    Full configuration
ADC0    Full configuration                                                                                       System Summary
DAC0    Full configuration
OPAMP   Full configuration                     Pin Connections
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    93 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.5.3 GPIO Pinout Overview

silabs.com | Building a more connected world.  Rev. 2.10 | 27
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.6 EFM32LG330
The features of the EFM32LG330 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.6. EFM32LG330 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
I2C0       Full configuration                         I2C0_SDA, I2C0_SCL
I2C1       Full configuration                         I2C1_SDA, I2C1_SCL
USART0     Full configuration with IrDA               US0_TX, US0_RX. US0_CLK, US0_CS
USART1     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
USART2     Full configuration with I2S                US2_TX, US2_RX, US2_CLK, US2_CS
LEUART0    Full configuration                         LEU0_TX, LEU0_RX
LEUART1    Full configuration                         LEU1_TX, LEU1_RX
TIMER0     Full configuration with DTI                TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER1     Full configuration                         TIM1_CC[2:0]
TIMER2     Full configuration                         TIM2_CC[2:0]
TIMER3     Full configuration                         TIM3_CC[2:0]
RTC        Full configuration                         NA
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         LET0_O[1:0]
PCNT0      Full configuration, 16-bit count register  PCNT0_S[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT1_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT2_S[1:0]
ACMP0      Full configuration                         ACMP0_CH[7:0], ACMP0_O
ACMP1      Full configuration                         ACMP1_CH[7:0], ACMP1_O
VCMP       Full configuration                         NA
ADC0       Full configuration                         ADC0_CH[7:0]
DAC0       Full configuration                         DAC0_OUT[1:0], DAC0_OUTxALT

silabs.com | Building a more connected world.         Rev. 2.10 | 28
Module  Configuration                                                                                                            EFM32LG Data Sheet
OPAMP   Full configuration
                                                                                                                 System Summary
AES     Full configuration
GPIO    52 pins                                Pin Connections
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.6.3 GPIO Pinout Overview

silabs.com | Building a more connected world.  Rev. 2.10 | 29
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.7 EFM32LG332
The features of the EFM32LG332 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.7. EFM32LG332 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
I2C0       Full configuration                         I2C0_SDA, I2C0_SCL
I2C1       Full configuration                         I2C1_SDA, I2C1_SCL
USART0     Full configuration with IrDA               US0_TX, US0_RX. US0_CLK, US0_CS
USART1     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
USART2     Full configuration with I2S                US2_TX, US2_RX, US2_CLK, US2_CS
LEUART0    Full configuration                         LEU0_TX, LEU0_RX
LEUART1    Full configuration                         LEU1_TX, LEU1_RX
TIMER0     Full configuration with DTI                TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER1     Full configuration                         TIM1_CC[2:0]
TIMER2     Full configuration                         TIM2_CC[2:0]
TIMER3     Full configuration                         TIM3_CC[2:0]
RTC        Full configuration                         NA
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         LET0_O[1:0]
PCNT0      Full configuration, 16-bit count register  PCNT0_S[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT1_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT2_S[1:0]
ACMP0      Full configuration                         ACMP0_CH[3:0], ACMP0_O
ACMP1      Full configuration                         ACMP1_CH[0], ACMP1_O
VCMP       Full configuration                         NA
ADC0       Full configuration                         ADC0_CH[7:0]
DAC0       Full configuration                         DAC0_OUT[1:0], DAC0_OUTxALT

silabs.com | Building a more connected world.         Rev. 2.10 | 30
Module  Configuration                                                                                                            EFM32LG Data Sheet
OPAMP   Full configuration
                                                                                                                 System Summary
AES     Full configuration
GPIO    50 pins                                Pin Connections
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.7.3 GPIO Pinout Overview

silabs.com | Building a more connected world.  Rev. 2.10 | 31
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.8 EFM32LG360
The features of the EFM32LG360 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.8. EFM32LG360 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
I2C0       Full configuration                         I2C0_SDA, I2C0_SCL
I2C1       Full configuration                         I2C1_SDA, I2C1_SCL
USART0     Full configuration with IrDA               US0_TX, US0_RX. US0_CLK, US0_CS
USART1     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
USART2     Full configuration with I2S                US2_TX, US2_RX, US2_CLK, US2_CS
UART0      Full configuration                         U0_TX, U0_RX
UART1      Full configuration                         U1_TX, U1_RX
LEUART0    Full configuration                         LEU0_TX, LEU0_RX
LEUART1    Full configuration                         LEU1_TX, LEU1_RX
TIMER0     Full configuration with DTI                TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER1     Full configuration                         TIM1_CC[2:0]
TIMER2     Full configuration                         TIM2_CC[2:0]
TIMER3     Full configuration                         TIM3_CC[2:0]
RTC        Full configuration                         NA
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         LET0_O[1:0]
PCNT0      Full configuration, 16-bit count register  PCNT0_S[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT1_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT2_S[1:0]
ACMP0      Full configuration                         ACMP0_CH[7:0], ACMP0_O
ACMP1      Full configuration                         ACMP1_CH[7:0], ACMP1_O
VCMP       Full configuration                         NA

silabs.com | Building a more connected world.         Rev. 2.10 | 32
Module  Configuration                                                                                                            EFM32LG Data Sheet
ADC0    Full configuration
DAC0    Full configuration                                                                                       System Summary
OPAMP   Full configuration
                                               Pin Connections
AES     Full configuration                     ADC0_CH[7:0]
GPIO    65 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.8.4 GPIO Pinout Overview

silabs.com | Building a more connected world.  Rev. 2.10 | 33
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.9 EFM32LG380
The features of the EFM32LG380 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.9. EFM32LG380 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
                                                      ACMP0_CH[7:0], ACMP0_O

silabs.com | Building a more connected world.         Rev. 2.10 | 34
Module  Configuration                                                                                                            EFM32LG Data Sheet
ACMP1   Full configuration
VCMP    Full configuration                                                                                       System Summary
ADC0    Full configuration
DAC0    Full configuration                     Pin Connections
OPAMP   Full configuration                     ACMP1_CH[7:0], ACMP1_O
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    83 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.9.3 GPIO Pinout Overview

silabs.com | Building a more connected world.  Rev. 2.10 | 35
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.10 EFM32LG390

The features of the EFM32LG390 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

EFM32LG390 Configuration Summary

                                               Table 3.10. 230 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
                                                      PCNT1_S[1:0]

silabs.com | Building a more connected world.                                         Rev. 2.10 | 36
Module  Configuration                                                                                                               EFM32LG Data Sheet
PCNT2   Full configuration, 8-bit count register
ACMP0   Full configuration                                                                                          System Summary
ACMP1   Full configuration
VCMP    Full configuration                        Pin Connections
ADC0    Full configuration                        PCNT2_S[1:0]
DAC0    Full configuration                        ACMP0_CH[7:0], ACMP0_O
OPAMP   Full configuration                        ACMP1_CH[7:0], ACMP1_O
                                                  NA
AES     Full configuration                        ADC0_CH[7:0]
GPIO    86 pins                                   DAC0_OUT[1:0], DAC0_OUTxALT
                                                  Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                                  OPAMP_Nx
                                                  NA
                                                  Available pins are shown in 5.10.3 GPIO Pinout Overview

silabs.com | Building a more connected world.     Rev. 2.10 | 37
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.11 EFM32LG395
The features of the EFM32LG395 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.11. EFM32LG395 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
                                                      ACMP0_CH[7:0], ACMP0_O

silabs.com | Building a more connected world.         Rev. 2.10 | 38
Module  Configuration                                                                                                            EFM32LG Data Sheet
ACMP1   Full configuration
VCMP    Full configuration                                                                                       System Summary
ADC0    Full configuration
DAC0    Full configuration                     Pin Connections
OPAMP   Full configuration                     ACMP1_CH[7:0], ACMP1_O
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    93 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.11.3 GPIO Pinout Overview

silabs.com | Building a more connected world.  Rev. 2.10 | 39
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.12 EFM32LG840
The features of the EFM32LG840 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.12. EFM32LG840 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
I2C0       Full configuration                         I2C0_SDA, I2C0_SCL
I2C1       Full configuration                         I2C1_SDA, I2C1_SCL
USART0     Full configuration with IrDA               US0_TX, US0_RX. US0_CLK, US0_CS
USART1     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
USART2     Full configuration with I2S                US2_TX, US2_RX, US2_CLK, US2_CS
LEUART0    Full configuration                         LEU0_TX, LEU0_RX
LEUART1    Full configuration                         LEU1_TX, LEU1_RX
TIMER0     Full configuration with DTI                TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER1     Full configuration                         TIM1_CC[2:0]
TIMER2     Full configuration                         TIM2_CC[2:0]
TIMER3     Full configuration                         TIM3_CC[2:0]
RTC        Full configuration                         NA
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         LET0_O[1:0]
PCNT0      Full configuration, 16-bit count register  PCNT0_S[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT1_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT2_S[1:0]
ACMP0      Full configuration                         ACMP0_CH[7:0], ACMP0_O
ACMP1      Full configuration                         ACMP1_CH[7:0], ACMP1_O
VCMP       Full configuration                         NA
ADC0       Full configuration                         ADC0_CH[7:0]
DAC0       Full configuration                         DAC0_OUT[1:0], DAC0_OUTxALT
OPAMP      Full configuration                         Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                                      OPAMP_Nx

silabs.com | Building a more connected world.         Rev. 2.10 | 40
Module  Configuration                                                                                                            EFM32LG Data Sheet
AES     Full configuration
GPIO    56 pins                                                                                                  System Summary
LCD     Full configuration
                                               Pin Connections
                                               NA
                                               Available pins are shown in 5.12.3 GPIO Pinout Overview
                                               LCD_SEG[19:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N,
                                               LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 41
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.13 EFM32LG842
The features of the EFM32LG842 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.13. EFM32LG842 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
I2C0       Full configuration                         I2C0_SDA, I2C0_SCL
I2C1       Full configuration                         I2C1_SDA, I2C1_SCL
USART0     Full configuration with IrDA               US0_TX, US0_RX. US0_CLK, US0_CS
USART1     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
USART2     Full configuration with I2S                US2_TX, US2_RX, US2_CLK, US2_CS
LEUART0    Full configuration                         LEU0_TX, LEU0_RX
LEUART1    Full configuration                         LEU1_TX, LEU1_RX
TIMER0     Full configuration with DTI                TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER1     Full configuration                         TIM1_CC[2:0]
TIMER2     Full configuration                         TIM2_CC[2:0]
TIMER3     Full configuration                         TIM3_CC[2:0]
RTC        Full configuration                         NA
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         LET0_O[1:0]
PCNT0      Full configuration, 16-bit count register  PCNT0_S[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT1_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT2_S[1:0]
ACMP0      Full configuration                         ACMP0_CH[7:0], ACMP0_O
ACMP1      Full configuration                         ACMP1_CH[7:0], ACMP1_O
VCMP       Full configuration                         NA
ADC0       Full configuration                         ADC0_CH[7:0]
DAC0       Full configuration                         DAC0_OUT[1:0], DAC0_OUTxALT
OPAMP      Full configuration                         Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                                      OPAMP_Nx

silabs.com | Building a more connected world.         Rev. 2.10 | 42
Module  Configuration                                                                                                            EFM32LG Data Sheet
AES     Full configuration
GPIO    53 pins                                                                                                  System Summary
LCD     Full configuration
                                               Pin Connections
                                               NA
                                               Available pins are shown in 5.13.3 GPIO Pinout Overview
                                               LCD_SEG[17:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N,
                                               LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 43
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.14 EFM32LG880
The features of the EFM32LG880 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.14. EFM32LG880 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
ACMP1      Full configuration                         ACMP0_CH[7:0], ACMP0_O
                                                      ACMP1_CH[7:0], ACMP1_O

silabs.com | Building a more connected world.         Rev. 2.10 | 44
Module  Configuration                                                                                                            EFM32LG Data Sheet
VCMP    Full configuration
ADC0    Full configuration                                                                                       System Summary
DAC0    Full configuration
OPAMP   Full configuration                     Pin Connections
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    85 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
LCD     Full configuration                     Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.14.3 GPIO Pinout Overview
                                               LCD_SEG[35:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N,
                                               LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 45
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.15 EFM32LG890
The features of the EFM32LG890 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.15. EFM32LG890 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
ACMP1      Full configuration                         ACMP0_CH[7:0], ACMP0_O
                                                      ACMP1_CH[7:0], ACMP1_O

silabs.com | Building a more connected world.         Rev. 2.10 | 46
Module  Configuration                                                                                                            EFM32LG Data Sheet
VCMP    Full configuration
ADC0    Full configuration                                                                                       System Summary
DAC0    Full configuration
OPAMP   Full configuration                     Pin Connections
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    90 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
LCD     Full configuration                     Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.15.3 GPIO Pinout Overview
                                               LCD_SEG[35:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N,
                                               LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 47
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.16 EFM32LG895
The features of the EFM32LG895 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.16. EFM32LG895 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
ACMP1      Full configuration                         ACMP0_CH[7:0], ACMP0_O
                                                      ACMP1_CH[7:0], ACMP1_O

silabs.com | Building a more connected world.         Rev. 2.10 | 48
Module  Configuration                                                                                                            EFM32LG Data Sheet
VCMP    Full configuration
ADC0    Full configuration                                                                                       System Summary
DAC0    Full configuration
OPAMP   Full configuration                     Pin Connections
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    93 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
LCD     Full configuration                     Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in Table 4.3 (p. 70)
                                               LCD_SEG[35:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N,
                                               LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 49
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.17 EFM32LG900
The features of the EFM32LG900 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.17. EFM32LG900 Configuration Summary

Module Configuration                           Pin Connections

Cortex-M3 Full configuration                   NA

DBG   Full configuration                       DBG_SWCLK, DBG_SWDIO, DBG_SWO

MSC   Full configuration                       NA

DMA   Full configuration                       NA

RMU   Full configuration                       NA

EMU   Full configuration                       NA

CMU   Full configuration                       CMU_OUT0, CMU_OUT1

WDOG Full configuration                        NA

PRS   Full configuration                       NA

USB   Full configuration                       USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                               USB_DMPU, USB_DP, USB_ID

EBI   Full configuration                       EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0], EBI_CS[3:0],
                                               EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC, EBI_NANDREn, EBI_NAND-
                                               WEn, EBI_REn, EBI_VSNC, EBI_WEn

I2C0  Full configuration                       I2C0_SDA, I2C0_SCL

I2C1  Full configuration                       I2C1_SDA, I2C1_SCL

USART0 Full configuration with IrDA            US0_TX, US0_RX. US0_CLK, US0_CS

USART1 Full configuration with I2S             US1_TX, US1_RX, US1_CLK, US1_CS

USART2 Full configuration with I2S             US2_TX, US2_RX, US2_CLK, US2_CS

UART0 Full configuration                       U0_TX, U0_RX

UART1 Full configuration                       U1_TX, U1_RX

LEUART0 Full configuration                     LEU0_TX, LEU0_RX

LEUART1 Full configuration                     LEU1_TX, LEU1_RX

TIMER0 Full configuration with DTI             TIM0_CC[2:0], TIM0_CDTI[2:0]

TIMER1 Full configuration                      TIM1_CC[2:0]

TIMER2 Full configuration                      TIM2_CC[2:0]

TIMER3 Full configuration                      TIM3_CC[2:0]

RTC   Full configuration                       NA

BURTC Full configuration                       NA

LETIMER0 Full configuration                    LET0_O[1:0]

PCNT0 Full configuration, 16-bit count register PCNT0_S[1:0]

PCNT1 Full configuration, 8-bit count register PCNT1_S[1:0]

PCNT2 Full configuration, 8-bit count register PCNT2_S[1:0]

ACMP0 Full configuration                       ACMP0_CH[7:0], ACMP0_O

silabs.com | Building a more connected world.                                   Rev. 2.10 | 50
Module  Configuration                                                                                                                        EFM32LG Data Sheet
ACMP1   Full configuration
VCMP    Full configuration                                                                                                System Summary
ADC0    Full configuration
DAC0    Full configuration                     Pin Connections
OPAMP   Full configuration                     ACMP1_CH[7:0], ACMP1_O
AES     Full configuration                     NA
GPIO    93 pins                                ADC0_CH[7:0]
LCD     Full configuration                     DAC0_OUT[1:0], DAC0_OUTxALT
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px, OPAMP_Nx
                                               NA
                                               Available pins are shown in Table 4.3 (p. 70)
                                               LCD_SEG[35:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N, LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 51
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.18 EFM32LG940
The features of the EFM32LG940 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.18. EFM32LG940 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
I2C0       Full configuration                         I2C0_SDA, I2C0_SCL
I2C1       Full configuration                         I2C1_SDA, I2C1_SCL
USART0     Full configuration with IrDA               US0_TX, US0_RX. US0_CLK, US0_CS
USART1     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
USART2     Full configuration with I2S                US2_TX, US2_RX, US2_CLK, US2_CS
LEUART0    Full configuration                         LEU0_TX, LEU0_RX
LEUART1    Full configuration                         LEU1_TX, LEU1_RX
TIMER0     Full configuration with DTI                TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER1     Full configuration                         TIM1_CC[2:0]
TIMER2     Full configuration                         TIM2_CC[2:0]
TIMER3     Full configuration                         TIM3_CC[2:0]
RTC        Full configuration                         NA
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         LET0_O[1:0]
PCNT0      Full configuration, 16-bit count register  PCNT0_S[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT1_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT2_S[1:0]
ACMP0      Full configuration                         ACMP0_CH[7:0], ACMP0_O
ACMP1      Full configuration                         ACMP1_CH[7:0], ACMP1_O
VCMP       Full configuration                         NA
ADC0       Full configuration                         ADC0_CH[7:0]
DAC0       Full configuration                         DAC0_OUT[1:0], DAC0_OUTxALT

silabs.com | Building a more connected world.         Rev. 2.10 | 52
Module  Configuration                                                                                                            EFM32LG Data Sheet
OPAMP   Full configuration
                                                                                                                 System Summary
AES     Full configuration
GPIO    52 pins                                Pin Connections
LCD     Full configuration
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx

                                               NA

                                               Available pins are shown in 5.18.3 GPIO Pinout Overview

                                               LCD_SEG[17:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N,
                                               LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 53
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.19 EFM32LG942
The features of the EFM32LG942 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
vice specific implementation of the features.

                                                       Table 3.19. EFM32LG942 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
I2C0       Full configuration                         I2C0_SDA, I2C0_SCL
I2C1       Full configuration                         I2C1_SDA, I2C1_SCL
USART0     Full configuration with IrDA               US0_TX, US0_RX. US0_CLK, US0_CS
USART1     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
USART2     Full configuration with I2S                US2_TX, US2_RX, US2_CLK, US2_CS
LEUART0    Full configuration                         LEU0_TX, LEU0_RX
LEUART1    Full configuration                         LEU1_TX, LEU1_RX
TIMER0     Full configuration with DTI                TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER1     Full configuration                         TIM1_CC[2:0]
TIMER2     Full configuration                         TIM2_CC[2:0]
TIMER3     Full configuration                         TIM3_CC[2:0]
RTC        Full configuration                         NA
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         LET0_O[1:0]
PCNT0      Full configuration, 16-bit count register  PCNT0_S[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT1_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT2_S[1:0]
ACMP0      Full configuration                         ACMP0_CH[3:0], ACMP0_O
ACMP1      Full configuration                         ACMP1_CH[0], ACMP1_O
VCMP       Full configuration                         NA
ADC0       Full configuration                         ADC0_CH[7:0]
DAC0       Full configuration                         DAC0_OUT[1:0], DAC0_OUTxALT

silabs.com | Building a more connected world.         Rev. 2.10 | 54
Module  Configuration                                                                                                            EFM32LG Data Sheet
OPAMP   Full configuration
                                                                                                                 System Summary
AES     Full configuration
GPIO    50 pins                                Pin Connections
LCD     Full configuration
                                               Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx

                                               NA

                                               Available pins are shown in 5.19.3 GPIO Pinout Overview

                                               LCD_SEG[15:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N,
                                               LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 55
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.20 EFM32LG980
The features of the EFM32LG980 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.20. EFM32LG980 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
                                                      ACMP0_CH[7:0], ACMP0_O

silabs.com | Building a more connected world.         Rev. 2.10 | 56
Module  Configuration                                                                                                            EFM32LG Data Sheet
ACMP1   Full configuration
VCMP    Full configuration                                                                                       System Summary
ADC0    Full configuration
DAC0    Full configuration                     Pin Connections
OPAMP   Full configuration                     ACMP1_CH[7:0], ACMP1_O
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    81 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
LCD     Full configuration                     Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.20.3 GPIO Pinout Overview
                                               LCD_SEG[33:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N,
                                               LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 57
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.21 EFM32LG990
The features of the EFM32LG990 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.21. EFM32LG990 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
                                                      ACMP0_CH[7:0], ACMP0_O

silabs.com | Building a more connected world.         Rev. 2.10 | 58
Module  Configuration                                                                                                            EFM32LG Data Sheet
ACMP1   Full configuration
VCMP    Full configuration                                                                                       System Summary
ADC0    Full configuration
DAC0    Full configuration                     Pin Connections
OPAMP   Full configuration                     ACMP1_CH[7:0], ACMP1_O
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    86 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
LCD     Full configuration                     Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.21.3 GPIO Pinout Overview
                                               LCD_SEG[33:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N,
                                               LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 59
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.2.22 EFM32LG995
The features of the EFM32LG995 is a subset of the feature set described in the EFM32LG Reference Manual. The following table de-
scribes device specific implementation of the features.

                                                       Table 3.22. EFM32LG995 Configuration Summary

Module     Configuration                              Pin Connections
Cortex-M3  Full configuration                         NA
DBG        Full configuration                         DBG_SWCLK, DBG_SWDIO, DBG_SWO
MSC        Full configuration                         NA
DMA        Full configuration                         NA
RMU        Full configuration                         NA
EMU        Full configuration                         NA
CMU        Full configuration                         CMU_OUT0, CMU_OUT1
WDOG       Full configuration                         NA
PRS        Full configuration                         NA
USB        Full configuration                         USB_VBUS, USB_VBUSEN, USB_VREGI, USB_VREGO, USB_DM,
                                                      USB_DMPU, USB_DP, USB_ID
EBI        Full configuration                         EBI_A[27:0], EBI_AD[15:0], EBI_ARDY, EBI_ALE, EBI_BL[1:0],
                                                      EBI_CS[3:0], EBI_CSTFT, EBI_DCLK, EBI_DTEN, EBI_HSNC,
I2C0       Full configuration                         EBI_NANDREn, EBI_NANDWEn, EBI_REn, EBI_VSNC, EBI_WEn
I2C1       Full configuration                         I2C0_SDA, I2C0_SCL
USART0     Full configuration with IrDA               I2C1_SDA, I2C1_SCL
USART1     Full configuration with I2S                US0_TX, US0_RX. US0_CLK, US0_CS
USART2     Full configuration with I2S                US1_TX, US1_RX, US1_CLK, US1_CS
UART0      Full configuration                         US2_TX, US2_RX, US2_CLK, US2_CS
UART1      Full configuration                         U0_TX, U0_RX
LEUART0    Full configuration                         U1_TX, U1_RX
LEUART1    Full configuration                         LEU0_TX, LEU0_RX
TIMER0     Full configuration with DTI                LEU1_TX, LEU1_RX
TIMER1     Full configuration                         TIM0_CC[2:0], TIM0_CDTI[2:0]
TIMER2     Full configuration                         TIM1_CC[2:0]
TIMER3     Full configuration                         TIM2_CC[2:0]
RTC        Full configuration                         TIM3_CC[2:0]
BURTC      Full configuration                         NA
LETIMER0   Full configuration                         NA
PCNT0      Full configuration, 16-bit count register  LET0_O[1:0]
PCNT1      Full configuration, 8-bit count register   PCNT0_S[1:0]
PCNT2      Full configuration, 8-bit count register   PCNT1_S[1:0]
ACMP0      Full configuration                         PCNT2_S[1:0]
                                                      ACMP0_CH[7:0], ACMP0_O

silabs.com | Building a more connected world.         Rev. 2.10 | 60
Module  Configuration                                                                                                            EFM32LG Data Sheet
ACMP1   Full configuration
VCMP    Full configuration                                                                                       System Summary
ADC0    Full configuration
DAC0    Full configuration                     Pin Connections
OPAMP   Full configuration                     ACMP1_CH[7:0], ACMP1_O
                                               NA
AES     Full configuration                     ADC0_CH[7:0]
GPIO    93 pins                                DAC0_OUT[1:0], DAC0_OUTxALT
LCD     Full configuration                     Outputs: OPAMP_OUTx, OPAMP_OUTxALT, Inputs: OPAMP_Px,
                                               OPAMP_Nx
                                               NA
                                               Available pins are shown in 5.22.3 GPIO Pinout Overview
                                               LCD_SEG[35:0], LCD_COM[7:0], LCD_BCAP_P, LCD_BCAP_N,
                                               LCD_BEXT

silabs.com | Building a more connected world.  Rev. 2.10 | 61
                                                                                                                                                                              EFM32LG Data Sheet

                                                                                                                                           System Summary

3.3 Memory Map
The EFM32LG memory map is shown in the following figure, with RAM and Flash sizes for the largest memory configuration.

Figure 3.2. System Address Space with Core and Code Space Listing

silabs.com | Building a more connected world.                      Rev. 2.10 | 62
                                                          EFM32LG Data Sheet

                                                          System Summary

Figure 3.3. System Address Space with Peripheral Listing

silabs.com | Building a more connected world.             Rev. 2.10 | 63
                                                                                                                  EFM32LG Data Sheet

                                                                                                       Electrical Characteristics

4. Electrical Characteristics

4.1 Test Conditions

4.1.1 Typical Values
The typical data are based on TAMB=25C and VDD=3.0 V, as defined in 4.3 General Operating Conditions, unless otherwise specified.

4.1.2 Minimum and Maximum Values

The minimum and maximum values represent the worst conditions of ambient temperature, supply voltage and frequencies, as defined
in 4.3 General Operating Conditions, unless otherwise specified.

4.2 Absolute Maximum Ratings

The absolute maximum ratings are stress ratings, and functional operation under such conditions are not guaranteed. Stress beyond
the limits specified in the following table may affect the device reliability or cause permanent damage to the device. Functional operat-
ing conditions are given in 4.3 General Operating Conditions.

                                                               Table 4.1. Absolute Maximum Ratings

Parameter                         Symbol         Test Condition               Min                 Typ  Max      Unit
Storage temperature range         TSTG
Maximum soldering temperature     TS             Latest IPC/JEDEC J-          -40                 --   150      C
                                                 STD-020 Standard
External main supply voltage      VDDMAX                                                --        --   260      C
Voltage on any I/O pin            VIOPIN
Current per I/O pin (sink)        IIOMAX_SINK                                           0         --   3.8      V
Current per I/O pin (source)      IIOMAX_SOURCE
                                                                              -0.3                --   VDD+0.3  V

                                                                                        --        --   100      mA

                                                                                        --        --   -100     mA

4.3 General Operating Conditions

                                               Table 4.2. General Operating Conditions

Parameter                                                             Symbol                Min   Typ  Max      Unit
Ambient temperature range
Operating supply voltage                                              TAMB                  -40   --   85       C
Internal APB clock frequency
Internal AHB clock frequency                                          VDDOP                 1.98  --   3.8      V

                                                                      fAPB                  --    --   48       MHz

                                                                      fAHB                  --    --   48       MHz

silabs.com | Building a more connected world.                                                                Rev. 2.10 | 64
                                                                                                          EFM32LG Data Sheet

                                                                                               Electrical Characteristics

4.4 Current Consumption

                                               Table 4.3. Current Consumption

Parameter                       Symbol Test Condition                                     Min  Typ  Max  Unit

EM0 current. No prescaling.     IEM0           48 MHz HFXO, all peripheral clocks disa-   --   211  225 A/MHz

Running prime number calcula-                  bled, VDD= 3.0 V, TAMB=25C

tion code from Flash. (Produc-                 48 MHz HFXO, all peripheral clocks disa-   --   211  230 A/MHz

tion test condition = 14 MHz)                  bled, VDD= 3.0 V, TAMB=85C

                                               28 MHz HFRCO, all peripheral clocks disa-  --   212  220 A/MHz

                                               bled, VDD= 3.0 V, TAMB=25C

                                               28 MHz HFRCO, all peripheral clocks disa-  --   213  223 A/MHz

                                               bled, VDD= 3.0 V, TAMB=85C

                                               21 MHz HFRCO, all peripheral clocks disa-  --   214  224 A/MHz

                                               bled, VDD= 3.0 V, TAMB=25C

                                               21 MHz HFRCO, all peripheral clocks disa-  --   215  226 A/MHz

                                               bled, VDD= 3.0 V, TAMB=85C

                                               14 MHz HFRCO, all peripheral clocks disa-  --   216  231 A/MHz

                                               bled, VDD= 3.0 V, TAMB=25C

                                               14 MHz HFRCO, all peripheral clocks disa-  --   217  237 A/MHz

                                               bled, VDD= 3.0 V, TAMB=85C

                                               11 MHz HFRCO, all peripheral clocks disa-  --   218  239 A/MHz

                                               bled, VDD= 3.0 V, TAMB=25C

                                               11 MHz HFRCO, all peripheral clocks disa-  --   219  239 A/MHz

                                               bled, VDD= 3.0 V, TAMB=85C

                                               6.6 MHz HFRCO, all peripheral clocks disa- --   224  245 A/MHz
                                               bled, VDD= 3.0 V, TAMB=25C

                                               6.6 MHz HFRCO, all peripheral clocks disa- --   224  258 A/MHz
                                               bled, VDD= 3.0 V, TAMB=85C

                                               1.2 MHz HFRCO, all peripheral clocks disa- --   257  285 A/MHz
                                               bled, VDD= 3.0 V, TAMB=25C

                                               1.2 MHz HFRCO, all peripheral clocks disa- --   261  293 A/MHz
                                               bled, VDD= 3.0 V, TAMB=85C

silabs.com | Building a more connected world.                                                            Rev. 2.10 | 65
                                                                                                          EFM32LG Data Sheet

                                                                                               Electrical Characteristics

Parameter                     Symbol Test Condition                                       Min  Typ    Max   Unit
EM1 current (Production test
condition = 14 MHz)           IEM1             48 MHz HFXO, all peripheral clocks disa-   --   63     75    A/MHz

EM2 current                                    bled, VDD= 3.0 V, TAMB=25C
EM3 current
EM4 current                                    48 MHz HFXO, all peripheral clocks disa-   --   65     76    A/MHz
Note:
                                               bled, VDD= 3.0 V, TAMB=85C
   1. Using backup RTC.
                                               28 MHz HFRCO, all peripheral clocks disa-  --   64     75    A/MHz

                                               bled, VDD= 3.0 V, TAMB=25C

                                               28 MHz HFRCO, all peripheral clocks disa-  --   65     77    A/MHz

                                               bled, VDD= 3.0 V, TAMB=85C

                                               21 MHz HFRCO, all peripheral clocks disa-  --   65     76    A/MHz

                                               bled, VDD= 3.0 V, TAMB=25C

                                               21 MHz HFRCO, all peripheral clocks disa-  --   66     78    A/MHz

                                               bled, VDD= 3.0 V, TAMB=85C

                                               14 MHz HFRCO, all peripheral clocks disa-  --   67     79    A/MHz

                                               bled, VDD= 3.0 V, TAMB=25C

                                               14 MHz HFRCO, all peripheral clocks disa-  --   68     82    A/MHz

                                               bled, VDD= 3.0 V, TAMB=85C

                                               11 MHz HFRCO, all peripheral clocks disa-  --   68     81    A/MHz

                                               bled, VDD= 3.0 V, TAMB=25C

                                               11 MHz HFRCO, all peripheral clocks disa-  --   70     83    A/MHz

                                               bled, VDD= 3.0 V, TAMB=85C

                                               6.6 MHz HFRCO, all peripheral clocks disa- --   74     87    A/MHz
                                               bled, VDD= 3.0 V, TAMB=25C

                                               6.6 MHz HFRCO, all peripheral clocks disa- --   76     89    A/MHz
                                               bled, VDD= 3.0 V, TAMB=85C

                                               1.2 MHz HFRCO. all peripheral clocks disa- --   106    120 A/MHz
                                               bled, VDD= 3.0 V, TAMB=25C

                                               1.2 MHz HFRCO. all peripheral clocks disa- --   112    129 A/MHz
                                               bled, VDD= 3.0 V, TAMB=85C

                              IEM2             EM2 current with RTC prescaled to 1 Hz,    --   0.951  1.71  A

                                               32.768 kHz LFRCO, VDD= 3.0 V,

                                               TAMB=25C

                                               EM2 current with RTC prescaled to 1 Hz,    --   3.01   4.01  A

                                               32.768 kHz LFRCO, VDD= 3.0 V,

                                               TAMB=85C

                              IEM3             VDD= 3.0 V, TAMB=25C                      --   0.65   1.3   A

                                               VDD= 3.0 V, TAMB=85C                      --   2.65   4.0   A

                              IEM4             VDD= 3.0 V, TAMB=25C                      --   0.020 0.055  A

                                               VDD= 3.0 V, TAMB=85C                      --   0.44   0.90  A

silabs.com | Building a more connected world.                                                               Rev. 2.10 | 66
                                                                                                                           EFM32LG Data Sheet

                                                                                                                Electrical Characteristics

4.4.1 EM1 Current Consumption

          3.15                                                                  3.15

          3.10                                                                  3.10

          3.05                                                                  3.05
                                                                                3.00
Idd [mA]                                                              Idd [mA]  2.95                                    2.0V
                                                                                2.90                                    2.2V
          3.00                                                                                                          2.4V
                                                                                    40                                 2.6V
                                               -40C                                                                    2.8V
                                                                                                                        3.0V
                                               -15C                                                                    3.2V
                                                                                                                        3.4V
                                               5C                                                                      3.6V
                                                                                                                        3.8V
          2.95                                 25C

                                               45C

                                               65C

                                               85C

          2.90                                                                           15  5  25             45  65        85
               2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8
                                                             Vdd [V]                          Temperature [C]

                Figure 4.1. EM1 Current consumption with all peripheral clocks disabled and HFXO running at 48 MHz

          1.85                                                                  1.85

          1.80                                                                  1.80

          1.75                                                                  1.75
                                                                                1.70
Idd [mA]                                                              Idd [mA]  1.65                                    2.0V
                                                                                1.60                                    2.2V
          1.70                                                                                                          2.4V
                                                                                    40                                 2.6V
                                               -40C                                                                    2.8V
                                                                                                                        3.0V
                                               -15C                                                                    3.2V
                                                                                                                        3.4V
                                               5C                                                                      3.6V
                                                                                                                        3.8V
          1.65                                 25C

                                               45C

                                               65C

                                               85C

          1.60                                                                           15  5  25             45  65        85
               2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8
                                                             Vdd [V]                          Temperature [C]

                Figure 4.2. EM1 Current Consumption with all Peripheral Clocks Disabled and HFRCO Running at 28 MHz

silabs.com | Building a more connected world.                                                                           Rev. 2.10 | 67
                                                                                                                                                                   EFM32LG Data Sheet

                                                                                                                                                        Electrical Characteristics

          1.42                                                                                                          1.42
                                                                                                                        1.40
          1.40                                                                                                          1.38
                                                                                                                        1.36
          1.38                                                                                                          1.34
                                                                                                                        1.32
          1.36                                                                                                          1.30
                                                                                                                        1.28
Idd [mA]  1.34                                                                                                Idd [mA]  1.26
                                                                                                                        1.24
          1.32                                                                                                                                                  2.0V
                                                                                                                            40                                 2.2V
          1.30                                 -40C                                                                                                            2.4V
                                                                                                                                                                2.6V
                                               -15C                                                                                                            2.8V
                                                                                                                                                                3.0V
                                                                                                        5C                                                     3.2V
          1.28                                                                                                                                                  3.4V
                                                                                                                                                                3.6V
                                                                                                        25C                                                    3.8V

                                               45C

          1.26                                 65C

                                               85C

          1.24                                                                                                                   15  5  25             45  65        85
               2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8
                                                             Vdd [V]                                                                  Temperature [C]

                Figure 4.3. EM1 Current Consumption with all Peripheral Clocks Disabled and HFRCO Running at 21 MHz

          0.98                                                                                                          0.98

          0.96                                                                                                          0.96

          0.94                                                                                                          0.94

Idd [mA]  0.92                                                                                                Idd [mA]  0.92                                    2.0V
                                                                                                                        0.90                                    2.2V
          0.90                                 -40C                                                                    0.88                                    2.4V
                                                                                                                        0.86                                    2.6V
                                               -15C                                                                                                            2.8V
                                                                                                                            40                                 3.0V
                                               5C                                                                                                              3.2V
                                                                                                                                                                3.4V
          0.88                                 25C                                                                                                             3.6V
                                                                                                                                                                3.8V
                                               45C

                                               65C

                                               85C

          0.86                                                                                                                   15  5  25             45  65        85
               2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8
                                                             Vdd [V]                                                                  Temperature [C]

                Figure 4.4. EM1 Current Consumption with all Peripheral Clocks Disabled and HFRCO Running at 14 MHz

silabs.com | Building a more connected world.                                                                                                                   Rev. 2.10 | 68
                                                                                                                           EFM32LG Data Sheet

                                                                                                                Electrical Characteristics

          0.78                                                                  0.78

          0.76                                                                  0.76

Idd [mA]  0.74                                                        Idd [mA]  0.74                                    2.0V
                                                                                0.72                                    2.2V
          0.72                                 -40C                            0.70                                    2.4V
          0.70                                 -15C                                                                    2.6V
                                               5C                                  40                                 2.8V
                                               25C                                                                     3.0V
                                               45C                                                                     3.2V
                                               65C                                                                     3.4V
                                               85C                                                                     3.6V
                                                                                                                        3.8V

          2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8                                        15  5  25             45  65        85
                                                       Vdd [V]
                                                                                              Temperature [C]

                Figure 4.5. EM1 Current Consumption with all Peripheral Clocks Disabled and HFRCO Running at 11 MHz

          0.52                                                                  0.52

          0.51                                                                  0.51

          0.50                                                                  0.50

Idd [mA]  0.49                                                        Idd [mA]  0.49
                                                                                0.48
          0.48                                                                  0.47                                    2.0V
                                                                                0.46                                    2.2V
                                               -40C                            0.45                                    2.4V
                                                                                                                        2.6V
          0.47                                 -15C                                40                                 2.8V
                                                                                                                        3.0V
                                               5C                                                                      3.2V
                                                                                                                        3.4V
                                               25C                                                                     3.6V
                                                                                                                        3.8V
          0.46                                 45C

                                               65C

                                               85C

          0.45                                                                           15  5  25             45  65        85
               2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8
                                                             Vdd [V]                          Temperature [C]

                Figure 4.6. EM1 Current Consumption with all Peripheral Clocks Disabled and HFRCO Running at 6.6 MHz

silabs.com | Building a more connected world.                                                                           Rev. 2.10 | 69
                                                                                                                                                 EFM32LG Data Sheet

                                                                                                                                      Electrical Characteristics

          0.138                                -40C                                    0.160          2.0V
          0.136                                -15C                                    0.155          2.2V
          0.134                                5C                                      0.150          2.4V
          0.132                                25C                                     0.145          2.6V
                                               45C                                     0.140          2.8V
                                               65C                                     0.135          3.0V
                                               85C                                                    3.2V
                                                                                                       3.4V
Idd [mA]  0.130                                                               Idd [mA]                 3.6V
                                                                                                       3.8V

          0.128

                                                                                        0.130

          0.126                                                                         0.125

          0.124                                                                         0.120

          0.122                                                                         0.115          15          5      25             45      65      85
                2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8                                       40
                                                              Vdd [V]
                                                                                                                    Temperature [C]

4.4.2 EM2 Current Consumption

                    3.5                                                                           3.5

                                               -40.0C                                                 Vdd=2.0V

                                               -15.0C                                                 Vdd=2.2V

                    3.0                        5.0C                                              3.0  Vdd=2.4V

                                               25.0C                                                  Vdd=2.6V

                                               45.0C                                                  Vdd=2.8V

                                               65.0C                                                  Vdd=3.0V

                    2.5                        85.0C                                             2.5  Vdd=3.2V

                                                                                                       Vdd=3.4V

          Idd [uA]                                                                      Idd [uA]       Vdd=3.6V

                    2.0                                                                           2.0  Vdd=3.8V

                    1.5                                                                           1.5

                    1.0                                                                           1.0

                    0.5                                                                           0.5
                       2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8                                    40  20       0     20             40      60      80
                                                                     Vdd [V]
                                                                                                                    Temperature [C]

                         Figure 4.7. EM2 Current Consumption, RTC prescaled to 1 kHz, 32.768 kHz LFRCO

silabs.com | Building a more connected world.                                                                                                         Rev. 2.10 | 70
                                                                                                                                                                                                   EFM32LG Data Sheet

                                                                                                                                                                                        Electrical Characteristics

4.4.3 EM3 Current Consumption

3.0                                                                                                                                      3.0

                                               -40.0C                                                                                        Vdd=2.0V

                                               -15.0C                                                                                        Vdd=2.2V

2.5                                            5.0C                                                                                     2.5  Vdd=2.4V

                                               25.0C                                                                                         Vdd=2.6V

                                               45.0C                                                                                         Vdd=2.8V

                                               65.0C                                                                                         Vdd=3.0V

2.0                                            85.0C                                                                                    2.0  Vdd=3.2V

                                                                                                                                              Vdd=3.4V

Idd [uA]                                                                                                                                      Vdd=3.6V
                                                                                                                               Idd [uA]
1.5                                                                                                                                      1.5  Vdd=3.8V

1.0                                                                                                                                      1.0

0.5                                                                                                                                      0.5

0.0                                                                                                                                      0.0
   2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8                                                                                               40  20                  0  20                40  60  80
                                                 Vdd [V]
                                                                                                                                                                      Temperature [C]

                                               Figure 4.8. EM3 Current Consumption

4.4.4 EM4 Current Consumption

0.7                                                                                                                                      0.7

     -40.0C                                                                                                                                  Vdd=2.0V

     -15.0C                                                                                                                                  Vdd=2.2V

0.6  5.0C                                                                                                                               0.6  Vdd=2.4V

     25.0C                                                                                                                                   Vdd=2.6V

     45.0C                                                                                                                                   Vdd=2.8V

0.5  65.0C                                                                                                                              0.5  Vdd=3.0V

     85.0C                                                                                                                                   Vdd=3.2V

0.4                                                                                                                                                      Vdd=3.4V
Idd [uA]                                                                                                                                 0.4
                                                                                                                               Idd [uA]
                                                                                                                                                         Vdd=3.6V

                                                                                                                                              Vdd=3.8V

0.3                                                                                                                                      0.3

0.2                                                                                                                                      0.2

0.1                                                                                                                                      0.1

0.0                                                                                                                                      0.0
   2.0 2.2 2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8                                                                                               40  20                  0  20                40  60  80
                                                 Vdd [V]
                                                                                                                                                                      Temperature [C]

                                               Figure 4.9. EM4 Current Consumption

silabs.com | Building a more connected world.                                                                                                                                                   Rev. 2.10 | 71
                                                                                                                                EFM32LG Data Sheet

                                                                                                                     Electrical Characteristics

4.5 Transition between Energy Modes
The transition times are measured from the trigger to the first clock edge in the CPU.

                                                                Table 4.4. Energy Modes Transitions

Parameter                                              Symbol            Min                         Typ      Max           Unit
Transition time from EM1 to EM0
Transition time from EM2 to EM0                        tEM10             --                          0        --      HFCORECLK cycles
Transition time from EM3 to EM0
Transition time from EM4 to EM0                        tEM20             --                          2        --            s

                                                       tEM30             --                          2        --            s

                                                       tEM40             --                          163      --            s

4.6 Power Management
The EFM32LG requires the AVDD_x, VDD_DREG and IOVDD_x pins to be connected together (with optional filter) at the PCB level.
For practical schematic recommendations, please see the application note, AN0002 EFM32 Hardware Design Considerations.

                                                                    Table 4.5. Power Management

Parameter                        Symbol        Test Condition                                           Min   Typ     Max         Unit

BOD threshold on falling exter- VBODextthr-                                                             1.74      --  1.96        V
nal supply voltage

BOD threshold on rising exter- VBODextthr+                                                                --  1.85    1.98        V
nal supply voltage

Power-on Reset (POR) thresh-     VPORthr+                                                                 --      --  1.98        V
old on rising external supply
voltage

Delay from reset is released un- tRESET        Applies to Power-on Reset, Brown-                          --  163     --          s
til program execution starts
                                               out Reset and pin reset.

Voltage regulator decoupling     CDECOUPLE     X5R capacitor recommended. Apply                           --      1   --          F

capacitor.                                     between DECOUPLE pin and

                                               GROUND

USB voltage regulator out de- CUSB_VREGO X5R capacitor recommended. Apply                                 --      1   --          F

coupling capacitor.                            between USB_VREGO pin and

                                               GROUND

USB voltage regulator in decou- CUSB_VREGI X5R capacitor recommended. Apply                               --  4.7     --          F

pling capacitor.                               between USB_VREGI pin and

                                               GROUND

silabs.com | Building a more connected world.                                                                               Rev. 2.10 | 72
                                                                                             EFM32LG Data Sheet

                                                                                  Electrical Characteristics

4.7 Flash

Parameter                        Symbol                  Table 4.6. Flash  Min    Typ   Max   Unit
                                 ECFLASH       Test Condition
Flash erase cycles before fail-                                            20000  --    --    cycles
ure                              RETFLASH      TAMB

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
搜索索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved