电子工程世界电子工程世界电子工程世界

产品描述

搜索

XS1-G04B-FB512-C4

器件型号:XS1-G04B-FB512-C4
器件类别:半导体    嵌入式处理器和控制器   
文件大小:10843.99KB,共13页
厂商名称:XMOS
厂商官网:http://www.xmos.com/
标准:  
下载文档

器件描述

IC mcu 32bit 256kb sram 512fbga

参数
Datasheets:
XS1-G04B-FB512 Datasheet:
xCORE MMCU Overview:
xCORE General Purpose Brief:
Product Photos:
512-BGA:
Standard Package : 60
Category: Integrated Circuits (ICs)
Family: Embedded - Microcontrollers
Series: XS1
Packaging : Tray
Core Processor: XCore
Core Size: 32-Bit Quad-Core
Speed: 400MIPS
Connectivity: Configurable
Peripherals: -
Number of I/O: 256
Program Memory Size: 256KB (64K x 32)
Program Memory Type: SRAM
EEPROM Size: -
RAM Size: -
Voltage - Supply (Vcc/Vdd): 0.95 V ~ 3.6 V
Data Converters: -
Oscillator Type: External
Operating Temperature: 0°C ~ 70°C
Package / Case: 512-LFBGA
Supplier Device Package: 512-PBGA (20x20)
Dynamic Catalog: XS1
For Use With: XMOS AVB REF KIT-ND - KIT REF AVB W/4 XS1-G-DK880-1016-ND - KIT REF LED RGB 16X32 W/XC-3880-1015-ND - BOARD KIT XS1-G4 LED CTRL TILE880-1014-ND - BOARD DEV KIT XS1-G4 ETHERNET880-1013-ND - BOARD DEV KIT XS1-G4880-1012-ND - KIT DEV 4CORE G4 W/LCD TOUCH
Other Names: 880-1010XS1G04BFB512C4

XS1-G04B-FB512-C4器件文档内容

XS1-G04B-FB512 Datasheet

2012/10/15                        Document Number: X1066,
XMOS 2012, All Rights Reserved
XS1-G04B-FB512 Datasheet  1

Table of Contents

    1 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
    2 Pin Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
    3 Signal Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
    4 Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
    5 Product Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
    6 DC and Switching Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
    7 Package Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
    8 Ordering Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
    9 Development Tools . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
    10 Addendum: XMOS USB Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
    11 Associated Design Documentation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
    12 Related Documentation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
    13 Revision History . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27

TO OUR VALUED CUSTOMERS

It is our intention to provide you with accurate and comprehensive documentation for the hardware and
software components used in this product. To subscribe to receive updates, visit http://www.xmos.com/.
XMOS Ltd. is the owner or licensee of the information in this document and is providing it to you "AS IS" with
no warranty of any kind, express or implied and shall have no liability in relation to its use. XMOS Ltd. makes
no representation that the information, or any particular implementation thereof, is or will be free from any
claims of infringement and again, shall have no liability in relation to any such claims.
XMOS and the XMOS logo are registered trademarks of XMOS Ltd in the United Kingdom and other countries,
and may not be used without written permission. Company and product names mentioned in this document
are the trademarks or registered trademarks of their respective owners.

X1066,
XS1-G04B-FB512 Datasheet  2

1 Features

Quad-Tile Multicore Microcontroller with Advanced Multi-Core RISC Architecture
    Up to 1600 MIPS shared between up to 32 real-time logical cores
    Each logical core has:
      -- Guaranteed throughput of between 1/4 and 1/8 of tile MIPS
      -- 16x32bit dedicated registers
    159 high-density 16/32-bit instructions
      -- All have single clock-cycle execution (except for divide)
      -- 32x3264-bit MAC instructions for DSP, arithmetic and user-definable cryptographic
           functions

Programmable I/O
    256 general-purpose I/O pins, configurable as input or output
    Port sampling rates of up to 60 MHz with respect to an external clock
    128 channel ends for communication with other cores, on or off-chip

Memory
    256KB internal single-cycle SRAM (max 64KB per tile) for code and data storage
    32KB internal OTP (max 8KB per tile) for application boot code

JTAG Module for On-Chip Debug
Security Features

    Programming lock disables debug and prevents read-back of memory contents
    AES bootloader ensures secrecy of IP held on external flash memory

Ambient Temperature Range
    Commercial qualification: 0 C to 70 C
    Industrial qualification: -40 C to 85 C

Speed Grade
    400 MHz part: 400 MIPS

512-pin PBGA package 0.8 mm pitch

X1066,
XS1-G04B-FB512 Datasheet                                                                                                                                                                  3

2 Pin Configuration

        1    2      3      4       5       6      7        8      9         10 11 12 13 14 15 16 17 18 19 20 21 22 23 24

A   IO VDD IO VDD X0D61 X0D63 X0D65 VSS X0D67 X0D69               NC        IO VDD  NC   NC   NC       NC   VSS  NC     X3D69 X3D67 IO VDD X3D65 X3D63 X3D61 VSS                VSS

B   IO VDD IO VDD NC       X0D62 X0D64 VSS X0D66 X0D68 X0D70 IO VDD                 NC   NC   NC       NC   VSS  X3D70 X3D68 X3D66 IO VDD X3D64 X3D62             NC     VSS    VSS

C       NC   X0D58 IO VDD X0D37 X0D39 X0D41       VSS      X0D43  NC        NC IO VDD NC      NC       VSS  NC   NC     X3D43 IO VDD X3D41 X3D39 X3D37 VSS X3D58                NC

D   X0D57 X0D56 X0D35 IO VDD X0D36 X0D38 X0D40 VSS X0D42                    NC      NC   NC   NC       NC   NC   X3D42 IO VDD X3D40 X3D38 X3D36           VSS     X3D35 X3D56 X3D57

E   X0D55 X0D54 X0D33 X0D34 IO VDD X0D13 X0D15 X0D17 VSS X0D19 X0D21 X0D23 X3D23 X3D21 X3D19 IO VDD X3D17 X3D15 X3D13 VSS X3D34 X3D33 X3D54 X3D55

F       VSS  VSS X0D31 X0D32 X0D11 IO VDD X0D12 X0D14 X0D16 X0D18 X0D20 X0D22 X3D22 X3D20 X3D18 X3D16 X3D14 X3D12 VSS X3D11 X3D32 X3D31 IO VDD IO VDD

                                                                  SS_                                                   SS_OTP_
                                                           SS_PLL_ BYPASS_                SS_ SS_OTP_                   PWR_UP
G   X0D53 X0D52     VSS    X0D30   X0D09   X0D10  IO VDD   BYPASS PLL_      VDD     VDD  RESET VREF    VDD  VDD  VDD             VSS       X3D10 X3D09 X3D30 IO VDD X3D52 X3D53

                                                                  LOCK

H   X0D51 X0D50 X0D29 VSS X0D07 X0D08 SS_CLK                                                                                     SS_XC0_   X3D08  X3D07   IO VDD  X3D29  X3D50  X3D51
                                                                                                                                   BS[0]

J   X0D49    NC     X0D27 X0D28    VSS     X0D06  SS_PLL_                                                                        SS_XC0_   X3D06  IO VDD  X3D28   X3D27  NC     X3D49
                                                   LOCK                                                                            BS[1]

K   IO VDD IO VDD X0D25 X0D26 X0D05 X0D04 VDD                               VSS     VSS  VSS  VSS      VSS  VSS                  VDD X3D04 X3D05 X3D26 X3D25 VSS                VSS

L       NC   NC IO VDD X0D24 X0D03 X0D02 VDD                                VSS     VSS  VSS  VSS      VSS  VSS                  VDD X3D02 X3D03 X3D24            NC     SS_XC_ SS_XC1_
                                                                                                                                                                         CFG[0] BS[0]

M       NC   NC     NC     NC                     SS_EXT_                   VSS     VSS  VSS  VSS      VSS  VSS                    SS_                                   SS_XC_ SS_XC1_
                                   X0D01 X0D00 OSC_                                                                              DEBUG     X3D00  X3D01   NC      NC     CFG[1] BS[1]
                                                  CONFIG

                                                  SS_EXT_                                                                                                                SS_XC0_ SS_XC1_
                                                  OSC_                                                                              SS_
N       NC   NC     NC     NC      X1D01 X1D00     HS_                      VSS     VSS  VSS  VSS      VSS  VSS                  RESERVED  X2D00  X2D01   NC      NC     BS[2]  BS[2]

                                                  MODE

P       NC   NC     VSS X1D24 X1D03 X1D02 VDD                               VSS     VSS  VSS  VSS      VSS  VSS                  VDD X2D02 X2D03 X2D24            NC     SS_XC0_ SS_XC1_
                                                                                                                                                                         BS[3]  BS[3]

R       VSS  VSS X1D25 X1D26 X1D05 X1D04 VDD                                VSS     VSS  VSS  VSS      VSS  VSS                  VDD X2D04 X2D05 X2D26 X2D25 IO VDD IO VDD

T   X1D49    NC     X1D27  X1D28   IO VDD  X1D06  SS_PLL_                                                                        SS_
                                                    TEST                                                                         TEST_ X2D06      VSS     X2D28 X2D27    NC     X2D49
                                                                                                                                 ENA

U   X1D51    X1D50  X1D29  IO VDD  X1D07   X1D08  SS_PLL_                                                                        SS_TCK X2D08 X2D07 VSS X2D29 X2D50 X2D51
                                                   AGND

V   X1D53 X1D52 IO VDD X1D30 X1D09 X1D10          VSS      SS_PLL_ SS_OTP_  VDD     VDD SS_TMS SS_TDO VDD   VDD SS_TDI SS_TRST IO VDD X2D10 X2D09 X2D30 VSS X2D52 X2D53
                                                           AVDD   VPP

W   IO VDD IO VDD X1D31 X1D32 X1D11        VSS    X1D12 X1D14 X1D16 X1D18 X1D20 X1D22 X2D22 X2D20 X2D18 X2D16 X2D14 X2D12 IO VDD X2D11 X2D32 X2D31                       VSS    VSS

Y   X1D55 X1D54 X1D33 X1D34 VSS X1D13 X1D15 X1D17 IO VDD X1D19 X1D21 X1D23 X2D23 X2D21 X2D19 VSS X2D17 X2D15 X2D13 IO VDD X2D34 X2D33 X2D54 X2D55

AA X1D57 X1D56 X1D35       VSS     X1D36 X1D38 X1D40 IO VDD X1D42           NC      NC   NC   NC       NC   NC   X2D42  VSS      X2D40 X2D38 X2D36 IO VDD X2D35 X2D56 X2D57

AB      NC   X1D58  VSS    X1D37 X1D39 X1D41 IO VDD X1D43         NC        NC      VSS  NC   NC IO VDD NC       NC     X2D43 VSS X2D41 X2D39 X2D37 IO VDD X2D58                NC

AC      VSS  VSS    NC     X1D62 X1D64 IO VDD X1D66 X1D68 X1D70             VSS     NC   NC   NC       NC   IO VDD X2D70 X2D68 X2D66       VSS    X2D64 X2D62     NC     IO VDD IO VDD

AD      VSS  VSS    X1D61 X1D63 X1D65 IO VDD X1D67 X1D69          NC        VSS     NC   NC   NC       NC IO VDD NC     X2D69 X2D67 VSS X2D65 X2D63 X2D61 IO VDD IO VDD

X1066,
XS1-G04B-FB512 Datasheet                                                                                      4

3 Signal Description

  Module      Signal          Function                              Type      Active Properties
  Power
  PLL                   PU=Pull Up, PD=Pull Down, ST=Schmitt Trigger Input, OT=Output Tristate, S=Switchable
  JTAG
                              RS=Required for SPI boot (5.6), RU=Required for USB-enabled devices (10)
  Tile 0 I/O
              VSS             Digital ground                        GND       --
X1066,
              VDD             Digital tile power                    PWR       --

              IO VDD          Digital I/O power                     PWR       --

              SS_PLL_AGND     Analog ground for PLL                 GND       --

              SS_PLL_AVDD     Analog PLL power                      PWR       --

              SS_OTP_VPP      OTP programming voltage               PWR       --

              SS_RESET        Global reset input                    Input     --

              SS_CLK          PLL reference clock                   Input     --  PD, ST

              SS_PLL_BYPASS   PLL bypass                            Input     --  PD

              SS_EXT_OSC_CONFIG Oscillator config                   Input     --  PD

              SS_EXT_OSC_HS_MODE Oscillator high-speed mode         Input     --  PD

              SS_XC0_BS[3:0]  Boot status (tile 0)                  I/O       --  PU

              SS_XC1_BS[3:0]  Boot status (tile 1)                  I/O       --  PU

              SS_TDI          Test data input                       Input     --  PU, ST

              SS_TDO          Test data output                      Output --     PD

              SS_TMS          Test mode select                      Input     --  PU, ST

              SS_TRST         Test reset input                      Input     --  PU, ST

              SS_TCK          Test clock                            Input     --  PU, ST

              SS_DEBUG        Multi-chip debug                      I/O       --  PU

              X0D00                         P1A0                    I/O       --  PDS, RS
              X0D01                                                               PDS, RS
              X0D02           X0LA45ib      P1B0                    I/O       --  PDS, RU
              X0D03                                                               PDS, RU
              X0D04           X0LA35ib            P4A0 P8A0 P16A0 P32A20 I/O  --  PDS, RU
              X0D05                                                               PDS, RU
              X0D06           X0LA25ib            P4A1 P8A1 P16A1 P32A21 I/O  --  PDS, RU
              X0D07                                                               PDS, RU
              X0D08           X0LA12bi /5b        P4B0 P8A2 P16A2 P32A22 I/O  --  PDS, RU
              X0D09                                                               PDS, RU
              X0D10           X0LA02bi /5b        P4B1 P8A3 P16A3 P32A23 I/O  --  PDS, RS
              X0D11                                                               PDS, RS
              X0D12           X0LA02bo/5b         P4B2 P8A4 P16A4 P32A24 I/O  --  PDS, RU
              X0D13                                                               PDS, RU
              X0D14           X0LA12bo/5b         P4B3 P8A5 P16A5 P32A25 I/O  --  PDS, RU
              X0D15                                                               PDS, RU
              X0D16           X0LA25ob            P4A2 P8A6 P16A6 P32A26 I/O  --  PDS, RU
              X0D17                                                               PDS, RU
              X0D18           X0LA35ob            P4A3 P8A7 P16A7 P32A27 I/O  --  PDS, RU
                                                                                  (continued)
                              X0LA45ob      P1C0                    I/O       --

                                            P1D0                    I/O       --

                                            P1E0                    I/O       --

                              X0LB45ib      P1F0                    I/O       --

                              X0LB35ib            P4C0 P8B0 P16A8 P32A28 I/O  --

                              X0LB25ib            P4C1 P8B1 P16A9 P32A29 I/O  --

                              X0LB12bi /5b        P4D0 P8B2 P16A10  I/O       --

                              X0LB02bi /5b        P4D1 P8B3 P16A11  I/O       --

                              X0LB02bo/5b         P4D2 P8B4 P16A12  I/O       --
XS1-G04B-FB512 Datasheet                                                                           5

Module      Name          Function                                      Type  Active  Properties
Tile 0 I/O  X0D19                                                       I/O   --      PDS, RU
            X0D20         X0LB12bo/5b         P4D3 P8B5 P16A13          I/O   --      PDS, RU
            X0D21                                                       I/O   --      PDS, RU
            X0D22         X0LB25ob            P4C2 P8B6 P16A14 P32A30   I/O   --      PDS, RU
            X0D23                                                       I/O   --      PDS, RU
            X0D24         X0LB35ob            P4C3 P8B7 P16A15 P32A31   I/O   --      PDS
            X0D25                                                       I/O   --      PDS
            X0D26         X0LB45ob      P1G0                            I/O   --      PDS, RU
            X0D27                                                       I/O   --      PDS, RU
            X0D28                       P1H0                            I/O   --      PDS, RU
            X0D29                                                       I/O   --      PDS, RU
            X0D30                       P1I0                            I/O   --      PDS, RU
            X0D31                                                       I/O   --      PDS, RU
            X0D32                       P1J0                            I/O   --      PDS, RU
            X0D33                                                       I/O   --      PDS, RU
            X0D34                             P4E0 P8C0 P16B0           I/O   --      PDS
            X0D35                                                       I/O   --      PDS
            X0D36                             P4E1 P8C1 P16B1           I/O   --      PDS
            X0D37                                                       I/O   --      PDS, RU
            X0D38                             P4F0 P8C2 P16B2           I/O   --      PDS, RU
            X0D39                                                       I/O   --      PDS, RU
            X0D40                             P4F1 P8C3 P16B3           I/O   --      PDS, RU
            X0D41                                                       I/O   --      PDS, RU
            X0D42                             P4F2 P8C4 P16B4           I/O   --      PDS, RU
            X0D43                                                       I/O   --      PUS, RU
            X0D49                             P4F3 P8C5 P16B5           I/O   --      PDS
            X0D50                                                       I/O   --      PDS
            X0D51                             P4E2 P8C6 P16B6           I/O   --      PDS
            X0D52                                                       I/O   --      PDS
            X0D53                             P4E3 P8C7 P16B7           I/O   --      PDS
            X0D54                                                       I/O   --      PDS
            X0D55                       P1K0                            I/O   --      PDS
            X0D56                                                       I/O   --      PDS
            X0D57                       P1L0                            I/O   --      PDS
            X0D58                                                       I/O   --      PDS
            X0D61                       P1M0  P8D0 P16B8                I/O   --      PDS
            X0D62                                                       I/O   --      PDS
            X0D63                       P1N0  P8D1 P16B9                I/O   --      PDS
            X0D64                                                       I/O   --      PDS
            X0D65                       P1O0  P8D2 P16B10               I/O   --      PDS
            X0D66                                                       I/O   --      PDS
            X0D67                       P1P0  P8D3 P16B11               I/O   --      PDS
            X0D68                                                       I/O   --      PDS
                                              P8D4 P16B12                             (continued)

                                              P8D5 P16B13

                                              P8D6 P16B14

                                              P8D7 P16B15

                          X0LC45ib                              P32A0
                          X0LC35ib                              P32A1
                          X0LC25ib                              P32A2
                          X0LC12bi /5b                          P32A3
                          X0LC02bi /5b                          P32A4
                          X0LC02bo/5b                           P32A5
                          X0LC12bo/5b                           P32A6
                          X0LC25ob                              P32A7
                          X0LC35ob                              P32A8
                          X0LC45ob                              P32A9
                          X0LD45ib                              P32A10
                          X0LD35ib                              P32A11
                          X0LD25ib                              P32A12
                          X0LD12bi /5b                          P32A13
                          X0LD02bi /5b                          P32A14
                          X0LD02bo/5b                           P32A15
                          X0LD12bo/5b                           P32A16
                          X0LD25ob                              P32A17

X1066,
XS1-G04B-FB512 Datasheet                                                                           6

Module      Name          Function                                      Type  Active  Properties
Tile 0 I/O  X0D69                                                       I/O   --
            X0D70         X0LD35ob                              P32A18  I/O   --      PDS
Tile 1 I/O  X1D00         X0LD45ob                              P32A19  I/O   --      PDS
            X1D01                                                       I/O   --      PDS
            X1D02                       P1A0                            I/O   --      PDS
            X1D03                                                       I/O   --      PDS, RU
            X1D04         X1LA45ob      P1B0                            I/O   --      PDS, RU
            X1D05                                                       I/O   --      PDS, RU
            X1D06         X1LA35ob            P4A0 P8A0 P16A0   P32A20  I/O   --      PDS, RU
            X1D07                                               P32A21  I/O   --      PDS, RU
            X1D08         X1LA25ob            P4A1 P8A1 P16A1   P32A22  I/O   --      PDS, RU
            X1D09                                               P32A23  I/O   --      PDS, RU
            X1D10         X1LA12bo/5b         P4B0 P8A2 P16A2   P32A24  I/O   --      PDS, RU
            X1D11                                               P32A25  I/O   --      PDS
            X1D12         X1LA02bo/5b         P4B1 P8A3 P16A3   P32A26  I/O   --      PDS
            X1D13                                               P32A27  I/O   --      PDS, RU
            X1D14         X1LA02bi /5b        P4B2 P8A4 P16A4           I/O   --      PDS, RU
            X1D15                                                       I/O   --      PDS, RU
            X1D16         X1LA12bi /5b        P4B3 P8A5 P16A5           I/O   --      PDS, RU
            X1D17                                                       I/O   --      PDS, RU
            X1D18         X1LA25ib            P4A2 P8A6 P16A6           I/O   --      PDS, RU
            X1D19                                                       I/O   --      PDS, RU
            X1D20         X1LA35ib            P4A3 P8A7 P16A7           I/O   --      PDS, RU
            X1D21                                                       I/O   --      PDS, RU
            X1D22         X1LA45ib      P1C0                            I/O   --      PDS, RU
            X1D23                                                       I/O   --      PDS, RU
            X1D24                       P1D0                            I/O   --      PDS, RU
            X1D25                                                       I/O   --      PDS
            X1D26                       P1E0                            I/O   --      PDS
            X1D27                                                       I/O   --      PDS, RU
            X1D28         X1LB45ob      P1F0                            I/O   --      PDS, RU
            X1D29                                                       I/O   --      PDS, RU
            X1D30         X1LB35ob            P4C0 P8B0 P16A8 P32A28    I/O   --      PDS, RU
            X1D31                                                       I/O   --      PDS, RU
            X1D32         X1LB25ob            P4C1 P8B1 P16A9 P32A29    I/O   --      PDS, RU
            X1D33                                                       I/O   --      PDS, RU
            X1D34         X1LB12bo/5b         P4D0 P8B2 P16A10          I/O   --      PDS, RU
            X1D35                                                       I/O   --      PDS, RU
            X1D36         X1LB02bo/5b         P4D1 P8B3 P16A11          I/O   --      PDS, RU
            X1D37                                                       I/O   --      PDS, RU
            X1D38         X1LB02bi /5b        P4D2 P8B4 P16A12          I/O   --      PDS, RU
            X1D39                                                       I/O   --      PDS, RU
            X1D40         X1LB12bi /5b        P4D3 P8B5 P16A13          I/O   --      PDS, RU
                                                                                      PDS, RU
                          X1LB25ib            P4C2 P8B6 P16A14 P32A30                 (continued)

                          X1LB35ib            P4C3 P8B7 P16A15 P32A31

                          X1LB45ib      P1G0

                                        P1H0

                                        P1I0

                                        P1J0

                                              P4E0 P8C0 P16B0

                                              P4E1 P8C1 P16B1

                                              P4F0 P8C2 P16B2

                                              P4F1 P8C3 P16B3

                                              P4F2 P8C4 P16B4

                                              P4F3 P8C5 P16B5

                                              P4E2 P8C6 P16B6

                                              P4E3 P8C7 P16B7

                                        P1K0

                                        P1L0

                                        P1M0  P8D0 P16B8

                                        P1N0  P8D1 P16B9

                                        P1O0  P8D2 P16B10

                                        P1P0  P8D3 P16B11

                                              P8D4 P16B12

X1066,
XS1-G04B-FB512 Datasheet                                                                             7

Module      Name          Function                                        Type  Active  Properties
Tile 1 I/O  X1D41                                                         I/O   --
            X1D42                               P8D5 P16B13               I/O   --      PDS, RU
Tile 2 I/O  X1D43                                                         I/O   --      PDS, RU
            X1D49                               P8D6 P16B14               I/O   --      PUS, RU
            X1D50                                                         I/O   --      PDS
            X1D51                               P8D7 P16B15               I/O   --      PDS
            X1D52                                                         I/O   --      PDS
            X1D53         X1LC45ob                                P32A0   I/O   --      PDS
            X1D54         X1LC35ob                                P32A1   I/O   --      PDS
            X1D55         X1LC25ob                                P32A2   I/O   --      PDS
            X1D56         X1LC12bo/5b                             P32A3   I/O   --      PDS
            X1D57         X1LC02bo/5b                             P32A4   I/O   --      PDS
            X1D58         X1LC02bi /5b                            P32A5   I/O   --      PDS
            X1D61         X1LC12bi /5b                            P32A6   I/O   --      PDS
            X1D62         X1LC25ib                                P32A7   I/O   --      PDS
            X1D63         X1LC35ib                                P32A8   I/O   --      PDS
            X1D64         X1LC45ib                                P32A9   I/O   --      PDS
            X1D65         X1LD45ob                                P32A10  I/O   --      PDS
            X1D66         X1LD35ob                                P32A11  I/O   --      PDS
            X1D67         X1LD25ob                                P32A12  I/O   --      PDS
            X1D68         X1LD12bo/5b                             P32A13  I/O   --      PDS
            X1D69         X1LD02bo/5b                             P32A14  I/O   --      PDS
            X1D70         X1LD02bi /5b                            P32A15  I/O   --      PDS
            X2D00         X1LD12bi /5b                            P32A16  I/O   --      PDS
            X2D01         X1LD25ib                                P32A17  I/O   --      PDS
            X2D02         X1LD35ib                                P32A18  I/O   --      PDS
            X2D03         X1LD45ib                                P32A19  I/O   --      PDS, RU
            X2D04                                                         I/O   --      PDS, RU
            X2D05                         P1A0                            I/O   --      PDS, RU
            X2D06                                                         I/O   --      PDS, RU
            X2D07         X2LA45ib      P1B0                              I/O   --      PDS, RU
            X2D08                                                         I/O   --      PDS, RU
            X2D09         X2LA35ib              P4A0 P8A0 P16A0   P32A20  I/O   --      PDS, RU
            X2D10                                                 P32A21  I/O   --      PDS, RU
            X2D11         X2LA25ib              P4A1 P8A1 P16A1   P32A22  I/O   --      PDS
            X2D12                                                 P32A23  I/O   --      PDS
            X2D13         X2LA12bi /5b          P4B0 P8A2 P16A2   P32A24  I/O   --      PDS, RU
            X2D14                                                 P32A25  I/O   --      PDS, RU
            X2D15         X2LA02bi /5b          P4B1 P8A3 P16A3   P32A26  I/O   --      PDS, RU
            X2D16                                                 P32A27  I/O   --      PDS, RU
            X2D17         X2LA02bo/5b           P4B2 P8A4 P16A4           I/O   --      PDS, RU
            X2D18                                                         I/O   --      PDS, RU
            X2D19         X2LA12bo/5b           P4B3 P8A5 P16A5           I/O   --      PDS, RU
                                                                                        PDS, RU
                          X2LA25ob              P4A2 P8A6 P16A6                         (continued)

                          X2LA35ob              P4A3 P8A7 P16A7

                          X2LA45ob      P1C0

                                        P1D0

                                        P1E0

                          X2LB45ib      P1F0

                          X2LB35ib              P4C0 P8B0 P16A8 P32A28

                          X2LB25ib              P4C1 P8B1 P16A9 P32A29

                          X2LB12bi /5b          P4D0 P8B2 P16A10

                          X2LB02bi /5b          P4D1 P8B3 P16A11

                          X2LB02bo/5b           P4D2 P8B4 P16A12

                          X2LB12bo/5b           P4D3 P8B5 P16A13

X1066,
XS1-G04B-FB512 Datasheet                                                                             8

Module      Name          Function                                        Type  Active  Properties
Tile 2 I/O  X2D20                                                         I/O   --
            X2D21         X2LB25ob               P4C2 P8B6 P16A14 P32A30  I/O   --      PDS, RU
            X2D22         X2LB35ob               P4C3 P8B7 P16A15 P32A31  I/O   --      PDS, RU
            X2D23         X2LB45ob      P1G0                              I/O   --      PDS, RU
            X2D24                       P1H0                              I/O   --      PDS, RU
            X2D25                                                         I/O   --      PDS
            X2D26                       P1I0                              I/O   --      PDS
            X2D27                                                         I/O   --      PDS, RU
            X2D28                       P1J0                              I/O   --      PDS, RU
            X2D29                                                         I/O   --      PDS, RU
            X2D30                             P4E0 P8C0 P16B0             I/O   --      PDS, RU
            X2D31                                                         I/O   --      PDS, RU
            X2D32                             P4E1 P8C1 P16B1             I/O   --      PDS, RU
            X2D33                                                         I/O   --      PDS, RU
            X2D34                             P4F0 P8C2 P16B2             I/O   --      PDS, RU
            X2D35                                                         I/O   --      PDS
            X2D36                             P4F1 P8C3 P16B3             I/O   --      PDS
            X2D37                                                         I/O   --      PDS
            X2D38                             P4F2 P8C4 P16B4             I/O   --      PDS, RU
            X2D39                                                         I/O   --      PDS, RU
            X2D40                             P4F3 P8C5 P16B5             I/O   --      PDS, RU
            X2D41                                                         I/O   --      PDS, RU
            X2D42                             P4E2 P8C6 P16B6             I/O   --      PDS, RU
            X2D43                                                         I/O   --      PDS, RU
            X2D49                             P4E3 P8C7 P16B7             I/O   --      PUS, RU
            X2D50                                                         I/O   --      PDS
            X2D51                       P1K0                              I/O   --      PDS
            X2D52                                                         I/O   --      PDS
            X2D53                       P1L0                              I/O   --      PDS
            X2D54                                                         I/O   --      PDS
            X2D55                       P1M0  P8D0 P16B8                  I/O   --      PDS
            X2D56                                                         I/O   --      PDS
            X2D57                       P1N0  P8D1 P16B9                  I/O   --      PDS
            X2D58                                                         I/O   --      PDS
            X2D61                       P1O0  P8D2 P16B10                 I/O   --      PDS
            X2D62                                                         I/O   --      PDS
            X2D63                       P1P0  P8D3 P16B11                 I/O   --      PDS
            X2D64                                                         I/O   --      PDS
            X2D65                             P8D4 P16B12                 I/O   --      PDS
            X2D66                                                         I/O   --      PDS
            X2D67                             P8D5 P16B13                 I/O   --      PDS
            X2D68                                                         I/O   --      PDS
            X2D69                             P8D6 P16B14                 I/O   --      PDS
                                                                                        PDS
                                              P8D7 P16B15                               (continued)

                          X2LC45ib                             P32A0
                          X2LC35ib                             P32A1
                          X2LC25ib                             P32A2
                          X2LC12bi /5b                         P32A3
                          X2LC02bi /5b                         P32A4
                          X2LC02bo/5b                          P32A5
                          X2LC12bo/5b                          P32A6
                          X2LC25ob                             P32A7
                          X2LC35ob                             P32A8
                          X2LC45ob                             P32A9
                          X2LD45ib                             P32A10
                          X2LD35ib                             P32A11
                          X2LD25ib                             P32A12
                          X2LD12bi /5b                         P32A13
                          X2LD02bi /5b                         P32A14
                          X2LD02bo/5b                          P32A15
                          X2LD12bo/5b                          P32A16
                          X2LD25ob                             P32A17
                          X2LD35ob                             P32A18

X1066,
XS1-G04B-FB512 Datasheet                                                                           9

Module      Name          Function                                      Type  Active  Properties
Tile 2 I/O  X2D70                                                       I/O   --
            X3D00         X2LD45ob                              P32A19  I/O   --      PDS
Tile 3 I/O  X3D01                                                       I/O   --      PDS
            X3D02                       P1A0                            I/O   --      PDS
            X3D03                                                       I/O   --      PDS, RU
            X3D04         X3LA45ob      P1B0                            I/O   --      PDS, RU
            X3D05                                                       I/O   --      PDS, RU
            X3D06         X3LA35ob            P4A0 P8A0 P16A0   P32A20  I/O   --      PDS, RU
            X3D07                                               P32A21  I/O   --      PDS, RU
            X3D08         X3LA25ob            P4A1 P8A1 P16A1   P32A22  I/O   --      PDS, RU
            X3D09                                               P32A23  I/O   --      PDS, RU
            X3D10         X3LA12bo/5b         P4B0 P8A2 P16A2   P32A24  I/O   --      PDS, RU
            X3D11                                               P32A25  I/O   --      PDS
            X3D12         X3LA02bo/5b         P4B1 P8A3 P16A3   P32A26  I/O   --      PDS
            X3D13                                               P32A27  I/O   --      PDS, RU
            X3D14         X3LA02bi /5b        P4B2 P8A4 P16A4           I/O   --      PDS, RU
            X3D15                                                       I/O   --      PDS, RU
            X3D16         X3LA12bi /5b        P4B3 P8A5 P16A5           I/O   --      PDS, RU
            X3D17                                                       I/O   --      PDS, RU
            X3D18         X3LA25ib            P4A2 P8A6 P16A6           I/O   --      PDS, RU
            X3D19                                                       I/O   --      PDS, RU
            X3D20         X3LA35ib            P4A3 P8A7 P16A7           I/O   --      PDS, RU
            X3D21                                                       I/O   --      PDS, RU
            X3D22         X3LA45ib      P1C0                            I/O   --      PDS, RU
            X3D23                                                       I/O   --      PDS, RU
            X3D24                       P1D0                            I/O   --      PDS, RU
            X3D25                                                       I/O   --      PDS
            X3D26                       P1E0                            I/O   --      PDS
            X3D27                                                       I/O   --      PDS, RU
            X3D28         X3LB45ob      P1F0                            I/O   --      PDS, RU
            X3D29                                                       I/O   --      PDS, RU
            X3D30         X3LB35ob            P4C0 P8B0 P16A8 P32A28    I/O   --      PDS, RU
            X3D31                                                       I/O   --      PDS, RU
            X3D32         X3LB25ob            P4C1 P8B1 P16A9 P32A29    I/O   --      PDS, RU
            X3D33                                                       I/O   --      PDS, RU
            X3D34         X3LB12bo/5b         P4D0 P8B2 P16A10          I/O   --      PDS, RU
            X3D35                                                       I/O   --      PDS
            X3D36         X3LB02bo/5b         P4D1 P8B3 P16A11          I/O   --      PDS
            X3D37                                                       I/O   --      PDS
            X3D38         X3LB02bi /5b        P4D2 P8B4 P16A12          I/O   --      PDS, RU
            X3D39                                                       I/O   --      PDS, RU
            X3D40         X3LB12bi /5b        P4D3 P8B5 P16A13          I/O   --      PDS, RU
            X3D41                                                       I/O   --      PDS, RU
                          X3LB25ib            P4C2 P8B6 P16A14 P32A30                 PDS, RU
                                                                                      (continued)
                          X3LB35ib            P4C3 P8B7 P16A15 P32A31

                          X3LB45ib      P1G0

                                        P1H0

                                        P1I0

                                        P1J0

                                              P4E0 P8C0 P16B0

                                              P4E1 P8C1 P16B1

                                              P4F0 P8C2 P16B2

                                              P4F1 P8C3 P16B3

                                              P4F2 P8C4 P16B4

                                              P4F3 P8C5 P16B5

                                              P4E2 P8C6 P16B6

                                              P4E3 P8C7 P16B7

                                        P1K0

                                        P1L0

                                        P1M0  P8D0 P16B8

                                        P1N0  P8D1 P16B9

                                        P1O0  P8D2 P16B10

                                        P1P0  P8D3 P16B11

                                              P8D4 P16B12

                                              P8D5 P16B13

X1066,
XS1-G04B-FB512 Datasheet                                                                    10

Module      Name                Function                                    Type    Active  Properties
Tile 3 I/O  X3D42                                                           I/O     --      PDS, RU
Reserved    X3D43                                      P8D6 P16B14          I/O     --      PUS, RU
            X3D49                                                           I/O     --      PDS
            X3D50                                      P8D7 P16B15          I/O     --      PDS
            X3D51                                                           I/O     --      PDS
            X3D52               X3LC45ob                            P32A0   I/O     --      PDS
            X3D53               X3LC35ob                            P32A1   I/O     --      PDS
            X3D54               X3LC25ob                            P32A2   I/O     --      PDS
            X3D55               X3LC12bo/5b                         P32A3   I/O     --      PDS
            X3D56               X3LC02bo/5b                         P32A4   I/O     --      PDS
            X3D57               X3LC02bi /5b                        P32A5   I/O     --      PDS
            X3D58               X3LC12bi /5b                        P32A6   I/O     --      PDS
            X3D61               X3LC25ib                            P32A7   I/O     --      PDS
            X3D62               X3LC35ib                            P32A8   I/O     --      PDS
            X3D63               X3LC45ib                            P32A9   I/O     --      PDS
            X3D64               X3LD45ob                            P32A10  I/O     --      PDS
            X3D65               X3LD35ob                            P32A11  I/O     --      PDS
            X3D66               X3LD25ob                            P32A12  I/O     --      PDS
            X3D67               X3LD12bo/5b                         P32A13  I/O     --      PDS
            X3D68               X3LD02bo/5b                         P32A14  I/O     --      PDS
            X3D69               X3LD02bi /5b                        P32A15  I/O     --      PDS
            X3D70               X3LD12bi /5b                        P32A16  I/O     --      PDS
            SS_PLL_LOCK         X3LD25ib                            P32A17  Output  --      PD
                                X3LD35ib                            P32A18  Input   --      PD
            SS_BYPASS_PLL_LOCK  X3LD45ib                            P32A19  Input   --
                                                                            Output  --      PD
            SS_PLL_TEST         Reserved (do not connect)                   Output  --      PD
            SS_OTP_VREF                                                     Input   --
            SS_OTP_PWR_UP       Reserved (tie to VSS)                       Input   --
            SS_TEST_ENA                                                     Output  --
            SS_XC_CFG[1:0]      Reserved (do not connect)                   I/O     --
            SS_RESERVED
            NC                  Reserved (do not connect)

                                Reserved (do not connect)

                                Reserved (tie to VSS)

                                Reserved (tie to VSS)

                                Reserved (do not connect)

                                Not connected

X1066,
XS1-G04B-FB512 Datasheet                                                                                                                                                                                                                               11

4 Block Diagram

X0D00                                 1A                                                                                                                                                                                             1A              X3D00
X0D01                                1B                                                                                                                                                                                             1B               X3D01
                                                                                                                                                                                                                                                        X3D02
X0D02                                       4A Port 4B 4A                                                                                                                                              Port 8A
X0D03                                                                                                                                                                                                         4A Port 4B 4A                      X3D03
X0D04                                                                            64KB SRAM      Core 0                                                                Core 0  64KB SRAM                                                          X3D04

X0D05                       X0LA                              Port 8A                                                                                                                                                                      X3LA      X3D05
X0D06                                                                                                                                                                                                                                                X3D06
X0D07                                                                                                                                                                                                                                                X3D07

X0D08                                                                                                                                                                                                                                            X3D08
X0D09                                                                                                                                                                                                                                                X3D09
X0D10                                1C                                                                                                                                                                                             1C               X3D10
                                                                          Port 16A                                                                                                              Port 16A                               1D               X3D11
X0D11                                1D                                           Boot ROM       Core 1                                                                Core 1  Boot ROM
X0D12                                1E                                                                                                                                                                                              1E              X3D12
X0D13                                1F                                                                                                                                                                                             1F            X3D13

X0D14                                       4C Port 4D 4C                                                                                                                                              Port 8B                                       X3D14
X0D15                                                                                                                                                                                                         4C Port 4D 4C                          X3D15

X0D16                                                         Port 8B                                                                                                                                                                            X3D16
X0D17                       X0LB                                                                                                                                                                                                           X3LB   X3D17
X0D18                                                                                                                                                                                                                                                X3D18
X0D19                                                                                                                                                                                                                                                X3D19
X0D20                                                                            8KB OTP        Core 2                                                                Core 2  8KB OTP                                                                X3D20

X0D21                                1G                                                                                                                                                                                                          X3D21
X0D22                                                                                                                                                                                                                               1G               X3D22
                                                                                                                                                                                                                                                         X3D23
X0D23                                1H                                                                                                                                                                                              1H               X3D24
X0D24                                 1I                                                                                                                                                                                             1I  
X0D25                                 1J                                                                                                                                                                                             1J              X3D25

X0D26                                        4E Port 4F 4E                                               32 Channel Ends                                                                      Port 32A                                               X3D26
X0D27                                               Port 8C                       Security                        Switch                                                                              Port 16B                                        X3D27
X0D28                                                                             Register       Core 3                        Switch                                  Core 3  Security                                                               X3D28
                                                               Port 16B                                                                        Switch                            Register                       Port 8C
X0D29                                                                 Port 32A                                                                         32 Channel Ends                                                 4E Port 4F 4E                   X3D29
X0D30                                                                                                                                                                                                                                                X3D30
                                                                                                                                                                                                                                      
X0D31                                                                                                                                                                                                                                                 X3D31
X0D32                                                                                                                                                                                                                                                 X3D32
X0D33                                                                                                                                                                                                                                                 X3D33

X0D34                                1K                                                                                                                                                                                               1K             X3D34
X0D35                                1L                                                                                                                                                                                               1L              X3D35
X0D36                                1M                                           6 Clock        Core 4                                                                Core 4  6 Clock                                                1M              X3D36
                                                                                    Blocks                                                                                       Blocks                                                 1N              X3D37
X0D37                                1N
X0D38                                1O                                                                                                                                                                                               1O             X3D38
X0D39                                1P                        Port 8D                                                                                                                                  Port 8D                       1P             X3D39
X0D40                                                                                                                                                                                                                                                 X3D40
X0D41                                                                                                                                                                                                                                                 X3D41

X0D42                                                                                                                                                                                                                                               X3D42
X0D43                                                                                                                                                                                                                                                X3D43
X0D49                                                                            10 Timers      Core 5                                                                Core 5  10 Timers                                                          X3D49

X0D50                                                                                                                                                                                                                                            X3D50
X0D51                                                                                                                                                                                                                                            X3D51
X0D52                                                                                                                                                                                                                                            X3D52
X0D53                       X0LC                                                                                                                                                                                                           X3LC   X3D53
X0D54                                                                                                                                                                                                                                            X3D54
X0D55                                                                                                                                                                                                                                            X3D55
X0D56                                                                                                                                                                                                                                            X3D56
X0D57                                                                            4 Locks        Core 6                                                                Core 6  4 Locks                                                             X3D57

X0D58                                                                                                                                                                                                                                            X3D58
X0D61                                                                                                                                                                                                                                            X3D61
X0D62                                                                                                                                                                                                                                            X3D62
X0D63                                                                                                                                                                                                                                            X3D63
X0D64                                                                                                                                                                                                                                            X3D64
X0D65                       X0LD                                                                                                                                                                                                           X3LD   X3D65
X0D66                                                                                                                                                                                                                                            X3D66
X0D67                                                                                     7     Core 7                                                                Core 7           7                                                          X3D67
X0D68                                                                            Synchronizers                                                                                Synchronizers                                                       X3D68

X0D69                                                                                                                                                                                                                                            X3D69
X0D70                                                                                                                                                                                                                                            X3D70

                               X0                                                                                                                                                                                                          X3

          SS_PLL_BYPASS                                                             PLL                                                                                          JTAG                                                                     SS_TDO
SS_EXT_OSC_CONFIG
SS_EXT_OSCHS_MODE                                                                                                                                                                                                                                         SS_TDI
                                                                                                                                                                                                                                                          SS_TCK
                     SS_CLK                                                                                                                                                                                                                               SS_TMS
                SS_XC0_BS                                                                                                                                                                                                                                 SS_TRST
                SS_XC1_BS                                                                                                                                                                                                                                 SS_DEBUG

                  SS_RESET
            SS_PLL_AVDD
            SS_PLL_AGND

              SS_OTP_VPP
                         VDD

                     IO VDD
                          VSS

                                                                                                           X1 and X2 shown on following page

X1066,
XS1-G04B-FB512 Datasheet                                                                                                                                                                                                                12

                                                                                      X0 and X3 shown on previous page

           X1                                                                                                                                                                                                            X2

X1D00           1A                                                                                                                                                                                                1A               X2D00
X1D01         1B                                                                                                                                                                                                  1B            X2D01

X1D02                  4A Port 4B 4A                                                                                                                                              Port 8A                                       X2D02
X1D03                                                                                                                                                                                    4A Port 4B 4A                             X2D03
X1D04                                                       64KB SRAM      Core 0                                                                Core 0  64KB SRAM                                                                 X2D04
                                                                                                                                                                                                                                      X2D05
X1D05   X1LA                             Port 8A                                                                                                                                                                         X2LA
X1D06                                                                                                                                                                                                                          X2D06
X1D07                                                                                                                                                                                                                          X2D07
X1D08                                                                                                                                                                                                                              X2D08
X1D09                                                                                                                                                                                                                              X2D09

X1D10         1C                                  Port 16A                                                                                                              Port 16A                                  1C            X2D10

X1D11           1D                                          Boot ROM       Core 1                                                                Core 1  Boot ROM                                                 1D              X2D11
X1D12           1E                                                                                                                                                                                                1E              X2D12
X1D13         1F                                                                                                                                                                                                  1F               X2D13
                                                                                                                                                                                                                                      X2D14
X1D14                  4C Port 4D 4C                                                                                                                                              Port 8B
X1D15                                                                                                                                                                                    4C Port 4D 4C                         X2D15
X1D16                                                                                                                                                                                                                              X2D16
X1D17                                    Port 8B                                                                                                                                                                                   X2D17
X1D18   X1LB                                                                                                                                                                                                             X2LB      X2D18

X1D19                                                       8KB OTP        Core 2                                                                Core 2  8KB OTP                                                                X2D19
X1D20                                                                                                                                                                                                                          X2D20
X1D21                                                                                                                                                                                                                              X2D21
X1D22         1G                                                                                                                                                                                                  1G               X2D22

X1D23           1H                                                                                                                                                                                                1H              X2D23
X1D24           1I                                                                                                                                                                                                1I              X2D24
X1D25           1J                                                                                                                                                                                                1J               X2D25
                                                                                                                                                                                                                                       X2D26
X1D26                   4E Port 4F 4E                                                                                                                                    Port 32A                                                   X2D27
X1D27                          Port 8C                       Security                                                                                                            Port 16B                       
X1D28                                                        Register       Core 3                                                                Core 3  Security                                                                 X2D28
                                          Port 16B                                                                                                          Register                       Port 8C
X1D29                                            Port 32A                            32 Channel Ends                                                                                              4E Port 4F 4E                        X2D29
X1D30                                                                                        Switch                                                                                                                                 X2D30
                                                                                                            Switch                                                                                                                   X2D31
X1D31                                                                                                                   Switch                                                                                                    
X1D32                                                                                                                                                                                                                              X2D32
X1D33                                                                                                                            32 Channel Ends                                                                                   X2D33
X1D34           1K                                                                                                                                                                                                1K               X2D34
X1D35           1L                                                                                                                                                                                                1L               X2D35
                                                               6 Clock        Core 4                                                                Core 4  6 Clock
X1D36           1M                                          Blocks                                                                                       Blocks                                                   1M              X2D36
X1D37           1N                                                                                                                                                                                                1N              X2D37
X1D38           1O                       Port 8D                                                                                                                                                  1O                               X2D38
X1D39           1P                                                                                                                                                                Port 8D         1P                               X2D39
X1D40                                                                                                                                                                                                                               X2D40

X1D41                                                                                                                                                                                                                             X2D41
X1D42                                                                                                                                                                                                                             X2D42
X1D43                                                                                                                                                                                                                              X2D43
X1D49                                                       10 Timers      Core 5                                                                Core 5  10 Timers                                                             X2D49

X1D50                                                                                                                                                                                                                          X2D50
X1D51                                                                                                                                                                                                                          X2D51
X1D52                                                                                                                                                                                                                          X2D52
X1D53                                                                                                                                                                                                                    X2LC   X2D53
X1D54   X1LC                                                                                                                                                                                                                   X2D54
X1D55                                                                                                                                                                                                                          X2D55
X1D56                                                                                                                                                                                                                          X2D56
X1D57                                                       4 Locks        Core 6                                                                Core 6  4 Locks                                                                X2D57

X1D58                                                                                                                                                                                                                          X2D58
X1D61                                                                                                                                                                                                                          X2D61
X1D62                                                                                                                                                                                                                          X2D62
X1D63                                                                                                                                                                                                                          X2D63
X1D64                                                                                                                                                                                                                          X2D64
X1D65   X1LD                                                                                                                                                                                                             X2LD   X2D65
X1D66                                                                                                                                                                                                                          X2D66
X1D67                                                                7     Core 7                                                                Core 7           7                                                             X2D67
X1D68                                                       Synchronizers                                                                                Synchronizers                                                          X2D68

X1D69                                                                                                                                                                                                                          X2D69
X1D70                                                                                                                                                                                                                          X2D70

X1066,
XS1-G04B-FB512 Datasheet                                              13

5 Product Overview

                 The XMOS XS1-G04B-FB512 is a powerful device that provides a simple design
                 process and highly-flexible solution to many applications. The device consists of
                 four xCORE Tiles, each comprising a flexible multicore microcontroller with tightly
                 integrated I/O and on-chip memory. The processors run mutiple tasks simultane-
                 ously using logical cores, each of which is guaranteed a slice of processing power
                 and can execute computational code, control software and I/O interfaces. Logical
                 cores use channels to exchange data within a tile or across tiles. The tiles are
                 connected via an integrated switch network, which uses a proprietary physical
                 layer protocol, and which can also be used to add additional resources to a design.
                 The I/O pins are driven using intelligent ports that can serialize data, interpret
                 strobe signals and wait for scheduled times or events, making the device ideal for
                 real-time control applications.

                 The device can be configured using a set of software components that are rapidly
                 customized and composed. XMOS provides source code libraries for many standard
                 components. The device can be programmed using high-level languages such as
                 C/C++ and XMOS-originated extensions to C, called XC, that simplify the control
                 over concurrency, I/O and time.

                 The XMOS toolchain includes compilers, a simulator, debugger and static timing
                 analyzer. The combination of real-time software, a compiler and timing analyzer
                 enables the programmer to close timings on components of the design without a
                 detailed understanding of the hardware characteristics.

                 5.1 Logical cores, Synchronizers and Locks

                 Each xCORE Tile has up to eight active logical cores, which issue instructions
                 down a shared four-stage pipeline. Instructions from the active cores are issued
                 round-robin. If up to four logical cores are active, each core is allocated a quarter
                 of the processing cycles. If more than four logical cores are active, each core
                 is allocated at least 1/n cycles (for n cores). Figure 1 shows the guaranteed core
                 performance depending on the number of cores used.

     Figure 1:   Speed Grade     Minimum MIPS per core (for n cores)
                 400 MHz
           Core               1  2  3  4  5678
performance
                              100 100 100 100 80 67 57 50

                 There is no way that the performance of a logical core can be reduced below these
                 predicted levels. Because cores may be delayed on I/O, however, their unused
                 processing cycles can be taken by other cores. This means that for more than
                 four logical cores, the performance of each core is often higher than the predicted
                 minimum.

                 5.2 Channel Ends, Links and Switch

                 Logical cores communicate using point-to-point connections formed between two
                 channel ends. Between tiles, channel communications are implemented over

X1066,
XS1-G04B-FB512 Datasheet  14

        xConnect Links and routed through switches. The links operate in either 2bit/di-
        rection or 5bit/direction mode, depending on the amount of bandwidth required.
        Circuit switched, streaming and packet switched data can both be supported effi-
        ciently. Streams provide the fastest possible data rates between xCORE Tiles (up to
        250 MBit/s), but each stream requires a single link to be reserved between switches
        on two tiles. All packet communications can be multiplexed onto a single link. A
        total of eight 5bit links are available between every pair of cores.

        Information on the supported routing topologies that can be used to connect
        multiple devices together can be found in the XS1-G Link Performance and Design
        Guide, X7561.

        5.3 Ports and Clock Blocks

        Ports provide an interface between the logical cores and I/O pins. All pins of a port
        provide either output or input. Signals in different directions cannot be mapped
        onto the same port.

        The operation of each port is synchronized to a clock block. A clock block can be
        connected to an external clock input, or it can be run from the divided reference
        clock. A clock block can also output its signal to a pin. On reset, each port is
        connected to clock block 0, which runs from the xCORE Tile reference clock.

        The ports and links are multiplexed, allowing the pins to be configured for use by
        ports of different widths or links. If an xConnect Link is enabled, the pins of the
        underlying ports are disabled. If a port is enabled, it overrules ports with higher
        widths that share the same pins. The pins on the wider port that are not shared
        remain available for use when the narrower port is enabled. Ports always operate
        at their specified width, even if they share pins with another port.

        5.4 Timers

        Timers are 32-bit counters that are relative to the xCORE Tile reference clock. A
        timer is defined to tick every 10 ns. This value is derived from the reference clock,
        which is configured to tick at 100 MHz by default.

        5.5 PLL

        The PLL is used to generate all on-chip clocks. SS_CLK is the reference clock input.
        It should be supplied with a clock with monotonic rising edges and should be
        stable before SS_RESET is taken high.

        Many standard clock frequencies can be used with appropriate settings configured
        into the PLL. At boot time, before the PLL can be reconfigured, the PLL multiplier is
        set using the pins specified in the table in Figure 2. The PLL increases the clock
        frequency to the tile frequency used to run the processor data path and the switch.

        Clock frequencies of betweeen 20 MHz and 25 MHz are not supported.

        Further details on configuring the clock can be found in the XS1-G Clock Frequency
        Control document, X3221.

X1066,
XS1-G04B-FB512 Datasheet                                                                                15

           SS_PLL_ SS_EXT_OSC_ SS_EXT_OSC_ PLL multi- CLK Input Boot Freq-

           BYPASS CONFIG                           HS_MODE  plier ratio (MHz)               ency (MHz)
                                                   X
           0  0                                             20                       12.520 250400

Figure 2:  0  1                                    0        5                        2550  125250

PLL boot   0  1                                    1        2.5                      50100 125250
   modes
           1  X                                    X        0.5                      <100   <50

           5.6 Boot ROM

           The boot procedure is illustrated in Figure 3. If bit 5 of the security register is set
           (see 5.7.1), the device boots from OTP. Otherwise, SS_XC0_BS[1:0] controls the
           boot source.

                                                                           Start

              Boot ROM                                Primary boot

                                Security Register                                No
                                                      Bit [5] set
                                         OTP
                                                      Yes
Figure 3:
        Boot                                          Copy OTP contents              Boot according to
                                                        to base of SRAM              boot source pins
procedure
                                                      Execute program

           SS_XC0_BS[1:0] operates as an input prior to the de-assertion of SS_RESET. The
           device latches the value driven onto these pins on the rising edge (de-assertion)
           of SS_RESET. The value driven should be static and configured using pullup or
           pulldown resistors, as the device drives the boot status on these pins after reset.
           The value configured on these two pins defines the boot mode, as described in
           Figure 4.

           After reset is complete, SS_XC0_BS[3:0] becomes an output and indicates the boot
           mode, as described in Figure 5. SS_XC1_BS[3:0] also becomes an output after reset,
           indicating the tile 1 boot mode. SS_XCn_BS[3] indicates that the boot on tile n has
           completed.

           5.7 OTP

           Each xCORE Tile integrates 8 KB one-time programmable (OTP) memory along with
           a security register that configures system wide security features. The OTP holds
           data in 2k rows x 32-bit configuration which can be used to implement secure

X1066,
XS1-G04B-FB512 Datasheet                                                                                        16

                 SS_XC0_BS[1] SS_XC0_BS[0] Boot Mode

                 0             0             Reserved

                 0             1             Reserved

                                             X0 boots from SPI, X1..X3 from
                                             channel end 0 via X0

                 1             0             PinA      Signal Description

                                             X0D00 MISO Master In Slave Out

                                             X0D01 SS      Slave Select

                                             X0D10 SCLK Clock

    Figure 4:                                X0D11 MOSI Master Out Slave In

Boot source      1             1             None: Device waits to be booted
           pins
                                             via JTAG

                 A The pins used for SPI boot are hardcoded in the boot ROM and cannot be changed. An SPI boot
                     program can be burned into OTP and used at any time.

  Figure 5:      SS_XCn_BS[2]  SS_XCn_BS[1]  SS_XCn_BS[0]  Boot Mode
                 0             0             1             Xn booted from OTP
Boot mode        0             1             0             Reserved
indication      0             1             1             Xn booted from chanend 0
                 1             0             0             Xn booted from SPI
         pins    1             0             1             Xn booted from JTAG

                 bootloaders and store encryption keys. Data for the security register is loaded
                 from the OTP on power up. All additional data in OTP is copied from the OTP to
                 SRAM and executed first on the processor.

                 5.7.1 Security Register

                 The security register enables the following security features:

                  Secure Boot: The xCORE Tile is forced to boot from address 0 of the OTP,
                    allowing the xCORE Tile boot ROM to be bypassed (see 5.6). This feature can
                    be used to implement a secure bootloader which loads an encrypted image from
                    external flash, decrypts and CRC checks it with the processor, and discontinues
                    the boot process if the decryption or CRC check fails. XMOS provides a default
                    secure bootloader that can be written to the OTP along with secret decryption
                    keys.

                  Disable JTAG: The JTAG interface is disabled, making it impossible for the tile
                    state or memory content to be accessed via the JTAG interface.

                  Disable Link access: Other tiles are forbidden access to the processor state via
                    the system switch.

X1066,
XS1-G04B-FB512 Datasheet                                                                                                 17

                Disabling both JTAG and Link access transforms an xCORE Tile into a "secure
                island" with other tiles free for non-secure user application code.

             Disable Global Debug access: Disables access to the SS_DEBUG pin.
             OTP Master and Sector Lock: Further access to the OTP is prevented by setting

                the master lock. Locks can also be applied to each of the four OTP sectors
                individually.

             These security features provide a strong level of protection and are sufficient for
             providing strong IP security.

             5.8 SRAM

             Each xCORE Tile integrates a single 64 KB SRAM bank for both instructions and
             data. All internal memory is 32 bits wide, and instructions are either 16-bit or
             32-bit. Byte (8-bit), half-word (16-bit) or word (32-bit) accesses are supported and
             are executed within one tile clock cycle. There is no dedicated external memory
             interface, although data memory can be expanded through appropriate use of the
             ports.

             5.9 JTAG

             The JTAG module can be used for loading programs, boundary scan testing, in-
             circuit source-level debugging and programming the OTP memory.

             SS_TRST SS_TCK SS_TD! SS_TMS SS_TDO

                          SS_TMS SS_TCK SS_TRST

                          SS_TDI    SS_TDO

                          MUX controller

                                                                   NC

             SS_TMS SS_TCK SS_TRST  SS_TMS SS_TCK SS_TRST  SS_TMS SS_TCK SS_TRST  SS_TMS SS_TCK SS_TRST  SS_TMS SS_TCK SS_TRST

  Figure 6:  SS_TDI  SS_TDO         SS_TDI       SS_TDO    SS_TDI      SS_TDO     SS_TDI  SS_TDO         SS_TDI  SS_TDO

JTAG chain   X0 JTAG                X1 JTAG                X2 JTAG                X3 JTAG                Switch JTAG
  structure

             The JTAG chain structure is illustrated in Figure 6. Directly after reset, two TAP
             controllers are present in the JTAG chain for each xCORE Tile: the boundary scan

X1066,
XS1-G04B-FB512 Datasheet                                                                              18

               TAP and the chip TAP. The boundary scan TAP is a standard 1149.1 compliant TAP
               that can be used for boundary scan of the I/O pins. The chip TAP provides access
               into the xCORE Tile, switch and OTP for loading code and debugging.

               The SS_TRST pin must be asserted low during and after power up for 100 ns. If
               JTAG is not required, the SS_TRST pin can be tied to ground to hold the JTAG
               module in reset.

               The JTAG device identification register can be read by using the IDCODE instruction.
               Its contents are specified in Figure 7.

    Figure 7:  Bit31                     Device Identification Register                               Bit0

      IDCODE   Version                   Part Number                        Manufacturer Identity     1
return value
               00000000000100000100011000110011

                      0   0           1               0  4               6                 3       3

               The JTAG usercode register can be read by using the USERCODE instruction. Its
               contents are specified in Figure 8. The OTP User ID field is read from bits [22:31]
               of the security register on xCORE Tile 0 (all zero on unprogrammed devices).

    Figure 8:  Bit31                                  Usercode Register                               Bit0

  USERCODE               OTP User ID     Unused                          Silicon Revision
return value
               00000000000000101000000000000000

                      0   0           0               2  8               0                 0       0

               5.10 Power Supplies

               The device has the following types of power supply pins:

                VDD pins for the xCORE Tile tile

                IO VDD pins for the I/O lines

                SS_PLL_AVDD pins for the PLL

                SS_OTP_VPP pins for faster programming the OTP (optional)

               Several pins of each type are provided to minimize the effect of inductance within
               the package, all of which must be connected. The power supplies must be brought
               up monotonically and input voltages must not exceed specification at any time.

               The VDD supply must ramp from 0 V to its final value within 10 ms to ensure
               correct startup.

               The IO VDD supply must ramp to its final value before VDD reaches 0.4 V.

               The SS_PLL_AVDD supply should be separated from the other noisier supplies on
               the board. The PLL requires a very clean power supply, and a low pass filter (for
               example, a 4.7  resistor and 1 F multi-layer ceramic capacitor) is recommended
               on this pin.

               The SS_OTP_VPP supply can be optionally provided for faster OTP programming
               times, otherwise an internal charge pump is used.

X1066,
XS1-G04B-FB512 Datasheet  19

        The following ground pins are provided:

         PLL_AGND for PLL_AVDD

         GND for all other supplies

        All ground pins must be connected directly to the board ground.

        The VDD and IO VDD supplies should be decoupled close to the chip by several
        100 nF low inductance multi-layer ceramic capacitors between the supplies and
        GND (for example, 4x100nF 0402 low inductance MLCCs per supply rail). The
        ground side of the decoupling capacitors should have as short a path back to the
        GND pins as possible. A bulk decoupling capacitor of at least 10 uF should be
        placed on each of these supplies.

        SS_RESET is an active-low asynchronous-assertion global reset signal. Following a
        reset, the PLL re-establishes lock after which the device boots up according to the
        boot mode (see 5.6). SS_RESET and must be asserted low during and after power
        up for 100 ns.

X1066,
XS1-G04B-FB512 Datasheet                                                                       20

6 DC and Switching Characteristics

                   6.1 Operating Conditions

                   Symbol    Parameter                        MIN    TYP   MAX    UNITS  Notes
                   VDD                                        0.95   1.00  1.05   V
                   VDDIO     Tile DC supply voltage           3.00   3.30  3.60   V
                   PLL_AVDD                                   0.95   1.00  1.05   V
                   OTP_VPP   I/O supply voltage               6.18   6.50  6.83   V

  Figure 9:        Cl        PLL analog supply                    0           25  pF
                                                               -40
Operating          Ta        OTP external programming                         70  C
conditions                   voltage (optional program only)   -65
                   Tj                                                         85  C
                   Tstg      xCORE Tile I/O load
                             capacitance                                    125   C
                                                                            150   C
                             Ambient operating
                             temperature (Commercial)

                             Ambient operating
                             temperature (Industrial)

                             Junction temperature

                             Storage temperature

                   6.2 DC Characteristics

                   Symbol Parameter                           MIN TYP MAX UNITS Notes

                   V(IH)     Input high voltage               2.00         5.50 V        A, B

                   V(IL)     Input low voltage                -0.30        0.80 V        A, B

    Figure 10:     V(OH)     Output high voltage              2.40                V      A, B

DC character-      V(OL)     Output low voltage                            0.40 V        A, B
           istics
                   R(PU)     Pull-up resistance                      100K                A, C

                   A All pins except power supply pins.

                   B Internal pull-up resistors are fitter to general-purpose I/O pins.

                   C Use for unused I/O only. The internal pull-up resistor is not recommended as a substitute for an
                       external pull-up resistor.

                   6.3 ESD Stress Voltage

Figure 11:         Symbol    Parameter                         MIN   TYP   MAX    UNITS  Notes
                   HBM       Human body model                 -2.00        2.00   KV
ESD stress         MM        Machine model                    -200          200   V
    voltage

X1066,
XS1-G04B-FB512 Datasheet                                                                                         21

               6.4 Reset Timing

               Symbol     Parameters               MIN TYP MAX                              UNITS  Notes
                                                                                            ns     A
               T(RST)     Reset pulse width        100                                      ms
                                                                                            s
   Figure 12:  T(PLLLOCK) PLL lock                                                    1
Reset timing
               T(INIT)    Initialization time                                         <100

               A Shows the time taken to start booting after SS_RESET has gone high.

               6.5 Quiescent Current

Figure 13:     Symbol   Parameter                        MIN TYP MAX                        UNITS  Notes
               I(DDCQ)  Quiescent VDD current                    120                        mA
Quiescent      I(PLLQ)  Quiescent PLL current                    4                          mA
    current

               6.6 Power Consumption

Figure 14:    Symbol Parameter                    MIN TYP MAX UNITS Notes

xCORE Tile     PD       Tile power dissipation           1.6                             Watts A, B, C, D
    currents

               A Use for budgetary purposes only.
               B Assumes typical tile and I/O voltages operating at 400 MHz with nominal activity on all tiles.
               C PD(TYP) value is the usage power consumption under typical operating conditions.
               D PD(TYP) value includes quiescent current.

               The tile power consumption of the device is highly application dependent and
               should be used for budgetary purposes only.

               More detailed power analysis can be found in the XS1-G Power Consumption
               document, X7561.

               6.7 Clock

               Symbol   Parameter                  MIN   TYP                          MAX   UNITS  Notes
               f        Frequency                  12.5  20                           20    MHz
               SR       Slew rate                  1                                  2     ns
Figure 15:     f(MAX)   Processor clock frequency                                     400   MHz
       Clock

               Further details can be found in the XS1-G Clock Frequency Control document,
               X3221.

X1066,
XS1-G04B-FB512 Datasheet                                                                         22

                  6.8 xCORE Tile I/O AC Characteristics

                  Symbol        Parameter                                 MIN TYP MAX UNITS  Notes
                  T(XOVALID)
                  T(XOINVALID)  Input data valid window                   8         ns
                  T(XIFMAX)     Output data invalid window
  Figure 16:                    Rate at which data can be sampled         9         ns
                                with respect to an external clock
I/O AC char-                                                                       60 MHz
  acteristics

                  The input valid window parameter relates to the capability of the device to capture
                  data input to the chip with respect to an external clock source. It is calculated as the
                  sum of the input setup time and input hold time with respect to the external clock
                  as measured at the pins. The output invalid window specifies the time for which
                  an output is invalid with respect to the external clock. Note that these parameters
                  are specified as a window rather than absolute numbers since the device provides
                  functionality to delay the incoming clock with respect to the incoming data.

                  Information on interfacing to high-speed synchronous interfaces can be found in
                  the XS1 Port I/O Timing document, X5821.

                  6.9 xConnect Link Performance

                  Symbol  Parameter                          MIN TYP MAX UNITS Notes

                  B(2blinkP) 2b link bandwidth (packetized)                    87   MBit/s A, B

   Figure 17:     B(5blinkP) 5b link bandwidth (packetized)                    217 MBit/s A, B

            Link  B(2blinkS) 2b link bandwidth (streaming)                     100 MBit/s B
performance
                  B(5blinkS) 5b link bandwidth (streaming)                     250 MBit/s B

                  A Assumes 32-byte packet in 3-byte header mode. Actual performance depends on size of the header
                      and payload.

                  B 7.5 ns symbol time.

                  The asynchronous nature of links means that the relative phasing of SS_CLK clocks
                  is not important in a multi-clock system, providing each meets the required stability
                  criteria.

                  6.10 JTAG Timing

                  Symbol Parameter                           MIN          TYP  MAX  UNITS    Notes
                                                                                    ns
                  T(TCK)  TCK period                         30                10   ns       A
                                                                               15   ns       A
                  T(SETUP) TDO to TCK setup time             5                      ns       B

  Figure 18:      T(HOLD) TDO to TCK hold time
JTAG timing
                  T(DELAY) TCK to output delay

                  A Timing applies to SS_TMS, SS_TRST and SS_TDI inputs.
                  B Timing applies to SS_TDO output.

                  All JTAG operations are synchronous to SS_TCK apart from the global asynchronous
                  reset SS_TRST.

X1066,
XS1-G04B-FB512 Datasheet                                                                                                                                                        23

7 Package Information                                                                                                                                                 A1 Corner

                     Top View                              Bottom View
                                                                  D1
A1 Corner                 D

        A                                        B

        E                                                                                                                                                             DETAIL B
                                                       A2
                                       DETAIL A
                                                                           E1
                                                                                                                                                                   fNx bDETAIL B
                                                           fff M C
                                                           eee M C A B

      C        DETAIL A                // bbb C
ddd C                              A1
                                                      -C-
                                                 A

                                                                             e            f

         Dimensional Ref               Dimensional Tol                                    Notes
           Min Nom
REF                       Max         aaa          0.15   1. All dimensions in mm.
A                         1.6                              2. `e' represents the basic solder ball pitch.
A1                        1.1          bbb          0.10   3. `m' represents the basic solder ball matrix size.
A2
D        0.27             0.40         ddd          0.20         `n' is the number of attached solder balls.
D1       1.02                                              4. `b' is measurable at the maximum solder ball
E              1.06                    eee          0.15
E1       0.32  20.0                                              diameter parallel the primary datum C .
b              18.4                    fff          0.08   5. Dimension `aaa' is measured parallel to primary
c              20.0
e              18.4                                              datum C .
f              0.5                                         6. Primary datum C and the seating plane are
m              0.36
n              0.8                                               defined by the spherical crowns of the solder
               0.8                                               balls.
               24                                          7. The package surface shall be matte finish
               512                                               charmilles 24 to 27.
                                                           8. The over package thickness `A' already
                                                                 considers collapse balls.

X1066,
XS1-G04B-FB512 Datasheet                                                 24

                7.1 Part Marking

   Figure 19:   US YYWW G4 Q S     Supplier
                 LLLLLL.LL         Manufacturing date code
Part marking                       Product code
       scheme                      Qualification/Speed Grade (optional)

                                   Lot code

8 Ordering Information

    Figure 20:  Product Code       Qualification  Speed Grade
                XS1G04BFB512C4  Commercial     400 MHz
     Orderable  XS1G04BFB512I4  Industrial     400 MHz
part numbers

9 Development Tools

                     XMOS provides a comprehensive suite of development tools. Source files, timing
                     scripts and a board design file are input to the compiler toolchain which produces
                     a binary executable. This executable file can be simulated, loaded onto the device
                     and debugged over JTAG, programmed into flash memory on the board or written
                     to OTP memory on the device. The tools can also encrypt the flash image and write
                     the decrpytion key securely to OTP memory.

                     The tools can be driven from either a graphical development environment or the
                     command line and are supported on Windows, Linux and MacOS X. The tools are
                     available at no cost from xmos.com/downloads. Information on using the tools is
                     provided in a separate user guide, X1013.

10 Addendum: XMOS USB Interface

                     XMOS provides a low-level USB interface for connecting the device to a USB
                     transceiver using the UTMI+ Low Pin Interface (ULPI). The ULPI signals must be
                     connected to the pins named in Figure 21. Note also that some ports on the same
                     tile are used internally and are not available for use when the USB driver is active
                     (they are available otherwise).

X1066,
XS1-G04B-FB512 Datasheet                                                                   25

              Pin    Signal       Pin    Signal                        Pin    Signal
              XnD02               XnD12  ULPI_STP                      XnD26
              XnD03  Unavailable  XnD13  ULPI_NXT                      XnD27  Unavailable
              XnD04  when USB     XnD14  ULPI_DATA[0]                  XnD28  when USB
              XnD05  active       XnD15  ULPI_DATA[1]                  XnD29  active
              XnD06               XnD16  ULPI_DATA[2]                  XnD30
              XnD07               XnD17  ULPI_DATA[3]                  XnD31
              XnD08               XnD18  ULPI_DATA[4]                  XnD32
              XnD09               XnD19  ULPI_DATA[5]                  XnD33
                                  XnD20  ULPI_DATA[6]
  Figure 21:                      XnD21  ULPI_DATA[7]                  XnD37  Unavailable
                                  XnD22  ULPI_DIR                      XnD38  when USB
ULPI signals                      XnD23  ULPI_CLK                      XnD39  active
provided by                                                            XnD40
                                                                       XnD41
   the XMOS                                                            XnD42
  USB driver                                                           XnD43

11 Associated Design Documentation

Document Title                    Information                          Document Number
Device Package User Guide                                              X4979
                                  Land pattern, solder paste, ground
Estimating Power Consumption For  recommendations                      X6037
XS1-G Devices
Programming XC on XMOS Devices    Power consumption

XMOS Tools User Guide             Timers, ports, clocks, cores and     X9577
                                  channels                             X1013

                                  Compilers, assembler and
                                  linker/mapper

                                  Timing analyzer and debugger

                                  Flash and OTP programming utilities

Example schematic diagrams detailing minimal system configurations are available from
   http://www.xmos.com/support/silicon.

X1066,
XS1-G04B-FB512 Datasheet                                                                 26

12 Related Documentation

Document Title                     Information                          Document Number
The XMOS XS1 Architecture          ISA manual                           X7879
XS1 Port I/O Timing                Port timings                         X5821
XS1-G System Specification         Link, switch and system information  X2725
XS1-G Link Performance and Design  Link timings                         X7561
Guidelines
XS1-G Clock Frequency Control      Advanced clock control               X3221

X1066,
XS1-G04B-FB512 Datasheet                                                                  27

13 Revision History

The page numbers in this section refer to this document.

Rev. X1066I10/12
      1. Renamed XCore to xCORE Tile, and Thread to Core.
      2. Instruction description updated - page 2.

Rev. X1066H05/12-B
      1. Block diagram updated: pins listed sequentially, 4-bit ports updated - page 11.

Rev. X1066G05/12

      1. SS_XC0_CFG and SS_PLL_BYPASS tied to VSS on page 4.
      2. OTP section updated and moved before SRAM on page 17.

Rev. X1066F03/12

      1. Removed "Volatile" from Memory description on page 2.
      2. Updated 32-bit port connection in block diagram on page 11.

Rev. X1066E10/11
      1. Updated "Part Marking" on page 24.

Rev. X1066D05/11-B

      1. Revised format.
      2. Standard XMOS Link format XnLn on page 4.

Rev. X1066C01/11

      1. Replaced "Port Pin Table" with "Signal Description" on page 4.
      2. Updated "ULPI" on page 24 with set of disabled signals.
      3. Removed "Device Configuration".
      4. Added "Associated Design Documentation" on page 25.
      5. Clock frequencies of betweeen 20 MHz and 25 MHz are not supported.
      6. Removed documentation of numerous JTAG commands, which were incorrect.
      7. Updated Figure 10 in "DC Characteristics" on page 20 by removing rows for I(OH) and

           I(OL).
      8. Updated Figure 17 in "xConnect Link Performance' on page 22 by removing rows for

           B(2link) and B(5link), and adding rows for B(2linkP), B(5linkP), B(2linkS) and B(5linkS).
      9. Renamed IO VSS signals to VSS.

Rev. X1066B06/10
      1. Updated pin list on page 4.
      2. Updated "Power Consumption" on page 21.

X1066,
XS1-G04B-FB512 Datasheet  28

Rev. X1066A12/09
      1. Revised format.

Copyright 2012, All Rights Reserved.

Xmos Ltd. is the owner or licensee of this design, code, or Information (collectively, the "Information") and
is providing it to you "AS IS" with no warranty of any kind, express or implied and shall have no liability in
relation to its use. Xmos Ltd. makes no representation that the Information, or any particular implementation
thereof, is or will be free from any claims of infringement and again, shall have no liability in relation to any
such claims.

X1066,
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved