电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

WF4M16-120DTM5

器件型号:WF4M16-120DTM5
厂商名称:White Electronic Designs Corporation
厂商官网:http://www.wedc.com/
下载文档

器件描述

2x2Mx16 5V FLASH MODULE

文档预览

WF4M16-120DTM5器件文档内容

                                                                                                          WF4M16-XDTX5

                                                                                                         HI-RELIABILITY PRODUCT

2x2Mx16 5V FLASH MODULE ADVANCED*

FEATURES                                                              s Data Polling and Toggle Bit feature for detection of program
                                                                         or erase cycle completion.
s Access Time of 90, 120, 150ns
s Packaging:                                                          s Supports reading or programming data to a sector not being
                                                                         erased.
    56 Lead, Hermetic Ceramic, 0.520" CSOP (Package 213).
      Fits standard 56 SSOP footprint.                                s Built-in Decoupling Caps and Multiple Ground Pins for Low
                                                                         Noise Operation, Separate Power and Ground Planes to
s Sector Architecture                                                    improve noise immunity
    32 equal size sectors of 64KBytes per each 2Mx8 chip
    Any combination of sectors can be erased. Also supports          s RESET pin resets internal state machine to the read mode.
      full chip erase.                                                s Ready/Busy (RY/BY) output for direction of program or erase

s Minimum 100,000 Write/Erase Cycles Minimum                             cycle completion.
s Organized as two banks of 2Mx16; User Configurable as
                                                                      * This data sheet describes a product that may or may not be under
   4 x 2Mx8                                                               development and is subject to change or cancellation without notice.
s Commercial, Industrial, and Military Temperature Ranges
s 5 Volt Read and Write. 5V 10% Supply.                                 Note: For programming information refer to Flash Programming 16M5
s Low Power CMOS                                                                 Application Note.

FIG. 1 PIN CONFIGURATION FOR WF4M16-XDTX5

                       56 CSOP                                                         PIN DESCRIPTION
                     TOP VIEW
                                                                                       I/O0-15 Data Inputs/Outputs
   CS1 1             56 NC
   A12 2             55 RESET            BLOCK DIAGRAM                                 A0-20                 Address Inputs
   A13 3             54 A11
   A14 4             53 A10              I/O0-7               I/O8-15                                    WE  Write Enable
   A15 5             52 A9
    NC 6             51 A1      RESET                                                  CS1-4                  Chip Selects
   CS2 7             50 A2           WE                                                 OE                   Output Enable
    NC 8             49 A3           OE                                                 VCC                  Power Supply
   A20 9             48 A4
   A19 10            47 A5       A0-20
   A18 11            46 A6
   A17 12            45 A7      RY/BY
   A16 13            44 GND
    VCC 14           43 A8               2M x 8               2M x 8   2M x 8  2M x 8   GND                    Ground
  GND 15             42 VCC                                                            RY/BY                 Ready/Busy
   I/O6 16           41 I/O9
I/O14 17            40 I/O1    CS1                                                    RESET                 Reset
   I/O7 18           39 I/O8
I/O15 19            38 I/O0    CS2
RY/BY 20             37 A0
    OE 21            36 NC      CS3
    WE 22            35 CS3
    NC 23            34 CS4     CS4
I/O13 24            33 I/O2
   I/O5 25           32 I/O10   NOTE:
I/O12 26            31 I/O3
   I/O4 27           30 I/O11   1. RY/BY is an open drain output and should be pulled-up to Vcc with an
    VCC 28           29 GND       external resistor.

                                2. CS1 and CS3 control the same data bus. Reads cannot be done with CS1
                                  and CS3 both active. CS2 and CS4 control the same data bus. Reads
                                  cannot be done with CS2 and CS4 both active.

                                3. Address compatible with Intel 2M8 56 SSOP.

November 1999 Rev.3                                           1                White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com
                                                                                                                   WF4M16-XDTX5

           ABSOLUTE MAXIMUM RATINGS                                                                        CAPACITANCE
                                                                                                               (TA = +25C)

Parameter                           Symbol    Ratings                     Unit      Parameter             Symbol  Conditions                      Max Unit
Voltage on Any Pin Relative to VSS     VT   -2.0 to +7.0                   V                                                                       45 pF
Power Dissipation                      PT                                  W        OE capacitance        COE VIN = 0 V, f = 1.0 MHz               45 pF
Storage Temperature                   Tstg         8                       C                                                                      15 pF
Short Circuit Output Current           IOS  -65 to +125                   mA        WE capacitance        CWE VIN = 0 V, f = 1.0 MHz               25 pF
Endurance - Write/Erase Cycles                                                                                                                     45 pF
(Mil Temp)                                        100                     cycles     CS capacitance        CCS VIN = 0 V, f = 1.0 MHz
Data Retention (Mil Temp)                   100,000 min
                                                                                     Data I/O capacitance  CI/O VI/O = 0 V, f = 1.0 MHz

                                                                                     Address input capacitance CAD VIN = 0 V, f = 1.0 MHz

                                                   20                     years      This parameter is guaranteed by design but not tested.

RECOMMENDED DC OPERATING CONDITIONS

Parameter                            Symbol Min          Max Unit
Supply Voltage
Ground                               VCC     4.5         5.5              V
Input High Voltage
Input Low Voltage                    VSS     0           0                V
Operating Temperature (Mil.)
Operating Temperature (Ind.)         VIH     2.0 VCC + 0.5 V

                                     VIL     -0.5        +0.8             V

                                     TA      -55         +125 C

                                     TA      -40         +85              C

                                          DC CHARACTERISTICS - CMOS COMPATIBLE
                                                   (VCC = 5.0V, VSS = 0V, TA = -55C to +125C)

Parameter                                       Symbol                               Conditions                    Min                       Max   Unit

Input Leakage Current                              ILI      VCC = 5.5, VIN = GND to VCC                                                      10    A

Output Leakage Current                             ILOx32 VCC = 5.5, VIN = GND to VCC                                                        10    A

VCC Active Current for Read (1)                    ICC1     CS = VIL, OE = VIH, f = 5MHz, VCC = 5.5                                          82    mA

VCC Active Current for Program or Erase (2)        ICC2     CS = VIL, OE = VIH, VCC = 5.5                                                    122   mA

VCC Standby Current                                ICC3     VCC = 5.5, CS = VIH, f = 5MHz                                                    8.0   mA

Output Low Voltage                                 VOL      IOL = 12.0 mA, VCC = 4.5                                                         0.45  V

Output High Voltage                                VOH      IOH = -2.5 mA, VCC = 4.5                               0.85xVcc                        V

Low VCC Lock-Out Voltage                           VLKO                                                            3.2                       4.2   V

NOTES:
1. The Icc current listed includes both the DC operating current and the frequency dependent component (@ 5MHz). The frequency component typically is less than

   2mA/MHz, with OE at VIH.
2. Icc active while Embedded Algorithm (program or erase) is in progress.
3. DC test conditions VIL = 0.3V, VIH = VCC - 0.3V

White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com          2
                                                                                                       WF4M16-XDTX5

        AC CHARACTERISTICS WRITE/ERASE/PROGRAM OPERATIONS - WE CONTROLLED
                                                     (VCC = 5.0V, TA = -55C to +125C)

Parameter                                              Symbol                -90            -120            -150       Unit
Write Cycle Time
                                                                        Min       Max  Min        Max  Min        Max

                                                tAVAV          tWC      90             120             150             ns

Chip Select Setup Time                          tELWL          tCS      0              0               0               ns

Write Enable Pulse Width                        tWLWH          tWP      45             50              50              ns

Address Setup Time                              tAVWL          tAS      0              0               0               ns

Data Setup Time                                 tDVWH          tDS      45             50              50              ns

Data Hold Time                                  tWHDX          tDH      0              0               0               ns

Address Hold Time                               tWLAX          tAH      45             50              50              ns

Write Enable Pulse Width High                   tWHWL         tWPH      20             20              20              ns

Duration of Byte Programming Operation (1)      tWHWH1                            300             300             300  s

Sector Erase (2)                                tWHWH2                            15              15              15   sec

Read Recovery Time before Write                 tGHWL                   0              0               0               s

VCC Setup Time                                  tVCS                    50             50              50              s

Chip Programming Time                                                             44              44              44   sec

Chip Erase Time (3)                                                               256             256             256  sec

Output Enable Hold Time (4)                                   tOEH      10             10              10              ns

NOTES:

1. Typical value for tWHWH1 is 7s.

2. Typical value for tWHWH2 is 1sec.

3. Typical value for Chip Erase Time is 32sec.

4. For Toggle and Data Polling.

                                      AC CHARACTERISTICS READ-ONLY OPERATIONS

                                                (VCC = 5.0V, TA = -55C to +125C)

  Parameter                                           Symbol                 -90            -120            -150       Unit

  Read Cycle Time                                                       Min       Max  Min        Max  Min        Max
  Address Access Time
  Chip Select Access Time                       tAVAV          tRC      90             120             150             ns
  Output Enable to Output Valid                 tAVQV          tACC
  Chip Select High to Output High Z (1)         tELQV          tCE                90              120             150  ns
  Output Enable High to Output High Z (1)       tGLQV          tOE
  Output Hold from Addresses, CS or OE Change,  tEHQZ          tDF                90              120             150  ns
  whichever is First                            tGHQZ          tDF
1. Guaranteed by design, not tested.            tAXQX          tOH                40              50              55   ns

                                                                                  20              30              35   ns

                                                                                  20              30              35   ns

                                                                        0              0               0               ns

                                                                     3            White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com
                                                                                                                                 WF4M16-XDTX5

        AC CHARACTERISTICS WRITE/ERASE/PROGRAM OPERATIONS,CS CONTROLLED
                                              (VCC = 5.0V, VSS = 0V, TA = -55C to +125C)

  Parameter                                                               Symbol                 -90                  -120              -150             Unit

  Write Cycle Time                                                                          Min       Max   Min             Max    Min        Max
  Write Enable Setup Time
  Chip Select Pulse Width                                        tAVAV            tWC       90              120                    150                                 ns
  Address Setup Time                                             tWLEL            tWS
  Data Setup Time                                                tELEH            tCP       0               0                      0                                   ns
  Data Hold Time                                                 tAVEL            tAS
  Address Hold Time                                              tDVEH            tDS       45              50                     50                                  ns
  Chip Select Pulse Width High                                   tEHDX            tDH
  Duration of Byte Programming Operation (1)                     tELAX            tAH       0               0                      0                                   ns
  Sector Erase Time (2)                                          tEHEL            tCPH
  Read Recovery Time                                            tWHWH1                      45              50                     50                                  ns
  Chip Programming Time                                         tWHWH2
  Chip Erase Time (3)                                            tGHEL                      0               0                      0                                   ns
  Output Enable Hold Time (4)
                                                                                            45              50                     50                                  ns
NOTES:
1. Typical value for tWHWH1 is 7s.                                                         20              20                     20                                  ns
2. Typical value for tWHWH2 is 1sec.
3. Typical value for Chip Erase Time is 32sec.                                                        300                   300               300                      s
4. For Toggle and Data Polling.
                                                                                                      15                    15                15         sec

                                                                                            0               0                      0                                   s

                                                                                                      44                    44                44         sec

                                                                                                      256                   256               256        sec

                                                                                  tOEH      10              10                     10                                  ns

FIG. 2                                                                                                      AC TEST CONDITIONS

AC TEST CIRCUIT                                 I OL                                             Parameter                              Typ        Unit

                Current Source                                                                   Input Pulse Levels                VIL = 0, VIH = 3.0 V

                                                                                                 Input Rise and Fall                    5          ns

                                                                                                 Input and Output Reference Level       1.5        V

        D.U.T.                                                            VZ  1.5V               Output Timing Reference Level          1.5        V
Ceff = 50 pf
                                                                          (Bipolar Supply)       NOTES:
                                                                                                 VZ is programmable from -2V to +7V.
                                                          I OH                                   IOL & IOH programmable from 0 to 16mA.
                Current Source                                                                   Tester Impedance Z0 = 75 .
                                                                                                 VZ is typically the midpoint of VOH and VOL.
                                                                                                 IOL & IOH are adjusted to simulate a typical resistive load circuit.
                                                                                                 ATE tester includes jig capacitance.

White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com                4
                                                                        WF4M16-XDTX5

FIG. 3

AC WAVEFORMS FOR READ OPERATIONS

                                           High Z

tRC                                        tOH
      Addresses Stable                                 Output Valid
             tACC
                                           tCE
                            tDF                        High Z
                                   tOE

Addresses
              CS
                              OE
                                              WE

                                                               Outputs

                                        5  White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com
                                                                                                                       WF4M16-XDTX5

FIG. 4                                                                                                      tDF             tOH
                                                                                                                                           tCE
WRITE/ERASE/PROGRAM
OPERATION, WE CONTROLLED

                                                                              tRC

                                                                                                            tOE

                                                                                                                 DOUT

                          Data Polling                                                                           D7
                                  PA
                                                                                              tWHWH1

                                                                              tAH                                PD

                                                                          PA                                tDH

                                                                              tAS                     tWPH

                                                                                              tWP                A0H

                                                                          5555H        tGHWL          tCS              tDS
                                                                               tWC

NOTES:                                                                    Addresses
1. PA is the address of the memory location to be programmed.                           CS
2. PD is the data to be programmed at byte address.                                                     OE
3. D7 is the output of the complement of the data written to each chip.                                                 WE
4. DOUT is the output of the data written to the device.
5. Figure indicates last two bus cycles of four bus cycle sequence.                                                                         Data
                                                                                                                                                                5.0 V

White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com            6
                                                                                                                                  WF4M16-XDTX5

FIG. 5

AC WAVEFORMS CHIP/SECTOR
ERASE OPERATIONS

                                                                10H/30H

                                               SA

                                               2AAAH            55H

                                               5555H            AAH

                                               5555H
                                                                                                                  80H

                                               tAH              55H
                                                      2AAAH

                                               5555H            tWP
                                                      tAS                    tWPH
                                                                                  tDH

                                                                                             AAH

                                                             tGHWL                                                          tVCS
                                                                                            tCS
                                                                                                             tDS

                                               Addresses                                                               VCC
                                                             CS
                                                                             OE
                                                                                             WE

                                                                                                                 Data

NOTE:
1. SA is the sector address for Sector Erase.

                                                             7  White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com
                                                                                                                                          WF4M16-XDTX5

FIG. 6

AC WAVEFORMS FOR DATA POLLING
DURING EMBEDDED ALGORITHM OPERATIONS

                                                                             10H/30H

SA

2AAAH                                                                        55H

5555H                                                                        AAH

5555H
                                                                   80H

tAH                                                                          55H
       2AAAH

5555H                                                                        tWP
       tAS                                                                                tWPH
                                                                                               tDH

                                                                                                          AAH

                                                                          tGHWL                                                     tVCS
                                                                                                         tCS
                                                                                                                          tDS

Addresses                                                                                                                      VCC
              CS
                              OE
                                              WE

                                                                  Data

White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com  8
                                                                                                             WF4M16-XDTX5

FIG. 7

ALTERNATE CS CONTROLLED
PROGRAMMING OPERATION TIMINGS

                                                                                                  DOUT

Data Polling                                                                                      D7
        PA
                                      tWHWH1

              tAH                                                                                 PD

PA                                                                                           tDH

              tAS                     tCP                                             tCPH
                                                                                        tWS
                               tGHEL                                                              A0H

5555H                                                                                                   tDS
     tWC

Addresses
              WE
                              OE
                                              CS

                                                                  Data
                                                                                      5.0 V

NOTES:                                                                                       White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com
1. PA represents the address of the memory location to be programmed.
2. PD represents the data to be programmed at byte address.
3. D7 is the output of the complement of the data written to each chip.
4. DOUT is the output of the data written to the device.
5. Figure indicates the last two bus cycles of a four bus cycle sequence.

                                                                                   9
                                                                                                                                     WF4M16-XDTX5

PACKAGE 213: 56 LEAD, DUAL CAVITY CERAMIC SOP

                            23.63 (0.930) 0.25 (0.010)                                   3.50 (0.138)               0.18 (0.007)
                                  21.59 (0.850) TYP                                        0.83 (0.032)             0.03 (0.001)

                                                                                                                  1.58 (0.062) TYP

                                                                                                                                                  0.51 (0.020)
                                                                                                                                                   0.13 (0.005)

            16.13 (0.635)                                                         12.96 (0.510)           10.93 (0.430)
             0.13 (0.005)                                                         0.13 (0.005)          0.13 (0.005)

PIN 1 IDENTIFIER                                                                                                                                          0.51 (0.020) TYP
                                                                                                                                             +

                            0.80 (0.031) TYP              0.25 (0.010)                                                  0.51         R 0.18       0 / -4
                                                          0.05 (0.002)                                                (0.020) TYP  (0.007)
                                                                                          SEE DETAIL "A"
                                                                                                                                      DETAIL "A"
                                                                                                          4.57 (0.180)
                                                                                                              MAX

                            ALL LINEAR DIMENSIONS ARE MILLIMETERS AND PARENTHETICALLY IN INCHES

FIG. 8 ALTERNATE PIN CONFIGURATION FOR WF4M16W-XDTX5

  56 CSOP                                                                                                                            PIN DESCRIPTION
TOP VIEW
                                                                                                                                     I/O0-15 Data Inputs/Outputs
   CS1 1                    56 NC
   A11 2                    55 RESET                                      BLOCK DIAGRAM                                               A0-20  Address Inputs
   A12 3                    54 A10                                                                                                    WE      Write Enable
   A13 4                    53 A9                                         I/O0-7  I/O8-15                                            CS1-4    Chip Selects
   A14 5                    52 A8                                                                                                      OE    Output Enable
    NC 6                    51 A0             RESET                                                                                   VCC    Power Supply
   CS2 7                    50 A1                  WE                                                                                 GND        Ground
   A20 8                    49 A2                  OE                                                                                RY/BY     Ready/Busy
   A19 9                    48 A3
   A18 10                   47 A4              A0-20
   A17 11                   46 A5
   A16 12                   45 A6             RY/BY
   A15 13                   44 GND
    VCC 14                  43 A7                         2M x 8                  2M x 8   2M x 8         2M x 8
  GND 15                    42 VCC
   I/O6 16                  41 I/O9           CS1                                                                                    RESET   Reset
I/O14 17                   40 I/O1
   I/O7 18                  39 I/O8           CS2
I/O15 19                   38 I/O0
RY/BY 20                    37 NC             CS3
    OE 21                   36 NC
    WE 22                   35 CS3            CS4
    NC 23                   34 CS4
I/O13 24                   33 I/O2           NOTE:
   I/O5 25                  32 I/O10
I/O12 26                   31 I/O3           1. RY/BY is an open drain output and should be pulled-up to Vcc with an
   I/O4 27                  30 I/O11            external resistor.
    VCC 28                  29 GND
                                              2. CS1 and CS3 control the same data bus. Reads cannot be done with CS1
                                                and CS3 both active. CS2 and CS4 control the same data bus. Reads
                                                cannot be done with CS2 and CS4 both active.

                                              3. Address compatible with Intel 1M16 56 SSOP, with the addition of A20
                                                at pin 8. Also refer to Note 2.

White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com          10
                                                                                          WF4M16-XDTX5

ORDERING INFORMATION
                     W F 4M16 - XXX DT X 5 X

                                              LEAD FINISH:
                                                 Blank = Gold plated leads
                                                 A = Solder dip leads

                                              VPP PROGRAMMING VOLTAGE
                                                 5=5V

                                              DEVICE GRADE:

                                              M = Military, 883 Screened -55C to +125C

                                              I = Industrial                -40C to +85C

                                              C = Commercial                0C to +70C

                                              PACKAGE TYPE:
                                                 DT = 56 Lead Dual Cavity CSOP (Package 213)
                                                         fits standard 56 SSOP footprint

                                              ACCESS TIME (ns)

                                              ORGANIZATION, 2M x 16
                                                    User configurable as 4 x 2M x 8

                                              Flash

                                              WHITE ELECTRONIC DESIGNS CORP.

                                              11              White Electronic Designs Corporation (602) 437-1520 www.whiteedc.com
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved