电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

W48C20

器件型号:W48C20
厂商名称:Cypress
厂商官网:http://www.cypress.com/
下载文档

器件描述

Audio Subsystem Clock Generator

文档预览

W48C20器件文档内容

                                                                           W48C20

                                                       Audio Subsystem Clock Generator

Features                                               Overview

Two independent phase-locked loops                  The W48C20 is a general-purpose device that features two
Four independent output frequencies                 phase-locked loops. Through the use of metal masks, the chip
250 ps maximum cycle-to-cycle jitter               can be tailored to a wide variety of applications.
3 ns rise/fall time (20%-80% VDD).                  The W48C20 has four clock outputs, each of which is
Options available for a wide range of applications  maskable to a different frequency. Because the chip offers four
Supports 3.3V and 5V operation                      outputs in eight pins, it is suited to applications that require
Low power CMOS design available in:                 multiple frequencies and have space constraints.

    -- 8-pin SOIC (Small Outline Integrated Circuit)   Table 1. Product Selection Guide

                                                        Mask Pin 4 Pin 5 Pin 6 Pin 7 Application

                                                         -01A 16.9344 24.576 33.8688 14.318 Audio/Crystal

                                                          -08 33.8688 18.432 16.9344 27.00 DVD

                                                          -09 40.00 22.50 20.00 25.00 Hard Disk
                                                                                                                     Drives

Functional Block Diagram

                                                       VCC

XTAL               X1                 XTAL                         OUTPUT
                           X2         OSC                          OUTPUT
                                                                   OUTPUT
                                                            PLL 1
                                                                   OUTPUT
Crystal load capacitors                                     PLL 2
as needed

                                      GND

Pin Configuration

      X1           1           8  X2

VCC                2           7  OUTPUT

GND                3           6  OUTPUT

OUTPUT             4           5  OUTPUT

Cypress Semiconductor Corporation 3901 North First Street San Jose CA 95134 408-943-2600
                                                                                                                                       December 20, 1999, rev. **
                                                                                      W48C20

Pin Definitions

Pin Name Pin No.    Pin Type                                              Pin Description
                         I    Crystal connection or external clock frequency input (14.318 MHz).
X1               1       P    Power supply connection.
                         P    Ground connection.
VDD              2       O    16.9344-MHZ clock output for stereo codec.
                         O    24.576-MHz clock output for stereo codec.
GND              3       O    33.868-MHz clock output for OPL4.
                         O    14.318-MHz clock buffered output for OPL3 or PCMCIA controller.
OUTPUT           4       I    Crystal connection. Leave this pin unconnected when using an external clock.

OUTPUT           5

OUTPUT           6

OUTPUT           7

X2               8

External Components/Crystal Selection                                  The crystal load capacitance can be increased by adding a
                                                                       capacitor to each of the X1 and X2 pins and ground. This en-
The W48C20 incorporates a crystal oscillator circuit designed          ables the use of a crystal specifying a load greater than 12 pF
to provide 50% duty cycle over a range of operating conditions,        without changing the output frequency.
including the addition of external crystal load capacitors to pins
X1 and X2. A parallel resonant 14.318-MHz, 12-pF load crystal          Duty cycle is also maintained when using an external clock
is recommended. A series-resonant crystal or a parallel reso-          source (connected to X1, X2 left unconnected) as long as the
nant crystal specifying a different load can be used, but either       external clock has good duty cycle. The circuit exhibits about
will result in frequencies which are slightly different from the       50% less clock jitter from the 14.318-MHz output when com-
ideal (up to 0.06%).                                                   pared to similar devices.

                                   14.318 MHz IN
                                     Pin 1 8

                                                                       33 (optional)

          2.2 F      V            27                                                            14.3 MHz OUT
        (optional)  0.1 F         36                                                            33.9 MHz OUT
                                   45                                  33 (optional)
                               G

                    33 (optional)                                      33 (optional)

                                  16.9 MHz OUT 24.6 MHz OUT
                                       Figure 1. Suggested Layout

                                                                    2
                                                                                                                                        W48C20

Absolute Maximum Ratings

Stresses greater than those listed in this table may cause per-     above those specified in the operating sections of this specifi-
manent damage to the device. These represent a stress rating        cation is not implied. Maximum conditions for extended peri-
only. Operation of the device at these or any other conditions      ods may affect reliability

     Parameter                                   Description                                                   Rating              Unit
                      Voltage on any Pin with Respect to GND
VCC, VIN              Storage Temperature                                       0.5 to +7.0                                             V
TSTG                  Operating Temperature
TA                    Ambient Temperature under Bias                            65 to +150                                             C
TB                    Soldering Temperature, Max. 20 seconds
TSOLD                                                                                                          0 to +70                 C

                                                                                55 to +125                                             C

                                                                                                               260                      C

Electrical Characteristics at 5.0V

DC Electrical Characteristics: TA = 0C to +70C; VCC = 5V 10%

Parameter                  Description                              Conditions                                 Min       Typ       Max      Unit

VDD        Operating Voltage                                                                                   4.5                 5.5      V

VIH        Input High Voltage                                                                                  3.5       2.5                V

VIL        Input Low Voltage                                                                                             2.5       1.5      V

VOH        Output High Voltage                        IOH = 25 mA                                              2.4                          V
                                                      IOL = 25 mA
VOL        Output Low Voltage                         No Load                                                                      0.4      V

IDD        Operating Supply Current                                                                                      18                 mA

           Input Capacitance[1]                                                                                          7                  pF

           Actual Mean Frequency versus Target                                                                                     0.2     %

AC Characteristics: TA = 0C to +70C; VCC = 5V 10%

                Parameter               Test Condition/Comments                 Min                                      Typ       Max      Unit
                                                                                                                                            MHz
Input Clock Frequency                                                                                                    14.31818
                                                                                                                                             %
Input Clock Duty Cycle, 14.318 MHz      Time above 2.5V                         20                                                 80        ns
                                                                                                                                             ns
Output Clock Rise Time                  0.8V to 2.0V                                                                               1.5       %
                                                                                                                                             %
Output Clock Fall Time                  2.0V to 0.8V                                                                               1.5       %
                                                                                                                                             %
Output Clock Duty Cycle, 24.576 MHz     Time above 1.5V                         40                                       45        60        ps
                                                                                                                                             ps
Output Clock Duty Cycle, 16.9344 MHz Time above 1.5V                            45                                       50        55

Output Clock Duty Cycle, 33.868 MHz     Time above 1.5V                         45                                       50        55

Output Clock Duty Cycle, 14.318 MHz[2] Time above 1.5V                          45                                       50        55

Absolute Clock Period Jitter, except 14.3 Pins 4, 5, 6 only                     400                                     200       400

One Sigma Clock Period Jitter, except 14.3 Pins 4, 5, 6 only                                                             60

Notes:

1. If crystal is used as input Crystal Load Capacitance (CL) = 12 pF.
2. If a clock is used as input, the duty cycle of the 14.318-MHz output will be the same as the input clock.

Ordering Information

     Ordering Code      Freq. Mask      Package             Package Type
W48C20                      Code         Name    8-pin SOIC (150-mil)

                             01A            G
                              08
                              09

Document #: 38-00879

                                                                 3
                                                                                    W48C20

Package Diagram

                 8-Pin Small Outline Integrated Circuit, Narrow (SOIC, 0.150 inch)

Cypress Semiconductor Corporation, 1999. The information contained herein is subject to change without notice. Cypress Semiconductor Corporation assumes no responsibility for the use
of any circuitry other than circuitry embodied in a Cypress Semiconductor product. Nor does it convey or imply any license under patent or other rights. Cypress Semiconductor does not authorize
its products for use as critical components in life-support systems where a malfunction or failure may reasonably be expected to result in significant injury to the user. The inclusion of Cypress
Semiconductor products in life-support systems application implies that the manufacturer assumes all risk of such use and in doing so indemnifies Cypress Semiconductor against all charges.
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved