电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

V385

器件型号:V385
厂商名称:ISSI
厂商官网:http://www.issi.com/
下载文档

器件描述

8-BIT LVDS TRANSMITTER FOR VIDEO

文档预览

V385器件文档内容

V385

8-BIT LVDS TRANSMITTER FOR VIDEO

General Description                                         Features

The V385 transmitter converts 28 bits of 3.3 V               Pin and function compatible with the National
CMOS/TTL into 4 Low Voltage Differential Signaling
(LVDS) data streams while the transmit clock input is          DS90C385, TI SN65LVDS93 and THine
transmitted in parallel with the data streams over a fifth     THC63LVDM83
LVDS link. The V385 can be programmed for rising
edge or falling edge clocks through pin R_FB.                Convert 28 bits of 3.3 V CMOS/TTL into 4 LVDS

ICS manufactures a large variety of video application          streams
devices. Consult ICS for all of your video application
requirements.                                                Up to 2.38 Gbps throughput or 297.5 Megabytes/sec

Pin Assignment                                                 bandwidth

   VCC          1   56        TxIN4                         Wide clock frequency range from 20 MHz to 85 MHz
TxIN5                        TxIN3                         Spread spectrum compatible
TxIN6          2   55        TxIN2                         Supports VGA, SVGA, XGA, and SXGA
TxIN7                        GND                            LVDS voltage swing of 350 mV for low EMI
   GND          3   54        TxIN1                         On-chip PLL requires no external components
TxIN8                        TxIN0                         Single 3.3 V low-power CMOS design
TxIN9          4   53        TxIN27                         Programmable rising or falling edge strobe
TxIN10                        LVDS_GND                      Power-down control function
                5   52        TxOUT0-                        Compatible with TIA/EIA-644 LVDS standards
   VCC                        TxOUT0+                        Packaged in a 56-pin TSSOP (Pb free available)
TxIN11          6   51        TxOUT1-
TxIN12                        TxOUT1+
TxIN13          7   50        LVDS_VCC
                              LVDS_GND
   GND          8   49        TxOUT2-
TxIN14                        TxOUT2+
TxIN15          9   48        TxCLKOUT-
TxIN16                        TxCLKOUT+
                10  47        TxOUT3-
  R_FB                        TxOUT3+
TxIN17          11  46        LVDS_GND                      Block Diagram
TxIN18                        PLL_GND
TxIN19          12  45        PLL_VCC
                              PLL_GND
   GND          13  44        PWRDWN
TxIN20                        TxCLKIN
TxIN21          14  43        TxIN26                        Red, Green, Blue 24                   TxOUT0+
TxIN22                        GND                                      HSYNC                      TxOUT0-
TxIN23          15  42                                                 VSYNC                      TxOUT1+
                                                                                                  TxOUT1-
   VCC          16  41                                       DATA ENABLE                          TxOUT2+
TxIN24                                                             CONTROL                        TxOUT2-
TxIN25          17  40                                                                            TxOUT3+
                                                                          R_FB                    TxOUT3-
                18  39                                              PWRDWN                        TxCLKOUT+
                                                                                                  TxCLKOUT-
                19  38                                                 CLOCK     TTL to
                                                                                 LVDS
                20  37
                                                                                  PLL
                21  36

                22  35

                23  34

                24  33

                25  32

                26  31

                27  30

                28  29

                56-pin TSSOP

V385 Datasheet                           1                                               3/30/05  Revision 1.6

Integrated Circuit Systems 525 Race Street, San Jose, CA 95126 tel (408) 297-1201 www.icst.com
   V385

   8-BIT LVDS TRANSMITTER FOR VIDEO

Pin Descriptions

Pin Pin Type      Pin Name  Pin Description/Name

1  Power          VCC       3.3V Power
                  TxIN5     Parallel digital video input pins (TxIN0..27).
2  CMOS/TTL       TxIn6     Parallel digital video input pins (TxIN0..27).
                  TxIn7     Parallel digital video input pins (TxIN0..27).
3  CMOS/TTL       GND       Ground
                  TxIN8     Parallel digital video input pins (TxIN0..27).
4  CMOS/TTL       TxIN9     Parallel digital video input pins (TxIN0..27).
                  TxIN10    Parallel digital video input pins (TxIN0..27).
5  Ground         VCC       3.3V Power
                  TxIN11    Parallel digital video input pins (TxIN0..27).
6  CMOS/TTL       TxIN12    Parallel digital video input pins (TxIN0..27).
                  TxIN13    Parallel digital video input pins (TxIN0..27).
7  CMOS/TTL       GND       Ground
                  TxIN14    Parallel digital video input pins (TxIN0..27).
8  CMOS/TTL       TxIN15    Parallel digital video input pins (TxIN0..27).
                  TxIN16    Parallel digital video input pins (TxIN0..27).
9  Power          R_FB      Programmable strobe select input pin (R_FB). High = rising edge; Low =
                            falling edge.
10 CMOS/TTL                 Parallel digital video input pins (TxIN0..27).
                            Parallel digital video input pins (TxIN0..27).
11 CMOS/TTL                 Parallel digital video input pins (TxIN0..27).
                            Ground
12 CMOS/TTL                 Parallel digital video input pins (TxIN0..27).
                            Parallel digital video input pins (TxIN0..27).
13 Ground                   Parallel digital video input pins (TxIN0..27).
                            Parallel digital video input pins (TxIN0..27).
14 CMOS/TTL                 3.3V Power
                            Parallel digital video input pins (TxIN0..27).
15 CMOS/TTL                 Parallel digital video input pins (TxIN0..27).
                            Ground
16 CMOS/TTL                 Parallel digital video input pins (TxIN0..27).
                            Clock input (TxCLKIN)
17 CMOS/TTL                 Active low. Powerdown tri-states outputs.
                            Ground
18 CMOS/TTL       TxIN17    3.3V Power
19 CMOS/TTL       TxIN18    Ground
20 CMOS/TTL       TxIN19    Ground
21 Ground         GND
22 CMOS/TTL       TxIN20
23 CMOS/TTL       TxIN21
24 CMOS/TTL       TxIN22
25 CMOS/TTL       TxIN23
26 Power          VCC
27 CMOS/TTL       TxIN24
28 CMOS/TTL       TxIN25
29 Ground         GND
30 CMOS/TTL       TxIN26
31 CMOS/TTL       TxCLKIN
32 CMOS/TTL       PWRDWN
33 Ground         PLL_GND
34 Power          PLL_VCC
35 Ground         PLL_GND
36 Ground         LVDS_GND

V385 Datasheet              2        3/30/05  Revision 1.6

   Integrated Circuit Systems 525 Race Street, San Jose, CA 95126 tel (408) 297-1201 www.icst.com
V385

8-BIT LVDS TRANSMITTER FOR VIDEO

Pin Pin Type    Pin Name                   Pin Description/Name

37 LVDS         TxOUT3+                    LVDS output (+)
38 LVDS         TxOUT3-                    LVDS output (-)
39 LVDS         TxCLKOUT+                  LVDS output (+)
40 LVDS         TxCLKOUT-                  LVDS output (-)
41 LVDS         TxOUT2+                    LVDS output (+)
42 LVDS         TxOUT2-                    LVDS output (-)
43 Ground       LVDS_GND                   Ground
44 Power        LVDS_VCC                   3.3V Power
45 LVDS         TxOUT1+                    LVDS output (+)
46 LVDS         TxOUT1-                    LVDS output (-)
47 LVDS         TxOUT0+                    LVDS output (+)
48 LVDS         TxOUT0-                    LVDS output (-)
49 Ground       LVDS_GND                   Ground
50 CMOS/TTL     TxIN27                     Parallel digital video input pins (TxIN0..27).
51 CMOS/TTL     TxIn0                      Parallel digital video input pins (TxIN0..27).
52 CMOS/TTL     TxIn1                      Parallel digital video input pins (TxIN0..27).
53 Ground       GND                        Ground
54 CMOS/TTL     TxIn2                      Parallel digital video input pins (TxIN0..27).
55 CMOS/TTL     TxIn3                      Parallel digital video input pins (TxIN0..27).
56 CMOS/TTL     TxIn4                      Parallel digital video input pins (TxIN0..27).

External Components

The V385 requires no external components.

V385 Datasheet                             3                                               3/30/05  Revision 1.6

Integrated Circuit Systems 525 Race Street, San Jose, CA 95126 tel (408) 297-1201 www.icst.com
V385

8-BIT LVDS TRANSMITTER FOR VIDEO

Absolute Maximum Ratings

Stresses above the ratings listed below can cause permanent damage to the V385. These ratings, which are
standard values for ICS commercially rated parts, are stress ratings only. Functional operation of the device at
these or any other conditions above those indicated in the operational sections of the specifications is not implied.
Exposure to absolute maximum rating conditions for extended periods can affect product reliability. Electrical
parameters are guaranteed only over the recommended operating temperature range.

                                        Item                                                         Rating
Supply Voltage, VDD                                                        -0.3 V to +4 V
All Inputs and Outputs                                                     -0.3 V to VCC+0.3 V
Electrostatic Discharge (EIAJ, 0, 200 pF)                                  > 500 V
Ambient Operating Temperature                                              0 to +70C
Storage Temperature                                                        -65 to +150C
Junction Temperature                                                       150C
Maximum Soldering Temperature                                              260C

Recommended Operation Conditions

Parameter                                                    Min.               Typ.    Max.                 Units
                                                               0                 3.3     +70                   C
Ambient Operating Temperature                                 3.0                        3.6                    V
Power Supply Voltage (measured in respect to GND)

Electrical Characteristics

VDD=3.3 V 10%, Ambient temperature 0 to +70C

Parameter                     Symbol          Conditions                   Min. Typ.    Max.                 Units Freq.

CMOS/TTL DC Specifications                                                 2.00         VCC                     V
                                                                           GND          0.80                    V
Input High Voltage            VIH                                                        10                   A
Input Low Voltage                                                                         10                   A
Input Current                 VIL
Power-down Current                                                                       450                  mV
LVDS DC Specifications        IIN             GND
                              IPD             No switching for input pins               1.375                   V
                                                                                          35                  mV
Differential Output Voltage    VOD            RL = 100 ohms                250  345
                                                                                          5                   mA
Change in VOD Between         VOD                                                        10                   A
Complimentary Output States

Common Mode Voltage            VCM                                         1.125 1.250

Change in VCM Between         VCM
Complimentary Output States

Output Short Circuit Current  IOS             VOD=0V                            3.5
Output Tri-State Current                                                        1
                              IOZ Power Down#=0V

V385 Datasheet                                        4                                 3/30/05              Revision 1.6

Integrated Circuit Systems 525 Race Street, San Jose, CA 95126 tel (408) 297-1201 www.icst.com
V385

8-BIT LVDS TRANSMITTER FOR VIDEO

Parameter                 Symbol         Conditions                 Min. Typ. Max. Units Freq.

Recommended Transmitter Input Characteristics

TxCLK IN Transition Time  TCIT                                                      5         ns

TxCLK IN Period           TCIP                                      11.76     T     50        ns

TxCLK IN High Time        TCIH                                      0.35T 0.5T 0.65T          ns

TxCLK IN Low Time         TCIL                                      0.35T 0.5T 0.65T          ns

TxIN Transition Time      TXIT                                      1.5             6         ns

Transmitter Switching Characteristics

LVDS Low-to-High Time     LLHT                                                0.75     1.4    ns
                                                                              0.75     1.4    ns
LVDS High-to-Low Time     LHLT                                                         0.2    0.2 85 MHz
                                                                                0   T/7+0.2   ns 85 MHz
Transmitter Output Pulse  TPPos0 Bit0                                  -0.2   T/7   2T/7+0.2  ns 85 MHz
Position                  TPPos1 Bit1                               T/7-0.2   2T/7  3T/7+0.2  ns 85 MHz
                                                                    2T/7-0.2  3T/7  4T/7+0.2  ns 85 MHz
                          TPPos2 Bit2                               3T/7-0.2  4T/7  5T/7+0.2  ns 85 MHz
                                                                    4T/7-0.2  5T/7  6T/7+0.2  ns 85 MHz
                          TPPos3 Bit3                               5T/7-0.2  6T/7      10    ms
                                                                    6T/7-0.2                  ns
                          TPPos4 Bit4                                                   30    ns
                                                                       2.5                    ns
                          TPPos5 Bit5                                   0
                                                                       10
                          TPPos6 Bit6

Transmitter Phase Loop Set TPLLS

TxIN Setup to TxCLK IN    TSTC

TxIN Hold to TxCLK IN     THTC

TxCLK IN to TxCLK OUT     TCCD
Delay

Thermal Characteristics                  Symbol     Conditions                Min.  Typ.      Max.  Units
                                                    Still air                       84              C/W
Parameter                               JA         1 m/s air flow                  76              C/W
Thermal Resistance Junction to Ambient  JA         3 m/s air flow                  67              C/W
                                         JA                                         50              C/W
Thermal Resistance Junction to Case     JC

V385 Datasheet                                   5                                  3/30/05         Revision 1.6

Integrated Circuit Systems 525 Race Street, San Jose, CA 95126 tel (408) 297-1201 www.icst.com
         V385

           8-BIT LVDS TRANSMITTER FOR VIDEO

AC Timing Diagrams

                TxCLK IN                                                    TCIP
                          TxIN                                                     TCIL

                                                                   TCIH

                                                                   TCIH         THTC

Figure AC1. Transmitter Setup/Hold and High/Low Times (Falling Edge Strobe or R_FB=0)

                    TxCLK IN                                 TCCD
                TxCLK OUT+

                                            TxCLK OUT-

Figure AC2. Clock IN to Clock OUT Delay (Rising Edge Strobe or R_FB=1)

                                              PWRDWN#                    TPLLS
                                                        VCC        Unknown

                                                 TxCLK IN

Figure AC3. Phase Lock Loop Set Time

V385 Datasheet                                               6                           3/30/05  Revision 1.6

Integrated Circuit Systems 525 Race Street, San Jose, CA 95126 tel (408) 297-1201 www.icst.com
V385

8-BIT LVDS TRANSMITTER FOR VIDEO

                                                                       90% 90%

                                                        10%                     10%

                            TTL Input                        TCIT               TCIT
                        LVDS Output
                                                                       80% 80%

                                                        20%                           20%

                                                             LLHT               LLHT

                                                                       5 pF     100 ohms

Figure AC4. Transmitter Device Transition Times and Load

                                            TxCLK OUT+     TxIN17      TxIN16   TxIN11       TxIN10  TxIN5
                        TxOUT3
                        TxIN27-1 TxIN27-1 TxIN23

                        TxOUT2                             TxIN25      TxIN24   TxIN22       TxIN21  TxIN20
                        TxIN20-1 TxIN19-1 TxIN26

                        TxOUT1           TxIN18            TxIN15      TxIN14   TxIN13       TxIN12  TxIN9
                        TxIN9-1 TxIN8-1

                        TxOUT0           TxIN7               TxIN6     TxIN4          TxIN3  TxIN2   TxIN1
                        TxIN1-1 TxIN0-1

                TPPos0

                        TPPos1
                                TPPos2
                                      TPPos3
                                              TPPos4
                                                      TPPos5
                                                               TPPos6

Figure AC5. Transmitter LVDS Output Pulse Position Measurement

V385 Datasheet                                          7                                            3/30/05  Revision 1.6

Integrated Circuit Systems 525 Race Street, San Jose, CA 95126 tel (408) 297-1201 www.icst.com
V385

8-BIT LVDS TRANSMITTER FOR VIDEO

Package Outline and Package Dimensions (56-pin TSSOP)

Package dimensions are kept current with JEDEC Publication No. 95

                  56                                                         Millimeters           Inches*

INDEX                                                              Symbol    Min Max      Min Max
AREA                                                                    A
                                                                       A1    --    1.20            --  0.047
                   12                                                  A2
                             D          E1 E                            b    0.05  0.15   0.002 0.006
                                               A                       C
         A                                                             D     0.80  1.05   0.032 0.041
         2                                                              E
                                                                       E1    0.17  0.27   0.007 0.011
          e                                                             e
                                                                        L    0.09  0.20   0.0035 0.008
                                     b                                  a
                                                                      aaa    13.90 14.10  0.547 0.555

                                                                             8.10 BASIC            0.319 BASIC

                                                                             6.00  6.20   0.236 0.244

                                                                             0.50 BASIC            0.020 BASIC

                                                                             0.45  0.75   0.018 0.030

                                                                             0    8              0  8

                                                                             --    0.10            --  0.004

                                                         * For reference only. Controlling dimensions in mm.

                                        A                                                                   c
                                                                                          L
                                        1

                                                              -C-

                                                     SEATING               
                                                     PLANE

                                                  aaa C

V385 Datasheet                                    8                                       3/30/05      Revision 1.6

Integrated Circuit Systems 525 Race Street, San Jose, CA 95126 tel (408) 297-1201 www.icst.com
V385

8-BIT LVDS TRANSMITTER FOR VIDEO

Ordering Information

Part / Order     Marking    Shipping       Package     Temperature               Notes
  Number                   Packaging
  V385AG         V385AG                  56-pin TSSOP    0 to +70 C  Replaced by V385AGLF
V385AGT         V385AG        Tubes     56-pin TSSOP    0 to +70 C  Replaced by V385AGLFT
                V385AGLF  Tape and Reel  56-pin TSSOP    0 to +70 C
V385AGLF        V385AGLF                 56-pin TSSOP    0 to +70 C
V385AGLFT        V385GLF       Tubes     56-pin TSSOP    0 to +70 C
                 V385GLF  Tape and Reel  56-pin TSSOP    0 to +70 C
V385GLF
V385GLFT                      Tubes
                          Tape and Reel

Parts that are ordered with a "LF" suffix to the part number are the Pb-Free configuration and are RoHS compliant.

While the information presented herein has been checked for both accuracy and reliability, Integrated Circuit
Systems (ICS) assumes no responsibility for either its use or for the infringement of any patents or other rights of
third parties, which would result from its use. No other circuits, patents, or licenses are implied. This product is
intended for use in normal commercial applications. Any other applications such as those requiring extended
temperature range, high reliability, or other extraordinary environmental requirements are not recommended
without additional processing by ICS. ICS reserves the right to change any circuitry or specifications without notice.
ICS does not authorize or warrant any ICS product for use in life support devices or critical medical instruments.

V385 Datasheet                           9                            3/30/05  Revision 1.6

Integrated Circuit Systems 525 Race Street, San Jose, CA 95126 tel (408) 297-1201 www.icst.com
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved