电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

UPSD3255B-40T6T

器件型号:UPSD3255B-40T6T
器件类别:微处理器
文件大小:79.04KB,共0页
厂商名称:STMICROELECTRONICS [STMicroelectronics]
厂商官网:http://www.st.com/
下载文档

器件描述

8-BIT, FLASH, 24 MHz, MICROCONTROLLER,

8位, FLASH, 24 MHz, 单片机,

参数

UPSD3255B-40T6T功能数量 1
UPSD3255B-40T6T端子数量 80
UPSD3255B-40T6T最大工作温度 85 Cel
UPSD3255B-40T6T最小工作温度 -40 Cel
UPSD3255B-40T6T最大供电/工作电压 3.6 V
UPSD3255B-40T6T最小供电/工作电压 3 V
UPSD3255B-40T6T额定供电电压 3.3 V
UPSD3255B-40T6T外部数据总线宽度 8
UPSD3255B-40T6T输入输出总线数量 63
UPSD3255B-40T6T线速度 24 MHz
UPSD3255B-40T6T加工封装描述 ROHS COMPLIANT, 塑料, TQFP-80
UPSD3255B-40T6T无铅 Yes
UPSD3255B-40T6T欧盟RoHS规范 Yes
UPSD3255B-40T6T状态 DISCONTINUED
UPSD3255B-40T6T包装形状 SQUARE
UPSD3255B-40T6T包装尺寸 FLATPACK, 低 PROFILE, FINE PITCH
UPSD3255B-40T6T表面贴装 Yes
UPSD3255B-40T6T端子形式 GULL WING
UPSD3255B-40T6T端子间距 0.5000 mm
UPSD3255B-40T6T端子涂层 MATTE 锡
UPSD3255B-40T6T端子位置
UPSD3255B-40T6T包装材料 塑料/环氧树脂
UPSD3255B-40T6T温度等级 INDUSTRIAL
UPSD3255B-40T6TADC通道 Yes
UPSD3255B-40T6T地址总线宽度 12
UPSD3255B-40T6T位数 8
UPSD3255B-40T6T最大FCLK时钟频率 40 MHz
UPSD3255B-40T6T微处理器类型 单片机
UPSD3255B-40T6TPWM通道 Yes
UPSD3255B-40T6TROM编程 FLASH

文档预览

UPSD3255B-40T6T器件文档内容

                       PSD3200 FAMILY

           Flash Programmable System Device
                   with 8032 Microcontroller Core

                                                                               DATA BRIEFING

FEATURES SUMMARY                                                   Figure 1. Packages
s The PSD3200 Family combines a Flash PSD
                                                                                                  TQFP52 (T)
   architecture with an 8032 microcontroller core                                                TQFP80 (U)

   The PSD3200 Family of Flash PSDs features
   dual banks of Flash memory, SRAM, general
   purpose I/O and programmable logic, supervi-
   sory functions and access via USB, I2C, ADC,
   DDC and PWM channels, and an on-board
   8032 microcontroller core, with two UARTs,
   three 16-bit Timer/Counters and one External
   Interrupt. As with other Flash PSD families, the
   PSD3200 Family is also in-system program-
   mable (ISP) via a JTAG ISP interface.
s Large 8 KByte SRAM with battery back-up
   option

s Dual bank Flash memories

    128 KByte or 256 KByte main Flash memory

    32 KByte secondary Flash memory

s Content Security

    Block access to Flash memory

s Programmable Decode PLD for flexible address
   mapping of all memories.

s High-speed clock standard 8032 core (12-cycle)

s USB Interface (PSD3234A-40U6 only)
s I2C interface for peripheral connections

s Five Pulse Width Modulator (PWM) channels

s Standalone Display Data Channel (DDC)

s Six I/O ports with up to 50 I/O pins

s 3000 gate PLD with 16 macrocells

s Supervisor functions

s In-System Programming (ISP) via JTAG

s Zero-Power Technology

s Single Supply Voltage

    4.5 to 5.5 V

    3.0 to 3.6 V

June 2002                                                                                                     1/8

Complete data available on Data-on-Disc CD-ROM or at www.st.com .
PSD3200 FAMILY

SUMMARY DESCRIPTION                                       One 16-bit PWM unit
s Dual bank Flash memories                            s Standalone Display Data Channel (DDC)

    Concurrent operation, read from memory one          For use in monitor, projector, and TV applica-
      while erasing and writing the other. In-Appli-        tions
      cation Programming (IAP) for remote updates
                                                          Compliant with VESA standards DDC1 and
    Large 128 KByte or 256 KByte main Flash                DDC2B
      memory for application code, operating sys-
      tems, or bit maps for graphic user interfaces       Eliminate external DDC PROM
                                                      s Six I/O ports with up to 50 I/O pins
    Large 32 KByte secondary Flash memory di-
      vided in small sectors. Eliminate external EE-      Multifunction I/O: GPIO, DDC, I2C, PWM,
      PROM with software EEPROM emulation                   PLD I/O, supervisor, and JTAG

    Secondary Flash memory is large enough for          Eliminates need for external latches and logic
      sophisticated communication protocol (USB)      s 3000 gate PLD with 16 macrocells
      during IAP while continuing critical system
      tasks                                              Create glue logic, state machines, delays,
                                                            etc.
s Large SRAM with battery back-up option
                                                          Eliminate external PALs, PLDs, and 74HCxx
    8 KByte SRAM for RTOS, high-level languag-          Simple PSDsoft Express software ...Free
      es, communication buffers, and stacks           s Supervisor functions
                                                          Generates reset upon low voltage or watch-
s Programmable Decode PLD for flexible address
   mapping of all memories                                  dog time-out. Eliminate external supervisor
                                                            device
    Place individual Flash and SRAM sectors on          Reset In pin
      any address boundary                            s In-System Programming (ISP) via JTAG
                                                          Program entire chip in 10 - 25 seconds with
    Built-in page register breaks restrictive 8032         no involvement of 8032
      limit of 64 KByte address space                     Allows efficient manufacturing, easy product
                                                            testing, and Just-In-Time inventory
    Special register swaps Flash memory seg-             Eliminate sockets and pre-programmed parts
      ments between 8032 "program" space and             Program with FlashLINKTM cable and any PC
      "data" space for efficient In-Application Pro-  s Content Security
      gramming                                           Programmable Security Bit blocks access of
                                                            device programmers and readers
s High-speed clock standard 8032 core (12-cycle)      s Zero-Power Technology
                                                          Memories and PLD automatically reach
    40 MHz operation at 5 V, 24 MHz at 3.3 V               standby current between input changes
                                                      s Packages
    Two UARTs with independent baud rate,                52-pin TQFP
      three 16-bit Timer/Counters and two External       80-pin TQFP: allows access to 8032 address/
      Interrupts                                            data/control signals for connecting to external
                                                            peripherals
s USB Interface (PSD3234A-40U6 only)
    Supports USB 1.1 Slow Mode (1.5 Mbit/s)

    Control endpoint 0 and interrupt endpoints 1
      and 2

s I2C interface for peripheral connections

    Capable of master or slave operation

s Five Pulse Width Modulator (PWM) channels

    Four 8-bit PWM units

2/8
                                                                                             PSD3200 FAMILY

Figure 2. PSD3200 Family Functional Modules

Port 3, UART,     Port 1, Timers and                Port 4 PWM  Dedicated
Intr, Timers,I2C  2nd UART and ADC                   and DDC    USB Pins

Port 3            Port 1

8051 Core I2C                   4                CPhWanMnelsw/SD2R5DA6CMByteTraUn&sScBeiver
                             Channel
2 UARTS           3 Timer /                   5                                              Reset Logic
                  Counters     ADC                                                           LVD & WDT

Interrupt 256 Byte SRAM

MCU MODULE                       8032 Internal Bus                                     Port 0, 2
                                                                                       Ext. Bus
PSD MODULE                                           A0-A15
         Page Register                              RD,PSEN     D0-D7 Reset
        Decode PLD                                  WR,ALE

                             1Mb or 2Mb    256Kb    64Kb        Bus Interface
                             Main Flash  Secondary  SRAM

                                           Flash

                             PSD Internal Bus

                  JTAG ISP       CPLD - 16 MACROCELLS           VCC, GND,
                                                                  XTAL

                      Port C,    Port A & B, PLD Port D         Dedicated
                  JTAG, PLD I/O   I/O and GPIO GPIO                Pins

                    and GPIO

                                                                                                          AI06619

                                                                                                                   3/8
PSD3200 FAMILY

Table 1. 80-Pin Package Pin Description

                                                                       Function

Signal Name In/Out

                        Basic                                                                 Alternate

     AD7-AD0  I/O Multiplexed Address/Data bus

     A11-A8   I/O External Address Bus

RxD2-RxD1     I/O                                                      UART Receive

TxD2-TxD1     I/O                                                      UART Transmit

INT1-INT0     I/O                                                      Interrupt inputs / timer gate controls

     T2-T0    I/O                                                      Counter inputs

SDA1-SDA2     I/O                                                      I2C Bus serial data I/O / DDC interface
SCL1-SCL2               General I/O port pins                          I2C Bus clock I/O

              I/O

     VSYNC    I/O                                                      VSYNC input for DDC interface

     T2EX     I/O                                                      Timer 2 Trigger input

ADC3-ADC0 I/O                                                          ADC Channels input

PWM4-PWM0 I/O                                                          8-bit Pulse Width Modulation outputs

USB-, USB+ I/O USB I/O

     AVREF    O Reference Voltage input for ADC

     RD_      O Read signal, external bus

     WR_      O Write signal, external bus

     PSEN_    O PSEN signal, external bus

     ALE      O Address Latch signal, external bus

     RESET_   I Active low reset input

     XTAL1    I Oscillator input pin for system clock

     XTAL2    O Oscillator output pin for system clock

     PA7-PA0  I/O General I/O port pins                                1. PLD Macro-cell outputs
                                                                       2. PLD inputs
                                                                       3. Latched Address Out (A0-A7)
                                                                       4. Peripheral I/O mode

     PB7-PB0  I/O General I/O port pins                                1. PLD Macro-cell outputs
                                                                       2. PLD inputs
                                                                       3. Latched Address Out (A0-A7)

     PC7-PC0  I/O General I/O port pins                                1. PLD Macro-cell outputs
                                                                       2. PLD inputs
                                                                       3. SRAM stand by voltage input (VSTBY)
                                                                       4. JTAG Interface (TDI, TDO, TMS, TCK, TSTAT,
                                                                       TERR)
                                                                       5. SRAM battery-on indicator (PC4)

     PD2-PD1  I/O General I/O port pin                                 1. PLD I/O
                                                                       2. Clock input to PLD and APD
                                                                       3. Chip select to PSD Module

Note: PSD Port A and MCU Address/Data bus are added for 80-pin device

4/8
Figure 3. TQFP52 Connections                  52 PB0                                                                              PSD3200 FAMILY
                                                   51 PB1
                                      PD1 1             50 PB2                                                                 39 P1.5 / ADC1
                                      PC7 2                  49 PB3                                                            38 P1.4 / ADC0
                                      PC6 3                        48 PB4                                                      37 P1.3 / TXD1
                                      PC5 4                             47 PB5                                                 36 P1.2 / RXD1
                                                                             46 VREF                                           35 P1.1 / T2X
                                        PU 5                                       45 GND                                      34 P1.0 / T2
                                      PC4 6                                             44 RST-IN                              33 VCC
                                                                                             43 PB6                            32 XTAL2
                                        NC 7                                                       42 PB7                      31 XTAL1
                                      VCC 8                                                             41 ADC3                30 P3.7 / SCL1
                                     GND 9                                                                   40 ADC2           29 P3.6 / SDA1
                                      PC3 10                                                                                   28 P3.5 / T1
                                      PC2 11                                                                                   27 P3.4 / T0
                                      PC1 12
                                      PC0 13

                                              P4.7 / PWM4 14                                                                   AI05790B
                                                   P4.6 / PWM3 15
                                                        P4.5 / PWM2 16
                                                             P4.4 / PWM1 17
                                                                   P4.3 / PWM0 18

                                                                        GND 19
                                                                             P4.2 / DDC VSYNC 20

                                                                                   P4.1 / DDC SCL 21
                                                                                        P4.0 / DDC SDA 22

                                                                                             P3.0 / RXD 23
                                                                                                   P3.1 / TXD 24
                                                                                                        P3.2 / EXINT0 25
                                                                                                             P3.3 / EXINT1 26

Note: NC = Not Connected
        PU = Pull-up resistor required (2k for 3V devices, 7.5k for 5V devices)

                                                                                                                                         5/8
PSD3200 FAMILY80 PB0
Figure 4. TQFP80 Connections79 P3.2 / EXINT0
              78 PB1
                             PD2 177 P3.1 / TXD
                P3.3 /EXINT1 276 PB2
                             75 P3.0 / RXD
                             PD1 374 PB3
                     PD0, ALE 4        73 PB4
                                            72 PB5
                             PC7 5               71 NC
                             PC6 6                    70 VREF
                             PC5 7                        69 GND
                            USB- 8                             68 RESET-IN
                             PC4 9                                  67 PB6
                           USB+ 10                                       66 PB7
                                                                              65 RD, CNTL1
                               NC 11                                               64 P1.7 / ADC3
                             VCC 12                                                     63 PSEN, CNTL2
                            GND 13                                                           62 WR, CNTL0
                             PC3 14                                                               61 P1.6 / ADC2
                             PC2 15
                             PC1 16                                                                               60 P1.5 / ADC1
                                                                                                                  59 P1.4 / ADC0
                               NC 17                                                                              58 P1.3 / TXD1
                 P4.7 / PWM4 18                                                                                   57 P2.3, A11
                 P4.6 / PWM3 19                                                                                   56 P1.2 / RXD1
                                                                                                                  55 P2.2, A10
                             PC0 20                                                                               54 P1.1 / T2X
                                                                                                                  53 P2.1, A9
Note: 1. NC = Not Connected                                                                                       52 P1.0 / T2
         2. USB- needs a pull-up resistor (see the description of the USB function)                               51 P2.0, A8
     PA7 21                                                                                                       50 VCC
         PA6 22                                                                                                   49 XTAL2
              P4.5 / PWM2 23                                                                                      48 XTAL1
                   PA5 24                                                                                         47 P0.7, AD7
                        P4.4 / PWM1 25                                                                            46 P3.7 / SCL1
                             PA4 26                                                                               45 P0.6, AD6
                                  P4.3 / PWM0 27                                                                  44 P3.6 / SDA1
                                       PA3 28                                                                     43 P0.5, AD5
                                            GND 29                                                                42 P3.5 / T1
                                                 P4.2 / DCC VSYNC 30                                              41 P0.4, AD4
                                                      P4.1 / DDC SCL 31
                                                           PA2 32                                                   AI05791
                                                               P4.0 / DDC SDA 33
                                                                    PA1 34
                                                                         PA0 35
                                                                              AD0, P0.0 36
                                                                                   AD1, P0.1 37
                                                                                        AD2, P0.2 38
                                                                                             AD3, P0.3 39
                                                                                                  P3.4 / T0 40

6/8
                                                        PSD3200 FAMILY

PART NUMBERING

Table 2. Ordering Information Scheme       uPSD 3 2 3 4 B V 24 U 6 T

Example:

Device Type
uPSD = Microcontroller PSD

Family
3 = 8032 core

PLD Size
2 = 16 Macrocells
3 = 32 Macrocells

SRAM Size
1 = 16 Kbit
3 = 64 Kbit
5 = 256 Kbit

Main Flash Memory Size
3 = 1 Mbit
4 = 2 Mbit
5 = 4 Mbit

IP Mix
A = USB, I2C, PWM, DDC, ADC, (2) UARTs
Supervisor (Reset Out, Reset In, LVD, WD)
B = I2C, PWM, DDC, ADC, (2) UARTs
Supervisor (Reset Out, Reset In, LVD, WD)

Operating Voltage
blank = VCC = 4.5 to 5.5V
V = VCC = 3.0 to 3.6V

Speed
24 = 24 MHz
40 = 40 MHz

Package
T = 52-pin TQFP
U = 80-pin TQFP

Temperature Range
1 = 0 to 70 C (commercial)
6 = 40 to 85 C (industrial)

Optio n
T = Tape & Reel Packing

For a list of available options (speed, package,        device, please contact your nearest ST Sales Of-
etc.) or for further information on any aspect of this  fice.

                                                                        7/8
PSD3200 FAMILY

Information furnished is believed to be accurate and reliable. However, STMicroelectronics assumes no responsibility for the consequences
of use of such information nor for any infringement of patents or other rights of third parties which may result from its use. No license is granted
by implication or otherwise under any patent or patent rights of STMicroelectronics. Specifications mentioned in this publication are subject
to change without notice. This publication supersedes and replaces all information previously supplied. STMicroelectronics products are not
authorized for use as critical components in lif e support devices or systems without express written approval of STMicroelectronics.

                                                      The ST logo is registered trademark of STMicroelectronics
                                                      All other names are the property of their respective owners

                                                             2002 STMicroelectronics - All Rights Reserved
                                                                   STMicroelectronics group of companies

                                        Australia - Brazil - Canada - China - Finland - France - Germany - Hong Kong -
  India - Israel - Italy - Japan - Malaysia - Malta - Morocco - Singapore - Spain - Sweden - Switzerland - United Kingdom - United States.

                                                                                     www.st.com

8/8
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

UPSD3255B-40T6T器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved