datasheet

电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

UPD78F0503AMC-CAB-AX

器件型号:UPD78F0503AMC-CAB-AX
器件类别:集成电路    嵌入式 - 微控制器   
文件大小:62726.69KB,共43页
厂商名称:Renesas Electronics Corporation
厂商官网:https://www.renesas.com/
标准:  
下载文档

器件描述

IC mcu 8bit 32kb flash 30ssop

参数

Datasheets:
78K0/Kx2 Hardware Manual:
Standard Package : 400
Category: Integrated Circuits (ICs)
Family: Embedded - Microcontrollers
Series: 78K0/Kx2
Packaging : Tray
Core Processor: 78K/0
Core Size: 8-Bit
Speed: 20MHz
Connectivity: 3-Wire SIO, I²C, LIN, UART/USART
Peripherals: LVD, POR, PWM, WDT
Number of I/O: 23
Program Memory Size: 32KB (32K x 8)
Program Memory Type: FLASH
EEPROM Size: -
RAM Size: 1K x 8
Voltage - Supply (Vcc/Vdd): 1.8 V ~ 5.5 V
Data Converters: A/D 4x10b
Oscillator Type: Internal
Operating Temperature: -40°C ~ 85°C
Package / Case: 30-LSSOP (0.240", 6.10mm Width)
Supplier Device Package: *

UPD78F0503AMC-CAB-AX器件文档内容

User's Manual

    78K0/Kx2                    User's Manual: Hardware
8

               8-Bit Single-Chip Microcontrollers

               All information contained in these materials, including products and product specifications,
               represents information on the product at the time of publication and is subject to change by
               Renesas Electronics Corp. without notice. Please review the latest information published by
               Renesas Electronics Corp. through various means, including the Renesas Electronics Corp.
               website (http://www.renesas.com).

               www.renesas.com                     Rev.4.01 Jul 2010
                                                        Notice

1. All information included in this document is current as of the date this document is issued. Such information, however, is
       subject to change without any prior notice. Before purchasing or using any Renesas Electronics products listed herein, please
       confirm the latest product information with a Renesas Electronics sales office. Also, please pay regular and careful attention to
       additional and different information to be disclosed by Renesas Electronics such as that disclosed through our website.

2. Renesas Electronics does not assume any liability for infringement of patents, copyrights, or other intellectual property rights
       of third parties by or arising from the use of Renesas Electronics products or technical information described in this document.
       No license, express, implied or otherwise, is granted hereby under any patents, copyrights or other intellectual property rights
       of Renesas Electronics or others.

3. You should not alter, modify, copy, or otherwise misappropriate any Renesas Electronics product, whether in whole or in part.

4. Descriptions of circuits, software and other related information in this document are provided only to illustrate the operation of
       semiconductor products and application examples. You are fully responsible for the incorporation of these circuits, software,
       and information in the design of your equipment. Renesas Electronics assumes no responsibility for any losses incurred by
       you or third parties arising from the use of these circuits, software, or information.

5. When exporting the products or technology described in this document, you should comply with the applicable export control
       laws and regulations and follow the procedures required by such laws and regulations. You should not use Renesas
       Electronics products or the technology described in this document for any purpose relating to military applications or use by
       the military, including but not limited to the development of weapons of mass destruction. Renesas Electronics products and
       technology may not be used for or incorporated into any products or systems whose manufacture, use, or sale is prohibited
       under any applicable domestic or foreign laws or regulations.

6. Renesas Electronics has used reasonable care in preparing the information included in this document, but Renesas Electronics
       does not warrant that such information is error free. Renesas Electronics assumes no liability whatsoever for any damages
       incurred by you resulting from errors in or omissions from the information included herein.

7. Renesas Electronics products are classified according to the following three quality grades: "Standard", "High Quality", and
       "Specific". The recommended applications for each Renesas Electronics product depends on the product's quality grade, as
       indicated below. You must check the quality grade of each Renesas Electronics product before using it in a particular
       application. You may not use any Renesas Electronics product for any application categorized as "Specific" without the prior
       written consent of Renesas Electronics. Further, you may not use any Renesas Electronics product for any application for
       which it is not intended without the prior written consent of Renesas Electronics. Renesas Electronics shall not be in any way
       liable for any damages or losses incurred by you or third parties arising from the use of any Renesas Electronics product for an
       application categorized as "Specific" or for which the product is not intended where you have failed to obtain the prior written
       consent of Renesas Electronics. The quality grade of each Renesas Electronics product is "Standard" unless otherwise
       expressly specified in a Renesas Electronics data sheets or data books, etc.

"Standard":  Computers; office equipment; communications equipment; test and measurement equipment; audio and visual
             equipment; home electronic appliances; machine tools; personal electronic equipment; and industrial robots.

"High Quality": Transportation equipment (automobiles, trains, ships, etc.); traffic control systems; anti-disaster systems; anti-
                     crime systems; safety equipment; and medical equipment not specifically designed for life support.

"Specific":  Aircraft; aerospace equipment; submersible repeaters; nuclear reactor control systems; medical equipment or
             systems for life support (e.g. artificial life support devices or systems), surgical implantations, or healthcare
             intervention (e.g. excision, etc.), and any other applications or purposes that pose a direct threat to human life.

8. You should use the Renesas Electronics products described in this document within the range specified by Renesas Electronics,
       especially with respect to the maximum rating, operating supply voltage range, movement power voltage range, heat radiation
       characteristics, installation and other product characteristics. Renesas Electronics shall have no liability for malfunctions or
       damages arising out of the use of Renesas Electronics products beyond such specified ranges.

9. Although Renesas Electronics endeavors to improve the quality and reliability of its products, semiconductor products have
       specific characteristics such as the occurrence of failure at a certain rate and malfunctions under certain use conditions. Further,
       Renesas Electronics products are not subject to radiation resistance design. Please be sure to implement safety measures to
       guard them against the possibility of physical injury, and injury or damage caused by fire in the event of the failure of a
       Renesas Electronics product, such as safety design for hardware and software including but not limited to redundancy, fire
       control and malfunction prevention, appropriate treatment for aging degradation or any other appropriate measures. Because
       the evaluation of microcomputer software alone is very difficult, please evaluate the safety of the final products or system
       manufactured by you.

10. Please contact a Renesas Electronics sales office for details as to environmental matters such as the environmental
       compatibility of each Renesas Electronics product. Please use Renesas Electronics products in compliance with all applicable
       laws and regulations that regulate the inclusion or use of controlled substances, including without limitation, the EU RoHS
       Directive. Renesas Electronics assumes no liability for damages or losses occurring as a result of your noncompliance with
       applicable laws and regulations.

11. This document may not be reproduced or duplicated, in any form, in whole or in part, without prior written consent of Renesas
       Electronics.

12. Please contact a Renesas Electronics sales office if you have any questions regarding the information contained in this
       document or Renesas Electronics products, or if you have any other inquiries.

(Note 1) "Renesas Electronics" as used in this document means Renesas Electronics Corporation and also includes its majority-
            owned subsidiaries.

(Note 2) "Renesas Electronics product(s)" means any product developed or manufactured by or for Renesas Electronics.
                                                        NOTES FOR CMOS DEVICES

(1) VOLTAGE APPLICATION WAVEFORM AT INPUT PIN: Waveform distortion due to input noise or a
    reflected wave may cause malfunction. If the input of the CMOS device stays in the area between VIL
    (MAX) and VIH (MIN) due to noise, etc., the device may malfunction. Take care to prevent chattering noise
    from entering the device when the input level is fixed, and also in the transition period when the input level
    passes through the area between VIL (MAX) and VIH (MIN).

(2) HANDLING OF UNUSED INPUT PINS: Unconnected CMOS device inputs can be cause of malfunction.
    If an input pin is unconnected, it is possible that an internal input level may be generated due to noise, etc.,
    causing malfunction. CMOS devices behave differently than Bipolar or NMOS devices. Input levels of
    CMOS devices must be fixed high or low by using pull-up or pull-down circuitry. Each unused pin should be
    connected to VDD or GND via a resistor if there is a possibility that it will be an output pin. All handling
    related to unused pins must be judged separately for each device and according to related specifications
    governing the device.

(3) PRECAUTION AGAINST ESD: A strong electric field, when exposed to a MOS device, can cause
    destruction of the gate oxide and ultimately degrade the device operation. Steps must be taken to stop
    generation of static electricity as much as possible, and quickly dissipate it when it has occurred.
    Environmental control must be adequate. When it is dry, a humidifier should be used. It is recommended
    to avoid using insulators that easily build up static electricity. Semiconductor devices must be stored and
    transported in an anti-static container, static shielding bag or conductive material. All test and measurement
    tools including work benches and floors should be grounded. The operator should be grounded using a
    wrist strap. Semiconductor devices must not be touched with bare hands. Similar precautions need to be
    taken for PW boards with mounted semiconductor devices.

(4) STATUS BEFORE INITIALIZATION: Power-on does not necessarily define the initial status of a MOS
    device. Immediately after the power source is turned ON, devices with reset functions have not yet been
    initialized. Hence, power-on does not guarantee output pin levels, I/O settings or contents of registers. A
    device is not initialized until the reset signal is received. A reset operation must be executed immediately
    after power-on for devices with reset functions.

(5) POWER ON/OFF SEQUENCE: In the case of a device that uses different power supplies for the internal
    operation and external interface, as a rule, switch on the external power supply after switching on the internal
    power supply. When switching the power supply off, as a rule, switch off the external power supply and then
    the internal power supply. Use of the reverse power on/off sequences may result in the application of an
    overvoltage to the internal elements of the device, causing malfunction and degradation of internal elements
    due to the passage of an abnormal current. The correct power on/off sequence must be judged separately
    for each device and according to related specifications governing the device.

(6) INPUT OF SIGNAL DURING POWER OFF STATE : Do not input signals or an I/O pull-up power supply
    while the device is not powered. The current injection that results from input of such a signal or I/O pull-up
    power supply may cause malfunction and the abnormal current that passes in the device at this time may
    cause degradation of internal elements. Input of signals during the power off state must be judged
    separately for each device and according to related specifications governing the device.
          How to Use This Manual

Readers   This manual is intended for user engineers who wish to understand the functions of the 78K0/Kx2
          microcontrollers and design and develop application systems and programs for these devices.
          The target products are as follows.

78K0/KB2           Conventional-specification Products              Expanded-specification Products
78K0/KC2  PD78F0500, 78F0501, 78F0502, 78F0503,          PD78F0500A, 78F0501A, 78F0502A,
78K0/KD2  78F0503D, 78F0500(A), 78F0501(A), 78F0502(A),  78F0503A, 78F0503DA, 78F0500A(A),
78K0/KE2  78F0503(A), 78F0500(A2), 78F0501(A2),          78F0501A(A), 78F0502A(A), 78F0503A(A),
78K0/KF2  78F0502(A2), 78F0503(A2)                       78F0500A(A2), 78F0501A(A2), 78F0502A(A2),
                                                         78F0503A(A2)
          PD78F0511, 78F0512, 78F0513, 78F0514,          PD78F0511A, 78F0512A, 78F0513A,
          78F0515, 78F0513D, 78F0515D, 78F0511(A),       78F0514A, 78F0515A, 78F0513DA, 78F0515DA,
          78F0512(A), 78F0513(A), 78F0514(A),            78F0511A(A), 78F0512A(A), 78F0513A(A),
          78F0515(A), 78F0511(A2), 78F0512(A2),          78F0514A(A), 78F0515A(A), 78F0511A(A2),
          78F0513(A2), 78F0514(A2), 78F0515(A2)          78F0512A(A2), 78F0513A(A2), 78F0514A(A2),
                                                         78F0515A(A2)
          PD78F0521, 78F0522, 78F0523, 78F0524,          PD78F0521A, 78F0522A, 78F0523A,
          78F0525, 78F0526, 78F0527, 78F0527D,           78F0524A, 78F0525A, 78F0526A, 78F0527A,
          78F0521(A), 78F0522(A), 78F0523(A),            78F0527DA, 78F0521A(A), 78F0522A(A),
          78F0524(A), 78F0525(A), 78F0526(A),            78F0523A(A), 78F0524A(A), 78F0525A(A),
          78F0527(A), 78F0521(A2), 78F0522(A2),          78F0526A(A), 78F0527A(A), 78F0521A(A2),
          78F0523(A2), 78F0524(A2), 78F0525(A2),         78F0522A(A2), 78F0523A(A2), 78F0524A(A2),
          78F0526(A2), 78F0527(A2)                       78F0525A(A2), 78F0526A(A2), 78F0527A(A2)
          PD78F0531, 78F0532, 78F0533, 78F0534,          PD78F0531A, 78F0532A, 78F0533A,
          78F0535, 78F0536, 78F0537, 78F0537D,           78F0534A, 78F0535A, 78F0536A, 78F0537A,
          78F0531(A), 78F0532(A), 78F0533(A),            78F0537DA, 78F0531A(A), 78F0532A(A),
          78F0534(A), 78F0535(A), 78F0536(A),            78F0533A(A), 78F0534A(A), 78F0535A(A),
          78F0537(A), 78F0531(A2), 78F0532(A2),          78F0536A(A), 78F0537A(A), 78F0531A(A2),
          78F0533(A2), 78F0534(A2), 78F0535(A2),         78F0532A(A2), 78F0533A(A2), 78F0534A(A2),
          78F0536(A2), 78F0537(A2)                       78F0535A(A2), 78F0536A(A2), 78F0537A(A2)
          PD78F0544, 78F0545, 78F0546, 78F0547,          PD78F0544A, 78F0545A, 78F0546A,
          78F0547D, 78F0544(A), 78F0545(A),              78F0547A, 78F0547DA, 78F0544A(A),
          78F0546(A), 78F0547(A), 78F0544(A2),           78F0545A(A), 78F0546A(A), 78F0547A(A),
          78F0545(A2), 78F0546(A2), 78F0547(A2)          78F0544A(A2), 78F0545A(A2), 78F0546A(A2),
                                                         78F0547A(A2)
Differences Between Conventional-specification Products and Expanded-specification Products
      The differences between the conventional-specification products (PD78F05xx, 78F05xxD) and expanded-

specification products (PD78F05xxA, 78F05xxDA) of the 78K0/Kx2 microcontrollers are described below.

A/D conversion time
X1 oscillator characteristics
Instruction cycle, peripheral hardware clock frequency, external main system clock frequency, external main

        system clock input high-level width, and external main system clock input low-level width (AC characteristics)
The number of flash memory rewrites and retention time
Processing time of the self programming library
Interrupt response time of the self programming library

      For details, see 1.1 Differences Between Conventional-specification Products (PD78F05xx, 78F05xxD) and
Expanded-specification Products (PD78F05xxA, 78F05xxDA).

Purpose       This manual is intended to give users an understanding of the functions described in the
              Organization below.

Organization  The manual for the 78K0/Kx2 microcontrollers is separated into two parts: this manual and
              the instructions edition (common to the 78K0 microcontrollers).

                 78K0/Kx2                            78K/0 Series
              User's Manual                         User's Manual
              (This Manual)
                                                     Instructions

               Pin functions                        CPU functions
               Internal block functions             Instruction set
               Interrupts                           Explanation of each instruction
               Other on-chip peripheral functions
               Electrical specifications

How to Read This Manual It is assumed that the readers of this manual have general knowledge of electrical
                                        engineering, logic circuits, and microcontrollers.

               When using this manual as the manual for (A) grade products and (A2) grade products of
                  the 78K0/Kx2 microcontrollers:
                  Only the quality grade differs between standard products and (A), (A2) grade products.
                      Read the part number as follows.
                      PD78F05xx PD78F05xx(A), 78F05xx(A2)
                      PD78F05xxA PD78F05xxA(A), 78F05xxA(A2)

               To gain a general understanding of functions:
                   Read this manual in the order of the CONTENTS. The mark "" shows major
                      revised points. The revised points can be easily searched by copying an "" in the
                      PDF file and specifying it in the "Find what:" field.

               How to interpret the register format:
                   For a bit number enclosed in angle brackets, the bit name is defined as a reserved
                      word in the RA78K0, and is defined as an sfr variable using the #pragma sfr directive
                      in the CC78K0.

               To check the details of a register when you know the register name:
                   See APPENDIX C REGISTER INDEX.
             To know details of the 78K0 microcontroller instructions:
                  Refer to the separate document 78K/0 Series Instructions User's Manual
                     (U12326E).

Conventions  Data significance:  Higher digits on the left and lower digits on the right

             Active low representations: (overscore over pin and signal name)

             Note:               Footnote for item marked with Note in the text

             Caution:            Information requiring particular attention

             Remark:             Supplementary information

             Numerical representations: Binary  ... or B

                                 Decimal        ...

                                 Hexadecimal ...H
Related Documents  The related documents indicated in this publication may include preliminary versions.
                   However, preliminary versions are not marked as such.

Documents Related to Devices                                                      Document No.
                                                                              This manual
                                                               Document Name  U12326E
78K0/Kx2 User's Manual                                                       U17739E
78K/0 Series Instructions User's Manual                                      U17516E
78K0/Kx2 Flash Memory Programming (Programmer) Application Note              U17517E
78K0/Kx2 Flash Memory Self Programming User's Manual                         U18274E
78K0/Kx2 EEPROMTM Emulation Application Note                                 U18275E
78K0 Microcontrollers Self Programming Library Type01 User's Manual
78K0 Microcontrollers EEPROM Emulation Library Type01 User's Manual

Documents Related to Flash Memory Programming                                     Document No.
                                                                              U18865E
                                                               Document Name  U15260E
PG-FP5 Flash Memory Programmer User's Manual
PG-FP4 Flash Memory Programmer User's Manual

Documents Related to Development Tools (Hardware)                                 Document No.
                                                                              U17341E
                                                               Document Name  U18371E
QB-78K0KX2 In-Circuit Emulator User's Manual
QB-MINI2 On-Chip Debug Emulator with Programming Function User's Manual

Caution The related documents listed above are subject to change without notice. Be sure to use the latest
              version of each document when designing.
Documents Related to Development Tools (Software)

                                   Document Name                                                                      Document No.

RA78K0 Ver.3.80 Assembler Package                     Operation                                                       U17199E
User's Manual Note 1                                  Language                                                        U17198E
                                                                                                                      U17197E
                                                                                        Structured Assembly Language  ZUD-CD-07-0181-E
78K0 Assembler Package RA78K0 Ver.4.01 Operating Precautions (Notification Document) Note 1                           U17201E
                                                                                                                      U17200E
CC78K0 Ver.3.70 C Compiler                            Operation                                                       ZUD-CD-07-0103-E
                                                                                                                      U18601E
User's Manual Note 2                                  Language                                                        U18212E
                                                                                                                      U18330E
78K0 C Compiler CC78K0 Ver. 4.00 Operating Precautions (Notification Document) Note 2                                 U18492E
                                                                                                                      U16934E
SM+ System Simulator                                  Operation                                                       U18416E

User's Manual                                         User Open Interface

ID78K0-QB Ver.2.94 Integrated Debugger User's Manual  Operation

ID78K0-QB Ver.3.00 Integrated Debugger User's Manual  Operation
PM plus Ver.5.20Note 3 User's Manual
PM+ Ver.6.30Note 4 User's Manual

Notes 1.     This document is installed into the PC together with the tool when installing RA78K0 Ver. 4.01. For
             descriptions not included in "78K0 Assembler Package RA78K0 Ver. 4.01 Operating Precautions", refer to the
         2.  user's manual of RA78K0 Ver. 3.80.
             This document is installed into the PC together with the tool when installing CC78K0 Ver. 4.00. For
         3.  descriptions not included in "78K0 C Compiler CC78K0 Ver. 4.00 Operating Precautions", refer to the user's
         4.  manual of CC78K0 Ver. 3.70.
             PM plus Ver. 5.20 is the integrated development environment included with RA78K0 Ver. 3.80.
             PM+ Ver. 6.30 is the integrated development environment included with RA78K0 Ver. 4.01. Software tool
             (assembler, C compiler, debugger, and simulator) products of different versions can be managed.

Other Documents                                                                                                           Document No.
                                                                                                                      X13769X
                                                               Document Name                                          Note
SEMICONDUCTOR SELECTION GUIDE - Products and Packages -                                                              C11531E
Semiconductor Device Mount Manual                                                                                    C10983E
Quality Grades on NEC Semiconductor Devices                                                                          C11892E
NEC Semiconductor Device Reliability/Quality Control System
Guide to Prevent Damage for Semiconductor Devices by Electrostatic Discharge (ESD)

Note See the "Semiconductor Device Mount Manual" website (http://www2.renesas.com/pkg/en/mount/index.html).

Caution The related documents listed above are subject to change without notice. Be sure to use the latest
              version of each document when designing.

All trademarks and registered trademarks are the property of their respective owners.
EEPROM is a trademark of Renesas Electronics Corporation.
Windows is a registered trademark or trademark of Microsoft Corporation in the United States and/or other countries.
SuperFlash is a registered trademark of Silicon Storage Technology, Inc. in several countries including the United States
and Japan.

              Caution: This product uses SuperFlash technology licensed from Silicon Storage Technology, Inc.
                          CONTENTS

CHAPTER 1 OUTLINE............................................................................................................................. 19

    1.1 Differences Between Conventional-specification Products (PD78F05xx and 78F05xxD) and
            Expanded-specification Products (PD78F05xxA and 78F05xxDA) ..................................... 19

                1.1.1 A/D conversion time ........................................................................................................................ 20
                1.1.2 X1 oscillator characteristics............................................................................................................. 20
                1.1.3 Time Instruction cycle, peripheral hardware clock frequency, external main system clock frequency,

                        external main system clock input high-level width, and external main system clock input low-level
                        width (AC characteristics) ............................................................................................................... 21
                1.1.4 Number of flash memory rewrites and retention time ...................................................................... 22
                1.1.5 Processing time for self programming library .................................................................................. 23
                1.1.6 Interrupt response time for self programming library ....................................................................... 29

     1.2 Features......................................................................................................................................... 33
     1.3 Applications .................................................................................................................................. 34
     1.4 Ordering Information.................................................................................................................... 35

                1.5.1 78K0/KB2 ........................................................................................................................................ 42
                1.5.2 78K0/KC2........................................................................................................................................ 44
                1.5.3 78K0/KD2........................................................................................................................................ 47
                1.5.4 78K0/KE2 ........................................................................................................................................ 48
                1.5.5 78K0/KF2 ........................................................................................................................................ 50

     1.6 Pin Identification........................................................................................................................... 51
     1.7 Block Diagram .............................................................................................................................. 52

                1.7.1 78K0/KB2 ........................................................................................................................................ 52
                1.7.2 78K0/KC2........................................................................................................................................ 53
                1.7.3 78K0/KD2........................................................................................................................................ 54
                1.7.4 78K0/KE2 ........................................................................................................................................ 55
                1.7.5 78K0/KF2 ........................................................................................................................................ 56

     1.8 Outline of Functions..................................................................................................................... 57

CHAPTER 2 PIN FUNCTIONS ............................................................................................................... 60

2.1 Pin Function List .......................................................................................................................... 60

          2.1.1 78K0/KB2 ........................................................................................................................................ 61
          2.1.2 78K0/KC2........................................................................................................................................ 64
          2.1.3 78K0/KD2........................................................................................................................................ 67
          2.1.4 78K0/KE2 ........................................................................................................................................ 70
          2.1.5 78K0/KF2 ........................................................................................................................................ 74

2.2 Description of Pin Functions ...................................................................................................... 78

          2.2.1 P00 to P06 (port 0) .......................................................................................................................... 78
          2.2.2 P10 to P17 (port 1) .......................................................................................................................... 79
          2.2.3 P20 to P27 (port 2) .......................................................................................................................... 81
          2.2.4 P30 to P33 (port 3) .......................................................................................................................... 82
          2.2.5 P40 to P47 (port 4) .......................................................................................................................... 83
          2.2.6 P50 to P57 (port 5) .......................................................................................................................... 84
          2.2.7 P60 to P67 (port 6) .......................................................................................................................... 84
          2.2.8 P70 to P77 (port 7) .......................................................................................................................... 85
          2.2.9 P120 to P124 (port 12) .................................................................................................................... 86

R01UH0008EJ0401 Rev.4.01                                                                                                                                                    9

Jul 15, 2010
                2.2.10 P130 (port 13) ............................................................................................................................... 87
                2.2.11 P140 to P145 (port 14) .................................................................................................................. 88
                2.2.12 AVREF, AVSS, VDD, EVDD, VSS, EVSS ............................................................................................... 89
                2.2.13 RESET .......................................................................................................................................... 90
                2.2.14 REGC............................................................................................................................................ 90
                2.2.15 FLMD0 .......................................................................................................................................... 90

     2.3 Pin I/O Circuits and Recommended Connection of Unused Pins ........................................... 91

CHAPTER 3 CPU ARCHITECTURE ...................................................................................................... 96

     3.1 Memory Space .............................................................................................................................. 96

                3.1.1 Internal program memory space ................................................................................................... 111
                3.1.2 Memory bank (products whose flash memory is at least 96 KB only) ........................................... 113
                3.1.3 Internal data memory space.......................................................................................................... 114
                3.1.4 Special function register (SFR) area ............................................................................................. 116
                3.1.5 Data memory addressing .............................................................................................................. 116

     3.2 Processor Registers................................................................................................................... 125

                3.2.1 Control registers ............................................................................................................................ 125
                3.2.2 General-purpose registers............................................................................................................. 129
                3.2.3 Special function registers (SFRs) .................................................................................................. 130

     3.3 Instruction Address Addressing............................................................................................... 136

                3.3.1 Relative addressing....................................................................................................................... 136
                3.3.2 Immediate addressing ................................................................................................................... 137
                3.3.3 Table indirect addressing .............................................................................................................. 138
                3.3.4 Register addressing ...................................................................................................................... 139

     3.4 Operand Address Addressing .................................................................................................. 139

                3.4.1 Implied addressing ........................................................................................................................ 139
                3.4.2 Register addressing ...................................................................................................................... 140
                3.4.3 Direct addressing .......................................................................................................................... 141
                3.4.4 Short direct addressing ................................................................................................................. 142
                3.4.5 Special function register (SFR) addressing ................................................................................... 143
                3.4.6 Register indirect addressing.......................................................................................................... 144
                3.4.7 Based addressing.......................................................................................................................... 145
                3.4.8 Based indexed addressing ............................................................................................................ 146
                3.4.9 Stack addressing........................................................................................................................... 147

CHAPTER 4 MEMORY BANK SELECT FUNCTION (PRODUCTS WHOSE FLASH MEMORY IS AT
                    LEAST 96 KB ONLY)....................................................................................................... 148

     4.1 Memory Bank .............................................................................................................................. 148
     4.2 Difference in Representation of Memory Space ..................................................................... 149
     4.3 Memory Bank Select Register (BANK) ..................................................................................... 150
     4.4 Selecting Memory Bank ............................................................................................................. 151

                4.4.1 Referencing values between memory banks................................................................................. 151
                4.4.2 Branching instruction between memory banks.............................................................................. 153
                4.4.3 Subroutine call between memory banks........................................................................................ 155
                4.4.4 Instruction branch to bank area by interrupt .................................................................................. 157

R01UH0008EJ0401 Rev.4.01                                                                                                                                                    10

Jul 15, 2010
CHAPTER 5 PORT FUNCTIONS ......................................................................................................... 159

     5.1 Port Functions ............................................................................................................................ 159
     5.2 Port Configuration...................................................................................................................... 163

                5.2.1 Port 0............................................................................................................................................. 164
                5.2.2 Port 1............................................................................................................................................. 175
                5.2.3 Port 2............................................................................................................................................. 181
                5.2.4 Port 3............................................................................................................................................. 183
                5.2.5 Port 4............................................................................................................................................. 186
                5.2.6 Port 5............................................................................................................................................. 188
                5.2.7 Port 6............................................................................................................................................. 189
                5.2.8 Port 7............................................................................................................................................. 194
                5.2.9 Port 12........................................................................................................................................... 196
                5.2.10 Port 13......................................................................................................................................... 199
                5.2.11 Port 14......................................................................................................................................... 200

     5.3 Registers Controlling Port Function ........................................................................................ 204
     5.4 Port Function Operations .......................................................................................................... 221

                5.4.1 Writing to I/O port .......................................................................................................................... 221
                5.4.2 Reading from I/O port.................................................................................................................... 221
                5.4.3 Operations on I/O port................................................................................................................... 221

     5.5 Settings of Port Mode Register and Output Latch When Using Alternate Function........... 221
     5.6 Cautions on 1-Bit Manipulation Instruction for Port Register n (Pn).................................... 224

CHAPTER 6 CLOCK GENERATOR .................................................................................................... 225

     6.1 Functions of Clock Generator................................................................................................... 225
     6.2 Configuration of Clock Generator ............................................................................................ 226
     6.3 Registers Controlling Clock Generator.................................................................................... 229
     6.4 System Clock Oscillator ............................................................................................................ 240

                6.4.1 X1 oscillator................................................................................................................................... 240
                6.4.2 XT1 oscillator ................................................................................................................................ 240
                6.4.3 When subsystem clock is not used ............................................................................................... 243
                6.4.4 Internal high-speed oscillator ........................................................................................................ 243
                6.4.5 Internal low-speed oscillator.......................................................................................................... 243
                6.4.6 Prescaler ....................................................................................................................................... 243

     6.5 Clock Generator Operation ....................................................................................................... 244
     6.6 Controlling Clock........................................................................................................................ 248

                6.6.1 Example of controlling high-speed system clock ........................................................................... 248
                6.6.2 Example of controlling internal high-speed oscillation clock.......................................................... 251
                6.6.3 Example of controlling subsystem clock........................................................................................ 254
                6.6.4 Example of controlling internal low-speed oscillation clock ........................................................... 256
                6.6.5 Clocks supplied to CPU and peripheral hardware ......................................................................... 257
                6.6.6 CPU clock status transition diagram.............................................................................................. 258
                6.6.7 Condition before changing CPU clock and processing after changing CPU clock ........................ 265
                6.6.8 Time required for switchover of CPU clock and main system clock .............................................. 266
                6.6.9 Conditions before clock oscillation is stopped ............................................................................... 268
                6.6.10 Peripheral hardware and source clocks ...................................................................................... 269

R01UH0008EJ0401 Rev.4.01                                                                                                                                                       11

Jul 15, 2010
CHAPTER 7 16-BIT TIMER/EVENT COUNTERS 00 AND 01......................................................... 270

     7.1 Functions of 16-Bit Timer/Event Counters 00 and 01............................................................. 270
     7.2 Configuration of 16-Bit Timer/Event Counters 00 and 01 ...................................................... 271
     7.3 Registers Controlling 16-Bit Timer/Event Counters 00 and 01.............................................. 277
     7.4 Operation of 16-Bit Timer/Event Counters 00 and 01 ............................................................. 289

                7.4.1 Interval timer operation.................................................................................................................. 289
                7.4.2 Square-wave output operation ...................................................................................................... 292
                7.4.3 External event counter operation .................................................................................................. 295
                7.4.4 Operation in clear & start mode entered by TI00n pin valid edge input ......................................... 299
                7.4.5 Free-running timer operation......................................................................................................... 312
                7.4.6 PPG output operation.................................................................................................................... 321
                7.4.7 One-shot pulse output operation ................................................................................................... 325
                7.4.8 Pulse width measurement operation ............................................................................................. 330

     7.5 Special Use of TM0n................................................................................................................... 338

                7.5.1 Rewriting CR01n during TM0n operation ...................................................................................... 338
                7.5.2 Setting LVS0n and LVR0n ............................................................................................................ 338

     7.6 Cautions for 16-Bit Timer/Event Counters 00 and 01 ............................................................. 340

CHAPTER 8 8-BIT TIMER/EVENT COUNTERS 50 AND 51........................................................... 345

     8.1 Functions of 8-Bit Timer/Event Counters 50 and 51............................................................... 345
     8.2 Configuration of 8-Bit Timer/Event Counters 50 and 51 ........................................................ 345
     8.3 Registers Controlling 8-Bit Timer/Event Counters 50 and 51................................................ 348
     8.4 Operations of 8-Bit Timer/Event Counters 50 and 51 ............................................................. 354

                8.4.1 Operation as interval timer ............................................................................................................ 354
                8.4.2 Operation as external event counter ............................................................................................. 356
                8.4.3 Square-wave output operation ...................................................................................................... 357
                8.4.4 PWM output operation................................................................................................................... 358

     8.5 Cautions for 8-Bit Timer/Event Counters 50 and 51 ............................................................... 362

CHAPTER 9 8-BIT TIMERS H0 AND H1........................................................................................... 363

     9.1 Functions of 8-Bit Timers H0 and H1 ....................................................................................... 363
     9.2 Configuration of 8-Bit Timers H0 and H1 ................................................................................. 363
     9.3 Registers Controlling 8-Bit Timers H0 and H1 ........................................................................ 367
     9.4 Operation of 8-Bit Timers H0 and H1........................................................................................ 373

                9.4.1 Operation as interval timer/square-wave output ............................................................................ 373
                9.4.2 Operation as PWM output ............................................................................................................. 376
                9.4.3 Carrier generator operation (8-bit timer H1 only)........................................................................... 382

R01UH0008EJ0401 Rev.4.01                                                                                                                                              12

Jul 15, 2010
CHAPTER 10 WATCH TIMER.............................................................................................................. 389

     10.1 Functions of Watch Timer ....................................................................................................... 389
     10.2 Configuration of Watch Timer................................................................................................. 391
     10.3 Register Controlling Watch Timer .......................................................................................... 391
     10.4 Watch Timer Operations .......................................................................................................... 394

                10.4.1 Watch timer operation ................................................................................................................. 394
                10.4.2 Interval timer operation................................................................................................................ 394

     10.5 Cautions for Watch Timer........................................................................................................ 395

CHAPTER 11 WATCHDOG TIMER ..................................................................................................... 396

     11.1 Functions of Watchdog Timer................................................................................................. 396
     11.2 Configuration of Watchdog Timer .......................................................................................... 397
     11.3 Register Controlling Watchdog Timer.................................................................................... 398
     11.4 Operation of Watchdog Timer................................................................................................. 399

                11.4.1 Controlling operation of watchdog timer ...................................................................................... 399
                11.4.2 Setting overflow time of watchdog timer...................................................................................... 400
                11.4.3 Setting window open period of watchdog timer ........................................................................... 401

CHAPTER 12 CLOCK OUTPUT/BUZZER OUTPUT CONTROLLER............................................... 403

     12.1 Functions of Clock Output/Buzzer Output Controller .......................................................... 403
     12.2 Configuration of Clock Output/Buzzer Output Controller.................................................... 404
     12.3 Registers Controlling Clock Output/Buzzer Output Controller ........................................... 404
     12.4 Operations of Clock Output/Buzzer Output Controller ........................................................ 408

                12.4.1 Operation as clock output............................................................................................................ 408
                12.4.2 Operation as buzzer output ......................................................................................................... 408

CHAPTER 13 A/D CONVERTER ......................................................................................................... 409

     13.1 Function of A/D Converter....................................................................................................... 409
     13.2 Configuration of A/D Converter .............................................................................................. 410
     13.3 Registers Used in A/D Converter............................................................................................ 412
     13.4 A/D Converter Operations ....................................................................................................... 421

                13.4.1 Basic operations of A/D converter ............................................................................................... 421
                13.4.2 Input voltage and conversion results ........................................................................................... 422
                13.4.3 A/D converter operation mode .................................................................................................... 424

     13.5 How to Read A/D Converter Characteristics Table............................................................... 426
     13.6 Cautions for A/D Converter ..................................................................................................... 428

CHAPTER 14 SERIAL INTERFACE UART0 ...................................................................................... 432

     14.1 Functions of Serial Interface UART0 ...................................................................................... 432
     14.2 Configuration of Serial Interface UART0................................................................................ 433
     14.3 Registers Controlling Serial Interface UART0....................................................................... 436
     14.4 Operation of Serial Interface UART0 ...................................................................................... 441

                14.4.1 Operation stop mode................................................................................................................... 441
                14.4.2 Asynchronous serial interface (UART) mode .............................................................................. 442
                14.4.3 Dedicated baud rate generator.................................................................................................... 448
                14.4.4 Calculation of baud rate .............................................................................................................. 449

R01UH0008EJ0401 Rev.4.01                                                                                                                                             13

Jul 15, 2010
CHAPTER 15 SERIAL INTERFACE UART6 ...................................................................................... 453

     15.1 Functions of Serial Interface UART6 ...................................................................................... 453
     15.2 Configuration of Serial Interface UART6................................................................................ 457
     15.3 Registers Controlling Serial Interface UART6....................................................................... 460
     15.4 Operation of Serial Interface UART6 ...................................................................................... 469

                15.4.1 Operation stop mode................................................................................................................... 469
                15.4.2 Asynchronous serial interface (UART) mode .............................................................................. 470
                15.4.3 Dedicated baud rate generator.................................................................................................... 483
                15.4.4 Calculation of baud rate .............................................................................................................. 484

CHAPTER 16 SERIAL INTERFACES CSI10 AND CSI11 ................................................................ 490

     16.1 Functions of Serial Interfaces CSI10 and CSI11 ................................................................... 490
     16.2 Configuration of Serial Interfaces CSI10 and CSI11 ............................................................. 491
     16.3 Registers Controlling Serial Interfaces CSI10 and CSI11 .................................................... 493
     16.4 Operation of Serial Interfaces CSI10 and CSI11.................................................................... 499

                16.4.1 Operation stop mode................................................................................................................... 499
                16.4.2 3-wire serial I/O mode ................................................................................................................. 500

CHAPTER 17 SERIAL INTERFACE CSIA0........................................................................................ 512

     17.1 Functions of Serial Interface CSIA0 ....................................................................................... 512
     17.2 Configuration of Serial Interface CSIA0 ................................................................................. 513
     17.3 Registers Controlling Serial Interface CSIA0 ........................................................................ 515
     17.4 Operation of Serial Interface CSIA0........................................................................................ 524

                17.4.1 Operation stop mode................................................................................................................... 524
                17.4.2 3-wire serial I/O mode ................................................................................................................. 525
                17.4.3 3-wire serial I/O mode with automatic transmit/receive function.................................................. 530

CHAPTER 18 SERIAL INTERFACE IIC0............................................................................................ 550

     18.1 Functions of Serial Interface IIC0 ........................................................................................... 550
     18.2 Configuration of Serial Interface IIC0 ..................................................................................... 553
     18.3 Registers to Control Serial Interface IIC0 .............................................................................. 556
     18.4 I2C Bus Mode Functions........................................................................................................... 569

                18.4.1 Pin configuration ......................................................................................................................... 569

     18.5 I2C Bus Definitions and Control Methods .............................................................................. 570

                18.5.1 Start conditions ........................................................................................................................... 570
                18.5.2 Addresses ................................................................................................................................... 571
                18.5.3 Transfer direction specification.................................................................................................... 571
                18.5.4 Acknowledge (ACK) .................................................................................................................... 572
                18.5.5 Stop condition ............................................................................................................................. 573
                18.5.6 Wait ............................................................................................................................................. 574
                18.5.7 Canceling wait ............................................................................................................................. 576
                18.5.8 Interrupt request (INTIIC0) generation timing and wait control.................................................... 576
                18.5.9 Address match detection method ................................................................................................ 577
                18.5.10 Error detection........................................................................................................................... 577
                18.5.11 Extension code.......................................................................................................................... 578
                18.5.12 Arbitration.................................................................................................................................. 579
                18.5.13 Wakeup function........................................................................................................................ 580
                18.5.14 Communication reservation....................................................................................................... 581

R01UH0008EJ0401 Rev.4.01                                                                                                                                                       14

Jul 15, 2010
                18.5.15 Cautions .................................................................................................................................... 584
                18.5.16 Communication operations........................................................................................................ 585
                18.5.17 Timing of I2C interrupt request (INTIIC0) occurrence................................................................. 593

     18.6 Timing Charts ........................................................................................................................... 614

CHAPTER 19 MULTIPLIER/DIVIDER ................................................................................................... 621

     19.1 Functions of Multiplier/Divider................................................................................................ 621
     19.2 Configuration of Multiplier/Divider ......................................................................................... 621
     19.3 Register Controlling Multiplier/Divider................................................................................... 625
     19.4 Operations of Multiplier/Divider.............................................................................................. 626

                19.4.1 Multiplication operation................................................................................................................ 626
                19.4.2 Division operation........................................................................................................................ 628

CHAPTER 20 INTERRUPT FUNCTIONS............................................................................................. 630

     20.1 Interrupt Function Types ......................................................................................................... 630
     20.2 Interrupt Sources and Configuration ..................................................................................... 630
     20.3 Registers Controlling Interrupt Functions............................................................................. 635
     20.4 Interrupt Servicing Operations ............................................................................................... 656

                20.4.1 Maskable interrupt acknowledgment ........................................................................................... 656
                20.4.2 Software interrupt request acknowledgment ............................................................................... 658
                20.4.3 Multiple interrupt servicing........................................................................................................... 659
                20.4.4 Interrupt request hold .................................................................................................................. 662

CHAPTER 21 KEY INTERRUPT FUNCTION ..................................................................................... 663

     21.1 Functions of Key Interrupt ...................................................................................................... 663
     21.2 Configuration of Key Interrupt ................................................................................................ 664
     21.3 Register Controlling Key Interrupt ......................................................................................... 665

CHAPTER 22 STANDBY FUNCTION .................................................................................................. 666

     22.1 Standby Function and Configuration ..................................................................................... 666

                22.1.1 Standby function ......................................................................................................................... 666
                22.1.2 Registers controlling standby function......................................................................................... 667

     22.2 Standby Function Operation ................................................................................................... 669

                22.2.1 HALT mode ................................................................................................................................. 669
                22.2.2 STOP mode ................................................................................................................................ 674

CHAPTER 23 RESET FUNCTION........................................................................................................ 681

     23.1 Register for Confirming Reset Source ................................................................................... 691

CHAPTER 24 POWER-ON-CLEAR CIRCUIT...................................................................................... 692

     24.1 Functions of Power-on-Clear Circuit...................................................................................... 692
     24.2 Configuration of Power-on-Clear Circuit ............................................................................... 693
     24.3 Operation of Power-on-Clear Circuit ...................................................................................... 693
     24.4 Cautions for Power-on-Clear Circuit ...................................................................................... 696

R01UH0008EJ0401 Rev.4.01                                                                                                                                                   15

Jul 15, 2010
CHAPTER 25 LOW-VOLTAGE DETECTOR ....................................................................................... 698

     25.1 Functions of Low-Voltage Detector........................................................................................ 698
     25.2 Configuration of Low-Voltage Detector ................................................................................. 699
     25.3 Registers Controlling Low-Voltage Detector......................................................................... 699
     25.4 Operation of Low-Voltage Detector ........................................................................................ 702

                25.4.1 When used as reset .................................................................................................................... 703
                25.4.2 When used as interrupt ............................................................................................................... 708

     25.5 Cautions for Low-Voltage Detector ........................................................................................ 713

CHAPTER 26 OPTION BYTE............................................................................................................... 716

     26.1 Functions of Option Bytes ...................................................................................................... 716
     26.2 Format of Option Byte.............................................................................................................. 717

CHAPTER 27 FLASH MEMORY .......................................................................................................... 721

     27.1 Internal Memory Size Switching Register .............................................................................. 721
     27.2 Internal Expansion RAM Size Switching Register ................................................................ 722
     27.3 Writing with Flash Memory Programmer ............................................................................... 724
     27.4 Programming Environment ..................................................................................................... 724
     27.5 Communication Mode .............................................................................................................. 725
     27.6 Connection of Pins on Board.................................................................................................. 727

                27.6.1 FLMD0 pin................................................................................................................................... 728
                27.6.2 Serial interface pins..................................................................................................................... 728
                27.6.3 RESET pin .................................................................................................................................. 730
                27.6.4 Port pins ...................................................................................................................................... 730
                27.6.5 REGC pin .................................................................................................................................... 730
                27.6.6 Other signal pins ......................................................................................................................... 731
                27.6.7 Power supply............................................................................................................................... 731

     27.7 Programming Method .............................................................................................................. 732

                27.7.1 Controlling flash memory............................................................................................................. 732
                27.7.2 Flash memory programming mode.............................................................................................. 732
                27.7.3 Selecting communication mode .................................................................................................. 733
                27.7.4 Communication commands......................................................................................................... 734

     27.8 Security Settings ...................................................................................................................... 735
     27.9 Processing Time for Each Command When PG-FP4 or PG-FP5 Is Used (Reference) ...... 737
     27.10 Flash Memory Programming by Self-Programming ........................................................... 739

                27.10.1 Boot swap function .................................................................................................................... 753

     27.11 Creating ROM Code to Place Order for Previously Written Product ................................ 755

                27.11.1 Procedure for using ROM code to place an order ..................................................................... 755

CHAPTER 28 ON-CHIP DEBUG FUNCTION (PD78F05xxD and 78F05xxDA ONLY)................. 756

    28.1 Connecting QB-MINI2 to PD78F05xxD and 78F05xxDA ..................................................... 756
     28.2 Reserved Area Used by QB-MINI2 .......................................................................................... 758

R01UH0008EJ0401 Rev.4.01                                                                                                                                                     16

Jul 15, 2010
CHAPTER 29 INSTRUCTION SET....................................................................................................... 759
     29.1 Conventions Used in Operation List ...................................................................................... 759

                29.1.1 Operand identifiers and specification methods............................................................................ 759
                29.1.2 Description of operation column .................................................................................................. 760
                29.1.3 Description of flag operation column ........................................................................................... 760

     29.2 Operation List ........................................................................................................................... 761
     29.3 Instructions Listed by Addressing Type................................................................................ 769

CHAPTER 30 ELECTRICAL SPECIFICATIONS (STANDARD PRODUCTS) ................................... 772

CHAPTER 31 ELECTRICAL SPECIFICATIONS ((A) GRADE PRODUCTS) .................................... 802

CHAPTER 32 ELECTRICAL SPECIFICATIONS ((A2) GRADE PRODUCTS: TA = -40 to +110C) ........830

CHAPTER 33 ELECTRICAL SPECIFICATIONS ((A2) GRADE PRODUCTS: TA = -40 to +125C) ........859

CHAPTER 34 PACKAGE DRAWINGS ................................................................................................ 888
     34.1 78K0/KB2................................................................................................................................... 888
     34.2 78K0/KC2................................................................................................................................... 891
     34.3 78K0/KD2................................................................................................................................... 896
     34.4 78K0/KE2 ................................................................................................................................... 898
     34.5 78K0/KF2 ................................................................................................................................... 908

CHAPTER 35 RECOMMENDED SOLDERING CONDITIONS........................................................... 912

CHAPTER 36 CAUTIONS FOR WAIT................................................................................................. 917
     36.1 Cautions for Wait...................................................................................................................... 917
     36.2 Peripheral Hardware That Generates Wait ............................................................................ 918

APPENDIX A DEVELOPMENT TOOLS............................................................................................... 920
     A.1 Software Package ...................................................................................................................... 923
     A.2 Language Processing Software ............................................................................................... 923
     A.3 Flash Memory Programming Tools.......................................................................................... 924

                A.3.1 When using flash memory programmer FG-FP5, FL-PR5, FG-FP4, and FL-PR4 ........................ 924
                A.3.2 When using on-chip debug emulator with programming function QB-MINI2................................. 925

     A.4 Debugging Tools (Hardware).................................................................................................... 925

                A.4.1 When using in-circuit emulator QB-78K0KX2 ............................................................................... 925
                A.4.2 When using on-chip debug emulator with programming function QB-MINI2................................. 927

     A.5 Debugging Tools (Software)..................................................................................................... 928

R01UH0008EJ0401 Rev.4.01                                                                                                                                       17

Jul 15, 2010
APPENDIX B NOTES ON TARGET SYSTEM DESIGN ................................................................... 929

APPENDIX C REGISTER INDEX ......................................................................................................... 936
     C.1 Register Index (In Alphabetical Order with Respect to Register Names) ............................ 936
     C.2 Register Index (In Alphabetical Order with Respect to Register Symbol)........................... 940

     APPENDIX D LIST OF CAUTIONS............................................................................................... 944

APPENDIX E REVISION HISTORY...................................................................................................... 974
     E.1 Major Revisions in This Edition................................................................................................ 974
     E.2 Revision History of Preceding Editions................................................................................... 975

R01UH0008EJ0401 Rev.4.01                                                                                                                      18

Jul 15, 2010
78K0/Kx2                                     R01UH0008EJ0401
RENESAS MCU                                                Rev.4.01

                                                       Jul 15, 2010

                          CHAPTER 1 OUTLINE

1.1 Differences Between Conventional-specification Products (PD78F05xx and 78F05xxD) and
     Expanded-specification Products (PD78F05xxA and 78F05xxDA)

   The differences between the conventional-specification products (PD78F05xx and 78F05xxD) and expanded-
specification products (PD78F05xxA and 78F05xxDA) of the 78K0/Kx2 microcontrollers are described below.

    A/D conversion time
    X1 oscillator characteristics
    Instruction cycle, peripheral hardware clock frequency, external main system clock frequency, external main system

        clock input high-level width, and external main system clock input low-level width (AC characteristics)
    The number of flash memory rewrites and retention time
    Processing time of the self programming library
    Interrupt response time of the self programming library

R01UH0008EJ0401 Rev.4.01                     19

Jul 15, 2010
78K0/Kx2                                                                              CHAPTER 1 OUTLINE

1.1.1 A/D conversion time

(1) Conventional-specification products (PD78F05xx and 78F05xxD)

           Parameter          Symbol                     Conditions             MIN. MAX. Unit

Conversion time               tCONV   4.0 V  AVREF  5.5 V                       6.1   36.7  s

                                      2.7 V  AVREF < 4.0 V                      12.2 36.7   s
                                      2.3 V  AVREF < 2.7 V Note
                                                                                27    66.6  s

(2) Expanded-specification products (PD78F05xxA and 78F05xxDA)

           Parameter          Symbol                     Conditions             MIN. MAX. Unit

Conversion time               tCONV   4.0 V  AVREF  5.5 V                       6.1   66.6  s

                                      2.7 V  AVREF < 4.0 V                      12.2 66.6   s
                                      2.3 V  AVREF < 2.7 V Note
                                                                                27    66.6  s

Note Standard and (A) grade products only

1.1.2 X1 oscillator characteristics

(1) Conventional-specification products (PD78F05xx and 78F05xxD)

Resonator        Parameter                 Conditions                MIN.       TYP.  MAX.  Unit
                                                                                      20.0  MHz
Ceramic       X1 clock        4.0 V  VDD  5.5 V                      1.0Note 2        10.0
resonator     oscillation     2.7 V  VDD < 4.0 V                     1.0Note 2         5.0
              frequency (fX)  1.8 V  VDD < 2.7 V Note 1
                                                                       1.0

(2) Expanded-specification products (PD78F05xxA and 78F05xxDA)

Resonator        Parameter                 Conditions                MIN.       TYP.  MAX.  Unit
                                                                                      20.0  MHz
Ceramic       X1 clock        2.7 V  VDD  5.5 V                      1.0Note 2         5.0
resonator     oscillation     1.8 V  VDD < 2.7 V Note 1                1.0
              frequency (fX)

Notes 1. Standard and (A) grade products only
         2. It is 2.0 MHz (MIN.) when programming on the board via UART6.

R01UH0008EJ0401 Rev.4.01                                                                          20

Jul 15, 2010
78K0/Kx2                                                                                                       CHAPTER 1 OUTLINE

1.1.3 Time Instruction cycle, peripheral hardware clock frequency, external main system clock frequency,
         external main system clock input high-level width, and external main system clock input low-level width
         (AC characteristics)

(1) Conventional-specification products (PD78F05xx and 78F05xxD)

          Parameter          Symbol                           Conditions                            MIN.       TYP.  MAX.  Unit
                                                                                                               122     32   s
Instruction cycle (minimum   TCY     Main system clock (fXP) 4.0 V  VDD  5.5 V                      0.1                32   s
instruction execution time)                                                                                            32   s
                                     operation                       2.7 V  VDD < 4.0 V             0.2               125   s
                                                                                                                       20  MHz
                                                                     1.8 V  VDD < 2.7 V Note 1      0.4Note 3          10  MHz
                                                                                                                       5   MHz
                                     Subsystem clock (fSUB) operationNote 2                         114               8.4  MHz
                                                                                                                     10.4  MHz
Peripheral hardware clock    fPRS    fPRS = fXH                      4.0 V  VDD  5.5 V                               20.0  MHz
frequency                                                            2.7 V  VDD < 4.0 V                              10.0  MHz
                                     (XSEL = 1)                      1.8 V  VDD < 2.7 V Note 1                        5.0  MHz
                                                                                                                            ns
                                     fPRS = fRH                      2.7 V  VDD  5.5 V                7.6                   ns
                                     (XSEL = 0)                      1.8 V  VDD < 2.7 V Notes 1, 5    7.6                   ns
                                                                                                    1.0Note 6
External main system clock   fEXCLK  4.0 V  VDD  5.5 V                                              1.0Note 6
frequency                                                                                             1.0
                                     2.7 V  VDD < 4.0 V

                                     1.8 V  VDD < 2.7 V Note 1

External main system clock input tEXCLKH, 4.0 V  VDD  5.5 V                                         24

high-level width, low-level width tEXCLKL 2.7 V  VDD < 4.0 V                                        48

                                     1.8 V  VDD < 2.7 V Note 1                                      96

(2) Expanded-specification products (PD78F05xxA and 78F05xxDA)

          Parameter          Symbol                           Conditions                            MIN.       TYP.  MAX.  Unit
                                                                                                               122     32   s
Instruction cycle (minimum   TCY     Main system clock (fXP) 2.7 V  VDD  5.5 V                      0.1                32   s
instruction execution time)                                                                                           125   s
                                     operation                       1.8 V  VDD < 2.7 V Note 1      0.4Note 3          20  MHz
                                                                                                                       20  MHz
                                     Subsystem clock (fSUB) operationNote 2                         114                5   MHz
                                                                                                                      8.4  MHz
Peripheral hardware clock    fPRS    fPRS = fXH                      4.0 V  VDD  5.5 V                               10.4  MHz
frequency                                                            2.7 V  VDD < 4.0 V Note 4                       20.0  MHz
                                     (XSEL = 1)                      1.8 V  VDD < 2.7 V Note 1                        5.0  MHz
                                                                                                                            ns
                                     fPRS = fRH                      2.7 V  VDD  5.5 V                7.6                   ns
                                     (XSEL = 0)                      1.8 V  VDD < 2.7 V Notes 1, 5    7.6
                                                                                                    1.0Note 6
External main system clock   fEXCLK  2.7 V  VDD  5.5 V                                                1.0
frequency
                                     1.8 V  VDD < 2.7 V Note 1

External main system clock input tEXCLKH, 2.7 V  VDD  5.5 V                                         24

high-level width, low-level width tEXCLKL 1.8 V  VDD < 2.7 V Note 1                                 96

Notes 1.      Standard and (A) grade products only
          2.  The 78K0/KB2 is not provided with a subsystem clock.
          3.  0.38 s when operating with the 8 MHz internal oscillator.
          4.  Characteristics of the main system clock frequency. Set the division clock to be set by a peripheral function
              to fXH/2 (10 MHz) or less. The multiplier/divider, however, can operate on fXH (20 MHz).
          5.  Characteristics of the main system clock frequency. Set the division clock to be set by a peripheral function
              to fRH/2 or less.
          6.  2.0 MHz (MIN.) when using UART6 during on-board programming.

R01UH0008EJ0401 Rev.4.01                                                                                                         21

Jul 15, 2010
78K0/Kx2                                                                                        CHAPTER 1 OUTLINE

1.1.4 Number of flash memory rewrites and retention time

                Item         Conventional-specification  Expanded-specification Products (PD78F05xxA and 78F05xxDA)
                             Products (PD78F05xx and
Number of rewrites per chip
(retention time)                        78F05xxD)

                             100 times (Retention: 10    When a flash memory programmer is used,     1,000 times
                             years)                       and the librariesNote 1 provided by Renesas  (Retention: 15
                                                          Electronics are used                         years)

                                                          For program update                          10,000 times
                                                          When the EEPROM emulation librariesNote 2   (Retention: 5
                                                                                                       years)
                                                          provided by Renesas Electronics are used
                                                          The rewritable ROM size: 4 KB

                                                          For data update                             100 times
                                                         Conditions other than the aboveNote 3         (Retention: 10
                                                                                                       years)

Notes 1. The sample library specified by the 78K0/Kx2 Flash Memory Self Programming User's Manual (Document
              No.: U17516E) is excluded.

         2. The sample program specified by the 78K0/Kx2 EEPROM Emulation Application Note (Document No.:
              U17517E) is excluded.

         3. These include when the sample library specified by the 78K0/Kx2 Flash Memory Self Programming User's
              Manual (Document No.: U17516E) and the sample program specified by the 78K0/Kx2 EEPROM Emulation
              Application Note (Document No.: U17517E) are used.

R01UH0008EJ0401 Rev.4.01                                                                                               22

Jul 15, 2010
78K0/Kx2                                                                                                   CHAPTER 1 OUTLINE

1.1.5 Processing time for self programming library

(1) Conventional-specification products (PD78F05xx and 78F05xxD) (1/3)

<1> When internal high-speed oscillation clock is used and entry RAM is located outside short direct
     addressing range

                       Library Name                                          Processing Time (s)

Self programming start library                        Normal Model of C Compiler       Static Model of C Compiler/Assembler
Initialize library
Mode check library                                    Min.                   Max.              Min.                   Max.
Block blank check library
Block erase library                                                                    4.25
Word write library
Block verify library                                                                   977.75
Self programming end library
Get information library Option value: 03H                         753.875                                  753.125

                                   Option value: 04H             12770.875                                12765.875
                                   Option value: 05H
Set information library                               36909.5               356318             36904.5              356296.25
EEPROM write library
                                                      1214 (1214.375) 2409 (2409.375) 1207 (1207.375) 2402 (2402.375)

                                                                 25618.875                                25613.875

                                                                                       4.25

                                                      871.25 (871.375)                               866 (866.125)

                                                            863.375 (863.5)                       858.125 (858.25)

                                                      1024.75 (1043.625)                          1037.5 (1038.375)

                                                      105524.75            790809.375          105523.75            790808.375

                                                        1496.5               2691.5              1489.5               2684.5
                                                      (1496.875)           (2691.875)          (1489.875)           (2684.875)

<2> When internal high-speed oscillation clock is used and entry RAM is located in short direct addressing
     range

              Library Name                                                   Processing Time (s)

                                                      Normal Model of C Compiler       Static Model of C Compiler/Assembler

                                                      Min.                   Max.              Min.                   Max.

Self programming start library                                                         4.25
Initialize library                                                                     443.5
Mode check library
Block blank check library                                         219.625                                  218.875
Block erase library
                                                                 12236.625                                12231.625

                                                      36363.25             355771.75           36358.25              355750

Word write library                                    679.75                1874.75            672.75                1867.75
Block verify library
                                                      (680.125)            (1875.125)          (673.125)            (1868.125)

                                                                 25072.625                                25067.625

Self programming end library                                                           4.25
Get information library Option value: 03H
                                                              337 (337.125)                       331.75 (331.875)
                                   Option value: 04H
                                                      329.125 (239.25)                                 323.875 (324)

                         Option value: 05H            502.25 (503.125)                                 497 (497.875)

Set information library                               104978.5             541143.125          104977.5             541142.125
EEPROM write library
                                                      962.25                2157.25            955.25                2150.25

                                                      (962.625)            (2157.625)          (955.625)            (2150.625)

Remarks 1. Values in parentheses indicate values when a write start address structure is located other than in the

                      internal high-speed RAM.

              2. The above processing times are those during stabilized operation of the internal high-speed oscillator

                      (RSTS = 1).

              3. RSTS: Bit 7 of the internal oscillation mode register (RCM)

R01UH0008EJ0401 Rev.4.01                                                                                                        23

Jul 15, 2010
78K0/Kx2                                                                                                 CHAPTER 1 OUTLINE

(1) Conventional-specification products (PD78F05xx and 78F05xxD) (2/3)

<3> When high-speed system clock (X1 oscillation or external clock input) is used and entry RAM is located
      outside short direct addressing range

                       Library Name                                           Processing Time (s)

Self programming start library                        Normal Model of C Compiler          Static Model of C Compiler/Assembler
Initialize library
Mode check library                                    Min.                    Max.           Min.                    Max.
Block blank check library
Block erase library                                                                 34/fCPU

Word write library                                                            49/fCPU + 485.8125

Block verify library                                        35/fCPU + 374.75                       29/fCPU + 374.75
Self programming end library
Get information library Option value: 03H             174/fCPU + 6382.0625                        134/fCPU + 6382.0625

                                   Option value: 04H  174/fCPU +        174/fCPU +           134/fCPU +     134/fCPU +
                                   Option value: 05H
Set information library                               31093.875         298948.125           31093.875      298948.125

EEPROM write library                                  318 (321)/fCPU +  318 (321)/fCPU +  262 (265)/fCPU +  262 (265)/fCPU +
                                                           644.125          1491.625           644.125          1491.625

                                                      174/fCPU + 13448.5625                       134/fCPU + 13448.5625

                                                                                    34/fCPU

                                                      171 (172 )/fCPU + 432.4375             129 (130)/fCPU + 432.4375

                                                      181 (182)/fCPU + 427.875               139 (140)/fCPU + 427.875

                                                      404 (411)/fCPU + 496.125               362 (369)/fCPU + 496.125

                                                      75/fCPU +         75/fCPU + 652400     67fCPU +       67fCPU + 652400

                                                      79157.6875                             79157.6875

                                                      318 (321)/fCPU +  318 (321)/fCPU +  262 (265)/fCPU +  262 (265)/fCPU +
                                                           799.875          1647.375           799.875          1647.375

Remarks 1. Values in parentheses indicate values when a write start address structure is located other than in the
                  internal high-speed RAM.

              2. The above processing times are those during stabilized operation of the internal high-speed oscillator
                  (RSTS = 1).

              3. fCPU: CPU operation clock frequency
              4. RSTS: Bit 7 of the internal oscillation mode register (RCM)

R01UH0008EJ0401 Rev.4.01                                                                                                        24

Jul 15, 2010
78K0/Kx2                                                                                                 CHAPTER 1 OUTLINE

(1) Conventional-specification products (PD78F05xx and 78F05xxD) (3/3)

<4> When high-speed system clock (X1 oscillation or external clock input) is used and entry RAM is located
      in short direct addressing range

                       Library Name                                      Processing Time (s)

Self programming start library                        Normal Model of C Compiler          Static Model of C Compiler/Assembler
Initialize library
Mode check library                                    Min.              Max.                 Min.           Max.
Block blank check library
Block erase library                                                                 34/fCPU

Word write library                                                             49/fCPU + 224.6875

Block verify library                                  35/fCPU + 113.625                            29/fCPU + 113.625
Self programming end library
Get information library Option value: 03H             174/fCPU + 6120.9375                         134/fCPU + 6120.9375

                                   Option value: 04H  174/fCPU +        174/fCPU +           134/fCPU +     134/fCPU +
                                   Option value: 05H
Set information library                               30820.75          298675               30820.75       298675

EEPROM write library                                  318 (321)/fCPU +  318 (321)/fCPU +  262 (265)/fCPU +  262 (265)/fCPU +
                                                              383             1230.5              383             1230.5

                                                      174/fCPU + 13175.4375                        134/fCPU + 13175.4375

                                                                                    34/fCPU

                                                      171 (172)/fCPU + 171.3125              129 (130)/fCPU + 171.3125

                                                      181 (182)/fCPU + 166.75                      139 (140)/fCPU + 166.75

                                                      404 (411)/fCPU + 231.875               362 (369)/fCPU + 231.875

                                                      75/fCPU +         75/fCPU +            67/fCPU +      67/fCPU +

                                                      78884.5625        527566.875           78884.5625     527566.875

                                                      318 (321)/fCPU +  318 (321)/fCPU +  262 (265)/fCPU +  262 (265)/fCPU +
                                                            538.75           1386.25            538.75           1386.25

Remarks 1. Values in parentheses indicate values when a write start address structure is located other than in the
                  internal high-speed RAM.

              2. The above processing times are those during stabilized operation of the internal high-speed oscillator
                  (RSTS = 1).

              3. fCPU: CPU operation clock frequency
              4. RSTS: Bit 7 of the internal oscillation mode register (RCM)

R01UH0008EJ0401 Rev.4.01                                                                                                        25

Jul 15, 2010
78K0/Kx2                                                                                        CHAPTER 1 OUTLINE

(2) Expanded-specification products (PD78F05xxA and 78F05xxDA) (1/3)

<1> When internal high-speed oscillation clock is used and entry RAM is located outside short direct
      addressing range

                      Library Name                                      Processing Time (s)

Self programming start library                        Normal Model of C Compiler       Static Model of C Compiler/Assembler
Initialize library
Mode check library                                    Min.              Max.           Min.              Max.
Block blank check library
Block erase library                                   4.0               4.5            4.0               4.5
Word write library
                                                      1105.9            1106.6         1105.9            1106.6
Block verify library
Self programming end library                          905.7             906.1          904.9             905.3
Get information library Option value: 03H
                                                      12776.1           12778.3        12770.9           12772.6
                                   Option value: 04H
                                   Option value: 05H  26050.4           349971.3       26045.3           349965.6
Set information library
EEPROM write library                                  1180.1 + 203 w  1184.3 + 2241  1172.9 + 203 w  1176.3 + 2241
                                                                               w                               w

                                                      25337.9           25340.2        25332.8           25334.5

                                                      4.0               4.5            4.0               4.5

                                                      1072.9            1075.2         1067.5            1069.1

                                                      1060.2            1062.6         1054.8            1056.6

                                                      1023.8            1028.2         1018.3            1022.1

                                                      70265.9           759995.0       70264.9           759994.0

                                                      1316.8 + 347 w  1320.9 + 2385  1309.0 + 347 w  1312.4 + 2385
                                                                               w                               w

<2> When internal high-speed oscillation clock is used and entry RAM is located in short direct addressing
     range

                      Library Name                                      Processing Time (s)

Self programming start library                        Normal Model of C Compiler       Static Model of C Compiler/Assembler
Initialize library
Mode check library                                    Min.              Max.           Min.              Max.
Block blank check library
Block erase library                                   4.0               4.5            4.0               4.5
Word write library
Block verify library                                  449.5             450.2          449.5             450.2
Self programming end library
Get information library Option value: 03H             249.3             249.7          248.6             248.9

                                   Option value: 04H  12119.7           12121.9        12114.6           12116.3
                                   Option value: 05H
Set information library                               25344.7           349266.4       25339.6           349260.8
EEPROM write library
                                                      445.8 + 203 w 449.9 + 2241 w 438.5 + 203 w 441.9 + 2241 w

                                                      24682.7           24684.9        24677.6           24679.3

                                                      4.0               4.5            4.0               4.5

                                                      417.6             419.8          412.1             413.8

                                                      405.0             407.4          399.5             401.3

                                                      367.4             371.8          361.9             365.8

                                                      69569.3           759297.3       69568.3           759296.2

                                                      795.1 + 347 w 799.3 + 2385 w 787.4 + 347 w 790.8 + 2385 w

Remarks 1. The above processing times are those when a write start address structure is located in the internal high-
                  speed RAM and during stabilized operation of the internal high-speed oscillator (RSTS = 1).

              2. RSTS: Bit 7 of the internal oscillation mode register (RCM)
              3. w: Number of words in write data (1 word = 4 bytes)

R01UH0008EJ0401 Rev.4.01                                                                                                     26

Jul 15, 2010
78K0/Kx2                                                                                                CHAPTER 1 OUTLINE

(2) Expanded-specification products (PD78F05xxA and 78F05xxDA) (2/3)

<3> When high-speed system clock (X1 oscillation or external clock input) is used and entry RAM is located
      outside short direct addressing range

                       Library Name                                          Processing Time (s)

Self programming start library                        Normal Model of C Compiler    Static Model of C Compiler/Assembler
Initialize library
Mode check library                                    Min.                   Max.                 Min.                   Max.
Block blank check library
Block erase library                                                                 34/fCPU

Word write library                                                                 55/fCPU + 594

Block verify library                                        36/fCPU + 495                               30/fCPU + 495
Self programming end library
Get information library Option value: 03H                   179/fCPU + 6429                             136/fCPU + 6429

                                   Option value: 04H  179/fCPU + 19713  179/fCPU +  136/fCPU + 19713    136/fCPU +
                                   Option value: 05H
Set information library                                                    268079                                      268079
EEPROM write library
                                                      333/fCPU + 647 + 333/fCPU + 647 + 272/fCPU + 647 + 272/fCPU + 647 +

                                                      136 w           1647 w             136 w    1647 w

                                                      179/fCPU + 13284                            136/fCPU + 13284

                                                                                    34/fCPU

                                                            180/fCPU + 581                              134fCPU + 581

                                                            190/fCPU + 574                              144/fCPU + 574

                                                            350/fCPU + 535                              304/fCPU + 535

                                                      80/fCPU + 43181 80/fCPU + 572934 72/fCPU + 43181 72/fCPU + 572934

                                                      333/fCPU + 729 + 333/fCPU + 729 + 268/fCPU + 729 + 268/fCPU + 729 +

                                                      209 w           1722 w             209 w    1722 w

Remarks 1. The above processing times are those when a write start address structure is located in the internal high-
                  speed RAM and during stabilized operation of the internal high-speed oscillator (RSTS = 1).

              2. RSTS: Bit 7 of the internal oscillation mode register (RCM)
              3. fCPU: CPU operation clock frequency
              4. w: Number of words in write data (1 word = 4 bytes)

R01UH0008EJ0401 Rev.4.01                                                                                                       27

Jul 15, 2010
78K0/Kx2                                                                                                CHAPTER 1 OUTLINE

(2) Expanded-specification products (PD78F05xxA and 78F05xxDA) (3/3)

<4> When high-speed system clock (X1 oscillation or external clock input) is used and entry RAM is located
      in short direct addressing range

                       Library Name                                          Processing Time (s)

Self programming start library                        Normal Model of C Compiler    Static Model of C Compiler/Assembler
Initialize library
Mode check library                                    Min.                   Max.                 Min.                   Max.
Block blank check library
Block erase library                                                                 34/fCPU

Word write library                                                                 55/fCPU + 272

Block verify library                                        36/fCPU + 173                               30/fCPU + 173
Self programming end library
Get information library Option value: 03H                   179/fCPU + 6108                             136/fCPU + 6108

                                   Option value: 04H  179/fCPU + 19371  179/fCPU +  136/fCPU + 19371    136/fCPU +
                                   Option value: 05H
Set information library                                                    267738                                      267738
EEPROM write library
                                                      333/fCPU + 247 + 333/fCPU + 247 + 272/fCPU + 247 + 272/fCPU + 247 +

                                                      136 w           1647 w             136 w    1647 w

                                                      179/fCPU + 12964                            136/fCPU + 12964

                                                                                    34/fCPU

                                                            180/fCPU + 261                              134/fCPU + 261

                                                            190/fCPU + 254                              144/fCPU + 254

                                                            350/fCPU + 213                              304/fCPU + 213

                                                      80/fCPU + 42839 80/fCPU + 572592 72/fCPU + 42839 72/fCPU + 572592

                                                      333/fCPU + 516 + 333/fCPU + 516 + 268/fCPU + 516 + 268/fCPU + 516 +

                                                      209 w           1722 w             209 w    1722 w

Remarks 1. The above processing times are those when a write start address structure is located in the internal high-
                  speed RAM and during stabilized operation of the internal high-speed oscillator (RSTS = 1).

              2. RSTS: Bit 7 of the internal oscillation mode register (RCM)
              3. fCPU: CPU operation clock frequency
              4. w: Number of words in write data (1 word = 4 bytes)

R01UH0008EJ0401 Rev.4.01                                                                                                       28

Jul 15, 2010
78K0/Kx2                                                                                        CHAPTER 1 OUTLINE

1.1.6 Interrupt response time for self programming library

(1) Conventional-specification products (PD78F05xx and 78F05xxD) (1/2)

<1> When internal high-speed oscillation clock is used

             Library Name                      Interrupt Response Time (s (Max.))

Block blank check library  Normal Model of C Compiler                          Static Model of C Compiler/Assembler
Block erase library
Word write library         Entry RAM location  Entry RAM location    Entry RAM location         Entry RAM location
Block verify library         is outside short    is in short direct    is outside short           is in short direct
Set information library     direct addressing   addressing range      direct addressing          addressing range
EEPROM write library                range                                     range

                           933.6               668.6                           927.9              662.9

                           1026.6              763.6                           1020.9             757.9

                           2505.8              1942.8                          2497.8             1934.8

                           958.6               693.6                           952.9              687.9

                           476.5               211.5                           475.5              210.5

                           2760.8              2168.8                          2759.5             2167.5

Remarks 1. The above interrupt response times are those during stabilized operation of the internal high-speed
                  oscillator (RSTS = 1).

              2. RSTS: Bit 7 of the internal oscillation mode register (RCM)

<2> When high-speed system clock is used (normal model of C compiler)

             Library Name                      Interrupt Response Time (s (Max.))

Block blank check library  RSTOP = 0, RSTS = 1                                         RSTOP = 1
Block erase library
Word write library         Entry RAM location  Entry RAM location    Entry RAM location         Entry RAM location
Block verify library         is outside short    is in short direct    is outside short           is in short direct
Set information library     direct addressing   addressing range      direct addressing          addressing range
EEPROM write libraryNote            range                                     range

                           179/fCPU + 507      179/fCPU + 407                  179/fCPU + 1650  179/fCPU + 714
                           179/fCPU + 559      179/fCPU + 460                  179/fCPU + 1702  179/fCPU + 767
                           333/fCPU + 1589     333/fCPU + 1298                 333/fCPU + 2732  333/fCPU + 1605
                           179/fCPU + 518      179/fCPU + 418                  179/fCPU + 1661  179/fCPU + 725
                            80/fCPU + 370       80/fCPU + 165                  80/fCPU + 1513    80/fCPU + 472
                           29/fCPU + 1759      29/fCPU + 1468                  29/fCPU + 1759   29/fCPU + 1468

                           333/fCPU + 834      333/fCPU + 512                  333/fCPU + 2061  333/fCPU + 873

Note The longer value of the EEPROM write library interrupt response time becomes the Max. value, depending on
         the value of fCPU.

Remarks 1. fCPU: CPU operation clock frequency
              2. RSTOP: Bit 0 of the internal oscillation mode register (RCM)
              3. RSTS: Bit 7 of the internal oscillation mode register (RCM)

R01UH0008EJ0401 Rev.4.01                                                                                              29

Jul 15, 2010
78K0/Kx2                                                                                        CHAPTER 1 OUTLINE

(1) Conventional-specification products (PD78F05xx and 78F05xxD) (2/2)

<3> When high-speed system clock is used (static model of C compiler/assembler)

             Library Name                      Interrupt Response Time (s (Max.))

Block blank check library  RSTOP = 0, RSTS = 1                                     RSTOP = 1
Block erase library
Word write library         Entry RAM location  Entry RAM location    Entry RAM location         Entry RAM location
Block verify library         is outside short    is in short direct    is outside short           is in short direct
Set information library     direct addressing   addressing range      direct addressing          addressing range
EEPROM write libraryNote            range                                     range

                           136/fCPU + 507      136/fCPU + 407                  136/fCPU + 1650  136/fCPU + 714
                           136/fCPU + 559      136/fCPU + 460                  136/fCPU + 1702  136/fCPU + 767
                           272/fCPU + 1589     272/fCPU + 1298                 272/fCPU + 2732  272/fCPU + 1605
                           136/fCPU + 518      136/fCPU + 418                  136/fCPU + 1661  136/fCPU + 725
                            72/fCPU + 370       72/fCPU + 165                  72/fCPU + 1513    72/fCPU + 472
                           19/fCPU + 1759      19/fCPU + 1468                  19/fCPU + 1759   19/fCPU + 1468

                           268/fCPU + 834      268/fCPU + 512                  268/fCPU + 2061  268/fCPU + 873

Note The longer value of the EEPROM write library interrupt response time becomes the Max. value, depending on
         the value of fCPU.

Remarks 1. fCPU: CPU operation clock frequency
              2. RSTOP: Bit 0 of the internal oscillation mode register (RCM)
              3. RSTS: Bit 7 of the internal oscillation mode register (RCM)

R01UH0008EJ0401 Rev.4.01                                                                                              30

Jul 15, 2010
78K0/Kx2                                                                                        CHAPTER 1 OUTLINE

(2) Expanded-specification products (PD78F05xxA and 78F05xxDA) (1/2)

<1> When internal high-speed oscillation clock is used

             Library Name                      Interrupt Response Time (s (Max.))

Block blank check library  Normal Model of C Compiler                          Static Model of C Compiler/Assembler
Block erase library
Word write library         Entry RAM location  Entry RAM location    Entry RAM location         Entry RAM location
Block verify library         is outside short    is in short direct    is outside short           is in short direct
Set information library     direct addressing   addressing range      direct addressing          addressing range
EEPROM write library                range                                     range

                           1100.9              431.9                           1095.3             426.3

                           1452.9              783.9                           1447.3             778.3

                           1247.2              579.2                           1239.2             571.2

                           1125.9              455.9                           1120.3             450.3

                           906.9               312.0                           905.8              311.0

                           1215.2              547.2                           1213.9             545.9

Remarks 1. The above interrupt response times are those during stabilized operation of the internal high-speed
                  oscillator (RSTS = 1).

              2. RSTS: Bit 7 of the internal oscillation mode register (RCM)

<2> When high-speed system clock is used (normal model of C compiler)

             Library Name                      Interrupt Response Time (s (Max.))

Block blank check library  RSTOP = 0, RSTS = 1                                         RSTOP = 1
Block erase library
Word write library         Entry RAM location  Entry RAM location    Entry RAM location         Entry RAM location
Block verify library         is outside short    is in short direct    is outside short           is in short direct
Set information library     direct addressing   addressing range      direct addressing          addressing range
EEPROM write libraryNote            range                                     range

                           179/fCPU + 567      179/fCPU + 246                  179/fCPU + 1708  179/fCPU + 569
                           179/fCPU + 780      179/fCPU + 459                  179/fCPU + 1921  179/fCPU + 782
                           333/fCPU + 763      333/fCPU + 443                  333/fCPU + 1871  333/fCPU + 767
                           179/fCPU + 580      179/fCPU + 259                  179/fCPU + 1721  179/fCPU + 582
                           80/fCPU + 456       80/fCPU + 200                   80/fCPU + 1598   80/fCPU + 459
                           29/fCPU + 767       29/fCPU + 447                                    29/fCPU + 447
                           333/fCPU + 696      333/fCPU + 376                   29/fCPU + 767   333/fCPU + 700
                                                                               333/fCPU + 1838

Note The longer value of the EEPROM write library interrupt response time becomes the Max. value, depending on
         the value of fCPU.

Remarks 1. fCPU: CPU operation clock frequency
              2. RSTOP: Bit 0 of the internal oscillation mode register (RCM)
              3. RSTS: Bit 7 of the internal oscillation mode register (RCM)

R01UH0008EJ0401 Rev.4.01                                                                                              31

Jul 15, 2010
78K0/Kx2                                                                                        CHAPTER 1 OUTLINE

(2) Expanded-specification products (PD78F05xxA and 78F05xxDA) (2/2)

<3> When high-speed system clock is used (static model of C compiler/assembler)

             Library Name                      Interrupt Response Time (s (Max.))

Block blank check library  RSTOP = 0, RSTS = 1                                     RSTOP = 1
Block erase library
Word write library         Entry RAM location  Entry RAM location    Entry RAM location         Entry RAM location
Block verify library         is outside short    is in short direct    is outside short           is in short direct
Set information library     direct addressing   addressing range      direct addressing          addressing range
EEPROM write libraryNote            range                                     range

                           136/fCPU + 567      136/fCPU + 246                  136/fCPU + 1708  136/fCPU + 569
                           136/fCPU + 780      136/fCPU + 459                  136/fCPU + 1921  136/fCPU + 782
                           272/fCPU + 763      272/fCPU + 443                  272/fCPU + 1871  272/fCPU + 767
                           136/fCPU + 580      136/fCPU + 259                  136/fCPU + 1721  136/fCPU + 582
                           72/fCPU + 456       72/fCPU + 200                   72/fCPU + 1598   72/fCPU + 459
                           19/fCPU + 767       19/fCPU + 447                                    19/fCPUv + 447
                                                                                19/fCPU + 767

                           268/fCPU + 696      268/fCPU + 376                  268/fCPU + 1838  268/fCPU + 700

Note The longer value of the EEPROM write library interrupt response time becomes the Max. value, depending on
         the value of fCPU.

Remarks 1. fCPU: CPU operation clock frequency
              2. RSTOP: Bit 0 of the internal oscillation mode register (RCM)
              3. RSTS: Bit 7 of the internal oscillation mode register (RCM)

R01UH0008EJ0401 Rev.4.01                                                                                              32

Jul 15, 2010
78K0/Kx2                                                                         CHAPTER 1 OUTLINE

1.2 Features

{ Minimum instruction execution time can be changed from high speed (0.1 s: @ 20 MHz operation with high-speed
   system clock) to ultra low-speed (122 s: @ 32.768 kHz operation with subsystem clock)

{ General-purpose register: 8 bits 32 registers (8 bits 8 registers 4 banks)
{ ROM (flash memory), RAM capacities

ROMNote   High- Expansion  78K0/KB2               78K0/KC2           78K0/KD2    78K0/KE2    78K0/KF2
         Speed RAMNote     30/36 pins                                  52 pins    64 pins     80 pins
         RAMNote                       38/44 pins           48 pins

128 KB 1 KB 6 KB           -           -                    -        PD78F0527D, PD78F0537D, PD78F0547D,

                                                                     78F0527DA   78F0537DA   78F0547DA

                                                                     PD78F0527,  PD78F0537,  PD78F0547
                                                                     78F0527A    78F0537A    78F0547A

96 KB 1 KB 4 KB            -           -                    -        PD78F0526, PD78F0536, PD78F0546,

                                                                     78F0526A    78F0536A    78F0546A

60 KB 1 KB 2 KB            -           -           PD78F0515D, PD78F0525, PD78F0535, PD78F0545,

                                                   78F0515DA         78F0525A    78F0535A    78F0545A

                                                   PD78F0515,
                                                   78F0515A

48 KB 1 KB 1 KB            -           -           PD78F0514, PD78F0524, PD78F0534, PD78F0544,

                                                   78F0514A          78F0524A    78F0534A    78F0544A

32 KB 1 KB - PD78F0503D, PD78F0513D, PD78F0513, PD78F0523, PD78F0533,                        -

                           78F0503DA   78F0513DA   78F0513A          78F0523A    78F0533A

                           PD78F0503, PD78F0513,

                           78F0503A    78F0513A

24 KB 1 KB - PD78F0502, PD78F0512, PD78F0512, PD78F0522, PD78F0532,                          -

                           78F0502A    78F0512A    78F0512A          78F0522A    78F0532A

16 KB 768 B - PD78F0501, PD78F0511, PD78F0511, PD78F0521, PD78F0531,                         -

                           78F0501A    78F0511A    78F0511A          78F0521A    78F0531A

8 KB 512 B - PD78F0500,                -                    -        -           -           -

                           78F0500A

Note The internal flash memory, internal high-speed RAM capacities, and internal expansion RAM capacities can be
         changed using the internal memory size switching register (IMS) and the internal expansion RAM size switching
         register (IXS). For IMS and IXS, see 27.1 Internal Memory Size Switching Register and 27.2 Internal
         Expansion RAM Size Switching Register.

{ Buffer RAM: 32 bytes (can be used for transfer in CSI with automatic transmit/receive function) (78K0/KF2 only)
{ On-chip single-power-supply flash memory
{ Self-programming (with boot swap function)
{ On-chip debug function (PD78F05xxD and 78F05xxDA only)Note

Note The PD78F05xxD and 78F05xxDA have an on-chip debug function, which is provided for development and
         evaluation. Do not use the on-chip debug function in products designated for mass production, because the
         guaranteed number of rewritable times of the flash memory may be exceeded when this function is used, and
         product reliability therefore cannot be guaranteed. Renesas Electronics is not liable for problems occurring
         when the on-chip debug function is used.

{ On-chip power-on-clear (POC) circuit and low-voltage detector (LVI)
{ On-chip watchdog timer (operable with the on-chip internal low-speed oscillation clock)

R01UH0008EJ0401 Rev.4.01                                                                                  33

Jul 15, 2010
78K0/Kx2                                                                                  CHAPTER 1 OUTLINE

{ On-chip 10-bit resolution A/D converter (AVREF = 2.3 to 5.5 V)
{ On-chip multiplier/divider (16 bits 16 bits, 32 bits/16 bits), key interrupt function, clock output/buzzer output

    controller, I/O ports, timer, and serial interface
{ Power supply voltage

Standard products, (A) grade products: VDD = 1.8 to 5.5 V

    (A2) grade products:        VDD = 2.7 to 5.5 V
{ Operating ambient temperature

Standard products, (A) grade products: TA = 40 to +85C

(A2) grade products:           TA = 40 to +125C

Remark The functions mounted depend on the product. See 1.7 Block Diagram and 1.8 Outline of Functions.

1.3 Applications

{ Automotive equipment (compatible with (A) and (A2) grade products)
    System control for body electricals (power windows, keyless entry reception, etc.)
    Sub-microcontrollers for control

{ Car audio
{ AV equipment, home audio
{ PC peripheral equipment (keyboards, etc.)
{ Household electrical appliances

    Air conditioners
    Microwave ovens, electric rice cookers
{ Industrial equipment
    Pumps
    Vending machines
    FA (Factory Automation)

R01UH0008EJ0401 Rev.4.01                                                                                 34

Jul 15, 2010
78K0/Kx2                                                                                                            CHAPTER 1 OUTLINE

1.4 Ordering Information

[Part Number]

                    PD78F05xy X X XX (X) - XXX - XX

                                                                                     Semiconductor

                                                                   A      Lead- Product contains no lead in any area

                                                                   AX, free Product contains no lead in any area

                                                                   G         (Terminal finish is Ni/Pd/Au plating)

                                                                                                     Quality Grade
                                                                   None Standard (TA = -40 to +85C)
                                                                   (A), A Special (TA = -40 to +85C)
                                                                   (A2), A2 Special (TA = -40 to +125C)

                                                                                           Package Type

                                                                   50y MC-5A4 30-pin plastic SSOP (7.62 mm (300))
                                                                   (KB2) MC-CAB

                                                                          FC-AA3 36-pin plastic FLGA (4x4)

                                                                   51y MC-GAA 38-pin plastic SSOP (7.62 mm (300))
                                                                   (KC2) GB-UES 44-pin plastic LQFP (10x10)

                                                                          GB-GAF

                                             Product Type                    GA-8EU  48-pin plastic LQFP (fine pitch) (7x7)
                                                                                     52-pin plastic LQFP (10x10)
                          None Conventional-specification                    GA-GAM  64-pin plastic LQFP (fine pitch) (10x10)
                                    products                       52y GB-UET
                                                                   (KD2) GB-GAG
                          A  Expanded-specification
                                                                   53y GB-UEU
                             products                              (KE2) GB-GAH

                                                                          GC-UBS 64-pin plastic LQFP (14x14)

                             On-chip Debug Function                       GC-GAL

                          None Not mounted                                GK-UET 64-pin plastic LQFP (12x12)

                          D  Mounted                                      GK-GAJ
                                                                          GA-9EV 64-pin plastic TQFP (fine pitch) (7x7)

                                                                          GA-HAB
                                                                          FC-AA1 64-pin plastic FLGA (5x5)

                                                                   54y    F1-AA2     64-pin plastic FBGA (4x4)
                                                                   (KF2)  GC-UBT     80-pin plastic LQFP (14x14)
                                                                          GC-GAD

                                                                          GK-8EU 80-pin plastic LQFP (fine pitch) (12x12)

                                                                          GK-GAK

                                                                          High-speed Expansion RAM Flash Memory

                                                                          RAM Capacity Capacity                     Capacity

                                                     Product Type  5x0 512 bytes           _                        8 KB

                          F  Flash memory version                  5x1 768 bytes           _                        16 KB

                                                                   5x2 1 KB                _                        24 KB

                                                                   5x3 1 KB                _                        32 KB

                                                                   5x4 1 KB          1 KB                           48 KB

                                                                   5x5 1 KB          2 KB                           60 KB

                                                                   5x6 1 KB          4 KB                           96 KB

                                                                   5x7 1 KB          6 KB                           128 KB

              Please refer to "Quality Grades on NEC Semiconductor Devices" (Document No. C11531E) published by
              Renesas Electronics to know the specification of quality grade on the devices and its recommended applications.

R01UH0008EJ0401 Rev.4.01                                                                                                       35

Jul 15, 2010
78K0/Kx2                                                     CHAPTER 1 OUTLINE

[List of Part Number]

                                                                                                            (1/6)

    78K0/Kx2      Package         Product        Quality     Part Number
Microcontrollers                    type         grace

78K0/KB2          30-pin plastic  Conventional- Standard     PD78F0500MC-5A4-A, 78F0501MC-5A4-A,
                  SSOP (7.62 mm   specification products     78F0502MC-5A4-A, 78F0503MC-5A4-A,
                  (300))          products                   78F0503DMC-5A4-ANote

                                                 (A) grade   PD78F0500MC(A)-CAB-AX, 78F0501MC(A)-CAB-AX,
                                                 products    78F0502MC(A)-CAB-AX, 78F0503MC(A)-CAB-AX

                                                 (A2) grade  PD78F0500MC(A2)-CAB-AX, 78F0501MC(A2)-CAB-AX,
                                                 products    78F0502MC(A2)-CAB-AX, 78F0503MC(A2)-CAB-AX

                                  Expanded-      Standard    PD78F0500AMC-CAB-AX, 78F0501AMC-CAB-AX,
                                  specification  products    78F0502AMC-CAB-AX, 78F0503AMC-CAB-AX,
                                  products                   78F0503DAMC-CAB-AXNote

                                                 (A) grade   PD78F0500AMCA-CAB-G, 78F0501AMCA-CAB-G,
                                                 products    78F0502AMCA-CAB-G, 78F0503AMCA-CAB-G

                                                 (A2) grade  PD78F0500AMCA2-CAB-G, 78F0501AMCA2-CAB-G,
                                                 products    78F0502AMCA2-CAB-G, 78F0503AMCA2-CAB-G

                  36-pin plastic  Conventional- Standard     PD78F0500FC-AA3-A, 78F0501FC-AA3-A,
                  FLGA (4x4)      specification products     78F0502FC-AA3-A, 78F0503FC-AA3-A,
                                  products                   78F0503DFC-AA3-ANote

                                  Expanded-      Standard    PD78F0500AFC-AA3-A, 78F0501AFC-AA3-A,
                                  specification  products    78F0502AFC-AA3-A, 78F0503AFC-AA3-A,
                                  products                   78F0503DAFC-AA3-ANote

78K0/KC2          38-pin plastic  Expanded-      Standard    PD78F0511AMC-GAA-AX, 78F0512AMC-GAA-AX,
                  SSOP (7.62 mm   specification  products    78F0513AMC-GAA-AX, 78F0513DAMC-GAA-AXNote
                  (300))          products
                                                 (A) grade   PD78F0511AMCA-GAA-G, 78F0512AMCA-GAA-G,
                                                 products    78F0513AMCA-GAA-G

                                                 (A2) grade  PD78F0511AMCA2-GAA-G, 78F0512AMCA2-GAA-G,
                                                 products    78F0513AMCA2-GAA-G

                  44-pin plastic  Conventional- Standard     PD78F0511GB-UES-A, 78F0512GB-UES-A,
                  LQFP (10x10)                               78F0513GB-UES-A, 78F0513DGB-UES-ANote
                                  specification products
                                                             PD78F0511GB(A)-GAF-AX, 78F0512GB(A)-GAF-AX,
                                  products       (A) grade   78F0513GB(A)-GAF-AX

                                                 products

                                                 (A2) grade  PD78F0511GB(A2)-GAF-AX, 78F0512GB(A2)-GAF-AX,
                                                 products    78F0513GB(A2)-GAF-AX

                                  Expanded-      Standard    PD78F0511AGB-GAF-AX, 78F0512AGB-GAF-AX,
                                  specification  products    78F0513AGB-GAF-AX, 78F0513DAGB-GAF-AXNote
                                  products
                                                 (A) grade   PD78F0511AGBA-GAF-G, 78F0512AGBA-GAF-G,
                                                 products    78F0513AGBA-GAF-G

                                                 (A2) grade  PD78F0511AGBA2-GAF-G, 78F0512AGBA2-GAF-G,
                                                 products    78F0513AGBA2-GAF-G

Note The PD78F0503D, 78F0503DA, 78F0513D, and 78F0513DA have an on-chip debug function, which is
         provided for development and evaluation. Do not use the on-chip debug function in products designated for
         mass production, because the guaranteed number of rewritable times of the flash memory may be exceeded
         when this function is used, and product reliability therefore cannot be guaranteed. Renesas Electronics is not
         liable for problems occurring when the on-chip debug function is used.

R01UH0008EJ0401 Rev.4.01                                                                                           36

Jul 15, 2010
78K0/Kx2                                                     CHAPTER 1 OUTLINE

                                                                                                            (2/6)

    78K0/Kx2      Package         Product        Quality     Part Number
Microcontrollers                    type         grace

78K0/KC2          48-pin plastic  Conventional- Standard     PD78F0511GA-8EU-A, 78F0512GA-8EU-A,
                                                             78F0513GA-8EU-A, 78F0514GA-8EU-A, 78F0515GA-8EU-A,
                  LQFP (fine pitch) specification products   78F0515DGA-8EU-ANote

                  (7x7)           products

                                                 (A) grade   PD78F0511GA(A)-GAM-AX, 78F0512GA(A)-GAM-AX,
                                                 products    78F0513GA(A)-GAM-AX, 78F0514GA(A)-GAM-AX,
                                                             78F0515GA(A)-GAM-AX

                                                 (A2) grade  PD78F0511GA(A2)-GAM-AX, 78F0512GA(A2)-GAM-AX,
                                                 products    78F0513GA(A2)-GAM-AX, 78F0514GA(A2)-GAM-AX,
                                                             78F0515GA(A2)-GAM-AX

                                  Expanded-      Standard    PD78F0511AGA-GAM-AX, 78F0512AGA-GAM-AX,
                                  specification  products    78F0513AGA-GAM-AX, 78F0514AGA-GAM-AX,
                                  products                   78F0515AGA-GAM-AX, 78F0515DAGA-GAM-AXNote

                                                 (A) grade   PD78F0511AGAA-GAM-G, 78F0512AGAA-GAM-G,
                                                 products    78F0513AGAA-GAM-G, 78F0514AGAA-GAM-G,
                                                             78F0515AGAA-GAM-G

                                                 (A2) grade  PD78F0511AGAA2-GAM-G, 78F0512AGAA2-GAM-G,
                                                 products    78F0513AGAA2-GAM-G, 78F0514AGAA2-GAM-G,
                                                             78F0515AGAA2-GAM-G

78K0/KD2          52-pin plastic  Conventional- Standard     PD78F0521GB-UET-A, 78F0522GB-UET-A,
                  LQFP (10x10)    specification products     78F0523GB-UET-A, 78F0524GB-UET-A,
                                  products                   78F0525GB-UET-A, 78F0526GB-UET-A,
                                                             78F0527GB-UET-A, 78F0527DGB-UET-ANote

                                                 (A) grade   PD78F0521GB(A)-GAG-AX, 78F0522GB(A)-GAG-AX,
                                                 products    78F0523GB(A)-GAG-AX, 78F0524GB(A)-GAG-AX,
                                                             78F0525GB(A)-GAG-AX, 78F0526GB(A)-GAG-AX,
                                                             78F0527GB(A)-GAG-AX

                                                 (A2) grade  PD78F0521GB(A2)-GAG-AX, 78F0522GB(A2)-GAG-AX,
                                                 products    78F0523GB(A2)-GAG-AX, 78F0524GB(A2)-GAG-AX,
                                                             78F0525GB(A2)-GAG-AX, 78F0526GB(A2)-GAG-AX,
                                                             78F0527GB(A2)-GAG-AX

                                  Expanded-      Standard    PD78F0521AGB-GAG-AX, 78F0522AGB-GAG-AX,
                                  specification  products    78F0523AGB-GAG-AX, 78F0524AGB-GAG-AX,
                                  products                   78F0525AGB-GAG-AX, 78F0526AGB-GAG-AX,
                                                             78F0527AGB-GAG-AX, 78F0527DAGB-GAG-AXNote

                                                 (A) grade   PD78F0521AGBA-GAG-G, 78F0522AGBA-GAG-G,
                                                 products    78F0523AGBA-GAG-G, 78F0524AGBA-GAG-G,
                                                             78F0525AGBA-GAG-G, 78F0526AGBA-GAG-G,
                                                             78F0527AGBA-GAG-G

                                                 (A2) grade  PD78F0521AGBA2-GAG-G, 78F0522AGBA2-GAG-G,
                                                 products    78F0523AGBA2-GAG-G, 78F0524AGBA2-GAG-G,
                                                             78F0525AGBA2-GAG-G, 78F0526AGBA2-GAG-G,
                                                             78F0527AGBA2-GAG-G

Note The PD78F0515D, 78F0515DA, 78F0527D, and 78F0527DA have an on-chip debug function, which is
         provided for development and evaluation. Do not use the on-chip debug function in products designated for
         mass production, because the guaranteed number of rewritable times of the flash memory may be exceeded
         when this function is used, and product reliability therefore cannot be guaranteed. Renesas Electronics is not
         liable for problems occurring when the on-chip debug function is used.

R01UH0008EJ0401 Rev.4.01                                                                                           37

Jul 15, 2010
78K0/Kx2                                                     CHAPTER 1 OUTLINE

                                                                                                            (3/6)

    78K0/Kx2      Package         Product        Quality     Part Number
Microcontrollers                    type         grace

78K0/KE2          64-pin plastic  Conventional- Standard     PD78F0531GB-UEU-A, 78F0532GB-UEU-A,
                                                             78F0533GB-UEU-A, 78F0534GB-UEU-A,
                  LQFP (fine pitch) specification products   78F0535GB-UEU-A, 78F0536GB-UEU-A,
                                                             78F0537GB-UEU-A, 78F0537DGB-UEU-ANote
                  (10x10)         products

                                                 (A) grade   PD78F0531GB(A)-GAH-AX, 78F0532GB(A)-GAH-AX,
                                                 products    78F0533GB(A)-GAH-AX, 78F0534GB(A)-GAH-AX,
                                                             78F0535GB(A)-GAH-AX, 78F0536GB(A)-GAH-AX,
                                                             78F0537GB(A)-GAH-AX

                                                 (A2) grade  PD78F0531GB(A2)-GAH-AX, 78F0532GB(A2)-GAH-AX,
                                                 products    78F0533GB(A2)-GAH-AX, 78F0534GB(A2)-GAH-AX,
                                                             78F0535GB(A2)-GAH-AX, 78F0536GB(A2)-GAH-AX,
                                                             78F0537GB(A2)-GAH-AX

                                  Expanded-      Standard    PD78F0531AGB-GAH-AX, 78F0532AGB-GAH-AX,
                                  specification  products    78F0533AGB-GAH-AX, 78F0534AGB-GAH-AX,
                                  products                   78F0535AGB-GAH-AX, 78F0536AGB-GAH-AX,
                                                             78F0537AGB-GAH-AX, 78F0537DAGB-GAH-AXNote

                                                 (A) grade   PD78F0531AGBA-GAH-G, 78F0532AGBA-GAH-G,
                                                 products    78F0533AGBA-GAH-G, 78F0534AGBA-GAH-G,
                                                             78F0535AGBA-GAH-G, 78F0536AGBA-GAH-G,
                                                             78F0537AGBA-GAH-G

                                                 (A2) grade  PD78F0531AGBA2-GAH-G, 78F0532AGBA2-GAH-G,
                                                 products    78F0533AGBA2-GAH-G, 78F0534AGBA2-GAH-G,
                                                             78F0535AGBA2-GAH-G, 78F0536AGBA2-GAH-G,
                                                             78F0537AGBA2-GAH-G

Note The PD78F0537D and 78F0537DA have an on-chip debug function, which is provided for development and
         evaluation. Do not use the on-chip debug function in products designated for mass production, because the
         guaranteed number of rewritable times of the flash memory may be exceeded when this function is used, and
         product reliability therefore cannot be guaranteed. Renesas Electronics is not liable for problems occurring
         when the on-chip debug function is used.

R01UH0008EJ0401 Rev.4.01                                                                                           38

Jul 15, 2010
78K0/Kx2                                                     CHAPTER 1 OUTLINE

                                                                                                            (4/6)

    78K0/Kx2      Package         Product        Quality     Part Number
Microcontrollers                    type         grace

78K0/KE2          64-pin plastic  Conventional- Standard     PD78F0531GC-UBS-A, 78F0532GC-UBS-A,
                  LQFP (14x14)    specification products     78F0533GC-UBS-A, 78F0534GC-UBS-A,
                                  products                   78F0535GC-UBS-A, 78F0536GC-UBS-A,
                                                             78F0537GC-UBS-A, 78F0537DGC-UBS-ANote

                                                 (A) grade   PD78F0531GC(A)-GAL-AX, 78F0532GC(A)-GAL-AX,
                                                 products    78F0533GC(A)-GAL-AX, 78F0534GC(A)-GAL-AX,
                                                             78F0535GC(A)-GAL-AX, 78F0536GC(A)-GAL-AX,
                                                             78F0537GC(A)-GAL-AX

                                                 (A2) grade  PD78F0531GC(A2)-GAL-AX, 78F0532GC(A2)-GAL-AX,
                                                 products    78F0533GC(A2)-GAL-AX, 78F0534GC(A2)-GAL-AX,
                                                             78F0535GC(A2)-GAL-AX, 78F0536GC(A2)-GAL-AX,
                                                             78F0537GC(A2)-GAL-AX

                                  Expanded-      Standard    PD78F0531AGC-GAL-AX, 78F0532AGC-GAL-AX,
                                  specification  products    78F0533AGC-GAL-AX, 78F0534AGC-GAL-AX,
                                  products                   78F0535AGC-GAL-AX, 78F0536AGC-GAL-AX,
                                                             78F0537AGC-GAL-AX, 78F0537DAGC-GAL-AXNote

                                                 (A) grade   PD78F0531AGCA-GAL-G, 78F0532AGCA-GAL-G,
                                                 products    78F0533AGCA-GAL-G, 78F0534AGCA-GAL-G,
                                                             78F0535AGCA-GAL-G, 78F0536AGCA-GAL-G,
                                                             78F0537AGCA-GAL-G

                                                 (A2) grade  PD78F0531AGCA2-GAL-G, 78F0532AGCA2-GAL-G,
                                                 products    78F0533AGCA2-GAL-G, 78F0534AGCA2-GAL-G,
                                                             78F0535AGCA2-GAL-G, 78F0536AGCA2-GAL-G,
                                                             78F0537AGCA2-GAL-G

Note The PD78F0537D and 78F0537DA have an on-chip debug function, which is provided for development and
         evaluation. Do not use the on-chip debug function in products designated for mass production, because the
         guaranteed number of rewritable times of the flash memory may be exceeded when this function is used, and
         product reliability therefore cannot be guaranteed. Renesas Electronics is not liable for problems occurring
         when the on-chip debug function is used.

R01UH0008EJ0401 Rev.4.01                                                                                           39

Jul 15, 2010
78K0/Kx2                                                     CHAPTER 1 OUTLINE

                                                                                                            (5/6)

    78K0/Kx2      Package         Product        Quality     Part Number
Microcontrollers                    type         grace

78K0/KE2          64-pin plastic  Conventional- Standard     PD78F0531GK-UET-A, 78F0532GK-UET-A,
                  LQFP (12x12)    specification products     78F0533GK-UET-A, 78F0534GK-UET-A,
                                  products                   78F0535GK-UET-A, 78F0536GK-UET-A,
                                                             78F0537GK-UET-A, 78F0537DGK-UET-ANote

                                                 (A) grade   PD78F0531GK(A)-GAJ-AX, 78F0532GK(A)-GAJ-AX,
                                                 products    78F0533GK(A)-GAJ-AX, 78F0534GK(A)-GAJ-AX,
                                                             78F0535GK(A)-GAJ-AX, 78F0536GK(A)-GAJ-AX,
                                                             78F0537GK(A)-GAJ-AX

                                                 (A2) grade  PD78F0531GK(A2)-GAJ-AX, 78F0532GK(A2)-GAJ-AX,
                                                 products    78F0533GK(A2)-GAJ-AX, 78F0534GK(A2)-GAJ-AX,
                                                             78F0535GK(A2)-GAJ-AX, 78F0536GK(A2)-GAJ-AX,
                                                             78F0537GK(A2)-GAJ-AX

                                  Expanded-      Standard    PD78F0531AGK-GAJ-AX, 78F0532AGK-GAJ-AX,
                                  specification  products    78F0533AGK-GAJ-AX, 78F0534AGK-GAJ-AX,
                                  products                   78F0535AGK-GAJ-AX, 78F0536AGK-GAJ-AX,
                                                             78F0537AGK-GAJ-AX, 78F0537DAGK-GAJ-AXNote

                                                 (A) grade   PD78F0531AGKA-GAJ-G, 78F0532AGKA-GAJ-G,
                                                 products    78F0533AGKA-GAJ-G, 78F0534AGKA-GAJ-G,
                                                             78F0535AGKA-GAJ-G, 78F0536AGKA-GAJ-G,
                                                             78F0537AGKA-GAJ-G

                                                 (A2) grade  PD78F0531AGKA2-GAJ-G, 78F0532AGKA2-GAJ-G,
                                                 products    78F0533AGKA2-GAJ-G, 78F0534AGKA2-GAJ-G,
                                                             78F0535AGKA2-GAJ-G, 78F0536AGKA2-GAJ-G,
                                                             78F0537AGKA2-GAJ-G

                  64-pin plastic  Conventional- Standard     PD78F0531GA-9EV-A, 78F0532GA-9EV-A,
                                                             78F0533GA-9EV-A, 78F0534GA-9EV-A, 78F0535GA-9EV-A,
                  TQFP (fine pitch) specification products   78F0536GA-9EV-A, 78F0537GA-9EV-A,
                                                             78F0537DGA-9EV-ANote
                  (7x7)           products

                                  Expanded-      Standard    PD78F0531AGA-HAB-AX, 78F0532AGA-HAB-AX,
                                  specification  products    78F0533AGA-HAB-AX, 78F0534AGA-HAB-AX,
                                  products                   78F0535AGA-HAB-AX, 78F0536AGA-HAB-AX,
                                                             78F0537AGA-HAB-AX, 78F0537DAGA-HAB-AXNote

Note The PD78F0537D and 78F0537DA have an on-chip debug function, which is provided for development and
         evaluation. Do not use the on-chip debug function in products designated for mass production, because the
         guaranteed number of rewritable times of the flash memory may be exceeded when this function is used, and
         product reliability therefore cannot be guaranteed. Renesas Electronics is not liable for problems occurring
         when the on-chip debug function is used.

R01UH0008EJ0401 Rev.4.01                                                                                           40

Jul 15, 2010
     78K0/Kx2                                                     CHAPTER 1 OUTLINE

                                                                                                                 (6/6)

         78K0/Kx2      Package         Product        Quality     Part Number
     Microcontrollers                    type         grace

     78K0/KE2          64-pin plastic  Conventional- Standard     PD78F0531FC-AA1-A, 78F0532FC-AA1-A,
                       FLGA (5x5)      specification products     78F0533FC-AA1-A, 78F0534FC-AA1-A, 78F0535FC-AA1-A,
                                       products                   78F0536FC-AA1-A, 78F0537FC-AA1-A,
                                                                  78F0537DFC-AA1-ANote

                                       Expanded-      Standard    PD78F0531AFC-AA1-A, 78F0532AFC-AA1-A,
                                       specification  products    78F0533AFC-AA1-A, 78F0534AFC-AA1-A,
                                       products                   78F0535AFC-AA1-A, 78F0536AFC-AA1-A,
                                                                  78F0537AFC-AA1-A, 78F0537DAFC-AA1-ANote
                    64-pin plastic  Expanded-      Standard
                       FBGA (4x4)      specification  products    PD78F0531AF1-AA2-A, 78F0532AF1-AA2-A,
                                       products                   78F0533AF1-AA2-A, 78F0534AF1-AA2-A,
                                                                  78F0535AF1-AA2-A, 78F0536AF1-AA2-A,
                                                                  78F0537AF1-AA2-A, 78F0537DAF1-AA2-ANote

     78K0/KF2          80-pin plastic  Conventional- Standard     PD78F0544GC-UBT-A, 78F0545GC-UBT-A,
                       LQFP (14x14)    specification products     78F0546GC-UBT-A, 78F0547GC-UBT-A,
                                       products                   78F0547DGC-UBT-ANote

                                                      (A) grade   PD78F0544GC(A)-GAD-AX, 78F0545GC(A)-GAD-AX,
                                                      products    78F0546GC(A)-GAD-AX, 78F0547GC(A)-GAD-AX

                                                      (A2) grade  PD78F0544GC(A2)-GAD-AX, 78F0545GC(A2)-GAD-AX,
                                                      products    78F0546GC(A2)-GAD-AX, 78F0547GC(A2)-GAD-AX

                                       Expanded-      Standard    PD78F0544AGC-GAD-AX, 78F0545AGC-GAD-AX,
                                       specification  products    78F0546AGC-GAD-AX, 78F0547AGC-GAD-AX,
                                       products                   78F0547DAGC-GAD-AXNote

                                                      (A) grade   PD78F0544AGCA-GAD-G, 78F0545AGCA-GAD-G,
                                                      products    78F0546AGCA-GAD-G, 78F0547AGCA-GAD-G

                                                      (A2) grade  PD78F0544AGCA2-GAD-G, 78F0545AGCA2-GAD-G,
                                                      products    78F0546AGCA2-GAD-G, 78F0547AGCA2-GAD-G

                       80-pin plastic  Conventional- Standard     PD78F0544GK-8EU-A, 78F0545GK-8EU-A,
                                                                  78F0546GK-8EU-A, 78F0547GK-8EU-A,
                       LQFP (fine pitch) specification products   78F0547DGK-8EU-ANote

                       (12x12)         products

                                                      (A) grade   PD78F0544GK(A)-GAK-AX, 78F0545GK(A)-GAK-AX,
                                                      products    78F0546GK(A)-GAK-AX, 78F0547GK(A)-GAK-AX

                                                      (A2) grade  PD78F0544GK(A2)-GAK-AX, 78F0545GK(A2)-GAK-AX,
                                                      products    78F0546GK(A2)-GAK-AX, 78F0547GK(A2)-GAK-AX

                                       Expanded-      Standard    PD78F0544AGK-GAK-AX, 78F0545AGK-GAK-AX,
                                       specification  products    78F0546AGK-GAK-AX, 78F0547AGK-GAK-AX,
                                       products                   78F0547DAGK-GAK-AXNote

                                                      (A) grade   PD78F0544AGKA-GAK-G, 78F0545AGKA-GAK-G,
                                                      products    78F0546AGKA-GAK-G, 78F0547AGKA-GAK-G

                                                      (A2) grade  PD78F0544AGKA2-GAK-G, 78F0545AGKA2-GAK-G,
                                                      products    78F0546AGKA2-GAK-G, 78F0547AGKA2-GAK-G

     Note      The PD78F0537D, 78F0537DA, 78F0547D, and 78F0547DA have an on-chip debug function, which is
               provided for development and evaluation. Do not use the on-chip debug function in products designated for
               mass production, because the guaranteed number of rewritable times of the flash memory may be exceeded
               when this function is used, and product reliability therefore cannot be guaranteed. Renesas Electronics is not
               liable for problems occurring when the on-chip debug function is used.

     R01UH0008EJ0401 Rev.4.01                                                                                           41

     Jul 15, 2010
78K0/Kx2                                                                 CHAPTER 1 OUTLINE

                    1.5 Pin Configuration (Top View)
1.5.1 78K0/KB2

    30-pin plastic SSOP (7.62 mm (300))

                          ANI1/P21                    1   30  ANI2/P22

                          ANI0/P20                    2   29  ANI3/P23

              P01/TI010/TO00                          3   28  AVSS

                          P00/TI000                   4   27  AVREF

              P120/INTP0/EXLVI                        5   26  P10/SCK10/TxD0

                          RESET                       6   25  P11/SI10/RxD0

                          FLMD0                       7   24  P12/SO10

              P122/X2/EXCLK/OCD0BNote                 8   23  P13/TxD6

              P121/X1/OCD0ANote                       9   22  P14/RxD6

                          REGC                        10  21  P15/TOH0

                          VSS                         11  20  P16/TOH1/INTP5

                          VDD                         12  19  P17/TI50/TO50

                          P60/SCL0                    13  18  P30/INTP1

                          P61/SDA0                    14  17  P31/INTP2/OCD1ANote

              P33/TI51/TO51/INTP4                     15  16  P32/INTP3/OCD1BNote

Note Products with on-chip debug function only

Cautions 1. Make AVSS the same potential as VSS.
              2. Connect the REGC pin to VSS via a capacitor (0.47 to 1 F).
              3. ANI0/P20 to ANI3/P23 are set in the analog input mode after release of reset.

Remark For pin identification, see 1.6 Pin Identification.

R01UH0008EJ0401 Rev.4.01                                                                        42

Jul 15, 2010
78K0/Kx2                                                                                       CHAPTER 1 OUTLINE

36-pin plastic FLGA (4x4)                                                     Bottom View
                                    Top View

                                                            6
                                                            5
                                                            4
                                                            3
                                                            2
                                                            1

                       ABCDEF                                               FEDCBA

                                           Index mark

              Pin No.            Pin Name     Pin No.       Pin Name        Pin No.            Pin Name

              A1       NCNote 1               C1 P17/TI50/TO50              E1       AVREF

              A2       P32/INTP3/OCD1BNote 2  C2 P14/RxD6                   E2       AVSS

              A3 P30/INTP1                    C3 P13/TxD6                   E3 ANI2/P22

              A4 P61/SDA0                     C4 P00/TI000                  E4 ANI1/P21

              A5 P33/TI51/TO51/INTP4          C5       VDD                  E5 FLMD0

              A6       NCNote 1               C6       P121/X1/OCD0ANote 2  E6 RESET

              B1       P31/INTP2/OCD1ANote 2  D1 P11/SI10/RxD0              F1       NCNote 1

              B2 P16/TOH1/INTP5               D2 P12/SO10                   F2 ANI3/P23

              B3 P15/TOH0                     D3 P10/SCK10/TxD0             F3 ANI0/P20

              B4 P60/SCL0                     D4 REGC                       F4 P01/TI010/TO00

              B5       EVDD                   D5       VSS                  F5 P120/INTP0/EXLVI

              B6       EVSS                   D6 P122/X2/EXCLK/             F6       NCNote 1
                                                        OCD0BNote 2

Notes 1. It is recommended to connect NC to VSS.
          2. Products with on-chip debug function only

Cautions 1. Make AVSS and EVSS the same potential as VSS.
              2. Make EVDD the same potential as VDD.
              3. Connect the REGC pin to VSS via a capacitor (0.47 to 1 F).
              4. ANI0/P20 to ANI3/P23 are set in the analog input mode after release of reset.

Remark For pin identification, see 1.6 Pin Identification.

R01UH0008EJ0401 Rev.4.01                                                                                 43

Jul 15, 2010
78K0/Kx2                                                     CHAPTER 1 OUTLINE

1.5.2 78K0/KC2
    38-pin plastic SSOP (7.62 mm (300))

              ANI1/P21                     1   38  ANI2/P22

              ANI0/P20                     2   37  ANI3/P23

              P01/TI010/TO00               3   36  ANI4/P24

              P00/TI000                    4   35  ANI5/P25

              P120/INTP0/EXLVI             5   34  AVSS

                          RESET            6   33  AVREF

              P124/XT2/EXCLKS              7   32  P10/SCK10/TxD0

              P123/XT1                     8   31  P11/SI10/RxD0

                          FLMD0            9   30  P12/SO10

              P122/X2/EXCLK/OCD0BNote      10  29  P13/TxD6

              P121/X1/OCD0ANote            11  28  P14/RxD6

                          REGC             12  27  P15/TOH0

                          VSS              13  26  P16/TOH1/INTP5

                          VDD              14  25  P17/TI50/TO50

              P60/SCL0                     15  24  P30/INTP1

              P61/SDA0                     16  23  P31/INTP2/OCD1ANote

              P62/EXSCL0                   17  22  P32/INTP3/OCD1BNote

                          P63              18  21  P70/KR0

              P33/TI51/TO51/INTP4          19  20  P71/KR1

Note Products with on-chip debug function only

Cautions 1. Make AVSS the same potential as VSS.
              2. Connect the REGC pin to VSS via a capacitor (0.47 to 1 F).
              3. ANI0/P20 to ANI5/P25 are set in the analog input mode after release of reset.

Remark For pin identification, see 1.6 Pin Identification.

R01UH0008EJ0401 Rev.4.01                                                                        44

Jul 15, 2010
78K0/Kx2                                                                                                           CHAPTER 1 OUTLINE

    44-pin plastic LQFP (10 10)

                                         P120/INTP0/EXLVI
                                              P00/TI000
                                                   P01/TI010/TO00
                                                        ANI0/P20
                                                             ANI1/P21
                                                                  ANI2/P22
                                                                       ANI3/P23
                                                                            ANI4/P24
                                                                                 ANI5/P25
                                                                                      ANI6/P26
                                                                                           ANI7/P27

                                         44 43 42 41 40 39 38 37 36 35 34

                        P41          1                                                                         33  AVSS
                        P40                                                                                        AVREF
                   RESET             2                                                                         32  P10/SCK10/TxD0
   P124/XT2/EXCLKS                                                                                                 P11/SI10/RxD0
               P123/XT1              3                                                                         31  P12/SO10
                   FLMD0                                                                                           P13/TxD6
P122/X2/EXCLK/OCD0BNote              4                                                                         30  P14/RxD6
  P121/X1/OCD0ANote                                                                                                P15/TOH0
                    REGC             5                                                                         29  P16/TOH1/INTP5
                        VSS                                                                                        P17/TI50/TO50
                        VDD          6                                                                         28  P30/INTP1

                                     7                                                                         27

                                     8                                                                         26

                                     9                                                                         25

                                     10                                                                        24

                                     11                                                                        23

                                         12 13 14 15 16 17 18 19 20 21 22

                                         P60/SCL0
                                              P61/SDA0
                                                   P62/EXSCL0

                                                        P63
                                                             P33/TI51/TO51/INTP4

                                                                  P73/KR3
                                                                       P72/KR2
                                                                            P71/KR1
                                                                                 P70/KR0
                                                                                     P32/INTP3/OCD1BNote
                                                                                          P31/INTP2/OCD1ANote

Note Products with on-chip debug function only

Cautions 1. Make AVSS the same potential as VSS.
              2. Connect the REGC pin to VSS via a capacitor (0.47 to 1 F).
              3. ANI0/P20 to ANI7/P27 are set in the analog input mode after release of reset.

Remark For pin identification, see 1.6 Pin Identification.

R01UH0008EJ0401 Rev.4.01                                                                                                           45

Jul 15, 2010
78K0/Kx2                                                                                                        CHAPTER 1 OUTLINE

    48-pin plastic LQFP (fine pitch) (7 7)

                                                    VDD
                                                       VSS
                                                           REGC
                                                               P121/X1/OCD0ANote
                                                                   P122/X2/EXCLK/OCD0BNote
                                                                       FLMD0
                                                                           P123/XT1
                                                                               P124/XT2/EXCLKS
                                                                                   RESET
                                                                                       P40
                                                                                          P41
                                                                                              P120/INTP0/EXLVI

                              P60/SCL0          1   48 47 46 45 44 43 42 41 40 39 38 37  36
                              P61/SDA0
                          P62/EXSCL0            2                                        35                     P140/PCL/INTP6
                                                                                                                P00/TI000
                                      P63       3                                        34                     P01/TI010/TO00
              P33/TI51/TO51/INTP4                                                                               P130
                                                4                                        33                     ANI0/P20
                                      P75                                                                       ANI1/P21
                                      P74       5                                        32                     ANI2/P22
                                P73/KR3                                                                         ANI3/P23
                                P72/KR2         6                                        31                     ANI4/P24
                                P71/KR1                                                                         ANI5/P25
                                P70/KR0         7                                        30                     ANI6/P26
                P32/INTP3/OCD1BNote                                                                             ANI7/P27
                                                8                                        29

                                                9                                        28

                                                10                                       27

                                                11                                       26

                                                12  13 14 15 16 17 18 19 20 21 22 23 24  25

                                                    P31/INTP2/OCD1ANote
                                                        P30/INTP1

                                                            P17/TI50/TO50
                                                                P16/TOH1/INTP5

                                                                   P15/TOH0
                                                                       P14/RxD6
                                                                           P13/TxD6
                                                                               P12/SO10
                                                                                   P11/Sl10/RxD0
                                                                                       P10/SCK10/TxD0

                                                                                           AVREF
                                                                                               AVSS

Note Products with on-chip debug function only

Cautions 1. Make AVSS the same potential as VSS.
              2. Connect the REGC pin to VSS via a capacitor (0.47 to 1 F).
              3. ANI0/P20 to ANI7/P27 are set in the analog input mode after release of reset.

Remark For pin identification, see 1.6 Pin Identification.

R01UH0008EJ0401 Rev.4.01                                                                                                        46

Jul 15, 2010
78K0/Kx2                                                                                                         CHAPTER 1 OUTLINE

1.5.3 78K0/KD2
    52-pin plastic LQFP (10 10)

                                         P00/TI000
                                             P01/TI010/TO00
                                                  P02
                                                       P03
                                                            P130
                                                                 ANI0/P20
                                                                      ANI1/P21
                                                                          ANI2/P22
                                                                               ANI3/P23
                                                                                    ANI4/P24
                                                                                         ANI5/P25
                                                                                              ANI6/P26
                                                                                                   ANI7/P27

                                         52 51 50 49 48 47 46 45 44 43 42 41 40

     P140/PCL/INTP6                  1                                                                       39  AVSS
  P120/INTP0/EXLVI                                                                                               AVREF
                                     2                                                                       38  P10/SCK10/TXD0
                       P41                                                                                       P11/SI10/RXD0
                       P40           3                                                                       37  P12/SO10
                  RESET                                                                                          P13/TXD6
  P124/XT2/EXCLKS                    4                                                                       36  P14/RXD6
              P123/XT1                                                                                           P15/TOH0
                  FLMD0              5                                                                       35  P16/TOH1/INTP5
P122/X2/EXCLK/OCD0BNote                                                                                          P17/TI50/TO50
P121/X1/OCD0ANote                   6                                                                       34  P30/INTP1
                   REGC                                                                                          P31/INTP2/OCD1ANote
                       VSS           7                                                                       33  P32/INTP3/OCD1BNote
                       VDD
                                     8                                                                       32

                                     9                                                                       31

                                     10                                                                      30

                                     11                                                                      29

                                     12                                                                      28

                                     13                                                                      27

                                         14 15 16 17 18 19 20 21 22 23 24 25 26

                                         P60/SCL0
                                             P61/SDA0
                                                  P62/EXSCL0

                                                       P63
                                                            P33/TI51/TO51/INTP4

                                                                 P77/KR7
                                                                      P76/KR6
                                                                          P75/KR5
                                                                               P74/KR4
                                                                                    P73/KR3
                                                                                         P72/KR2
                                                                                              P71/KR1
                                                                                                   P70/KR0

Note Products with on-chip debug function only

Cautions 1. Make AVSS the same potential as VSS.
              2. Connect the REGC pin to VSS via a capacitor (0.47 to 1 F).
              3. ANI0/P20 to ANI7/P27 are set in the analog input mode after release of reset.

Remark For pin identification, see 1.6 Pin Identification.

R01UH0008EJ0401 Rev.4.01                                                                                                              47

Jul 15, 2010
78K0/Kx2                                                                                                                               CHAPTER 1 OUTLINE

1.5.4 78K0/KE2

    64-pin plastic LQFP (fine pitch) (10 10)
    64-pin plastic LQFP (14 14)
    64-pin plastic LQFP (12 12)
    64-pin plastic TQFP (fine pitch) (7 7)

                                            P140/PCL/INTP6
                                                P141/BUZ/INTP7
                                                    P00/TI000
                                                         P01/TI010/TO00
                                                            P02/SO11Note2
                                                                 P03/SI11Note2
                                                                     P04/SCK11Note2
                                                                          P130
                                                                              ANI0/P20
                                                                                   ANI1/P21
                                                                                       ANI2/P22
                                                                                           ANI3/P23
                                                                                                ANI4/P24
                                                                                                    ANI5/P25
                                                                                                        ANI6/P26
                                                                                                             ANI7/P27

                                            64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49

              P120/INTP0/EXLVI          1                                                                                          48  AVSS
                                  P43                                                                                                  AVREF
                                  P42   2                                                                                          47  P10/SCK10/TxD0
                                  P41                                                                                                  P11/SI10/RxD0
                                  P40   3                                                                                          46  P12/SO10
                                                                                                                                       P13/TxD6
                             RESET      4                                                                                          45  P14/RxD6
             P124/XT2/EXCLKS                                                                                                           P15/TOH0
                                        5                                                                                          44  P16/TOH1/INTP5
                          P123/XT1                                                                                                     P17/TI50/TO50
                              FLMD0     6                                                                                          43  P30/INTP1
                                                                                                                                       P53
P122/X2/EXCLK/OCD0BNote1                7                                                                                          42  P52
          P121/X1/OCD0ANote1                                                                                                           P51
                               REGC     8                                                                                          41  P50
                                   VSS                                                                                                 P31/INTP2/OCD1ANote1
                                 EVSS   9                                                                                          40
                                   VDD
                                 EVDD   10                                                                                         39

                                        11                                                                                         38

                                        12                                                                                         37

                                        13                                                                                         36

                                        14                                                                                         35

                                        15                                                                                         34

                                        16                                                                                         33

                                            17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32

                                            P60/SCL0
                                                P61/SDA0
                                                    P62/EXSCL0

                                                         P63
                                                             P33/TI51/TO51/INTP4

                                                                 P77/KR7
                                                                      P76/KR6
                                                                          P75/KR5
                                                                              P74/KR4
                                                                                   P73/KR3
                                                                                       P72/KR2
                                                                                           P71/KR1
                                                                                                P70/KR0
                                                                                                    P06/TO01Note2/TI011Note2
                                                                                                        P05/SSI11Note2/TI001Note2
                                                                                                            P32/INTP3/OCD1BNote1

Notes 1. Products with on-chip debug function only
        2. Products whose flash memory is at least 48 KB only

Cautions 1. Make AVSS and EVSS the same potential as VSS.
              2. Make EVDD the same potential as VDD.
              3. Connect the REGC pin to VSS via a capacitor (0.47 to 1 F).
              4. ANI0/P20 to ANI7/P27 are set in the analog input mode after release of reset.

Remark For pin identification, see 1.6 Pin Identification.

R01UH0008EJ0401 Rev.4.01                                                                                                                                     48

Jul 15, 2010
78K0/Kx2                                                                                     CHAPTER 1 OUTLINE

64-pin plastic FLGA (5 5)                                                  Bottom View
64-pin plastic FBGA (4 4)

                                      Top View

                                                           8
                                                           7
                                                           6
                                                           5
                                                           4
                                                           3
                                                           2
                                                           1

                           A BCDEFGH                                     HG F E DC BA

                                               Index mark

Pin No.         Pin Name   Pin No.  Pin Name               Pin No.       Pin Name   Pin No.        Pin Name

A1       AVSS              C1 ANI4/P24                     E1 P130                  G1 P141/BUZ/INTP7

A2       AVREF             C2 ANI3/P23                     E2 ANI0/P20              G2 P140/PCL/INTP6
                           C3 ANI7/P27                                              G3 P43
A3       P11/SI10/RxD0                                     E3       P03/SI11Note 2

A4       P13/TxD6          C4       P10/SCK10/TxD0         E4 P42                   G4 RESET

A5       P16/TOH1/INTP5    C5 P17/TI50/TO50                E5 P77/KR7               G5 REGC

A6       P53               C6 P30/INTP1                    E6       P33/TI51/TO51/INTP4 G6   VSS

A7       P51               C7 P31/INTP2/                   E7 P74/KR4               G7       VDD
                                      OCD1ANote 1          E8 P76/KR6

A8       P32/INTP3/        C8       P06/TO01Note 2/                                 G8 P61/SDA0

         OCD1BNote 1                TI011Note 2

B1       ANI5/P25          D1 ANI1/P21                     F1       P01/TI010/TO00  H1 P120/INTP0/EXLVI

B2       ANI6/P26          D2 ANI2/P22                     F2       P00/TI000       H2 P124/XT2/EXCLKS
                                                                                    H3 P123/XT1
B3       P12/SO10          D3       P04/SCK11Note 2        F3       P02/SO11Note 2

B4       P15/TOH0          D4 P72/KR2                      F4       P41             H4 FLMD0

B5       P14/RxD6          D5 P70/KR0                      F5       P40             H5 P122/X2/EXCLK/
                           D6 P71/KR1                                                          OCD0BNote 1

B6       P52                                               F6       P60/SCL0        H6       P121/X1/OCD0ANote 1

B7       P50               D7 P75/KR5                      F7 P62/EXSCL0            H7       EVSS
                           D8 P73/KR3                      F8 P63
B8       P05/SSI11Note 2/                                                           H8       EVDD

         TI001Note 2

Notes 1. Product with on-chip debug function only
         2. Products whose flash memory is at least 48 KB only

Cautions 1. Make AVSS and EVSS the same potential as VSS.
              2. Make EVDD the same potential as VDD.
              3. Connect the REGC pin to VSS via a capacitor (0.47 to 1 F).
              4. ANI0/P20 to ANI7/P27 are set in the analog input mode after release of reset.

Remark For pin identification, see 1.6 Pin Identification.

R01UH0008EJ0401 Rev.4.01                                                                                          49

Jul 15, 2010
78K0/Kx2                                                                                                                                 CHAPTER 1 OUTLINE

1.5.5 78K0/KF2
    80-pin plastic LQFP (14 14)
    80-pin plastic LQFP (fine pitch) (12 12)

                                  P140/PCL/INTP6
                                      P141/BUZ/BUSY0/INTP7
                                          P142/SCKA0
                                              P143/SIA0
                                                  P144/SOA0
                                                      P145/STB0
                                                          P00/TI000
                                                               P01/TI010/TO00
                                                                   P02/SO11
                                                                       P03/SI11
                                                                           P04/SCK11
                                                                               P130
                                                                                   ANI0/P20
                                                                                        ANI1/P21
                                                                                            ANI2/P22
                                                                                                ANI3/P23
                                                                                                    ANI4/P24
                                                                                                        ANI5/P25
                                                                                                             ANI6/P26
                                                                                                                 ANI7/P27

                                  80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61

   P120/INTP0/EXLVI           1                                                                                                      60  AVSS
                        P47                                                                                                              AVREF
                        P46   2                                                                                                      59  P57
                        P45                                                                                                              P56
                        P44   3                                                                                                      58  P55
                        P43                                                                                                              P54
                        P42   4                                                                                                      57  P10/SCK10/TxD0
                        P41                                                                                                              P11/SI10/RxD0
                        P40   5                                                                                                      56  P12/SO10
                                                                                                                                         P13/TxD6
                   RESET      6                                                                                                      55  P14/RxD6
   P124/XT2/EXCLKS                                                                                                                       P15/TOH0
                              7                                                                                                      54  P16/TOH1/INTP5
                P123/XT1                                                                                                                 P17/TI50/TO50
                   FLMD0      8                                                                                                      53  P30/INTP1
                                                                                                                                         P53
P122/X2/EXCLK/OCD0BNote       9                                                                                                      52  P52
  P121/X1/OCD0ANote                                                                                                                      P51
                     REGC     10                                                                                                     51  P50
                         VSS                                                                                                             P31/INTP2/OCD1ANote
                       EVSS   11                                                                                                     50
                         VDD
                       EVDD   12                                                                                                     49

                              13                                                                                                     48

                              14                                                                                                     47

                              15                                                                                                     46

                              16                                                                                                     45

                              17                                                                                                     44

                              18                                                                                                     43

                              19                                                                                                     42

                              20                                                                                                     41

                                  21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40

                                  P60/SCL0
                                      P61/SDA0
                                          P62/EXSCL0

                                              P63
                                                  P33/TI51/TO51/INTP4

                                                      P64
                                                           P65
                                                               P66
                                                                   P67
                                                                       P77/KR7
                                                                           P76/KR6
                                                                               P75/KR5
                                                                                    P74/KR4
                                                                                        P73/KR3
                                                                                            P72/KR2
                                                                                                P71/KR1
                                                                                                    P70/KR0
                                                                                                        P06/TI011/TO01
                                                                                                             P05/TI001/SSI11
                                                                                                                P32/INTP3/OCD1BNote

Note Products with on-chip debug function only

Cautions 1. Make AVSS and EVSS the same potential as VSS.
              2. Make EVDD the same potential as VDD.
              3. Connect the REGC pin to VSS via a capacitor (0.47 to 1 F).
              4. ANI0/P20 to ANI7/P27 are set in the analog input mode after release of reset.

Remark For pin identification, see 1.6 Pin Identification.

R01UH0008EJ0401 Rev.4.01                                                                                                                                      50

Jul 15, 2010
78K0/Kx2                                                                        CHAPTER 1 OUTLINE

1.6 Pin Identification

ANI0 to ANI7:    Analog input                 P120 to P124:      Port 12
AVREF:           Analog reference voltage
AVSS:            Analog ground                P130:              Port 13
BUSY0:           Serial busy input
BUZ:             Buzzer output                P140 to P145:      Port 14
EVDD:            Power supply for port
EVSS:            Ground for port              PCL:               Programmable clock output
EXCLK:           External clock input
                 (main system clock)          REGC               Regulator capacitance
EXCLKS:          External clock input
                 (subsystem clock)            RESET:             Reset
EXLVI:           External potential input
                 for low-voltage detector     RxD0, RxD6:        Receive data
EXSCL0:          External serial clock input
FLMD0:           Flash programming mode       SCK10, SCK11, SCKA0: Serial clock input/output
INTP0 to INTP7:  External interrupt input
KR0 to KR7:      Key return                   SCL0:              Serial clock input/output
NC:              Non-connection
OCD0A, OCD0B,                                 SDA0:              Serial data input/output
OCD1A, OCD1B:    On chip debug input/output
P00 to P06:      Port 0                       SI10, SI11, SIA0:  Serial data input
P10 to P17:      Port 1
P20 to P27:      Port 2                       SO10, SO11, SOA0: Serial data output
P30 to P33:      Port 3
P40 to P47:      Port 4                       SSI11:             Serial interface chip select input
P50 to P57:      Port 5
P60 to P67:      Port 6                       STB0:              Serial strobe
P70 to P77:      Port 7
                                              TI000, TI010,

                                              TI001, TI011,

                                              TI50, TI51:        Timer input

                                              TO00, TO01,

                                              TO50, TO51,

                                              TOH0, TOH1:        Timer output

                                              TxD0, TxD6:        Transmit data

                                              VDD:               Power supply

                                              VSS:               Ground

                                              X1, X2:            Crystal oscillator (main system clock)

                                              XT1, XT2:          Crystal oscillator (subsystem clock)

R01UH0008EJ0401 Rev.4.01                                                                                 51

Jul 15, 2010
78K0/Kx2                                                                                     CHAPTER 1 OUTLINE

1.7 Block Diagram

1.7.1 78K0/KB2

    TO00/TI010/P01         16-bit timer/                               Port 0                2 P00, P01
             TI000/P00     event counter 00                            Port 1                8 P10 to P17
                                                                       Port 2                4 P20 to P23
RxD6/P14 (LINSEL)          8-bit timer H0                              Port 3                4 P30 to P33

            TOH0/P15

TOH1/P16                   8-bit timer H1

                           Internal low-speed                          Port 6                2 P60, P61
                                 oscillator
                                                                       Port 12               3 P120 to P122
                            Watchdog timer
TI50/TO50/P17                                                          Power on clear/       POC/LVI         EXLVI/P120
TI51/TO51/P33               8-bit timer/                                 low voltage          control
                            event counter 50                               indicator
                                               78K/0        Flash
                            8-bit timer/       CPU         memory
                            event counter 51    core
                                                                           Reset control
                                                                       On-chip debug Note 1  OCD0ANote 1/X1, OCD1ANote 1/P31
                                                                                             OCD0BNote 1/X2, OCD1BNote 1/P32

RxD0/P11                   Serial
TxD0/P10                   interface UART0
                           Serial
RxD6/P14                  interface UART6       Internal                    System          RESET
  TxD6/P13                                     high-speed                     control        X1/P121
                                LINSEL                                                       X2/EXCLK/P122
   SI10/P11                                       RAM                  Internal high-speed
SO10/P12                  Serial                                            oscillator      REGC
SCK10/P10                  interface CSI10
                                                                       Voltage regulator
SDA0/P61                  Serial
  SCL0/P60                 interface IIC0

ANI0/P20 to             4  A/D converter
   ANI3/P23
                               Interrupt
              AVREF             control

              AVSS

RxD6/P14 (LINSEL)

INTP0/P120

INTP1/P30 to            4
  INTP4/P33

INTP5/P16                                      VDD,        VSS, FLMD0

                                               EVDDNote 2 EVSSNote 2

Notes 1. Available only in the products with on-chip debug function.
          2. Available only in the 36-pin products.

R01UH0008EJ0401 Rev.4.01                                                                                                      52

Jul 15, 2010
78K0/Kx2                                                                                                 CHAPTER 1 OUTLINE

1.7.2 78K0/KC2

    TO00/TI010/P01                 16-bit timer/                                 Port 0               2 P00, P01
             TI000/P00             event counter 00
                                                                                 Port 1               8 P10 to P17
RxD6/P14 (LINSEL)                   8-bit timer H0

            TOH0/P15

                                                                                 Port 2               8 P20 to P25, P26Note 1, P27Note 1

              TOH1/P16             8-bit timer H1                                Port 3               4 P30 to P33

                                        Internal                                 Port 4               2 P40Note 1, P41Note 1
                                       low-speed
                                       oscillator                                Port 6               4 P60 to P63
                                                                                 Port 7
                                   Watchdog timer                                Port 12              6  P70, P71, P72Note 1,
                                                                                                         P73Note 1, P74Note 2, P75Note 2
                                   8-bit timer/
              TI50/TO50/P17        event counter 50

                                                                                                      5 P120 to P124

              TI51/TO51/P33        8-bit timer/                                  Port 13Note 2           P130Note 2
                                   event counter 51

                                   Watch timer            78K/0        Flash     Port 14Note 2           P140Note 2
                                                          CPU         memory
                                                           core

                                                                                 Clock output            PCL/P140Note 2
                                                                                 controlNote 2
              RxD0/P11             Serial
              TxD0/P10             interface UART0                               Power-on-clear/
                                                                                    low-voltage
                                   Serial                                             indicator          POC/LVI              EXLVI/P120
                                   interface UART6                                                        control
              RxD6/P14                                                               Key return
              TxD6/P13                  LINSEL
                                                                                   Reset control
                                                            Internal   Internal                       4  KR0/P70, KR1/P71,
                                                          high-speed  expansion                          KR2/P72Note 1, KR3/P73Note 1
                   SI10/P11                                           RAMNote 3
                 SO10/P12           Serial                   RAM
               SCK10/P10            interface CSI10
                                   Serial interface IIC0                              Multiplier &
              EXSCL0/P62                                                              dividerNote 3
                 SDA0/P61             A/D converter                              On-chip debugNote 4
                  SCL0/P60
                                     Interrupt control                              System control
         ANI0/P20 to ANI5/P25,  8                                                                        OCD0ANote 4/X1, OCD1ANote 4/P31
ANI6/P26Note 1, ANI7/P27Note 1                                                           Internal        OCD0BNote 4/X2, OCD1BNote 4/P32
                                                                                      high-speed
                AVREF                                                                                    RESET
                                                                                        oscillator       X1/P121
                AVSS                                                                                     X2/EXCLK/P122
                                                                                                         XT1/P123
RxD6/P14 (LINSEL)                                                                                        XT2/EXCLKS/P124

              INTP0/P120

              INTP1/P30 to      4
                INTP4/P33

       INTP5/P16                                          VDD VSS FLMD0
INTP6/P140Note 2

                                                                                 Voltage regulator       REGC

Notes 1.      Available only in the 44-pin and 48-pin products.
          2   Available only in the 48-pin products.
          3.  Available only in the products whose flash memory is at least 48 KB.
          4.  Available only in the products with on-chip debug function.

R01UH0008EJ0401 Rev.4.01                                                                                                                  53

Jul 15, 2010
78K0/Kx2                                                                                          CHAPTER 1 OUTLINE

1.7.3 78K0/KD2

    TO00/TI010/P01         16-bit timer/                                 Port 0                4 P00 to P03
             TI000/P00     event counter 00                              Port 1                8 P10 to P17
                                                                         Port 2                8 P20 to P27
RxD6/P14 (LINSEL)           8-bit timer H0                               Port 3                4 P30 to P33
                                                                         Port 4                2 P40, P41
            TOH0/P15                                                     Port 6                4 P60 to P63
                                                                         Port 7                8 P70 to P77
TOH1/P16                   8-bit timer H1                                Port 12               5 P120 to P124

                           Internal low-speed
                                 oscillator

TI50/TO50/P17              Watchdog timer

                           8-bit timer/
                           event counter 50

TI51/TO51/P33              8-bit timer/                                  Port 13                  P130
                           event counter 51

                           Watch timer            78K/0        Flash     Port 14                  P140
                                                   CPU        memory
                                                  CORE

                                                  BANKNote 1

                                                                         Clock output control     PCL/P140

RxD0/P11                   Serial
TxD0/P10                   interface UART0

                           Serial                                        Power on clear/low       POC/LVI      EXLVI/P120
                           interface UART6                                voltage indicator        control
RxD6/P14
TxD6/P13                         LINSEL

                                                   Internal    Internal    Key return          8  KR0/P70 to
                                                  high-speed  expansion  Reset control            KR7/P77
     SI10/P11                                                 RAMNote 2
   SO10/P12                  Serial                  RAM
SCK10/P10                   interface CSI10
                           Serial interface IIC0                             Multiplier &         OCD0ANote 3/X1, OCD1ANote 3/P31
EXSCL0/P62                    A/D converter                                   dividerNote 2       OCD0BNote 3/X2, OCD1BNote 3/P32
   SDA0/P61                                                              On-chip debugNote 3
    SCL0/P60                 Interrupt control                                                    RESET
                                                                           System control         X1/P121
ANI0/P20 to             8                                                                         X2/EXCLK/P122
  ANI7/P27                                                               Internal high-speed      XT1/P123
                                                                                oscillator        XT2/EXCLKS/P124
              AVREF

              AVSS

RxD6/P14

INTP0/P120(LINSEL)

INTP1/P30 to            4
  INTP4/P33

INTP5/P16                                         VDD VSS FLMD0

INTP6/P140

                                                                         Voltage regulator        REGC

Notes 1.      Available only in the products whose flash memory is at least 96 KB.
          2.  Available only in the products whose flash memory is at least 48 KB.
          3.  Available only in the products with on-chip debug function.

R01UH0008EJ0401 Rev.4.01                                                                                                           54

Jul 15, 2010
78K0/Kx2                                                                                                CHAPTER 1 OUTLINE

1.7.4 78K0/KE2

            TO00/TI010/P01         16-bit TIMER/                                 PORT 0              7 P00 to P06
                     TI000/P00     EVENT COUNTER 00                              PORT 1              8 P10 to P17

       RxD6/P14 (LINSEL)           16-bit TIMER/                                 PORT 2              8 P20 to P27
TO01Note2/TI011Note2/P06           EVENT COUNTER 01Note2

              TI001Note2/P05          8-bit TIMER H0

                    TOH0/P15

                                                                                 PORT 3              4 P30 to P33

              TOH1/P16             8-bit TIMER H1                                PORT 4
                                                                                 PORT 5
                                          INTERNAL                                                   4 P40 to P43
                                         LOW-SPEED                                                   4 P50 to P53
                                        OSCILLATOR
                                                                                 PORT 6              4 P60 to P63
                                   WATCHDOG TIMER                                PORT 7              8 P70 to P77

TI50/TO50/P17                      8-bit TIMER/
                                   EVENT COUNTER 50
                                                                                 PORT 12             5 P120 to P124

TI51/TO51/P33                      8-bit TIMER/                                  PORT 13                P130
                                   EVENT COUNTER 51

                                   WATCH TIMER            78K/0        FLASH     PORT 14             2 P140, P141
                                                           CPU        MEMORY
                                                          CORE

                                                          BANKNote1

                                                                                 BUZZER OUTPUT          BUZ/P141

              RxD0/P11             SERIAL                                        CLOCK OUTPUT
              TxD0/P10             INTERFACE UART0                               CONTROL

                                                                                                        PCL/P140

              RxD6/P14             SERIAL                                        POWER ON CLEAR/         POC/LVI     EXLVI/P120
              TxD6/P13             INTERFACE UART6                                 LOW VOLTAGE          CONTROL
                                                                                      INDICATOR
                                          LINSEL

         SI10/P11                  SERIAL                 INTERNAL    INTERNAL   KEY RETURN             KR0/P70 to
        SO10/P12                   INTERFACE CSI10        HIGH-SPEED  EXPANSION                         KR7/P77
      SCK10/P10                                                       RAMNote2
                                   SERIAL INTERFACE          RAM
   SI11Note2/P03                   CSI11Note2
SO11Note2/P02                                                                                       8
SCK11Note2/P04
SSI11Note2/P05                                                                  RESET CONTROL

          EXSCL0/P62               SERIAL                                            MULTIPLIER&        OCD0ANote3/X1, OCD1ANote3/P31
             SDA0/P61              INTERFACE IIC0                                    DIVIDERNote2       OCD0BNote3/X2, OCD1BNote3/P32
              SCL0/P60
                                   A/D CONVERTER                                 ON-CHIP DEBUGNote3     RESET
              ANI0/P20 to       8                                                                       X1/P121
                ANI7/P27               INTERRUPT                                        SYSTEM          X2/EXCLK/P122
                                        CONTROL                                        CONTROL          XT1/P123
                AVREF                                                                                   XT2/EXCLKS/P124
                                                                                       INTERNAL
                AVSS                                                                 HIGH-SPEED
                                                                                     OSCILLATOR
RxD6/P14 (LINSEL)                                         VDD, VSS, FLMD0
         INTP0/P120                                       EVDD EVSS

          INTP1/P30 to          4
            INTP4/P33

              INTP5/P16                                                          VOLTAGE                REGC
                                                                                 REGULATOR
          INTP6/P140,           2
          INTP7/P141

Notes 1.      Available only in the products whose flash memory is at least 96 KB.
          2.  Available only in the products whose flash memory is at least 48 KB.
          3.  Available only in the products with on-chip debug function.

R01UH0008EJ0401 Rev.4.01                                                                                                               55

Jul 15, 2010
78K0/Kx2                                                                                       CHAPTER 1 OUTLINE

1.7.5 78K0/KF2

    TO00/TI010/P01         16-bit timer/                              Port 0                7 P00 to P06
             TI000/P00     event counter 00                           Port 1                8 P10 to P17

RxD6/P14 (LINSEL)           16-bit timer/                             Port 2                8 P20 to P27
    TO01/TI011/P06          event counter 01
             TI001/P05
                            8-bit timer H0
            TOH0/P15

                                                                      Port 3                4 P30 to P33

TOH1/P16                   8-bit timer H1                             Port 4                8 P40 to P47
                                                                      Port 5                8 P50 to P57
                           Internal low-speed
                                 oscillator

                           Watchdog timer                             Port 6                8 P60 to P67
                                                                      Port 7                8 P70 to P77
                           8-bit timer/
TI50/TO50/P17              event counter 50

                                                                      Port 12               5 P120 to P124

TI51/TO51/P33              8-bit timer/                               Port 13                  P130
                           event counter 51

                           Watch timer          78K/0       Flash     Port 14               6 P140 to P145
                                                 CPU       memory
                                                 core

                                               BANKNote 1

                                                                      Buzzer output            BUZ/P141

RxD0/P11                   Serial                                      Clock output
TxD0/P10                   interface UART0                             control
                           Serial
                           interface UART6                            Power on clear/          PCL/P140
                                                                        low voltage
RxD6/P14                         LINSEL                                   indicator            POC/LVI      EXLVI/P120
TxD6/P13                   Serial                                                               control
                           interface CSI10                               Key return
     SI10/P11                                    Internal   Internal                           KR0/P70 to
   SO10/P12                 Serial             high-speed  expansion   Reset control           KR7/P77
  SCK10/P10                 interface CSI11
                                                  RAM         RAM
     SI11/P03              Serial
   SO11/P02                interface CSIA0                                                  8
  SCK11/P04
   SSI11/P05                Serial                                         Multiplier &        OCD0ANote 2/X1, OCD1ANote 2/P31
                            interface IIC0                                    divider          OCD0BNote 2/X2, OCD1BNote 2/P32
   SIA0/P143
SOA0/P144                  A/D converter                             On-chip debugNote 2      RESET
SCKA0/P142                                                                                     X1/P121
  STB0/P145                     Interrupt                                    System            X2/EXCLK/P122
BUSY0/P141                       control                                      control          XT1/P123
                                                                                               XT2/EXCLKS/P124
EXSCL0/P62                                                             Internal high-speed
   SDA0/P61                                                                  oscillator
    SCL0/P60

ANI0/P20 to             8
   ANI7/P27

              AVREF

              AVSS                                                    Voltage                  REGC
                                                                      regulator
RxD6/P14 (LINSEL)                              VDD, VSS, FLMD0
          INTP0/P120                           EVDD EVSS

INTP1/P30 to            4
   INTP4/P33

INTP5/P16

INTP6/P140,             2
INTP7/P141

Notes 1. Available only in the products whose flash memory is at least 96 KB.
          2. Available only in the products with on-chip debug function.

R01UH0008EJ0401 Rev.4.01                                                                                                        56

Jul 15, 2010
78K0/Kx2                                                                                                           CHAPTER 1 OUTLINE

1.8 Outline of Functions

                                                                                                                                     (1/2)

                                 78K0/Kx2       78K0/KB2                                        78K0/KC2

Item                                            30/36 Pins              38/44 Pins                                 48 Pins

Flash memory (KB)                            8  16        24  32    16     24               32  16             24          32    48  60

High-Speed RAM (KB)                          0.5 0.75 1       1 0.75 1                      1 0.75 1                       1     1   1

Expansion RAM (KB)                           -  -         -   -     -      -                -   -              -           -     1   2

Bank (flash memory)                                                            -

Power supply voltage                         Standard products, (A) grade products: VDD = 1.8 to 5.5 V, (A2) grade products: VDD = 2.7 to 5.5 V

Regulator                                                                                      Provided
Minimum instruction                                 0.1 s (20 MHz: VDD = 2.7 to 5.5 V)/0.4 s (5 MHz: VDD = 1.8 to 5.5 V) Note 1
execution time
Clock                                                         20 MHz: VDD = 2.7 to 5.5 V/5 MHz: VDD = 1.8 to 5.5 V Note 1
           High-speed systemMain                                           8 MHz (TYP.): VDD = 1.8 to 5.5 V Note 1

           Internal high-speed                      -                      32.768 kHz (TYP.): VDD = 1.8 to 5.5 V Note 1
           oscillation
     Subsystem                                                      240 kHz (TYP.): VDD = 1.8 to 5.5 V Note 1

     Internal low-speed
     oscillation

Port              Total                             23                  31 (38 pins)/                                      41

                                                                        37 (44 pins)

                  N-ch O.D. (6 V tolerance)         2                      4                                               4

                  16 bits (TM0)                                                1 ch

Timer             8 bits (TM5)                                                 2 ch

                  8 bits (TMH)                                                 2 ch

                  Watch                             -                                               1 ch

                  WDT                                                          1 ch

Serial interface  3-wire CSI                                                   -

                  Automatic transmit/                                          -

                  receive 3-wire CSI

                  UART/3-wire CSINote 2                                        1 ch

                  UART supporting LIN-bus                                      1 ch

                  I2C bus                                                      1 ch

10-bit A/D                                          4 ch               6 ch (38 pins)/                                  8 ch

                                                                        8 ch (44 pins)

Interrup t        External                          6                      7                                               8

                  Internal                          14                                              16

Key interrupt                                       -                  2 ch (38 pins)/                                  4 ch
     RESET pin
                                                                        4 ch (44 pins)

                                                                           Provided

Reset             POC                                                      1.59 V 0.15 V

     LVI                                                      The detection level of the supply voltage is selectable.
     WDT
Clock output/buzzer output                                                 Provided
Multiplier/divider
On-chip debug function                                        -                                                Clock output only

Operating ambient temperature                                           -                                                        Provided

                                             PD78F0503D, 78F0503DA  PD78F0513D,                 PD78F0515D, 78F0515DA only
                                                             only   78F0513DA only

                                             Standard products, (A) grade products: TA = 40 to +85C, (A2) grade products: TA = 40 to +125C

Notes 1. This is applicable to a standard expanded-specification product (PD78F05xxA and 78F05xxDA). See

                            CHAPTER 30 ELECTRICAL SPECIFICATIONS (STANDARD PRODUCTS) to CHAPTER 33 ELECTRICAL
                            SPECIFICATIONS ((A2) GRADE PRODUCTS: TA: -40 to +125C) for products with other specifications and

                            grades.

                       2. Select either of the functions of these alternate-function pins.

R01UH0008EJ0401 Rev.4.01                                                                                                                         57

Jul 15, 2010
78K0/Kx2                                                                                                      CHAPTER 1 OUTLINE

                                                                                                                                   (2/2)

                                 78K0/Kx2       78K0/KD2                                  78K0/KE2                    78K0/KF2

Item                                               52 Pins                                64 Pins                        80 Pins

Flash memory (KB)                            16 24 32 48 60 96 128 16 24 32 48 60 96 128 48 60 96 128

High-Speed RAM (KB)                          0.75 1 1 1 1 1 1 0.75 1 1 1 1 1 1 1 1 1 1

Expansion RAM (KB)                           ---1246---12461246

Bank (flash memory)                             -                  46                  -                46            -            46

Power supply voltage                         Standard products, (A) grade products: VDD = 1.8 to 5.5 V, (A2) grade products: VDD = 2.7 to 5.5 V

RegulatorClock                                                                             Provided
Minimum instructionMain                         0.1 s (20 MHz: VDD = 2.7 to 5.5 V)/0.4 s (5 MHz: VDD = 1.8 to 5.5 V) Note 1
execution time
                                                           20 MHz: VDD = 2.7 to 5.5 V/5 MHz: VDD = 1.8 to 5.5 V Note 1
           High-speed system                                            8 MHz (TYP.): VDD = 1.8 to 5.5 V Note 1

           Internal high-speed                                       32.768 kHz (TYP.): VDD = 1.8 to 5.5 V Note 1
           oscillation                                                 240 kHz (TYP.): VDD = 1.8 to 5.5 V Note 1
     Subsystem

     Internal low-speed
     oscillation

Port              Total                            45                                     55                                 71

                  N-ch O.D. (6 V tolerance)        4                                        4                                4

                  16 bits (TM0)                             1 ch                                              2 ch

Timer             8 bits (TM5)                                                 2 ch

                  8 bits (TMH)                                                 2 ch

                  Watch                                                        1 ch

                  WDT                                                          1 ch

Serial interface  3-wire CSI                                -                                                 1 ch

                  Automatic transmit/                                    -                                                   1 ch
                  receive 3-wire CSI
                  UART/3-wire CSINote                                          1 ch

                  UART supporting LIN-bus                                      1 ch

                  I2C bus                                                      1 ch

10-bit A/D                                                                     8 ch

Interrup t        External                         8                                                    9

                  Internal                                  16                                      19                       20

Key interrupt                                                                  8 ch
     RESET pin                                                              Provided

Reset             POC                                                       1.59 V 0.15 V

     LVI                                                    The detection level of the supply voltage is selectable.
     WDT
Clock output/buzzer output                                                  Provided
Multiplier/divider
On-chip debug function                          Clock output only                                   Provided

Operating ambient temperature                -              Provided        -                              Provided

                                             PD78F0527D, 78F0527DA only     PD78F0537D, 78F0537DA only                PD78F0547D,
                                                                                                                      78F0547DA only

                                             Standard products, (A) grade products: TA = 40 to +85C, (A2) grade products: TA = 40 to +125C

Notes 1. This is applicable to a standard expanded-specification product (PD78F05xxA and 78F05xxDA). See

                            CHAPTER 30 ELECTRICAL SPECIFICATIONS (STANDARD PRODUCTS) to CHAPTER 33 ELECTRICAL

                            SPECIFICATIONS ((A2) GRADE PRODUCTS: TA: -40 to +125C) for products with other specifications and

                            grades.

                  2. Select either of the functions of these alternate-function pins.

R01UH0008EJ0401 Rev.4.01                                                                                                                         58

Jul 15, 2010
78K0/Kx2                                                                                                CHAPTER 1 OUTLINE

An outline of the timer is shown below.

                                  16-Bit Timer/         8-Bit Timer/       8-Bit Timers H0 and H1 Watch Timer Watchdog
                                 Event Counters       Event Counters                                                               Timer

                                    00 and 01            50 and 51

                                 TM00      TM01       TM50  TM51           TMH0         TMH1

Function Interval timer          1 channel 1 channel  1 channel 1 channel 1 channel 1 channel 1 channelNote 1            -
              External event
              counter            1 channel 1 channel  1 channel 1 channel  -            -               -                -
              PPG output
              PWM output         1 output  1 output      -  -              -            -               -                -
              Pulse width            -         -
              measurement                             1 output 1 output 1 output 1 output               -                -
              Square-wave        2 inputs  2 inputs
              output                                     -  -              -            -               -                -
              Carrier generator
              Timer output       1 output 1 output    1 output 1 output 1 output 1 output               -                -
              Watchdog timer
                                 -         -             -  -              -            1 outputNore 2  -                -
Interrupt source
                                 -         -             -  -              -            -               1 channelNore 1  -

                                 -         -             -  -              -            -               -                1 channel

                                 2         2             1  1              1            1               1                -

Notes 1. In the watch timer, the watch timer function and interval timer function can be used simultaneously.
          2. TM51 and TMH1 can be used in combination as a carrier generator mode.

Remark The timer mounted depends on the product.

                                 78K0/KB2  78K0/KC2         78K0/KD2                78K0/KE2               78K0/KF2
                                       -
                                                                             Products     Products
                                                                           whose flash  whose flash
                                                                            memory is    memory is

                                                                            less than      at least
                                                                              32 KB        48 KB

16-bit timer/event                                                   
counter 00
16-bit timer/event                                    -                                                
counter 01
8-bit timer/event                                                     
counter 50
8-bit timer/event                                                     
counter 51
8-bit timer H0                                                        
8-bit timer H1                                                        
Watch timer
Watchdog timer                                                                    
                                                                     

: Mounted, -: Not mounted

R01UH0008EJ0401 Rev.4.01                                                                                                                  59

Jul 15, 2010
78K0/Kx2                                                                     CHAPTER 2 PIN FUNCTIONS
                          CHAPTER 2 PIN FUNCTIONS

2.1 Pin Function List

    Pin I/O buffer power supplies depend on the product. The relationship between these power supplies and the pins is
shown below.

                                            Table 2-1. Pin I/O Buffer Power Supplies (AVREF, VDD)

78K0/KB2: 30-pin plastic SSOP (7.62 mm (300))
78K0/KC2: 38-pin plastic SSOP (7.62 mm (300)), 44-pin plastic LQFP (10x10),

                   48-pin plastic LQFP (fine pitch) (7x7)
78K0/KD2: 52-pin plastic LQFP (10x10)

               Power Supply                       Corresponding Pins
              AVREF          P20 to P27
              VDD            Pins other than P20 to P27

                                       Table 2-2. Pin I/O Buffer Power Supplies (AVREF, EVDD, VDD)

78K0/KB2: 36-pin plastic FLGA (4x4)
78K0/KE2: 64-pin plastic LQFP (fine pitch) (10x10), 64-pin plastic LQFP (14x14), 64-pin plastic LQFP (12x12),

                   64-pin plastic TQFP (fine pitch) (7x7), 64-pin plastic FLGA (5x5), 64-pin plastic FBGA (4x4)
78K0/KF2: 80-pin plastic LQFP (14x14), 80-pin plastic LQFP (fine pitch) (12x12)

               Power Supply                       Corresponding Pins
              AVREF          P20 to P27
              EVDD           Port pins other than P20 to P27 and P121 to P124
              VDD             P121 to P124
                              Pins other than port

R01UH0008EJ0401 Rev.4.01                                                                                         60

Jul 15, 2010
78K0/Kx2                                                                                   CHAPTER 2 PIN FUNCTIONS

2.1.1 78K0/KB2

(1) Port functions: 78K0/KB2

Function Name     I/O        Function                                                     After Reset Alternate Function
P00             I/O
P01                     Port 0.                                                            Input port  TI000
                        2-bit I/O port.                                                                TI010/TO00
                        Input/output can be specified in 1-bit units.
                        Use of an on-chip pull-up resistor can be specified by a software
                        setting.

P10             I/O     Port 1.                                                            Input port  SCK10/TxD0
                        8-bit I/O port.                                                                SI10/RxD0
P11                     Input/output can be specified in 1-bit units.                                  SO10
                        Use of an on-chip pull-up resistor can be specified by a software              TxD6
P12                     setting.                                                                       RxD6

P13

P14

P15                                                                                                    TOH0

P16                                                                                                    TOH1/INTP5

P17                                                                                                    TI50/TO50

P20 to P23      I/O     Port 2.                                                            Analog input ANI0 to ANI3
                        4-bit I/O port.
                        Input/output can be specified in 1-bit units.

P30             I/O     Port 3.                                                            Input port  INTP1
                        4-bit I/O port.                                                                INTP2/OCD1ANote
P31                     Input/output can be specified in 1-bit units.                                  INTP3/OCD1BNote
                        Use of an on-chip pull-up resistor can be specified by a software              INTP4/TI51/TO51
P32                     setting.

P33

P60             I/O     Port 6.                                                            Input port  SCL0
                        2-bit I/O port.                                                                SDA0
P61                     Output is N-ch open-drain output (6 V tolerance).
                        Input/output can be specified in 1-bit units.

P120            I/O     Port 12.                                                           Input port  INTP0/EXLVI
                        3-bit I/O port.                                                                X1/OCD0ANote
P121                    Input/output can be specified in 1-bit units.
                        Only for P120, use of an on-chip pull-up resistor can be                       X2/EXCLK/
P122                    specified by a software setting.                                               OCD0BNote

Note PD78F0503D and 78F0503DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                                   61

Jul 15, 2010
78K0/Kx2                                                                                 CHAPTER 2 PIN FUNCTIONS

(2) Non-port functions (1/2): 78K0/KB2

Function Name I/O                                 Function                               After Reset Alternate Function
ANI0 to ANI3 Input
                      A/D converter analog input                                         Analog  P20 to P23
                                                                                         input

EXLVI         Input   Potential input for external low-voltage detection                 Input port P120/INTP0
FLMD0             -
INTP0                 Flash memory programming mode setting                              -                     -
INTP1         Input
INTP2                 External interrupt request input for which the valid edge (rising  Input port P120/EXLVI
INTP3             -   edge, falling edge, or both rising and falling edges) can be                      P30
INTP4                 specified                                                                         P31/OCD1ANote
INTP5                                                                                                   P32/OCD1BNote
REGC
                                                                                                 P33/TI51/TO51

                                                                                                 P16/TOH1

                      Connecting regulator output (2.5 V) stabilization capacitance      -                     -

                      for internal operation.

                      Connect to VSS via a capacitor (0.47 to 1 F).

RESET         Input   System reset input                                                 -                     -
RxD0          Input
RxD6          Input   Serial data input to UART0                                         Input port P11/SI10
TxD0          Output
TxD6          Output  Serial data input to UART6                                         Input port P14
SCK10         I/O
SI10          Input   Serial data output from UART0                                      Input port P10/SCK10
SO10          Output
SCL0          I/O     Serial data output from UART6                                      Input port P13
SDA0
TI000         Input   Clock input/output for CSI10                                       Input port P10/TxD0

                      Serial data input to CSI10                                                 P11/RxD0

                      Serial data output from CSI10                                                     P12
                      Clock input/output for I2C                                         Input port P60
                      Serial data I/O for I2C
                                                                                                        P61

                      External count clock input to 16-bit timer/event counter 00        Input port P00
                      Capture trigger input to capture registers (CR000, CR010) of
                      16-bit timer/event counter 00

TI010         Input   Capture trigger input to capture register (CR000) of 16-bit        Input port P01/TO00
              Input   timer/event counter 00
TI50
TI51          Output  External count clock input to 8-bit timer/event counter 50         Input port P17/TO50
TO00          Output
TO50                  External count clock input to 8-bit timer/event counter 51                 P33/TO51/INTP4
TO51          Output
TOH0                  16-bit timer/event counter 00 output                               Input port P01/TI010
TOH1              -
X1                -   8-bit timer/event counter 50 output                                Input port P17/TI50
X2            Input
EXCLK                 8-bit timer/event counter 51 output                                        P33/TI51/INTP4

                      8-bit timer H0 output                                              Input port P15

                      8-bit timer H1 output                                                             P16/INTP5
                      Connecting resonator for main system clock                         Input port P121/OCD0ANote
                                                                                         Input port P122/EXCLK/OCD0BNote
                      External clock input for main system clock                         Input port P122/X2/OCD0BNote

Note PD78F0503D and 78F0503DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                                  62

Jul 15, 2010
78K0/Kx2                                                                         CHAPTER 2 PIN FUNCTIONS

(2) Non-port functions (2/2): 78K0/KB2

Function Name I/O                       Function                                 After Reset Alternate Function

VDD           -      For 30-pin products: Positive power supply for pins other   -                      -

                     than P20 to P23

                     For 36-pin products: Positive power supply for P121, P122,

                     and non-port pins

EV Note 1     -      For 36-pin products: Positive power supply for port pins    -                      -
      DD

                     other than P20 to P23, P121, and P122. Make the same

                     potential as VDD.

AVREF         -      A/D converter reference voltage input and positive power    -                      -

                     supply for P20 to P23 and A/D converter

VSS           -      For 30-pin products: Ground potential for pins other than   -                      -

                     P20 to P23

                     For 36-pin products: Ground potential for P121, P122, and

                     non-port pins

EV Note 1     -      For 36-pin products: Ground potential for port pins other   -                      -
      SS

                     than P20 to P23, P121, and P122. Make the same potential

                     as VSS.

AVSS              -  A/D converter ground potential. Make the same potential as  -                      -
              Input
OCD0ANote 2          VSS.
OCD1ANote 2       -
OCD0BNote 2          Connection for on-chip debug mode setting pins              Input port  P121/X1
OCD1BNote 2          (PD78F0503D and 78F0503DA only)                                         P31/INTP2

                                                                                             P122/X2/EXCLK

                                                                                             P32/INTP3

Notes 1. 36-pin products only
         2. PD78F0503D and 78F0503DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                         63

Jul 15, 2010
78K0/Kx2                                                                                         CHAPTER 2 PIN FUNCTIONS

2.1.2 78K0/KC2

(1) Port functions (1/2): 78K0/KC2

Function Name           I/O                   Function                                          After Reset Alternate Function
P00                   I/O
P01                           Port 0.                                                            Input port  TI000
                              2-bit I/O port.                                                                TI010/TO00
                              Input/output can be specified in 1-bit units.
                              Use of an on-chip pull-up resistor can be specified by a software
                              setting.

P10                   I/O     Port 1.                                                            Input port  SCK10/TxD0
                              8-bit I/O port.                                                                SI10/RxD0
P11                           Input/output can be specified in 1-bit units.                                  SO10
                              Use of an on-chip pull-up resistor can be specified by a software              TxD6
P12                           setting.                                                                       RxD6

P13

P14

P15                                                                                                          TOH0

P16                                                                                                          TOH1/INTP5

P17                                                                                                          TI50/TO50

P20 to P25            I/O     Port 2.                                                            Analog input ANI0 to ANI5
                              8-bit I/O port.                                                                        ANI6Note 1, ANI7Note 1
P26Note 1, P27Note 1          Input/output can be specified in 1-bit units.

P30                   I/O     Port 3.                                                            Input port  INTP1
                              4-bit I/O port.                                                                INTP2/OCD1ANote 2
P31                           Input/output can be specified in 1-bit units.                                  INTP3/OCD1BNote 2
                              Use of an on-chip pull-up resistor can be specified by a software              TI51/TO51/INTP4
P32                           setting.

P33

P40Note 1, P41Note 1  I/O     Port 4.                                                            Input port        -

                              2-bit I/O port.

                              Input/output can be specified in 1-bit units.

                              Use of an on-chip pull-up resistor can be specified by a software

                              setting.

P60                   I/O     Port 6.                                                            Input port  SCL0
                              4-bit I/O port.                                                                SDA0
P61                           Output of P60 to P63 is N-ch open-drain output (6 V tolerance).                EXSCL0
                              Input/output can be specified in 1-bit units.
P62                                                                                                                      -

P63

P70, P71              I/O     Port 7.                                                            Input port  KR0, KR1
                              6-bit I/O port.                                                                KR2Note 1, KR3Note 1
P72Note 1, P73Note 1          Input/output can be specified in 1-bit units.
                              Use of an on-chip pull-up resistor can be specified by a software                          -
P74Note 3, P75Note 3          setting.

Notes 1. 44-pin and 48-pin products only
              For the 38-pin products, be sure to set bits 6 and 7 of PM2 to "1", and bits 0 and 1 of PM4, bits 2 and 3 of PM7,
              bits 6 and 7 of P2, bits 0 and 1 of P4, and bits 2 and 3 of P7 to "0".

         2. PD78F0513D, 78F0513DA, 78F0515D and 78F0515DA (product with on-chip debug function) only
         3. 48-pin products only

R01UH0008EJ0401 Rev.4.01                                                                                                                     64

Jul 15, 2010
78K0/Kx2                                                                                    CHAPTER 2 PIN FUNCTIONS

(1) Port functions (2/2): 78K0/KC2

Function Name             I/O                                         Function             After Reset Alternate Function
P120                    I/O
P121                              Port 12.                                                  Input port          INTP0/EXLVI
P122                              5-bit I/O port.                                                               X1/OCD0ANote 1
P123                              Input/output can be specified in 1-bit units.                                 X2/EXCLK/OCD0BNote 1
P124                              Only for P120, use of an on-chip pull-up resistor can be
P130Note 2                        specified by a software setting.                                              XT1

P140Note 2                                                                                                      XT2/EXCLKS

                        Output Port 13.                                                     Output port              -
                                     1-bit output-only port.

                        I/O       Port 14.                                                  Input port PCL/INTP6Note 2

                                  1-bit I/O port.

                                  Input/output can be specified in 1-bit units.

                                  Use of an on-chip pull-up resistor can be specified by a

                                  software setting.

Notes 1. PD78F0513D, 78F0513DA, 78F0515D and 78F0515DA (product with on-chip debug function) only
         2. 48-pin products only

(2) Non-port functions (1/2): 78K0/KC2

Function Name                I/O                              Function                      After Reset Alternate Function

ANI0 to ANI5            Input     A/D converter analog input                                Analog input P20 to P25

ANI6Note 1, ANI7Note 1                                                                                          P26Note 1, P27Note 1

EXLVI                   Input     Potential input for external low-voltage detection        Input port P120/INTP0

EXSCL0                  Input     External clock input for serial interface.                Input port P62
                                  To input an external clock, input a clock of 6.4 MHz.

FLMD0                        -    Flash memory programming mode setting                     -                        -
INTP0                   Input
INTP1                             External interrupt request input for which the valid edge (rising Input port  P120/EXLVI
INTP2                   Input     edge, falling edge, or both rising and falling edges) can be                  P30
INTP3                   Output    specified                                                                     P31/OCD1ANote 2
INTP4                                                                                                           P32/OCD1BNote 2
INTP5
INTP6Note 3                                                                                                     P33/TI51/TO51
KR0, KR1
KR2Note 1, KR3Note 1                                                                                            P16/TOH1
PCLNote 3                                                                                                       P140/PCLNote 3

                                  Key interrupt input                                       Input port P70, P71

                                                                                                                P72Note 1, P73Note 1

                                  Clock output (for trimming of high-speed system clock,    Input port          P140/INTP6Note 3
                                  subsystem clock)

Notes 1. 44-pin and 48-pin products only
              For the 38-pin products, be sure to set bits 6 and 7 of PM2 to "1", and bits 2 and 3 of PM7, bits 6 and 7 of P2,
              and bits 2 and 3 of P7 to "0".

         2. PD78F0513D, 78F0513DA, 78F0515D and 78F0515DA (product with on-chip debug function) only
         3. 48-pin products only

R01UH0008EJ0401 Rev.4.01                                                                                                              65

Jul 15, 2010
78K0/Kx2                                                                              CHAPTER 2 PIN FUNCTIONS

(2) Non-port functions (2/2): 78K0/KC2

Function Name  I/O                                         Function                   After Reset Alternate Function
                       Connecting regulator output (2.5 V) stabilization capacitance
REGC           -       for internal operation.                                        -           -
                       Connect to VSS via a capacitor (0.47 to 1 F).
RESET          Input   System reset input                                                    -               -
RxD0           Input   Serial data input to UART0                                     Input port  P11/SI10
RxD6           Input   Serial data input to UART6                                     Input port  P14
SCK10          I/O     Clock input/output for CSI10                                   Input port  P10/TxD0
SCL0           I/O     Clock input/output for I2C                                     Input port  P60
SDA0           I/O     Serial data I/O for I2C                                        Input port  P61
SI10           Input   Serial data input to CSI10                                     Input port  P11/RxD0
SO10           Output  Serial data output from CSI10                                  Input port  P12
TI000          Input   External count clock input to 16-bit timer/event counter 00    Input port  P00
                       Capture trigger input to capture registers (CR000, CR010) of
TI010                  16-bit timer/event counter 00                                              P01/TO00
                       Capture trigger input to capture register (CR000) of 16-bit
TI50           Input   timer/event counter 00                                         Input port  P17/TO50
TI51                   External count clock input to 8-bit timer/event counter 50                 P33/TO51/INTP4
TO00           Output  External count clock input to 8-bit timer/event counter 51     Input port  P01/TI010
TO50           Output  16-bit timer/event counter 00 output                           Input port  P17/TI50
TO51                   8-bit timer/event counter 50 output                                        P33/TI51/INTP4
TOH0           Output  8-bit timer/event counter 51 output                            Input port  P15
TOH1                   8-bit timer H0 output                                                      P16/INTP5
TxD0           Output  8-bit timer H1 output                                          Input port  P10/SCK10
TxD6           Output  Serial data output from UART0                                  Input port  P13
X1                     Serial data output from UART6                                  Input port  P121/OCD0ANote
X2                  -  Connecting resonator for main system clock                                 P122/EXCLK/
                    -                                                                 Input port  OCD0BNote
EXCLK                  External clock input for main system clock                                 P122/X2/
               Input                                                                  Input port  OCD0BNote
XT1                    Connecting resonator for subsystem clock                       Input port  P123
XT2                 -                                                                 Input port  P124/EXCLKS
EXCLKS              -  External clock input for subsystem clock                                   P124/XT2
VDD            Input   Positive power supply for pins other than P20 to P27                  -
AVREF               -  A/D converter reference voltage input and positive power              -               -
                    -  supply for P20 to P27 and A/D converter                                               -
VSS                    Ground potential for pins other than P20 to P27
AVSS                -  A/D converter ground potential. Make the same potential as     -           -
                    -  VSS.
OCD0ANote              Connection for on-chip debug mode setting pins                 -           -
OCD1ANote      Input   (PD78F0513D, 78F0513DA, 78F0515D and 78F0515DA
OCD0BNote              only)                                                          Input port  P121/X1
OCD1BNote           -                                                                             P31/INTP2
                                                                                                  P122/X2/EXCLK
                                                                                                  P32/INTP3

Note PD78F0513D, 78F0513DA, 78F0515D and 78F0515DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                              66

Jul 15, 2010
78K0/Kx2                                                                                   CHAPTER 2 PIN FUNCTIONS

2.1.3 78K0/KD2

(1) Port functions (1/2): 78K0/KD2

Function Name     I/O                   Function                                          After Reset Alternate Function
P00             I/O
P01             I/O     Port 0.                                                            Input port  TI000
P02                     4-bit I/O port.                                                                TI010/TO00
P03             I/O     Input/output can be specified in 1-bit units.
P10                     Use of an on-chip pull-up resistor can be specified by a software                         -
P11                     setting.                                                                                  -
P12
P13                     Port 1.                                                            Input port  SCK10/TxD0
P14                     8-bit I/O port.                                                                SI10/RxD0
P15                     Input/output can be specified in 1-bit units.                                  SO10
P16                     Use of an on-chip pull-up resistor can be specified by a software              TxD6
P17                     setting.                                                                       RxD6
P20 to P27
                                                                                                       TOH0

                                                                                                       TOH1/INTP5

                                                                                                       TI50/TO50

                        Port 2.                                                            Analog input ANI0 to ANI7
                        8-bit I/O port.
                        Input/output can be specified in 1-bit units.

P30             I/O     Port 3.                                                            Input port  INTP1
                        4-bit I/O port.                                                                INTP2/OCD1ANote
P31                     Input/output can be specified in 1-bit units.                                  INTP3/OCD1BNote
                        Use of an on-chip pull-up resistor can be specified by a software              TI51/TO51/INTP4
P32                     setting.

P33

P40, P41        I/O     Port 4.                                                            Input port        -

                        2-bit I/O port.

                        Input/output can be specified in 1-bit units.

                        Use of an on-chip pull-up resistor can be specified by a software

                        setting.

P60             I/O     Port 6.                                                            Input port  SCL0
                        4-bit I/O port.                                                                SDA0
P61                     Output is N-ch open-drain output (6 V tolerance).                              EXSCL0
                        Input/output can be specified in 1-bit units.
P62                                                                                                                -

P63

P70 to P77      I/O     Port 7.                                                            Input port  KR0 to KR7
                        8-bit I/O port.
                        Input/output can be specified in 1-bit units.
                        Use of an on-chip pull-up resistor can be specified by a software
                        setting.

P120            I/O     Port 12.                                                           Input port  INTP0/EXLVI
                        5-bit I/O port.                                                                X1/OCD0ANote
P121                    Input/output can be specified in 1-bit units.                                  X2/EXCLK/
                        Only for P120, use of an on-chip pull-up resistor can be                       OCD0BNote
P122                    specified by a software setting.                                               XT1

P123                                                                                                   XT2/EXCLKS
P124

Note PD78F0527D and 78F0527DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                                   67

Jul 15, 2010
78K0/Kx2                                                                                   CHAPTER 2 PIN FUNCTIONS

(1) Port functions (2/2): 78K0/KD2

Function Name  I/O                                   Function                             After Reset Alternate Function
P130
                Output Port 13.                                                            Output port            -
P140                         1-bit output-only port.

                I/O     Port 14.                                                           Input port PCL/INTP6

                        1-bit I/O port.

                        Input/output can be specified in 1-bit units.

                        Use of an on-chip pull-up resistor can be specified by a software

                        setting.

(2) Non-port functions (1/2): 78K0/KD2

Function Name I/O                                     Function                         After Reset Alternate Function
ANI0 to ANI7 Input
                        A/D converter analog input                                     Analog      P20 to P27
                                                                                       input

EXLVI           Input   Potential input for external low-voltage detection             Input port  P120/INTP0
EXSCL0          Input   External clock input for I2C                                   Input port  P62
                        To input an external clock, input a clock of 6.4 MHz.

FLMD0               -   Flash memory programming mode setting                              -                   -
INTP0           Input
INTP1                   External interrupt request input for which the valid edge      Input port  P120/EXLVI
INTP2           Input   (rising edge, falling edge, or both rising and falling edges)              P30
INTP3           Output  can be specified                                                           P31/OCD1ANote
INTP4                                                                                              P32/OCD1BNote
INTP5
INTP6                                                                                              P33/TI51/TO51
KR0 to KR7
PCL                                                                                                P16/TOH1

                                                                                                   P140/PCL

                        Key interrupt input                                            Input port P70 to P77

                        Clock output (for trimming of high-speed system clock,         Input port P140/INTP6
                        subsystem clock)

REGC            -       Connecting regulator output (2.5 V) stabilization capacitance      -                   -

                        for internal operation.

                        Connect to VSS via a capacitor (0.47 to 1 F).

RESET           Input   System reset input                                                 -                   -
RxD0            Input
RxD6                    Serial data input to UART0                                     Input port P11/SI10
SCK10           I/O
SCL0                    Serial data input to UART6                                                 P14
SDA0            I/O
SI10            Input   Clock input/output for CSI10                                   Input port  P10/TxD0
SO10            Output  Clock input/output for I2C                                     Input port  P60
TxD0            Output  Serial data I/O for I2C                                                    P61
TxD6
                        Serial data input to CSI10                                     Input port P11/RxD0

                        Serial data output from CSI10                                  Input port P12

                        Serial data output from UART0                                  Input port P10/SCK10

                        Serial data output from UART6                                              P13

Note PD78F0527D and 78F0527DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                                   68

Jul 15, 2010
     78K0/Kx2                                                                              CHAPTER 2 PIN FUNCTIONS

     (2) Non-port functions (2/2): 78K0/KD2

      Function Name     I/O                                     Function                   After Reset Alternate Function
     TI000           Input   External count clock input to 16-bit timer/event counter 00   Input port P00
                             Capture trigger input to capture registers (CR000, CR010) of
     TI010           Input   16-bit timer/event counter 00                                             P01/TO00
                             Capture trigger input to capture register (CR000) of 16-bit
  TI50            Output  timer/event counter 00                                        Input port  P17/TO50
  TI51            Output  External count clock input to 8-bit timer/event counter 50                P33/TO51/INTP4
  TO00                    External count clock input to 8-bit timer/event counter 51    Input port  P01/TI010
     TO50                -   16-bit timer/event counter 00 output                          Input port  P17/TI50
     TO51                -   8-bit timer/event counter 50 output                                       P33/TI51/INTP4
     TOH0            Input   8-bit timer/event counter 51 output                           Input port  P15
     TOH1                -   8-bit timer H0 output                                                     P16/INTP5
     X1                  -   8-bit timer H1 output                                         Input port  P121/OCD0ANote
     X2              Input   Connecting resonator for main system clock                    Input port  P122/EXCLK/OCD0BNote
     EXCLK               -                                                                 Input port  P122/X2/OCD0BNote
     XT1                 -   External clock input for main system clock                    Input port  P123
     XT2                 -   Connecting resonator for subsystem clock                                  P124/EXCLKS
     EXCLKS              -                                                                       -     P124/XT2
     VDD             Input   External clock input for subsystem clock                            -
     AVREF                   Positive power supply for pins other than P20 to P27                                     -
                         -   A/D converter reference voltage input and positive power                                 -
     VSS                     supply for P20 to P27 and A/D converter
     AVSS                    Ground potential for pins other than P20 to P27               -                     -
                             A/D converter ground potential. Make the same potential as
     OCD0ANote               VSS.                                                          -                     -
     OCD1ANote               Connection for on-chip debug mode setting pins
     OCD0BNote               (PD78F0527D and 78F0527DA only)                               Input port  P121/X1
     OCD1BNote                                                                                         P31/INTP2
                                                                                                       P122/X2/EXCLK
                                                                                                       P32/INTP3

     Note PD78F0527D and 78F0527DA (product with on-chip debug function) only

     R01UH0008EJ0401 Rev.4.01                                                                                                69

     Jul 15, 2010
78K0/Kx2                                                                                   CHAPTER 2 PIN FUNCTIONS

2.1.4 78K0/KE2

(1) Port functions (1/2): 78K0/KE2

Function Name     I/O                   Function                                          After Reset Alternate Function
P00             I/O
P01                     Port 0.                                                            Input port  TI000
P02                     7-bit I/O port.
P03                     Input/output can be specified in 1-bit units.                                  TI010/TO00
P04                     Use of an on-chip pull-up resistor can be specified by a software              SO11Note 1
P05                     setting.                                                                       SI11Note 1
                                                                                                       SCK11Note 1
P06                                                                                                    TI001Note 1/
                                                                                                       SSI11Note 1
                                                                                                       TI011Note 1/
                                                                                                       TO01Note 1

P10             I/O     Port 1.                                                            Input port  SCK10/TxD0
                        8-bit I/O port.                                                                SI10/RxD0
P11                     Input/output can be specified in 1-bit units.                                  SO10
                        Use of an on-chip pull-up resistor can be specified by a software              TxD6
P12                     setting.                                                                       RxD6

P13

P14

P15                                                                                                    TOH0

P16                                                                                                    TOH1/INTP5

P17                                                                                                    TI50/TO50

P20 to P27      I/O     Port 2.                                                            Analog input ANI0 to ANI7
                        8-bit I/O port.
                        Input/output can be specified in 1-bit units.

P30             I/O     Port 3.                                                            Input port  INTP1
                        4-bit I/O port.                                                                INTP2/OCD1ANote 2
P31                     Input/output can be specified in 1-bit units.                                  INTP3/OCD1BNote 2
                        Use of an on-chip pull-up resistor can be specified by a software              TI51/TO51/INTP4
P32                     setting.

P33

P40 to P43      I/O     Port 4.                                                            Input port        -

                        4-bit I/O port.

                        Input/output can be specified in 1-bit units.

                        Use of an on-chip pull-up resistor can be specified by a software

                        setting.

P50 to P53      I/O     Port 5.                                                            Input port        -

                        4-bit I/O port.

                        Input/output can be specified in 1-bit units.

                        Use of an on-chip pull-up resistor can be specified by a software

                        setting.

P60             I/O     Port 6.                                                            Input port  SCL0
                        4-bit I/O port.                                                                SDA0
P61                     Output of P60 to P63 is N-ch open-drain output (6 V tolerance).                EXSCL0
                        Input/output can be specified in 1-bit units.
P62                                                                                                               -

P63

Notes 1. Available only in the products whose flash memory is at least 48 KB.
        2. PD78F0537D and 78F0537DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                                   70

Jul 15, 2010
78K0/Kx2                                                                                CHAPTER 2 PIN FUNCTIONS

(1) Port functions (2/2): 78K0/KE2

Function Name     I/O                                        Function                  After Reset Alternate Function
P70 to P77      I/O                                                                     Input port KR0 to KR7
                         Port 7.
P120            I/O      8-bit I/O port.                                                Input port INTP0/EXLVI
P121                     Input/output can be specified in 1-bit units.
P122                     Use of an on-chip pull-up resistor can be specified by a                      X1/OCD0ANote
P123                     software setting.
P124                                                                                                   X2/EXCLK/OCD0BNote
P130                     Port 12.
                         5-bit I/O port.                                                               XT1
P140                     Input/output can be specified in 1-bit units.
P141                     Only for P120, use of an on-chip pull-up resistor can be
                         specified by a software setting.

                                                                                                       XT2/EXCLKS

                Output Port 13.                                                         Output port         -
                             1-bit output-only port.

                I/O      Port 14.                                                       Input port     PCL/INTP6
                                                                                                       BUZ/INTP7
                         2-bit I/O port.

                         Input/output can be specified in 1-bit units.

                         Use of an on-chip pull-up resistor can be specified by a

                         software setting.

Note PD78F0537D and 78F0537DA (product with on-chip debug function) only

(2) Non-port functions (1/3): 78K0/KE2

Function Name      I/O                               Function                          After Reset Alternate Function
ANI0 to ANI7    Input
BUZ             Output   A/D converter analog input                                     Analog input P20 to P27
EXLVI           Input
EXSCL0          Input    Buzzer output                                                  Input port P141/INTP7

                         Potential input for external low-voltage detection             Input port     P120/INTP0
                         External clock input for I2C.                                  Input port     P62
                         To input an external clock, input a clock of 6.4 MHz.

FLMD0                -   Flash memory programming mode setting                          -                   -
INTP0           Input
INTP1                    External interrupt request input for which the valid edge (rising Input port  P120/EXLVI
INTP2           Input    edge, falling edge, or both rising and falling edges) can be                  P30
INTP3           Output   specified                                                                     P31/OCD1ANote
INTP4                                                                                                  P32/OCD1BNote
INTP5
INTP6                                                                                                  P33/TI51/TO51
INTP7
KR0 to KR7                                                                                             P16/TOH1
PCL
                                                                                                       P140/PCL

                                                                                                       P141/BUZ

                         Key interrupt input                                            Input port P70 to P77

                         Clock output (for trimming of high-speed system clock,         Input port P140/INTP6
                         subsystem clock)

REGC                 -   Connecting regulator output (2.5 V) stabilization capacitance  -                   -

                         for internal operation.

                         Connect to VSS via a capacitor (0.47 to 1 F).

Note PD78F0537D and 78F0537DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                                   71

Jul 15, 2010
78K0/Kx2                                                                                    CHAPTER 2 PIN FUNCTIONS

(2) Non-port functions (2/3): 78K0/KE2

Function Name           I/O                                      Function                  After Reset Alternate Function
RESET                Input    System reset input
RxD0                 Input    Serial data input to UART0                                    -                -
RxD6                          Serial data input to UART6
SCK10                I/O      Clock input/output for CSI10                                  Input port P11/SI10
SCK11Note 1                   Clock input/output for CSI11
SCL0                 I/O      Clock input/output for I2C                                                P14
SDA0                 I/O      Serial data I/O for I2C
SI10                 Input    Serial data input to CSI10                                    Input port P10/TxD0
SI11Note 1                    Serial data input to CSI11
SO10                 Output   Serial data output from CSI10                                             P04
SO11Note 1                    Serial data output from CSI11
SSI11Note 1          Input    Chip select input to CSI11                                    Input port P60
TI000                Input    External count clock input to 16-bit timer/event counter 00
                              Capture trigger input to capture registers (CR000, CR010) of  Input port P61
                              16-bit timer/event counter 00
                              External count clock input to 16-bit timer/event counter 01   Input port P11/RxD0
                              Capture trigger input to capture registers (CR001, CR011) of
                              16-bit timer/event counter 01                                             P03
                              Capture trigger input to capture register (CR000) of 16-bit
                              timer/event counter 00                                        Input port P12
                              Capture trigger input to capture register (CR001) of 16-bit
                              timer/event counter 01                                                    P02
                              External count clock input to 8-bit timer/event counter 50
                              External count clock input to 8-bit timer/event counter 51    Input port P05/TI001
                              16-bit timer/event counter 00 output
                              16-bit timer/event counter 01 output                          Input port P00
                              8-bit timer/event counter 50 output
TI001Note 1                   8-bit timer/event counter 51 output                                       P05/SSI11Note 1
                              8-bit timer H0 output
        TI010                 8-bit timer H1 output                                                     P01/TO00
                              Serial data output from UART0
        TI011Note 1           Serial data output from UART6                                             P06/TO01Note 1
                              Connecting resonator for main system clock
        TI50         Input                                                                  Input port  P17/TO50
        TI51                  External clock input for main system clock                    Input port  P33/TO51/INTP4
        TO00         Output                                                                 Input port  P01/TI010
        TO01Note 1            Connecting resonator for subsystem clock                      Input port  P06/TI011Note 1
        TO50         Output                                                                 Input port  P17/TI50
        TO51                  External clock input for subsystem clock                      Input port  P33/TI51/INTP4
        TOH0         Output                                                                             P15
        TOH1                                                                                Input port  P16/INTP5
        TxD0         Output                                                                 Input port  P10/SCK10
        TxD6                                                                                Input port  P13
                          -                                                                 Input port  P121/OCD0ANote 2
X1                    -                                                                             P122/EXCLK/
                     Input                                                                              OCD0BNote 2
        X2                -                                                                             P122/X2/
                          -                                                                             OCD0BNote 2
        EXCLK        Input                                                                              P123
                                                                                                        P124/EXCLKS
XT1                                                                                                 P124/XT2

        XT2
        EXCLKS

Notes 1. Available only in the products whose flash memory is at least 48 KB.
        2. PD78F0537D and 78F0537DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                                    72

Jul 15, 2010
78K0/Kx2                                                                             CHAPTER 2 PIN FUNCTIONS

(2) Non-port functions (3/3): 78K0/KE2

Function Name  I/O                                         Function                   After Reset  Alternate Function
                                                                                            -                 -
VDD            -       Positive power supply for P121 to P124 and other than ports          -                 -
                       Positive power supply for ports other than P20 to P27 and
EVDD           -       P121 to P124. Make EVDD the same potential as VDD.                   -                 -
                       A/D converter reference voltage input and positive power
AVREF      -       supply for P20 to P27 and A/D converter                              -                 -
                       Ground potential for P121 to P124 and other than ports               -                 -
VSS            -       Ground potential for ports other than P20 to P27 and P121 to
                       P124. Make EVSS the same potential as VSS.                           -                 -
EVSS           -       A/D converter ground potential. Make the same potential as
                       VSS.                                                          Input port    P121/X1
AVSS                -  Connection for on-chip debug mode setting pins                              P31/INTP2
               Input   (PD78F0537D and 78F0537DA only)                                             P122/X2/EXCLK
OCD0ANote                                                                                          P32/INTP3
OCD1ANote           -
OCD0BNote
OCD1BNote

Note PD78F0537D and 78F0537DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                               73

Jul 15, 2010
78K0/Kx2                                                                                   CHAPTER 2 PIN FUNCTIONS

2.1.5 78K0/KF2

(1) Port functions (1/2): 78K0/KF2

Function Name     I/O                   Function                                          After Reset Alternate Function
P00             I/O
P01                     Port 0.                                                            Input port  TI000
P02             I/O     7-bit I/O port.                                                                TI010/TO00
P03                     Input/output can be specified in 1-bit units.                                  SO11
P04             I/O     Use of an on-chip pull-up resistor can be specified by a software              SI11
P05                     setting.                                                                       SCK11
P06
P10                                                                                                    TI001/SSI11
P11
P12                                                                                                    TI011/TO01
P13
P14                     Port 1.                                                            Input port  SCK10/TxD0
P15                     8-bit I/O port.                                                                SI10/RxD0
P16                     Input/output can be specified in 1-bit units.                                  SO10
P17                     Use of an on-chip pull-up resistor can be specified by a software              TxD6
P20 to P27              setting.                                                                       RxD6

                                                                                                       TOH0

                                                                                                       TOH1/INTP5

                                                                                                       TI50/TO50

                        Port 2.                                                            Analog input ANI0 to ANI7
                        8-bit I/O port.
                        Input/output can be specified in 1-bit units.

P30             I/O     Port 3.                                                            Input port  INTP1
                        4-bit I/O port.                                                                INTP2/OCD1ANote
P31                     Input/output can be specified in 1-bit units.                                  INTP3/OCD1BNote
                        Use of an on-chip pull-up resistor can be specified by a software              TI51/TO51/INTP4
P32                     setting.

P33

P40 to P47      I/O     Port 4.                                                            Input port        -

                        8-bit I/O port.

                        Input/output can be specified in 1-bit units.

                        Use of an on-chip pull-up resistor can be specified by a software

                        setting.

P50 to P57      I/O     Port 5.                                                            Input port        -

                        8-bit I/O port.

                        Input/output can be specified in 1-bit units.

                        Use of an on-chip pull-up resistor can be specified by a software

                        setting.

P60             I/O     Port 6.                                                            Input port  SCL0
                        8-bit I/O port.                                                                SDA0
P61                     Output of P60 to P63 is N-ch open-drain output (6 V tolerance).                EXSCL0
                        Input/output can be specified in 1-bit units.
P62                     Only for P64 to P67, use of an on-chip pull-up resistor can be                            -
                        specified by a software setting.
P63 to P67

Note PD78F0547D and 78F0547DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                                   74

Jul 15, 2010
78K0/Kx2                                                                               CHAPTER 2 PIN FUNCTIONS

(1) Port functions (2/2): 78K0/KF2

Function Name     I/O                                       Function                  After Reset Alternate Function
P70 to P77      I/O                                                                    Input port KR0 to KR7
                        Port 7.
P120            I/O     8-bit I/O port.                                                Input port INTP0/EXLVI
P121                    Input/output can be specified in 1-bit units.
P122                    Use of an on-chip pull-up resistor can be specified by a                    X1/OCD0ANote
P123                    software setting.
P124                                                                                                X2/EXCLK/OCD0BNote
P130                    Port 12.
                        5-bit I/O port.                                                             XT1
P140                    Input/output can be specified in 1-bit units.
P141                    Only for P120, use of an on-chip pull-up resistor can be
P142                    specified by a software setting.
P143
P144                                                                                                XT2/EXCLKS
P145
                Output Port 13.                                                        Output port             -
                             1-bit output-only port.

                I/O     Port 14.                                                       Input port   PCL/INTP6
                                                                                                    BUZ/BUSY0/INTP7
                        6-bit I/O port.                                                             SCKA0
                                                                                                    SIA0
                        Input/output can be specified in 1-bit units.                               SOA0
                                                                                                    STB0
                        Use of an on-chip pull-up resistor can be specified by a

                        software setting.

Note PD78F0547D and 78F0547DA (product with on-chip debug function) only

(2) Non-port functions (1/3): 78K0/KF2

Function Name I/O                                          Function                    After Reset Alternate Function
ANI0 to ANI7 Input      A/D converter analog input
                                                                                       Analog      P20 to P27
                                                                                       input

BUSY0           Input CSIA0 busy input                                                 Input port P141/BUZ/INTP7
BUZ
EXLVI           Output Buzzer output                                                   Input port P141/BUSY0/INTP7
EXSCL0
                Input Potential input for external low-voltage detection               Input port P120/INTP0
FLMD0
INTP0           Input   External clock input for I2C.                                  Input port P62
INTP1                   To input an external clock, input a clock of 6.4 MHz.
INTP2
INTP3           - Flash memory programming mode setting                                       -                   -
INTP4                                                                                  Input port  P120/EXLVI
INTP5           Input   External interrupt request input for which the valid edge                  P30
INTP6                   (rising edge, falling edge, or both rising and falling edges)  Input port  P31/OCD1ANote
INTP7                   can be specified                                                           P32/OCD1BNote
KR0 to KR7                                                                                         P33/TI51/TO51
                Input Key interrupt input                                                          P16/TOH1
                                                                                                   P140/PCL
                                                                                                   P141/BUZ/BUSY0
                                                                                                   P70 to P77

Note PD78F0547D and 78F0547DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                                75

Jul 15, 2010
78K0/Kx2                                                                            CHAPTER 2 PIN FUNCTIONS

(2) Non-port functions (2/3): 78K0/KF2

Function Name I/O                                Function                           After Reset Alternate Function

PCL           Output Clock output (for trimming of high-speed system clock,         Input port P140/INTP6

                     subsystem clock)

REGC               - Connecting regulator output (2.5 V) stabilization capacitance  -                      -

                     for internal operation.

                     Connect to VSS via a capacitor (0.47 to 1 F).

RESET         Input System reset input                                              -                      -

RxD0          Input Serial data input to UART0                                      Input port P11/SI10

RxD6          Input Serial data input to UART6                                      Input port P14

SCK10         I/O    Clock input/output for CSI10, CSI11                            Input port P10/TxD0

SCK11                                                                                           P04

SCKA0         I/O    Clock input/output for CSIA0                                   Input port  P142
SCL0                                                                                Input port  P60
SDA0          I/O    Clock input/output for I2C                                     Input port  P61

              I/O    Serial data I/O for I2C

SI10          Input Serial data input to CSI10, CSI11                               Input port P11/RxD0

SI11                                                                                            P03

SIA0          Input Serial data input to CSIA0                                      Input port P143

SO10          Output Serial data output from CSI10, CSI11                           Input port P12

SO11                                                                                            P02

SOA0          Output Serial data output from CSIA0                                  Input port P144

SSI11         Input Chip select input to CSI11                                      Input port P05/TI001

STB0          Output Strobe output from CSIA0                                       Input port P145

TI000         Input External count clock input to 16-bit timer/event counter 00 Input port P00
                           Capture trigger input to capture registers (CR000, CR010) of
                           16-bit timer/event counter 00

TI001                External count clock input to 16-bit timer/event counter 01                P05/SSI11
                     Capture trigger input to capture registers (CR001, CR011) of
                     16-bit timer/event counter 01

TI010         Input  Capture trigger input to capture register (CR000) of 16-bit    Input port P01/TO00
                     timer/event counter 00

TI011                Capture trigger input to capture register (CR001) of 16-bit                P06/TO01
                     timer/event counter 01

TI50          Input External count clock input to 8-bit timer/event counter 50      Input port P17/TO50

TI51                 External count clock input to 8-bit timer/event counter 51                 P33/TO51/INTP4

TO00          Output 16-bit timer/event counter 00 output                           Input port P01/TI010

TO01                 16-bit timer/event counter 01 output                                       P06/TI011

TO50          Output 8-bit timer/event counter 50 output                            Input port P17/TI50

TO51                 8-bit timer/event counter 51 output                                        P33/TI51/INTP4

TOH0          Output 8-bit timer H0 output                                          Input port P15

TOH1                 8-bit timer H1 output                                                      P16/INTP5

TxD0          Output Serial data output from UART0                                  Input port P10/SCK10

TxD6          Output Serial data output from UART6                                  Input port P13

R01UH0008EJ0401 Rev.4.01                                                                                            76

Jul 15, 2010
78K0/Kx2                                                                          CHAPTER 2 PIN FUNCTIONS

(2) Non-port functions (3/3): 78K0/KF2

Function Name I/O                       Function                                  After Reset Alternate Function

X1            -      Connecting resonator for main system clock                   Input port P121/OCD0ANote

X2            -                                                                   Input port P122/EXCLK/OCD0BNote

EXCLK         Input  External clock input for main system clock                   Input port P122/X2/OCD0BNote

XT1           -      Connecting resonator for subsystem clock                     Input port P123

XT2           -                                                                   Input port P124/EXCLKS

EXCLKS        Input  External clock input for subsystem clock                     Input port P124/XT2

VDD           -      Positive power supply for P121 to P124 and other than ports  -                      -

EVDD          -      Positive power supply for ports other than P20 to P27 and    -                      -

                     P121 to P124. Make EVDD the same potential as VDD.

AVREF         -      A/D converter reference voltage input and positive power     -                      -

                     supply for P20 to P27 and A/D converter

VSS           -      Ground potential for P121 to P124 and other than ports       -                      -

EVSS          -      Ground potential for ports other than P20 to P27 and P121    -                      -

                     to P124. Make EVSS the same potential as VSS.

AVSS          -      A/D converter ground potential. Make the same potential as   -                      -

                     VSS.

OCD0ANote     Input  Connection for on-chip debug mode setting pins               Input port  P121/X1
OCD1ANote         -  (PD78F0547D and 78F0547DA only)                                          P31/INTP2
OCD0BNote
OCD1BNote                                                                                     P122/X2/EXCLK

                                                                                              P32/INTP3

Note PD78F0547D and 78F0547DA (product with on-chip debug function) only

R01UH0008EJ0401 Rev.4.01                                                                                           77

Jul 15, 2010
78K0/Kx2                                                        CHAPTER 2 PIN FUNCTIONS

2.2 Description of Pin Functions

    Remark The pins mounted depend on the product. See 1.4 Ordering Information and 2.1 Pin Function List.

2.2.1 P00 to P06 (port 0)
    P00 to P06 function as an I/O port. These pins also function as timer I/O, serial interface data I/O, clock I/O, and chip

select input.

                 78K0/KB2     78K0/KC2  78K0/KD2            78K0/KE2            78K0/KF2

                                                     Products     Products
                                                   whose flash  whose flash
                                          P02Note   memory is   memory is at
                                          P03Note
                                              -     less than        least
                                              -       32 KB         48 KB
                                              -
P00/TI000                                                                     

P01/TI010/TO00                                                               

P02/SO11                   -                       P02Note                    

P03/SI11                   -                       P03Note                    

P04/SCK11                  -                       P04Note                    

P05/TI001/SSI11            -                       P05Note                    

P06/TI011/TO01             -                       P06Note                    

Note The 78K0/KE2 products whose flash memory is less than 32 KB and 78K0/KD2 products are only provided with
         port functions and not alternate functions.

Remark : Mounted, -: Not mounted

    The following operation modes can be specified in 1-bit units.

(1) Port mode
      P00 to P06 function as an I/O port. P00 to P06 can be set to input or output port in 1-bit units using port mode
      register 0 (PM0). Use of an on-chip pull-up resistor can be specified by pull-up resistor option register 0 (PU0).

(2) Control mode
      P00 to P06 function as timer I/O, serial interface data I/O, clock I/O, and chip select input.

      (a) TI000, TI001
            These are the pins for inputting an external count clock to 16-bit timer/event counters 00 and 01 and are also for
            inputting a capture trigger signal to the capture registers (CR000, CR010 or CR001, CR011) of 16-bit timer/event
            counters 00 and 01.

      (b) TI010, TI011
            These are the pins for inputting a capture trigger signal to the capture register (CR000 or CR001) of 16-bit
            timer/event counters 00 and 01.

      (c) TO00, TO01
            These are timer output pins of 16-bit timer/event counters 00 and 01.

R01UH0008EJ0401 Rev.4.01                                                                  78

Jul 15, 2010
78K0/Kx2                                                                     CHAPTER 2 PIN FUNCTIONS

      (d) SI11
            This is a serial data input pin of serial interface CSI11.

      (e) SO11
            This is a serial data output pin of serial interface CSI11.

      (f) SCK11
            This is a serial clock I/O pin of serial interface CSI11.

      (g) SSI11
            This is a chip select input pin of serial interface CSI11.

2.2.2 P10 to P17 (port 1)
    P10 to P17 function as an I/O port. These pins also function as pins for external interrupt request input, serial interface

data I/O, clock I/O, and timer I/O.

                                78K0/KB2  78K0/KC2  78K0/KD2    78K0/KE2                   78K0/KF2

P10/SCK10/TxD0                                                    Products     Products
P11/SI10/RxD0                                                   whose flash  whose flash
P12/SO10                                                         memory is   memory is at
P13/TxD6
P14/RxD6                                                         less than        least
P15/TOH0                                                           32 KB         48 KB
P16/TOH1/INTP5
P17/TI50/TO50                                                

                                                              

                                                              

                                                              

                                                              

                                                              

                                                              

                                                              

Remark : Mounted

    The following operation modes can be specified in 1-bit units.

(1) Port mode
      P10 to P17 function as an I/O port. P10 to P17 can be set to input or output port in 1-bit units using port mode
      register 1 (PM1). Use of an on-chip pull-up resistor can be specified by pull-up resistor option register 1 (PU1).

(2) Control mode
      P10 to P17 function as external interrupt request input, serial interface data I/O, clock I/O, and timer I/O.

      (a) SI10
            This is a serial data input pin of serial interface CSI10.

      (b) SO10
            This is a serial data output pin of serial interface CSI10.

R01UH0008EJ0401 Rev.4.01                                                                             79

Jul 15, 2010
78K0/Kx2                  CHAPTER 2 PIN FUNCTIONS

(c) SCK10
      This is a serial clock I/O pin of serial interface CSI10.

(d) RxD0
      This is a serial data input pin of serial interface UART0.

(e) RxD6
      This is a serial data input pin of serial interface UART6.

(f) TxD0
      This is a serial data output pin of serial interface UART0.

(g) TxD6
      This is a serial data output pin of serial interface UART6.

(h) TI50
      This is the pin for inputting an external count clock to 8-bit timer/event counter 50.

(i) TO50
      This is a timer output pin of 8-it timer/event counter 50.

(j) TOH0, TOH1
      These are the timer output pins of 8-bit timers H0 and H1.

(k) INTP5
      This is an external interrupt request input pin for which the valid edge (rising edge, falling edge, or both rising and
      falling edges) can be specified.

R01UH0008EJ0401 Rev.4.01  80

Jul 15, 2010
78K0/Kx2                                                   CHAPTER 2 PIN FUNCTIONS

2.2.3 P20 to P27 (port 2)
    P20 to P27 function as an I/O port. These pins also function as pins for A/D converter analog input.

              78K0/KB2    78K0/KC2  78K0/KD2  78K0/KE2                                                    78K0/KF2

                                                Products       Products
                                              whose flash    whose flash
                                               memory is     memory is at
                                
                    -                          less than          least
                    -                            32 KB           48 KB
                    -         Note
P20/ANI0            -         Note                        
P21/ANI1
P22/ANI2                                                   
P23/ANI3
P24/ANI4                                                   
P25/ANI5
P26/ANI6                                                   
P27/ANI7
                                                           

                                                           

                                                           

                                                           

Note This is not mounted onto 38-pin products of the 78K0/KC2. For the 38-pin products, be sure to set bits 6 and 7 of
         PM2 to "1", and bits 6 and 7 of P2 to "0".

Remark : Mounted, -: Not mounted

    The following operation modes can be specified in 1-bit units.

(1) Port mode
      P20 to P27 function as an I/O port. P20 to P27 can be set to input or output port in 1-bit units using port mode
      register 2 (PM2).

(2) Control mode
      P20 to P27 function as A/D converter analog input pins (ANI0 to ANI7). When using these pins as analog input pins,
      see (5) ANI0/P20 to ANI7/P27 in 13.6 Cautions for A/D Converter.

      Caution ANI0/P20 to ANI7/P27 are set in the analog input mode after release of reset.

R01UH0008EJ0401 Rev.4.01                                                                                            81

Jul 15, 2010
78K0/Kx2                                                                     CHAPTER 2 PIN FUNCTIONS

2.2.4 P30 to P33 (port 3)
    P30 to P33 function as an I/O port. These pins also function as pins for external interrupt request input and timer I/O.

                                78K0/KB2  78K0/KC2  78K0/KD2    78K0/KE2                   78K0/KF2

P30/INTP1                                                         Products     Products
P31/INTP2/                                                      whose flash  whose flash
OCD1ANote                                                        memory is   memory is at
P32/INTP3/
OCD1BNote                                                        less than        least
P33/INTP4/TI51/                                                    32 KB         48 KB
TO51
                                                              

                                                              

                                                              

                                                              

Note OCD1A and OCD1B are provided to the products with an on-chip debug function (PD78F05xxD and 78F05xxDA)
         only.

Remark : Mounted

    The following operation modes can be specified in 1-bit units.

(1) Port mode
      P30 to P33 function as an I/O port. P30 to P33 can be set to input or output port in 1-bit units using port mode
      register 3 (PM3). Use of an on-chip pull-up resistor can be specified by pull-up resistor option register 3 (PU3).

(2) Control mode
      P30 to P33 function as external interrupt request input and timer I/O.

      (a) INTP1 to INTP4
            These are the external interrupt request input pins for which the valid edge (rising edge, falling edge, or both
            rising and falling edges) can be specified.

      (b) TI51
            This is an external count clock input pin to 8-bit timer/event counter 51.

      (c) TO51
            This is a timer output pin from 8-bit timer/event counter 51.

           Caution 1. In the product with an on-chip debug function (PD78F05xxD and 78F05xxDA), be sure to
                               pull the P31/INTP2/OCD1A pin down before a reset release, to prevent malfunction.

R01UH0008EJ0401 Rev.4.01                                                                                                      82

Jul 15, 2010
78K0/Kx2                                                                    CHAPTER 2 PIN FUNCTIONS

     Caution  2. Process the P31/INTP2/OCD1A pin of the products mounted with the on-chip debug
                  function (PD78F05xxD and 78F05xxDA) as follows, when it is not used when it is
                  connected to a flash memory programmer or an on-chip debug emulator.

                                                                        P31/INTP2/OCD1A

              Flash memory programmer connection           Connect      to  EV Note   via  a  resistor.
                                                                                  SS

              On-chip debug         During reset           Input:       Connect  to   EV Note   or  EV Note
              emulator connection   During reset released                                   DD            SS
              (when it is not used
              as an on-chip debug                                       via a resistor.
              mode setting pin)
                                                           Output: Leave open.

     Note With products without an EVSS pin, connect them to VSS. With products without an EVDD pin, connect them
              to VDD.

     Remark   P31 and P32 of the product with an on-chip debug function (PD78F05xxD and 78F05xxDA) can be
              used as on-chip debug mode setting pins (OCD1A and OCD1B) when the on-chip debug function is
              used. For how to connect an on-chip debug emulator (QB-MINI2), see CHAPTER 28 ON-CHIP
              DEBUG FUNCTION (PD78F05xxD and 78F05xxDA ONLY).

2.2.5 P40 to P47 (port 4)
    P40 to P47 function as an I/O port. P40 to P47 can be set to input or output port in 1-bit units using port mode register

4 (PM4). Use of an on-chip pull-up resistor can be specified by pull-up resistor option register 4 (PU4).

              78K0/KB2    78K0/KC2     78K0/KD2                    78K0/KE2                              78K0/KF2

                                                             Products         Products
                                                           whose flash      whose flash
                                                            memory is       memory is at

                                                            less than            least
                                                              32 KB             48 KB

P40           -           Note                                                                           

P41           -           Note                                                                           

P42           -                     -                                                                    

P43           -                     -                                                                    

P44           -                     -                                   -                                

P45           -                     -                                   -                                

P46           -                     -                                   -                                

P47           -                     -                                   -                                

Note This is not mounted onto 38-pin products of the 78K0/KC2. For the 38-pin products, be sure to set bits 0 and 1 of
         PM4 and P4 to "0".

Remark : Mounted, -: Not mounted

R01UH0008EJ0401 Rev.4.01                                                                                           83

Jul 15, 2010
78K0/Kx2                                                                              CHAPTER 2 PIN FUNCTIONS

2.2.6 P50 to P57 (port 5)
    P50 to P57 function as an I/O port. P50 to P57 can be set to input or output port in 1-bit units using port mode register

5 (PM5). Use of an on-chip pull-up resistor can be specified by pull-up resistor option register 5 (PU5).

              78K0/KB2    78K0/KC2  78K0/KD2                           78K0/KE2                      78K0/KF2

                                                                         Products        Products
                                                                       whose flash     whose flash
                                                                        memory is      memory is at

                                                                        less than           least
                                                                          32 KB            48 KB

P50                       -                                                                          

P51                       -                                                                          

P52                       -                                                                          

P53                       -                                                                          

P54                       -                                                         -               

P55                       -                                                         -               

P56                       -                                                         -               

P57                       -                                                         -               

Remark : Mounted, -: Not mounted

2.2.7 P60 to P67 (port 6)
    P60 to P67 function as an I/O port. These pins also function as pins for serial interface data I/O, clock I/O, and external

clock input.

              78K0/KB2    78K0/KC2  78K0/KD2                           78K0/KE2                      78K0/KF2

                                                                         Products        Products         
                                                                       whose flash     whose flash        
                   -                                                    memory is      memory is at      
                   -                                                                                      
                   -                                                    less than           least         
                   -                                                      32 KB            48 KB         
                   -                                                                                      
P60/SCL0           -                                                                                      
P61/SDA0
P62/EXSCL0                                                         
P63
P64                                                                 
P65
P66                                                                 
P67
                                                                    -

                                                                    -

                                                                    -

                                                                    -

Remark : Mounted, -: Not mounted
    The following operation modes can be specified in 1-bit units.

R01UH0008EJ0401 Rev.4.01                                                                                       84

Jul 15, 2010
78K0/Kx2                                                                     CHAPTER 2 PIN FUNCTIONS

(1) Port mode
      P60 to P67 function as an I/O port. P60 to P67 can be set to input port or output port in 1-bit units using port mode
      register 6 (PM6). Only for P64 to P67, use of an on-chip pull-up resistor can be specified by pull-up resistor option
      register 6 (PU6).
      Output of P60 to P63 is N-ch open-drain output (6 V tolerance).

(2) Control mode
      P60 to P67 function as serial interface data I/O, clock I/O, and external clock input.

      (a) SDA0
            This is a serial data I/O pin for serial interface IIC0.

      (b) SCL0
            This is a serial clock I/O pin for serial interface IIC0.

      (c) EXSCL0
            This is an external clock input pin to serial interface IIC0. To input an external clock, input a clock of 6.4 MHz.

2.2.8 P70 to P77 (port 7)
    P70 to P77 function as an I/O port. These pins also function as key interrupt input pins.

              78K0/KB2            78K0/KC2    78K0/KD2          78K0/KE2                     78K0/KF2

                    -                                             Products       Products
                    -                                           whose flash    whose flash
                    -                Note 1                      memory is     memory is at
                    -                Note 1
                    -              P74Note 2                     less than          least
                    -              P75Note 2                       32 KB           48 KB
                    -                   -
P70/KR0             -                   -                                    
P71/KR1
P72/KR2                                                                     
P73/KR3
P74/KR4                                                                     
P75/KR5
P76/KR6                                                                     
P77/KR7
                                                                             

                                                                             

                                                                             

                                                                             

Notes 1.     This is not mounted onto 38-pin products of the 78K0/KC2. For the 38-pin products, be sure to set bits 2 and 3
         2.  of PM7 and P7 to "0".
             This is not mounted onto 38-pin and 44-pin products of the 78K0/KC2. The 48-pin products are only provided
             with port functions and not alternate functions.

Remark : Mounted, -: Not mounted

The following operation modes can be specified in 1-bit units.

R01UH0008EJ0401 Rev.4.01                                                                               85

Jul 15, 2010
78K0/Kx2                                                      CHAPTER 2 PIN FUNCTIONS

(1) Port mode
      P70 to P77 function as an I/O port. P70 to P77 can be set to input or output port in 1-bit units using port mode
      register 7 (PM7). Use of an on-chip pull-up resistor can be specified by pull-up resistor option register 7 (PU7).

(2) Control mode
      P70 to P77 function as key interrupt input pins.

      (a) KR0 to KR7
            These are the key interrupt input pins.

2.2.9 P120 to P124 (port 12)
    P120 to P124 function as an I/O port. These pins also function as pins for external interrupt request input, potential

input for external low-voltage detection, connecting resonator for main system clock, connecting resonator for subsystem
clock, external clock input for main system clock, and external clock input for subsystem clock.

                   78K0/KB2  78K0/KC2  78K0/KD2    78K0/KE2                 78K0/KF2

                                                   Products     Products
                                                 whose flash  whose flash
                                                  memory is   memory is at

                                                  less than        least
                                                    32 KB         48 KB

P120/INTP0/EXLVI                                 

P121/X1/OCD0ANote                                

P122/X2/EXCLK/                                   

OCD0BNote

P123/XT1           -                             
                                                
P124/XT2/EXCLKS    -

Note OCD0A and OCD0B are provided to the products with an on-chip debug function (PD78F05xxD and 78F05xxDA)
         only.

Remark : Mounted, -: Not mounted

    The following operation modes can be specified in 1-bit units.

(1) Port mode
      P120 to P124 function as an I/O port. P120 to P124 can be set to input or output port using port mode register 12
      (PM12). Only for P120, use of an on-chip pull-up resistor can be specified by pull-up resistor option register 12
      (PU12).

(2) Control mode
      P120 to P124 function as pins for external interrupt request input, potential input for external low-voltage detection,
      connecting resonator for main system clock, connecting resonator for subsystem clock, external clock input for main
      system clock, and external clock input for subsystem clock.

      (a) INTP0
            This functions as an external interrupt request input (INTP0) for which the valid edge (rising edge, falling edge, or
            both rising and falling edges) can be specified.

R01UH0008EJ0401 Rev.4.01                                                              86

Jul 15, 2010
78K0/Kx2                                                                                CHAPTER 2 PIN FUNCTIONS

(b) EXLVI
      This is a potential input pin for external low-voltage detection.

(c) X1, X2
      These are the pins for connecting a resonator for main system clock.

(d) EXCLK
      This is an external clock input pin for main system clock.

(e) XT1, XT2
      These are the pins for connecting a resonator for subsystem clock.

(f) EXCLKS
      This is an external clock input pin for subsystem clock.

      Caution  Process the P121/X1/OCD0A pin of the products mounted with the on-chip debug function
               (PD78F05xxD and 78F05xxDA) as follows, when it is not used when it is connected to a flash
               memory programmer or an on-chip debug emulator.

               Flash memory programmer connection                                       P121/X1/OCD0A
                                                                         Connect to VSS via a resistor.
               On-chip debug                During reset
               emulator connection          During reset released        Input: Connect to VDD or VSS via a
               (when it is not used                                                  resistor.
               as an on-chip debug
               mode setting pin)                                         Output: Leave open.

      Remark   X1 and X2 of the product with an on-chip debug function (PD78F05xxD and 78F05xxDA) can be
               used as on-chip debug mode setting pins (OCD0A and OCD0B) when the on-chip debug function is
               used. For how to connect an on-chip debug emulator (QB-MINI2), see CHAPTER 28 ON-CHIP
               DEBUG FUNCTION (PD78F05xxD and 78F05xxDA ONLY).

2.2.10 P130 (port 13)
    P130 functions as an output-only port.

               78K0/KB2   78K0/KC2          78K0/KD2                        78K0/KE2                         78K0/KF2
                    -        Note
                                                                           Products       Products
                                                                         whose flash    whose flash
                                                                          memory is     memory is at

                                                                          less than          least
                                                                            32 KB           48 KB

P130                                                                                 

Note This is not mounted onto 38-pin and 44-pin products of the 78K0/KC2.
Remarks 1. When the device is reset, P130 outputs a low level. Therefore, to output a high level from P130 before the

                   device is reset, the output signal of P130 can be used as a pseudo reset signal of the CPU (see the figure
                   for Remark in 5.2.10 Port 13).
             2. : Mounted, -: Not mounted

R01UH0008EJ0401 Rev.4.01                                                                                               87

Jul 15, 2010
78K0/Kx2                                                     CHAPTER 2 PIN FUNCTIONS

2.2.11 P140 to P145 (port 14)
    P140 to P145 function as an I/O port. These pins also function as external interrupt request input, clock output, buzzer

output, serial interface data I/O, clock I/O, busy input, and strobe output pins.

                 78K0/KB2  78K0/KC2   78K0/KD2  78K0/KE2                      78K0/KF2

                              Note 1              Products        Products         
                                 -          -   whose flash     whose flash        
                                 -          -    memory is      memory is at      
                                 -          -                                      
                                 -          -    less than           least         
                                 -          -      32 KB            48 KB         

P140/PCL/INTP6   -                                          
                                                P141/BUZ/INTP7Note 2
P141/BUZ/BUSY0/  -

INTP7

P142/SCKA0       -                                           -
                                                             -
P143/SIA0        -                                           -
                                                             -
P144/SOA0        -

P145/STB0        -

Notes 1. This is not mounted onto 38-pin and 44-pin products of the 78K0/KC2.
         2. The 78K0/KE2 products are not provided with the BUSY0 input function.

Remark : Mounted, -: Not mounted

    The following operation modes can be specified in 1-bit units.

(1) Port mode
      P140 to P145 function as an I/O port. P140 to P145 can be set to input or output port in 1-bit units using port mode
      register 14 (PM14). Use of an on-chip pull-up resistor can be specified by pull-up resistor option register 14 (PU14).

(2) Control mode
      P140 to P145 function as external interrupt request input, clock output, buzzer output, serial interface data I/O, clock
      I/O, busy input, and strobe output pins.

      (a) INTP6, INTP7
            These are the external interrupt request input pins for which the valid edge (rising edge, falling edge, or both
            rising and falling edges) can be specified.

      (b) PCL
            This is a clock output pin.

      (c) BUZ
            This is a buzzer output pin.

      (d) BUSY0
            This is a serial interface CSIA0 busy input pin.

R01UH0008EJ0401 Rev.4.01                                                                88

Jul 15, 2010
78K0/Kx2                                                                           CHAPTER 2 PIN FUNCTIONS

      (e) SIA0
            This is a serial interface CSIA0 serial data input pin.

      (f) SOA0
            This is a serial interface CSIA0 serial data output pin.

      (g) SCKA0
            This is a serial interface CSIA0 serial clock I/O pin.

      (h) STB0
            This is a serial interface CSIA0 strobe output pin.

2.2.12 AVREF, AVSS, VDD, EVDD, VSS, EVSS

              78K0/KB2    78K0/KC2     78K0/KD2                       78K0/KE2                   78K0/KF2

                                                                        Products     Products
                                                                      whose flash  whose flash
                                                                       memory is   memory is at
                 Note
                                                                       less than        least
                 Note                                                    32 KB         48 KB

AVREF                                                                              
AVSS                                
VDD                                                                                
EVDD                                -
VSS                                                                                
EVSS                                -
                                                                                   

                                                                                   

                                                                                   

Note This is not mounted onto 30-pin products of the 78K0/KB2.

Remark : Mounted, -: Not mounted

      (a) AVREF
            This is the A/D converter reference voltage input pin and the positive power supply pin of P20 to P27 and A/D
            converter.
            When the A/D converter is not used, connect this pin directly to EVDD or VDDNote.

            Note Make the AVREF pin the same potential as the VDD pin when port 2 is used as a digital port.

      (b) AVSS
            This is the A/D converter ground potential pin. Even when the A/D converter is not used, always use this pin with
            the same potential as the VSS pin.

R01UH0008EJ0401 Rev.4.01                                                                                   89

Jul 15, 2010
78K0/Kx2                  CHAPTER 2 PIN FUNCTIONS

      (c) VDD and EVDD
            VDD is the positive power supply pin for P121 to P124 and other than portsNote.
            EVDD is the positive power supply pin for ports other than P20 to P27 and P121 to P124.
            Always make EVDD the same potential as VDD.

            Note With products that are not mounted with an EVDD pin, use VDD as a positive power supply pin other than
                     P20 to P27.

      (d) VSS and EVSS
            VSS is the ground potential pin for P121 to P124 and other than ports.
            EVSS is the ground potential pin for ports other than P20 to P27 and P121 to P124.
            Always make EVSS the same potential as VSS.

            Note With products that are not mounted with an EVSS pin, use VSS as a ground potential pin other than P20 to
                     P27.

2.2.13 RESET
    This is the active-low system reset input pin.

2.2.14 REGC
    This is the pin for connecting regulator output (2.5 V) stabilization capacitance for internal operation. Connect this pin

to VSS via a capacitor (0.47 to 1 F).

                                                                                                                               REGC

                                                                                                                               VSS

    Caution Keep the wiring length as short as possible for the broken-line part in the above figure.

2.2.15 FLMD0
    This is a pin for setting flash memory programming mode.
    Connect FLMD0 to EVSS or VSS in the normal operation mode.
    In flash memory programming mode, connect this pin to the flash memory programmer.

R01UH0008EJ0401 Rev.4.01                                                                                                            90

Jul 15, 2010
78K0/Kx2                                                            CHAPTER 2 PIN FUNCTIONS

2.3 Pin I/O Circuits and Recommended Connection of Unused Pins

    Table 2-3 shows the types of pin I/O circuits and the recommended connections of unused pins.
    See Figure 2-1 for the configuration of the I/O circuit of each type.

Remark The pins mounted depend on the product. See 1.5 Ordering Information (Top View) and 2.1 Pin
              Function List.

                            Table 2-3. Pin I/O Circuit Types (1/3)

            Pin Name            I/O Circuit Type     I/O                 Recommended Connection of Unused Pins
P00/TI000                   5-AQ                  I/O     Input: Independently connect to EVDD or EVSS via a resistor.
P01/TI010/TO00              5-AG                          Output: Leave open.
P02/SO11                    Note 1
P03/SI11                                                  < Digital input setting and analog input setting>
P04/SCK11                   5-AQ                          Independently connect to AVREF or AVSS via a resistor.
P05/TI001/SSI11             5-AG                          
P06/TI011/TO01              5-AQ                          Leave open.
P10/SCK10/TxD0              5-AG
P11/SI10/RxD0               5-AQ
P12/SO10                    11-G
P13/TxD6
P14/RxD6
P15/TOH0
P16/TOH1/INTP5
P17/TI50/TO50
ANI0/P20 to ANI7/P27Note 2

Notes 1. "5-AG" type: 78K0/KE2 whose flash memory is less than 32 KB and 78K0/KD2
               "5-AQ" type: 78K0/KE2 whose flash memory is at least 48 KB and 78K0/KF2
               (Products other than the above are not mounted with P03 to P06.)

          2. ANI0/P20 to ANI7/P27 are set in the analog input mode after release of reset.

Remark With products not provided with an EVDD or EVSS pin, replace EVDD with VDD, or replace EVSS with VSS.

R01UH0008EJ0401 Rev.4.01                                                                                                91

Jul 15, 2010
78K0/Kx2                                                                                   CHAPTER 2 PIN FUNCTIONS

                                    Table 2-3. Pin I/O Circuit Types (2/3)

            Pin Name         I/O Circuit Type        I/O                 Recommended Connection of Unused Pins
P30/INTP1                5-AQ                     I/O
P31/INTP2/OCD1ANote 1                                     Input: Independently connect to EVDD or EVSS via a resistor.
P32/INTP3/OCD1B                                           Output: Leave open.
P33/TI51/TO51/INTP4
P40 to P47               5-AG                             Input: Independently connect to EVDD or EVSS via a resistor, or
P50 to P57               13-AI                                        connect directly to EVSS.
P60/SCL0
P61/SDA0                 13-P                             Output: Leave this pin open at low-level output after clearing
P62/EXSCL0               5-AG                                         the output latch of the port to 0.
P63                      5-AQ
P64 to P67               37                               Input: Independently connect to EVDD or EVSS via a resistor.
P70/KR0 to P77/KR7                                        Output: Leave open.
P120/INTP0/EXLVI
P121/X1/OCD0ANotes 1, 2                                   Input: Independently connect to VDD or VSS via a resistor.
P122/X2/EXCLK/                                            Output: Leave open.
OCD0BNotes 2
P123/XT1Note 2           3-C                      Output Leave open.
P124/XT2/EXCLKSNote 2
P130

Notes 1. Process the P31/INTP2/OCD1A and P121/X1/OCD0A pins of the products mounted with the on-chip debug
              function (PD78F05xxD and 78F05xxDA) as follows, when it is not used when it is connected to a flash
               memory programmer or an on-chip debug emulator.

                                                          P31/INTP2/OCD1A                  P121/X1/OCD0A

              Flash memory programmer connection          Connect to EVSS via a            Connect to VSS via a
                                                          resistor.                        resistor.
              On-chip debug         During reset
              emulator                                    Input: Connect to EVDD or        Input: Connect to VDD or
              connection (when      During reset                     EVSS via a resistor.             VSS via a resistor.
              it is not used as an  released
              on-chip debug                               Output: Leave open.              Output: Leave open.
              mode setting pin)

2. Use recommended connection above in I/O port mode (see Figure 6-3 and Figure 6-4 Format of Clock
     Operation Mode Select Register (OSCCTL)) when these pins are not used.

Remark With products not provided with an EVDD or EVSS pin, replace EVDD with VDD, or replace EVSS with VSS.

R01UH0008EJ0401 Rev.4.01                                                                                                   92

Jul 15, 2010
78K0/Kx2                                                                           CHAPTER 2 PIN FUNCTIONS

                                        Table 2-3. Pin I/O Circuit Types (3/3)

          Pin Name    I/O Circuit Type  I/O                  Recommended Connection of Unused Pins

P140/PCL/INTP6        5-AQ              I/O     Input: Independently connect to EVDD or EVSS via a resistor.

P141/BUZ/BUSY0/INTP7                            Output: Leave open.

P142/SCKA0

P143/SIA0

P144/SOA0             5-AG

        P145/STB0                    -       -  
                                                Make this pin the same potential as EVDD and VDD.
AVREF                            -       -  
                      38-A                   -  Make this pin to have a potential where 1.8 V  AVREF  VDD.
AVSS              2                 Input
                                                Make this pin the same potential as the EVSS and VSS.
        FLMD0
                                                Connect  to  EVSS  or  V Note   .
RESET                                                                 SS

                                                Connect directly to EVDD or via a resistor.

REGC                    -                -  Connect to VSS via capacitor (0.47 to 1 F).

Note FLMD0 is a pin that is used to write data to the flash memory. To rewrite the data of the flash memory on-board,
        connect this pin to EVSS or VSS via a resistor (10 k: recommended). The same applies when executing on-chip
        debugging with a product with an on-chip debug function (PD78F05xxD and 78F05xxDA).

Remark With products not provided with an EVDD or EVSS pin, replace EVDD with VDD, or replace EVSS with VSS.

R01UH0008EJ0401 Rev.4.01                                                                                      93

Jul 15, 2010
78K0/Kx2                                                                                                      CHAPTER 2 PIN FUNCTIONS

Type 2                    Figure 2-1. Pin I/O Circuit List (1/2)
                                                  Type 5-AG

                                                                                                                        EVDD

                                                                                                    Pull-up             P-ch
                                                                                                    enable
                                                                                                              EVDD
IN                                                                                                                P-ch
                                                                                                                  N-ch
                                                                                                        Data

                                                                                                                              IN/OUT

Schmitt-triggered input with hysteresis characteristics  Output
                                                         disable

                                                                                                              EVSS

Type 3-C                                                        Input
                                                                enable

                                                         Type 5-AQ

                                                                                                                        EVDD

                             EVDD                        pullup                                                         P-ch
                          P-ch                           enable
Data                                                                                                          EVDD
                                            OUT             data                                                  P-ch
                          N-ch                                                                                    N-ch        IN/OUT
                                                         output
                              EVSS                       disable

                                                              input                                           EVSS
                                                              enable

Remark With products not provided with an EVDD or EVSS pin, replace EVDD with VDD, or replace EVSS with VSS.

R01UH0008EJ0401 Rev.4.01                                                                                                              94

Jul 15, 2010
78K0/Kx2                                                                                              CHAPTER 2 PIN FUNCTIONS

Type 11-G                                                     Figure 2-1. Pin I/O Circuit List (2/2)
                                                                                        Type 37

                                                        AVREF               Data                      VDD
                                                              P-ch                                       P-ch
Data                                                                                                                              X2,
                                                                                                         N-ch                     XT2
                                                                    IN/OUT  Output                    VSS
                                                                            disable                   VDD                         X1,
                                                                                                                                  XT1
                                                                            RESET                        P-ch
                                                                                                                                IN
        Output                                          N-ch                                             N-ch
        disable                                                                                       VSS
                                                        AVSS                Input                                         P-ch
Comparator                                                                 enable                           N-ch

Series resistor string voltage                    P-ch
                                            AVSS
              _                                                             Data
                         Input enable+
                                                  N-ch

                                                                            Output
                                                                            disable

                                                                            RESET

Type 13-P                                                                         Input
                                                                                  enable
   Data
Output                                                                      Type 38-A
disable
                                                                    IN/OUT
Input
enable                                               N-ch                             input
                                                  EVSS                                enable
Type 13-AI
                                                     N-ch           IN/OUT
    data                                          EVSS
output
disable

input
enable

Remark With products not provided with an EVDD or EVSS pin, replace EVDD with VDD, or replace EVSS with VSS.

R01UH0008EJ0401 Rev.4.01                                                                                                               95

Jul 15, 2010
78K0/Kx2                                                                   CHAPTER 3 CPU ARCHITECTURE
                           CHAPTER 3 CPU ARCHITECTURE

3.1 Memory Space

    Products in the 78K0/Kx2 microcontrollers can access a 64 KB memory space. Figures 3-1 to 3-11 show the memory
maps.

Cautions 1. Regardless of the internal memory capacity, the initial values of the internal memory size
                   switching register (IMS) and internal expansion RAM size switching register (IXS) of all products
                   in the 78K0/Kx2 microcontrollers are fixed (IMS = CFH, IXS = 0CH). Therefore, set the value
                   corresponding to each product as indicated below.

              2. To set the memory size, set IMS and then IXS. Set the memory size so that the internal ROM and
                   internal expansion RAM areas do not overlap.

                  Table 3-1. Set Values of Internal Memory Size Switching Register (IMS)
                  (78K0/KB2, and 38-pin products and 44-pin products of the 78K0/KC2)

                 78K0/KB2  38-pin products and       IMS  ROM Capacity  Internal High-Speed
                                                                           RAM Capacity
          PD78F0500,       44-pin products of
          78F0500A
          PD78F0501,       the 78K0/KC2
          78F0501A
          PD78F0502,       -                    42H       8 KB          512 bytes
          78F0502A
          PD78F0503,       PD78F0511,           04H       16 KB         768 bytes
          78F0503A,        78F0511A             C6H
          78F0503DNote,                         C8H       24 KB         1 KB
          78F0503DANote    PD78F0512,
                           78F0512A                       32 KB         1 KB

                           PD78F0513,
                           78F0513A,
                           78F0513DNote,
                           78F0513DANote

Note The ROM and RAM capacities of the products with the on-chip debug function can be
         debugged by setting IMS, according to the debug target products. Set IMS according to the
         debug target products.

R01UH0008EJ0401 Rev.4.01                                                                            96

Jul 15, 2010
78K0/Kx2                                                                         CHAPTER 3 CPU ARCHITECTURE

Table 3-2. Set Values of Internal Memory Size Switching Register (IMS) and Internal Expansion RAM Size
                Switching Register (IXS) (48-pin products of the 78K0/KC2, 78K0/KD2, 78K0/KE2, and 78K0/KF2)

  48-pin         78K0/KD2            78K0/KE2         78K0/KF2      IMS IXS      ROM           Internal     Internal
products                                                                                                 Expansion
                                  PD78F0531,                -                    Capacity      High-
   of the                         78F0531A                  -                                                RAM
78K0/KC2                          PD78F0532,                -                                  Speed       Capacity
                                  78F0532A         PD78F0544,
                                  PD78F0533,       78F0544A                                    RAM              -
                                  78F0533A         PD78F0545,
                                  PD78F0534,       78F0545A                                    Capacity
                                  78F0534A
PD78F0511,       PD78F0521,       PD78F0535,       PD78F0546,       04H 0CH 16 KB              768 bytes
78F0511A         78F0521A         78F0535A         78F0546A
                 PD78F0522,                                         C6H 0CH 24 KB              1 KB             -
PD78F0512,       78F0522A         PD78F0536,
78F0512A         PD78F0523,       78F0536A                          C8H 0CH 32 KB              1 KB             -
                 78F0523A
PD78F0513,       PD78F0524,                                         CCH 0AH 48 KB              1 KB       1 KB
78F0513A         78F0524A
                 PD78F0525,                                         CFH 08H 60 KB                         2 KB
PD78F0514,       78F0525A
78F0514A                                                            CCH     04H  96 KBNote 2              4 KB
                 PD78F0526,
PD78F0515,       78F0526A                                           Note 2
78F0515A,
78F0515DNote 1,
78F0515DANote 1

         -

          -      PD78F0527,       PD78F0537,       PD78F0547,       CCH 00H      128 KBNote 2             6 KB

                 78F0527A,        78F0537A,        78F0547A,        Note 2

                 78F0527DNote 1,  78F0537DNote 1,  78F0547DNote 1,

                 78F0527DANote 1 78F0537DANote 1 78F0547DANote 1

Notes 1. The ROM and RAM capacities of the products with the on-chip debug function can be debugged according
               to the debug target products. Set IMS and IXS according to the debug target products.

         2. The PD78F05x6 and 78F05x6A (x = 2 to 4) have internal ROMs of 96 KB, and the PD78F05x7,
               78F05x7A, 78F05x7D and 78F05x7DA (x = 2 to 4) have those of 128 KB. However, the set value of IMS of
               these devices is the same as those of the 48 KB product because memory banks are used. For how to set
               the memory banks, see 4.3 Memory Bank Select Register (BANK).

R01UH0008EJ0401 Rev.4.01                                                                                              97

Jul 15, 2010
78K0/Kx2                                                                CHAPTER 3 CPU ARCHITECTURE

                          Figure 3-1. Memory Map (PD78F0500 and 78F0500A)

              FFFFH     Special function registers      &n