datasheet

电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

TQ8025

器件型号:TQ8025
厂商名称:TriQuint Semiconductor Inc. (Qorvo)
厂商官网:http://www.triquint.com
下载文档

文档预览

TQ8025器件文档内容

TRIQUINT                                        S E M I C O N D U C T O R, I N C .

            32  PECL/CML      16 x 16           PECL/CML         32                 TQ8025
   DIح15          Input    Crosspoint            Output             DOح15
(differential)    Buffers  Switch Matrix          Buffers                           PRELIMINARY DATA SHEET
                                                                    (differential)
                                                                                    2.5 Gigabit/sec
RESET                                 16 x 4                   READY              16x16 Digital
LDMODE                                                                              Crosspoint Switch
                           Configuration
CONFIG                       Latches

     ADD15                 4-Bit Shift                           +5V                Features                              SWITCHING
                           Register                              GND                                                         PRODUCTS
          ADD                                                                      16 PECL/CML fully differential
                                4-Bit Shift                      RADD                (back-terminated) outputs
          LOAD                   Register                        RADD1
         CLOCK                                                                      >2.5 Gb/s data bandwidth
       ADDREN                                 Address Generator                       per channel
AUTOCONFIG                                        and Control
                                                                                     >40 Gb/s aggregate bandwidth
                TQ8025
                                                                                     Non-blocking architecture
The TQ8025 is a non-blocking 16 x 16 digital crosspoint switch capable of
data rates greater than 2.5 gigabits per second per port. With a fully               80 ns configuration time
differential internal data path and PECL/CML I/O, the TQ8025 offers an
extremely high data rate with exceptional signal fidelity. The use of fully          Autonomous control of external
differential logic results in low crosstalk, jitter, and signal skew. The             RAM for configuration data
TQ8025 is ideally suited for digital video, data communications,
telecommunication switching, and cross-connect applications.                         Low jitter and signal skew

The non-blocking architecture uses 16 fully independent 16:1 multiplexers            100 ps delay match (one input
which allow each output port to be independently programmed to any input              to all outputs)
port. The TQ8025 offers two programming options: a flexible port-by-port
option, and a fast configuration option.                                             Fully differential data path

                                                                                     132-pin MLC package with
                                                                                      heat spreader

Using the fast configuration option, all 16 switch ports are programmed             Applications
within 80ns by serially loading four 16-bit input port selection words. Two
output pins (RADD0,1) are provided to drive an external RAM                         SONET OC-48 data path
(n x 4 x 16 bits) used to store the switch configuration. An Autoconfigure          Double-speed Fibre Channel
option automatically transfers the new configurations into the switch core.          Hubs and routers
Autoconfiguration occurs after the last input selection word is clocked into         High-definition video switching
the programming registers.                                                          Parallel processing

Data integrity is maintained on all unchanged data paths for both the port-
by-port and fast configuration options.

                           For additional information and latest specifications, see our website: www.triquint.com     1
                       TQ8025

           PRELIMINARY DATA SHEET

Specifications

Table 1. Absolute Maximum Ratings 4

   Storage temperature               TSTORE                      65 C to +150 C
                                     TCH                               150 C
   Junction temperature              TC
   Case temperature with bias 1      VCC                             TJ = 150 C
   Supply voltage 2                  VIN                            0 V to +7.0 V
   Voltage to any input 2            VOUT                       0.5 V to VCC + 0.5 V
   Voltage to any output 2           IIN                        0.5 V to VCC + 0.5 V
   Current to any input 2            IOUT                       1.0 mA to +1.0 mA
   Current from any output 2         POUT
   Power dissipation of output 3                                        40 mA
                                                                       50 mW

   Notes: 1. TC is measured at the case top.
            2. All voltages are measeured with respect to GND 0V and are continuous.

            3. POUT = (VCC VOUT) x IOUT.
            4. Absolute maximum ratings in this table are those beyond which the device's performance may be impaired

               and/or permanent damage may occur.

Table 2. Recommended Operating Conditions 4

   Symbol  Parameter                           Min   Typ        Max                                                    Units  Notes

   TC      Case Operating Temperature          0     --         85                                                       C    1, 3
   VCC     Supply Voltage                                                                                                 V      2
   VTT     Load Termination Supply Voltage     4.75  --         5.25                                                      V      2
   ICC     Current Positive Supply                                                                                        A
   RLOAD   Output Termination Load Resistance        VCC 2.0                                                            
   JC      Thermal Resistance Channel to Case                                                                           C/W
                                               --    --         2.1

                                                     50

                                                                4.5

   Notes: 1. TC measured at case top. Use of adequate heatsink is required.
            2. The VTT and RLOAD combination is subject to maximum output current and power restrictions.
            3. Contact the Factory for extended temperature range applications.
            4. Functionality and/or adherence to electrical specifications is not implied when
               the device is subjected to conditions that exceed, singularly or
               in combination, the operating range specified.

2          For additional information and latest specifications, see our website: www.triquint.com
                                                                                              TQ8025

                                                                                              PRELIMINARY DATA SHEET

Table 3. DC Characteristics -- CML I/O 5

Symbol Description                         Test Conditions                               Min   Nom   Max              Unit

VCOM   Common mode voltage                 (Note 1)         VCC 600                          --    VCC              mV
VDIFF  Differential voltage                (Note 1)
VIH    Input HIGH voltage                  (Note 2)                                      400   --    1200             mV
VIL    Input LOW voltage
VOH    Output HIGH voltage                 (Note 3)                                            --    VCC              mV
VOL    Output LOW voltage                  (Note 3)
IOH    Output HIGH current                 (Note 3, 4)      VCC 1100                         --                     mV
IOL    Output LOW current                  (Note 3, 4)
                                                            VCC 100                          --    VCC              mV

                                                            VCC 1100 --                            VCC 600        mV

                                                                                         20    23    30               mA

                                                                                         0     5     8                mA       SWITCHING
                                                                                                                                  PRODUCTS
Table 4. DC Characteristics -- PECL I/O 5

Symbol Description                         Test Conditions                               Min   Nom   Max              Unit

VCOM   Common mode voltage                 (Note 1)         VCC 1500 -- VCC 1100 mV
VDIFF  Differential voltage                (Note 1)
VIH    Input HIGH voltage                  (Note 2)                                      400   --    1200             mV
VIL    Input LOW voltage
VOH    Output HIGH voltage                 (Note 3)                                            --    VCC 500        mV
VOL    Output LOW voltage                  (Note 3)
IOH    Output HIGH current                 (Note 4)         VCC 2100 --                                             mV
IOL    Output LOW current                  (Note 4)
CIN    Input capacitance                                    VCC 1100                         --    VCC 600        mV
COUT   Output capacitance                  (Note 5)
VESD   ESD breakdown rating                                 VCC 2100 -- VCC 1600 mV

                                                                                         20    23    30               mA

                                                                                         0     5     8                mA

                                                                                         --    --    TBD              pF

                                                                                         --    --    TBD              pF

                                                            Class I                            --    --

Table 5. DC Characteristics -- TTL I/O 5

Symbol Description                         Test Conditions                               Min   Nom   Max              Unit

VIH    Input HIGH voltage                                                                2.0   --    VCC              V
VIL    Input LOW voltage
IIH    Input HIGH current                                                                0     --    0.8              V
IIL    Input LOW current
VOH    Output HIGH voltage                 V(IHMAX)                                      --    --    200              uA
VOL    Output LOW voltage                  V(ILMIN)
CIN    Input capacitance                   IOH = 50 mA                                   400  200  --               uA
COUT   Output capacitance                  IOH = 20 mA
VESD   ESD breakdown rating                                                              2.4   --    VCC              V
                                           (Note 5)
                                                                                         0     --    0.4              V

                                                                                         --    --    TBD              pF

                                                                                         --    --    TBD              pF

                                                            Class I                            --    --

Notes (Tables 3, 4, and 5):  1. Differential inputs.

                             2. VREF = 1300 mV.
                             3. RLOAD = 50 ohms to VTT = VCC 2.0 V.
                             4. Not tested; consistent with VOH and VOL tests.
                             5. Specifications apply over recommended operating ranges.

                             For additional information and latest specifications, see our website: www.triquint.com        3
                            TQ8025

                PRELIMINARY DATA SHEET

Table 6. AC Characteristics

   Symbol       Description                  Test Conditions                           Min                   Typ        Max  Unit

   TPW          D(0:15) minimum pulse width (Note 1)                                   360                   --         --           ps
   TR/F
   TPD          O(0:15) rise/fall time 20-80% (Note 1)                                 --                    --         150          ps
   TSKEW
   TJITTER      D(0:15), O(0:15) delay time (Note 1)                                   --                    --         2.5          ns

                Path delay matching          (Note 1)                                                        300                     ps

                Jitter                       (Note 2)                                  --                    50         --   ps pkpk

   Notes: 1. Minimum VOH to maximum VOL levels.
            2. Crossing of (On)--(NOn) measured with 223 1 PRBS, measured over extended time.

Table 7. TQ8025 Timing -- Normal Configure Mode 1

   Symbol       Parameter                                                              Min.                       Max.       Units

      T1        Hold LOAD low to SAD0:3, DAD0:3                                          2                                    ns
      T2        Setup DAD0:3 to LOAD high                                                0                                    ns
      T3        CONFIGURE pulse low time                                                10                                    ns
      T4        Setup LOAD low to CONFIGURE low                                          3                                    ns
      T5        CONFIGURE low to SIGNAL PATHS updated                                    4                                    ns
      T6        LOAD pulse width high                                                  TBD                                    ns

   Notes: 1. LDMODE = 0; AUTOCONFIG = Don't Care, RESET = 1, CLOCK = Don't Care.

Figure 1. TQ8025 Timing -- Normal Configure Mode

        DAD0:3          DEST ADDR 1                              DEST ADDR 2       T1
        SAD0:3
         LOAD               SRCE ADDR 1      T1
   CONFIGURE                             T6                           SRCE ADDR 2

                                                           T2

                                                                                   T4                    T3

                                                                                                 T5

SIGNAL PATHS                                 OLD CONFIGURATION                                                    NEW CONFIGURATION

LDMODE=0; AUTOCONFIG = Don't Care, RESET = 1, CLOCK = Don't Care.

4               For additional information and latest specifications, see our website: www.triquint.com
                                                                                        TQ8025

                                                                                        PRELIMINARY DATA SHEET

Table 8. TQ8025 Timing -- RAM Loading, Auto-Configure Mode 1

Symbol            Parameter                                                Min.          Max.                                 Units

T1                LOAD high to READY low                                             3                                         ns
                                                                                                                               ns
T2                CLOCK low to READY high                                            3                                         ns
                                                                                                                               ns
T3                ADDREN low to RADD enabled                                         3                                         ns
                                                                                                                               ns
T4                Setup LOAD high to CLOCK high                                      4                                         ns
                                                                                                                               ns
T5                CLOCK low to RADD increment                                        2                                         ns
                                                                                                                               ns
T6                AD0:15 setup before CLOCK low                                      0                                         ns
                                                                                                                               ns
T7                AD0:15 hold time after CLOCK low                                   2                                         ns
                                                                                                                               ns
T8                CLOCK low to INT CONFIGURE high                                    2                                         ns       SWITCHING
                                                                                                                                           PRODUCTS
T9                CONFIGURE low pulse width                                          10

T10               ADDREN high to RADD tristate                                       3

T11               LOAD low prior to 3rd CLOCK low                                    4

T12               LOAD high pulse                                          TBD

T13               CLOCK low to SIGNAL PATHS updated                                  4

T14               CLOCK period                                                       20

T15               LOAD high to INT CONFIGURE low                           TBD

Notes: 1. LDMODE = 1; AUTOCONFIG = 1, RESET = 1, CONFIG = 1.

Figure 2. TQ8025 Timing -- RAM Loading, Auto-Configure Mode

          CLOCK           T4                            T14
                          T12                                 T11
           LOAD
        ADDREN    T3                 T5                                                                       T10
        RADD0:1                 0                                                        0
                                           1            2          3
          READY         T1                                                       T2                                     T1
          AD0:15                     T7
INT CONFIGURE                   T6                                 D3                                               T15
SIGNAL PATHS                     D0        D1           D2                    T8               T9
                                                                               T13
                      T15                                                                NEW CONFIGURATION

                                     OLD CONFIGURATION

LDMODE = 1; AUTOCONFIG = 0, RESET = 1.

Note: INT CONFIGURE is an internal signal shown for clarity of operation.

                                     For additional information and latest specifications, see our website: www.triquint.com         5
                             TQ8025

                 PRELIMINARY DATA SHEET

Table 9. TQ8025 Timing -- RAM Loading, External Configure Pulse Mode 1

   Symbol        Parameter                                                     Min.                          Max.       Units

   T1            LOAD high to READY low                                            3                                     ns
                                                                                                                         ns
   T2            CLOCK low to READY high                                           3                                     ns
                                                                                                                         ns
   T3            ADDREN low to RADD enabled                                        3                                     ns
                                                                                                                         ns
   T4            Setup LOAD high to CLOCK high                                     4                                     ns
                                                                                                                         ns
   T5            CLOCK low to RADD increment                                       2                                     ns
                                                                                                                         ns
   T6            AD0:15 setup before CLOCK low                                     0                                     ns
                                                                                                                         ns
   T7            AD0:15 hold time after CLOCK low                                  2                                     ns
                                                                                                                         ns
   T8            Setup last CLOCK before CONFIGURE low                             2                                     ns

   T9            CONFIGURE low pulse width                                         10

   T10           ADDREN high to RADD tristate                                      3

   T11           LOAD low prior to 3rd CLOCK low                                   4

   T12           LOAD high pulse                                               TBD

   T13           CONFIGURE low to READY low                                    TBD

   T14           CONFIGURE low to SIGNAL PATHS updated                             4

   T15           CLOCK period                                                      20

   Notes: 1. LDMODE = 1; AUTOCONFIG = 0, RESET = 1.

Figure 3. TQ8025 Timing -- RAM Loading, External Configure Pulse Mode

          CLOCK         T4                               T15
                         T12                                    T11
           LOAD
        ADDREN   T3                 T5                                                                             T10
       RADD0:1                 0
                                                     1                  2  3                              0
          READY           T1
         AD0:15                                                                T2      T13
   CONFIGURE                    T6
SIGNAL PATHS                    D0  T7

                                                     D1  D2                D3

                                                                                   T8                        T9

                                                     OLD CONFIGURATION                                    T14
                                                                                                                    NEW CONFIGURATION

LDMODE = 1; AUTOCONFIG = 1, RESET = 1, CONFIG = 1.

6                For additional information and latest specifications, see our website: www.triquint.com
                                            TQ8025

                                            PRELIMINARY DATA SHEET

Typical Performance

Data Rate: 2.5Gb/s
Data Pattern: 2^7 PRBS

Note:  Measured jitter is 68ps pk-pk.
       Signal source jitter is 32ps pk-pk.

                                                                                                                    SWITCHING
                                                                                                                       PRODUCTS

Rise and Fall

Data Rate: 2.5Gb/s
Rise Time: 115ps
Fall Time: 109ps

                        For additional information and latest specifications, see our website: www.triquint.com  7
                           TQ8025

                      PRELIMINARY DATA SHEET

Figure 4. TQ8025 pinout -- top view

                       Vcc
                         Vcc
                            N.C.
                               N.C.
                                 VTT
                                    VTT
                                       Vcc
                                          DI08P
                                            DI08N
                                               DI09P
                                                  DI09N
                                                    Vcc
                                                       DI10P
                                                          DI10N
                                                             DI11P
                                                               DI11N
                                                                  Vcc
                                                                     DI12P
                                                                        DI12N
                                                                          DI13P
                                                                             DI13N
                                                                                Vcc
                                                                                  DI14P
                                                                                     DI14N
                                                                                        DI15P
                                                                                           DI15N
                                                                                             Vcc
                                                                                                DO15N
                                                                                                   DO15P
                                                                                                      DO14N
                                                                                                        DO14P
                                                                                                           Vcc
                                                                                                              GND

                       3332 31 30 29 2827 26 25 24 23 22 21 20 19 18 17 16 15 14 1312 11 10 9 8 7 6 5 4 3 2 1

             GND   34                                                                                                   132  Vcc
              Vcc
            AD15   35                                                                                                   131  Vcc
            AD14                                                                                                             DO13N
            AD13   36                                                                                                   130  DO13P
            AD12                                                                                                             DO12N
              Vcc  37                                                                                                   129  DO12P
            AD11
            AD10   38                                                                                                   128  Vcc
            AD09                                                                                                             DO11N
            AD08   39                                                                                                   127  DO11P
              Vcc                                                                                                            DO10N
    AD07/DAD3      40                                                                                                   126  DO10P
    AD06/DAD2                                                                                                                Vcc
    AD05/DAD1      41                                                                                                   125  DO09N
    AD04/DAD0                                                                                                                DO09P
              Vcc  42                                                                                                   124  DO08N
     AD03/SAD3                                                                                                               DO08P
     AD02/SAD2     43                                                                                                   123  Vcc
     AD01/SAD1                                                                                                               DO07N
     AD00/SAD0     44                                                                                                   122  DO07P
              Vcc                                                                                                            DO06N
          RADD0    45                                                                                                   121  DO06P
          RADD1                                                                                                              Vcc
            LOAD   46                         TQ8025                                                                    120  DO05N
          RESET-   47                                                                                                   119  DO05P
              Vcc                                                                                                            DO04N
   AUTOCONFIG      48                         132-pin Heat Spreader                                                     118  DO04P
          CLOCK                                                                                                              Vcc
         CONFIG    49                         Cavity Down                                                               117  DO03N
         READY-                                                                                                              DO03P
              Vcc  50                                                                                                   116  DO02N
              Vcc                                                                                                            DO02P
                   51                         Top View                                                                  115  Vcc
                   52                                                                                                   114  GND

                   53                                                                                                   113

                   54                                                                                                   112

                   55                                                                                                   111

                   56                                                                                                   110

                   57                                                                                                   109

                   58                                                                                                   108

                   59                                                                                                   107

                   60                                                                                                   106

                   61                                                                                                   105

                   62                                                                                                   104

                   63                                                                                                   103

                   64                                                                                                   102

                   65                                                                                                   101

                   66                                                                                                   100

                       67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 8788 89 90 91 9293 94 95 9697 98 99

                       GND
                         Vcc
                            LDMODE
                               ADDREN
                                 VTT
                                    VTT
                                      Vcc
                                         DI00P
                                            DI00N
                                               DI01P
                                                  DI01N
                                                    Vcc
                                                       DI02P
                                                          DI02N
                                                             DI03P
                                                               DI03N
                                                                  Vcc
                                                                     DI04P
                                                                        DI04N
                                                                          DI05P
                                                                             DI05N
                                                                                Vcc
                                                                                  DI06P
                                                                                     DI06N
                                                                                        DI07P
                                                                                           DI07N
                                                                                             Vcc
                                                                                                DO00P
                                                                                                   DO00N
                                                                                                      DO01P
                                                                                                        DO01N
                                                                                                           Vcc
                                                                                                              Vcc

8  For additional information and latest specifications, see our website: www.triquint.com
                                                  TQ8025

                                                  PRELIMINARY DATA SHEET

Table 10. TQ8025 Pin Descriptions

  Signal       Name/Level                         Description                                                              SWITCHING
  DI00P-DI15P  Data input true and complement                                                                                 PRODUCTS
  DI0N-DI15N   Differential CML/PECL input        Differential data input ports. VH = 0 V, VL = 300 mV max.
  DO0P-DO15P,  Data output true and complement    Internal 50-ohm terminations to VTT (CML = 0 V;ECL = 2.0 V).
  DO0N-DO15N   Differential CML/PECL output       Differential data output ports. 600 mV min. differential swing.
  AD00:15      Input address; TTL input
  RADD0:1      RAM address; TTL output, tristate  Serial input address, LSB first in time; ADn programs output port n.
  ADDREN       Enable RADD0:2; TTL input
  CLOCK        Clock; TTL input                   Used to generate address 0-3 during configure load from RAM.
  AUTOCONFIG   Configure mode; TTL input          When low, enables RADD0:1; when high, forces RADD0:1 tristate.
  READY        READY; open-drain output           Controls cycle time of address generator and AUTOCONFIG.
                                                  When high, internal CONFIGURE is automatically generated.
  LOAD         LOAD; TTL input                    Indicates end of AUTOCONFIG or end of address LOAD cycle
                                                  when high. Reset low by RESET-, CONFIG low, or LOAD rising.
CONFIGURE      CONFIGURE; TTL input               Requires external pullup to VCC.
                                                  For LDMODE=1, ADDREN=0: AUTOCONFIG=0, rising LOAD causes
LDMODE         Load Mode; TTL input               ADDR0:1 to generate RAM addresses, then READY is asserted
                                                  after four clock ticks. For AUTOCONFIG=1, LOAD rising causes
SAD0:3         Source Address; TTL inputs         ADDR0:1 to generate addresses, causing an internal CONFIG
                                                  to be generated, after which READY is asserted. For LDMODE=0,
DAD0:3         Destination Address; TTL input     see SAD0:3 and DAD0:3.
                                                  Used to load address contents of internal address registers.
VCC, GND, VTT  +5V, Ground;                       Active LOW. Crosspoint will be configured within 4 ns
RESET         Termination Voltage                (objective) of CONFIG falling low.
               Reset; TTL Input                   When floated high, AD0-15 are used for configuration.
                                                  When tied low, SAD0-3 and DAD0-3 are used for configuration.
                                                  When AUTOCONFIG is disabled, and AD08-15 are ignored.
                                                  When LDMODE is low, specifies input address to be connected
                                                  to output port specified by DAD0:3. Latched by falling LOAD
                                                  (LDMODE=0).
                                                  When LDMODE is low, specifies output address to be connected
                                                  to input port specified by SAD0:3. Latched by falling LOAD
                                                  (LDMODE=0).
                                                  Power and ground pins.
                                                  VTT = GND for CML inputs; VTT = VCC 2V for PECL inputs.
                                                  While low, programs all output ports to connect to input port 0.
                                                  Strobing CONFIG after reset restores user port programming
                                                  if device power was stable since last user programming and
                                                  during RESET. Active low, Schmitt triggered.

               For additional information and latest specifications, see our website: www.triquint.com                  9
                TQ8025

    PRELIMINARY DATA SHEET

Figure 5. Mechanical Dimensions                                                 Top view                                   1.170 +.006
Bottom view
                                                                                             PIN 1                        .950 +.006
                                                                                             INDEX                              .800

                                                                                                                 1  132

                                                                    CERAMIC OR        A                                                 A

                                                                    METAL LID

                                                                                                                    0.325
                                                                                                                     .005

                                                                                .025

                             CHIP CAPACITOR, 4 PLACES                                                       .010 +.0015
                                                                                                                 BSC
Section A-A
                                                                                1. Part is symmetrical about the center axes.
                       .060                                                     2. Centerline bisects center pin in both directions.
                                                                                3. See pad detail below.

                             HEAT SPREADER                          .125                    0.025
                                                                                           centers
                             DEVICE
                                                                                CL
                             SEATING PLANE                                                                                                      0.015
                                                              .064                                                                      0.010

                                                                                         0.525                              0.105
                                                                                CL                                  PAD LAYOUT DETAIL

Ordering Information

    TQ8025                   2.5 Gb/s 16x16 Crosspoint Switch

Additional Information

For latest specifications, additional product information,
worldwide sales and distribution locations, and information about TriQuint:

    Web: www.triquint.com Tel: (503) 615-9000
    Email: sales@tqs.com Fax: (503) 615-8900

For technical questions and additional information on specific applications:
    Email: applications@tqs.com

The information provided herein is believed to be reliable; TriQuint assumes no liability for inaccuracies or
ommisions. TriQuint assumes no responsibility for the use of this information, and all such information
shall be entirely at the user's own risk. Prices and specifications are subject to change without notice.
No patent rights or licenses to any of the circuits described herein are implied or granted to any third party.
TriQuint does not authorize or warrant any TriQuint product for use in life-support devices and/or systems.

Copyright 1998 TriQuint Semiconductor, Inc. All rights reserved.

Revision 0.3.A August 1998

10  For additional information and latest specifications, see our website: www.triquint.com
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved