电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

TPS7350

器件型号:TPS7350
器件类别:稳压器
文件大小:638.55KB,共0页
厂商名称:TI [Texas Instruments]
厂商官网:http://www.ti.com/
下载文档

器件描述

3.3 V FIXED POSITIVE LDO REGULATOR, 0.4 V DROPOUT,

3.3 V 固定正电压低压差线性稳压器稳压器, 0.4 V 压差,

参数

TPS7350功能数量 1
TPS7350端子数量 20
TPS7350最大输出电流 0.5000 A
TPS7350最大输出电压 3.37 V
TPS7350最小输出电压 3.23 V
TPS7350最大输入电压 10 V
TPS7350最小输入电压 3.77 V
TPS7350加工封装描述 GREEN, PLASTIC, TSSOP-20
TPS7350无铅 Yes
TPS7350状态 ACTIVE
TPS7350包装形状 RECTANGULAR
TPS7350包装尺寸 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
TPS7350表面贴装 Yes
TPS7350端子形式 GULL WING
TPS7350端子间距 0.6500 mm
TPS7350端子涂层 NICKEL PALLADIUM GOLD
TPS7350端子位置 DUAL
TPS7350包装材料 PLASTIC/EPOXY
TPS7350最大电压差 0.4000 V
TPS7350调节类型 FIXED POSITIVE LDO REGULATOR
TPS7350额定输出电压 3.3 V

文档预览

TPS7350相关参考设计

Reference Designs for: Part TPS7350

TPS7350器件文档内容

                              TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

                                                             LOW-DROPOUT VOLTAGE REGULATORS
                                                    WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                      SLVS124F JUNE 1995 REVISED JANUARY 1999

D Available in 2.5-V, 3-V, 3.3-V, 4.85-V, and 5-V                                                 D OR P PACKAGE
                                                                                                      (TOP VIEW)
     Fixed-Output and Adjustable Versions
                                                               GND 1                                        8 RESET
D Integrated Precision Supply-Voltage                            EN 2                                       7 SENSE/FB
                                                                  IN 3                                      6 OUT
     Supervisor Monitoring Regulator Output                       IN 4                                      5 OUT

     Voltage                                                                                      PW PACKAGE
                                                                                                   (TOP VIEW)
D Active-Low Reset Signal with 200-ms Pulse
                                                                                                  GND 1     20 RESET
     Width                                                                                        GND 2     19 NC
                                                                                                  GND 3     18 NC
D Very Low Dropout Voltage . . . Maximum of                                                                 17 FB
                                                                                                    NC 4    16 NC
     35 mV at IO = 100 mA (TPS7350)                                                                 NC 5    15 SENSE
                                                                                                    EN 6    14 OUT
D Low Quiescent Current Independent of                                                            NC 7    13 OUT
                                                                                                     IN 8   12 NC
     Load . . . 340 A Typ                                                                           IN 9   11 NC
                                                                                                     IN 10
D Extremely Low Sleep-State Current,

         0.5 A Max

D 2% Tolerance Over Full Range of Load,

     Line, and Temperature for Fixed-Output
     Versions

D Output Current Range of 0 mA to 500 mA
D TSSOP Package Option Offers Reduced

     Component Height For Critical Applications

description                                          NC No internal connection
                                                      SENSE Fixed voltage options only

The TPS73xx devices are members of a family of         (TPS7325, TPS7330, TPS7333, TPS7348, and TPS7350)
micropower low-dropout (LDO) voltage regulators.      FB Adjustable version only (TPS7301)

They are differentiated from the TPS71xx and TPS72xx LDOs by their integrated delayed microprocessor-reset

function. If the precision delayed reset is not required, the TPS71xx and TPS72xx should be considered.

                                            AVAILABLE OPTIONS

           OUTPUT VOLTAGE     NEGATIVE-GOING RESET             PACKAGED DEVICES
                      (V)     THRESHOLD VOLTAGE (V)
                                                                                                                        CHIP FORM
TJ                                                    SMALL    PLASTIC DIP                                  TSSOP             (Y)
                                                     OUTLINE          (P)                                    (PW)
           MIN TYP MAX        MIN    TYP    MAX
                                                         (D)

           4.9    5 5.1       4.55   4.65   4.75 TPS7350QD TPS7350QP TPS7350QPW TPS7350Y

           4.75 4.85 4.95     4.5    4.6           4.7 TPS7348QD TPS7348QP TPS7348QPW TPS7348Y

40C to   3.23  3.3 3.37    2.868  2.934      3 TPS7333QD    TPS7333QP                                    TPS7333QPW  TPS7333Y
125C      2.94    3 3.06     2.58   2.64   2.7 TPS7330QD     TPS7330QP                                    TPS7330QPW  TPS7330Y
           2.425               2.23   2.32  2.39 TPS7325QD     TPS7325QP                                    TPS7325QPW  TPS7325Y
                  2.5 2.575

               Adjustable     1.101 1.123 1.145 TPS7301QD TPS7301QP TPS7301QPW TPS7301Y
             1.2 V to 9.75 V

The D and PW packages are available taped and reeled. Add an R suffix to device type (e.g., TPS7350QDR). The TPS7301Q is programmable
using an external resistor divider (see application information). The chip form is tested at 25C.

The TPS7325 has a tolerance of 3% over the full temperature range.
The TPS71xx and the TPS72xx are 500-mA and 250-mA output regulators respectively, offering performance similar to that of the TPS73xx but

  without the delayed-reset function. The TPS72xx devices are further differentiated by availability in 8-pin thin-shrink small-outline packages
  (TSSOP) for applications requiring minimum package size.

           Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of
           Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.

PRODUCTION DATA information is current as of publication date.                                    Copyright 1999, Texas Instruments Incorporated
Products conform to specifications per the terms of Texas Instruments                                                                                      1
standard warranty. Production processing does not necessarily include
testing of all parameters.

                                                    POST OFFICE BOX 655303 DALLAS, TEXAS 75265
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

description (continued)

       The RESET output of the TPS73xx initiates a reset in microcomputer and microprocessor systems in the event
       of an undervoltage condition. An internal comparator in the TPS73xx monitors the output voltage of the regulator
       to detect an undervoltage condition on the regulated output voltage.

       If that occurs, the RESET output (open-drain NMOS) turns on, taking the RESET signal low. RESET stays low
       for the duration of the undervoltage condition. Once the undervoltage condition ceases, a 200-ms (typ) time-out
       begins. At the completion of the 200-ms delay, RESET goes high.

       An order of magnitude reduction in dropout voltage and quiescent current over conventional LDO performance
       is achieved by replacing the typical pnp pass transistor with a PMOS device.

       Because the PMOS device behaves as a low-value resistor, the dropout voltage is very low (maximum of 35 mV
       at an output current of 100 mA for the TPS7350) and is directly proportional to the output current (see Figure 1).
       Additionally, since the PMOS pass element is a voltage-driven device, the quiescent current is low and remains
       constant, independent of output loading (typically 340 A over the full range of output current, 0 mA to 500 mA).
       These two key specifications yield a significant improvement in operating life for battery-powered systems.

       The LDO family also features a sleep mode; applying a logic high signal to EN (enable) shuts down the regulator,
       reducing the quiescent current to 0.5 A maximum at TJ = 25C.

       The TPS73xx is offered in 2.5-V, 3-V, 3.3-V, 4.85-V, and 5-V fixed-voltage versions and in an adjustable version
       (programmable over the range of 1.2 V to 9.75 V). Output voltage tolerance is specified as a maximum of 2%
       over line, load, and temperature ranges (3% for the 2.5 V and the adjustable version). The TPS73xx family is
       available in PDIP (8 pin), SO (8 pin) and TSSOP (20 pin) packages. The TSSOP has a maximum height of
       1.2 mm.

                         0.3                                                                   TPS73xxPW
                                   TA = 25C
                                                                  TPS7330     VI            8  IN RESET      20               To System
                        0.25                                TPS7333        0.1 F                                             Reset
   Dropout Voltage V                        TPS7325                                        9                      15       250 k
                         0.2                                                                       IN  SENSE
                                                             TPS7348                                                          VO
                        0.15                                                                10                      14
                                                                                                   IN     OUT                CO
                         0.1                                                                                            +
                                                                                            6                   13
                        0.05                                                                     EN    OUT                10 F

                                                                                                        GND              CSR = 1
                                                                                                       12 3

                                              TPS7350

             0                                                              TPS7325, TPS7330, TPS7333, TPS7348, TPS7350 (fixed-voltage
               0 50 100 150 200 250 300 350 400 450 500
                                                                             options)
                                IO Output Current mA                    Capacitor selection is nontrivial. See application information

   Figure 1. Dropout Voltage Versus Output Current                           section for details.

                                                                                 Figure 2. Typical Application Configuration

2                                              POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                           TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                                           LOW-DROPOUT VOLTAGE REGULATORS

                                                  WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                                                SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS73xxY chip information

       These chips, when properly assembled, display characteristics similar to those of the TPS73xxQ. Thermal
       compression or ultrasonic bonding may be used on the doped aluminum bonding pads. Chips may be mounted
       with conductive epoxy or a gold-silicon preform.

                  BONDING PAD ASSIGNMENTS                                                                (5) SENSE
                                                                                                         (6) FB
                                (5)        (4)                        IN (3)          TPS73xx (4)
                                                                               (2)
                           (6)                                                                                     OUT
                                                                     EN                                  (7)

                                                                                                                   RESET

                                                                                            (1)

             (7)                                                                      GND
    80
                                                                     CHIP THICKNESS: 15 TYPICAL

                                                                     BONDING PADS: 4 4 MINIMUM

                                                                     TJmax = 150C
                                                                     TOLERANCES ARE 10%.

                                                                     ALL DIMENSIONS ARE IN MILS.

                  (1) (2)                                (3)      SENSE Fixed voltage options only (TPS7325, TPS7330,
                                     92                            TPS7333, TPS7348, and TPS7350)

                                                                  FB Adjustable version only (TPS7301)

                                                                 NOTE A. For most applications, OUT and SENSE should
                                                                               be tied together as close as possible to the device;
                                                                               for other implementations, refer to SENSE-pin
                                                                               connection discussion in the applications
                                                                               information section of this data sheet.

functional block diagram

IN                                                                                    RESISTOR DIVIDER OPTIONS

                                                                                   DEVICE   R1          R2 UNIT

EN                _                                                                   TPS7301  0                          
  Vref            +
                                                                     RESET            TPS7325 260 233                     k
                                                                          OUT
                                                                                      TPS7330 358 233                     k

                                                                                      TPS7333 420 233                     k

                                                                                      TPS7348 726 233                     k

                                                                                      TPS7350 756 233                     k

                                                                                      NOTE A. Resistors are nominal values only.

                                     +  Delayed                      SENSE/FB

                                     _  Reset                    R1
                                                                                                             COMPONENT COUNT

                                                                                               MOS transistors 464

                                                                 R2                            Bilpolar transistors 41

                                                                                               Diodes                     4

                                                                                               Capacitors                 17

                                                                                               Resistors                  76

                                                   GND

For most applications, SENSE should be externally connected to OUT as close as possible to the device. For other implementations, refer to
  SENSE-pin connection discussion in applications information section.

Switch positions are shown with EN low (active).

                                        POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                          3
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

timing diagram

                                    VI

   Vres                                                                                                    Vres
                                                                                                     t
                      VO  VIT +                 VIT +
                                                                               VIT
   Threshold
      Voltage

                                         VIT

                                                                               t

   RESET

   Output                        200 ms                200 ms

    Output                    Delay                 Delay                   Output
    Undefined                                                          Undefined
                                                                               t
    Vres is the minimum input voltage for a valid RESET. The symbol Vres is not currently listed within EIA or JEDEC standards

   for semiconductor symbology.

absolute maximum ratings over operating free-air temperature range (unless otherwise noted)

       Input voltage range, VI, RESET, SENSE, EN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0.3 V to 11 V
       Output current, IO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2 A
       Continuous total power dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . See Dissipation Rating Tables 1 and 2
       Operating virtual junction temperature range, TJ . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55C to 150C
       Storage temperature range, Tstg . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65C to 150C
       Lead temperature 1,6 mm (1/16 inch) from case for 10 seconds . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260C

Stresses beyond those listed under "absolute maximum ratings" may cause permanent damage to the device. These are stress ratings only, and
  functional operation of the device at these or any other conditions beyond those indicated under "recommended operating conditions" is not
  implied. Exposure to absolute-maximum-rated conditions for extended periods may affect device reliability.

All voltage values are with respect to network terminal ground.

4                                 POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                       TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

                                                      LOW-DROPOUT VOLTAGE REGULATORS
                                             WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                               SLVS124F JUNE 1995 REVISED JANUARY 1999

                 DISSIPATION RATING TABLE 1 FREE-AIR TEMPERATURE (SEE FIGURE 3)

          PACKAGE      TA  25C    DERATING FACTOR                                                                                           TA = 70C      TA = 125C
                   POWER RATING     ABOVE TA = 25C                                                                                      POWER RATING   POWER RATING
                D                         5.8 mW/C
                P         725 mW          9.4 mW/C                                                                                            464 mW         145 mW
              PW        1175 mW           5.6 mW/C                                                                                            752 mW         235 mW
                          700 mW                                                                                                               448 mW         140 mW

                   DISSIPATION RATING TABLE 2 CASE TEMPERATURE (SEE FIGURE 4)

          PACKAGE      TC  25C    DERATING FACTOR                                                                                           TC = 70C     TC = 125C
                   POWER RATING     ABOVE TC = 25C                                                                                      POWER RATING   POWER RATING

              D           2188 mW         9.4 mW/C                                                                                            1765 mW  1248 mW

              P           2738 mW         21.9 mW/C                                                                                           1752 mW  548 mW

          PW              4025 mW         32.2 mW/C                                                                                           2576 mW  805 mW

           Refer to Thermal Information section for detailed power dissipation considerations when using the

          TSSOP package.

          MAXIMUM CONTINUOUS DISSIPATION                                                                                                           MAXIMUM CONTINUOUS DISSIPATION
                                    vs                                                                                                                                       vs

                  FREE-AIR TEMPERATURE                                                                                                                        CASE TEMPERATURE

1400                                                                                                                                     4800
                                                                                                                                         4400
PD Maximum Continuous Dissipation mW
                                                                                               PD Maximum Continuous Dissipation mW12004000
                                                                                                                                         3600
1000                                                                                                                                     3200           PW Package
800                                                                                                                                                    RJC = 37C/W
600
400                    P Package                                                                                                        2800                         P Package
200                    RJA = 106C/W                                                                                                    2400                         RJC = 46C/W
                                                                                                                                         2000
                                               D Package                                                                                 1600
                                               RJA = 172C/W
                                                                                                                                         1200           D Package
          PW Package                                                                                                                      800           RJC = 57C/W
          RJA = 178C/W                                                                                                                   400

0                                                                                                                                        0

      25  50       75      100     125    150                                                                                                  25  50   75            100  125      150

          TA Free-Air Temperature C                                                                                                                TC Case Temperature C

                 Figure 3                                                                                                                               Figure 4

                                    POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                                                                          5
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

recommended operating conditions

                                                                                   MIN MAX UNIT

                                     TPS7301Q                                      2.47                                              10  V
                                     TPS7325Q
                                                                                   3.1                                               10

Input voltage, VI                    TPS7330Q                                      3.5                                               10 V
                                     TPS7333Q
                                                                                   3.77                                              10

                                     TPS7348Q                                      5.2                                               10 V

                                     TPS7350Q                                      5.33                                              10

High-level input voltage at EN, VIH                                                2                                                     V

Low-level input voltage at EN, VIL                                                                                                   0.5 V

Output current range, IO                                                           0 500 mA

Operating virtual junction temperature range, TJ                                    40 125 C

Minimum input voltage defined in the recommended operating conditions is the maximum specified output voltage plus dropout voltage, VDO,
  at the maximum specified load range. Since dropout voltage is a function of output current, the usable range can be extended for lighter loads.

   + ) To calculate the minimum input voltage for the maximum load current used in a given application, use the following equation:
          VI(min) VO(max) VDO(max load)

   Because the TPS7301 is programmable, rDS(on) should be used to calculate VDO before applying the above equation. The equation for calculating
   VDO from rDS(on) is given in Note 2 in the TPS7301 electrical characteristics table. The minimum value of 2.97 V is the absolute lower limit for
   the recommended input voltage range for the TPS7301.

6                                     POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                   TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

                                                                  LOW-DROPOUT VOLTAGE REGULATORS
                                                         WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                           SLVS124F JUNE 1995 REVISED JANUARY 1999

electrical characteristics at IO = 10 mA, EN = 0 V, Co = 4.7 F (CSR = 1 ), SENSE/FB shorted to
OUT (unless otherwise noted)

PARAMETER                                          TEST CONDITIONS                    TJ                     MIN TYP MAX UNIT

Ground current (active mode)             EN  0.5 V,            VI = VO + 1 V,         25C                       340 400
                                                                               40C to 125C                                         A
                                         0 mA  IO  500 mA
                                                                                                                            550

Input current (standby mode)             EN = VI,         2.7 V  VI  10 V             25C                       0.01 0.5
                                                                               40C to 125C                                          A

                                                                                                                                2

Output current limit                     VO = 0 V,        VI = 10 V                   25C                       1.2       2  A
                                                                               40C to 125C
                                                                                                                           2

Pass-element leakage current in standby  EN = VI,         2.7 V  VI  10 V             25C                       0.01 0.5
mode                                                                            40C to 125C                                          A

                                                                                                                                1

RESET leakage current                                                                                   25C     0.02 0.5
                                         Normal operation, V at RESET = 10 V 40C to 125C                                            A

                                                                                                                             0.5

Output voltage temperature coefficient                                          40C to 125C                   61        75 ppm/C

Thermal shutdown junction temperature                                                                            165          C

EN logic high (standby mode)             2.5 V  VI  6 V                                                       2                       V
EN logic low (active mode)               6 V  VI  10 V                         40C to 125C                             0.5

                                         2.7 V  VI  10 V                                                   2.7                        V
                                                                                      25C                                 0.5
                                                                               40C to 125C

EN hysteresis voltage                                                                  25C                      50           mV

EN input current                         0 V  VI  10 V                                25C                     0.5 0.001  0.5
                                                                               40C to 125C                0.5                  A

                                                                                                                           0.5

Minimum VI for active pass element                                                    25C                       2.05 2.5
                                                                               40C to 125C                                           V

                                                                                                                             2.5

Minimum VI for valid RESET               IO(RESET) = 300 A                         25C                       1 1.5
                                                                               40C to 125C                                       V

                                                                                                                         1.9

CSR (compensation series resistance) refers to the total series resistance, including the equivalent series resistance (ESR) of the capacitor, any

  series resistance added externally, and PWB trace resistance to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

be taken into account separately.

                                          POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                       7
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7301Q electrical characteristics at IO = 10 mA, VI = 3.5 V, EN = 0 V, Co = 4.7 F (CSR = 1 ), FB
shorted to OUT at device leads (unless otherwise noted)

   PARAMETER                                  TEST CONDITIONS                            TJ              MIN TYP MAX UNIT
                                                                                        25C
                                                                                                                1.182      V

Reference voltage (measured at FB) 2.5 V  VI  10 V,              5 mA  IO  500 mA,       40C to 125C 1.147          1.217 V
                                                     See Note 1

Reference voltage temperature                                                            40C to 125C         61     75 ppm/C
coefficient

                                VI = 2.4 V,                      50 A  IO  150 mA             25C             0.7    1
                                                                                        40C to 125C
                                                                                                                       1

Pass-element series resistance  VI = 2.4 V,                      150 mA  IO  500 mA            25C             0.83 1.3
(See Note 2)                    VI = 2.9 V,                      50 A  IO  500 mA       40C to 125C                     1.3
                                                                                                                                       
                                                                                               25C
                                                                                        40C to 125C         0.52 0.85
                                                                                                                           0.85

                                VI = 3.9 V,                      50 A  IO  500 mA             25C             0.32
                                VI = 5.9 V,                      50 A  IO  500 mA             25C
                                                                 50 A  IO  500 mA,            25C             0.23
                                VI = 2.5 V to 10 V,                                     40C to 125C
Input regulation                See Note 1                                                                      3      18  mV

                                                                                                                       25

                                2.5 V  VI  10 V,                 IO = 5 mA to 500 mA,          25C             5      14  mV
                                See Note 1                       IO = 50 A to 500 mA,   40C to 125C
Output regulation                                                                                                      25
                                2.5 V  VI  10 V,                                               25C
                                See Note 1                                              40C to 125C         7      22  mV

                                                                                                                       54

                                                                 IO = 50 A             25C             48     59

Ripple rejection                f = 120 Hz                                              40C to 125C  44                dB

                                                                 IO = 500 mA,           25C             45     54

                                                                 See Note 1             40C to 125C  44

Output noise-spectral density   f = 120 Hz                                              25C                    2          V/Hz

                                                                 Co = 4.7 F                   25C             95
                                                                 Co = 10 F                    25C
Output noise voltage            10 Hz  f  100 kHz                Co = 100 F                   25C             89         Vrms
                                                                                        40C to 125C
RESET trip-threshold voltage                                                                  25C             74
RESET hysteresis voltage                                                                      25C
RESET output low voltage       VO(FB) decreasing                                        40C to 125C  1.101         1.145 V

                                Measured at VO(FB)                                                              12         mV

                                VI = 2.13 V,                     IO(RESET) = 400 A                             0.1 0.4
                                                                                                                                      V

                                                                                                                           0.4

FB input current                                                                        25C             10 0.1      10
                                                                                                                                nA
                                                                                        40C to 125C 20
                                                                                                                       20

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance

  to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

  be taken into account separately.
Output voltage programmed to 2.5 V with closed-loop configuration (see application information).

NOTES: 1. When VI < 2.9 V and IO > 150 mA simultaneously, pass element rDS(on) increases (see Figure 33) to a point where the resulting
                  dropout voltage prevents the regulator from maintaining the specified tolerance range.

            2. To calculate dropout voltage, use equation: VDO = IO  rDS(on)
                  rDS(on) is a function of both output current and input voltage. This parametric table lists rDS(on) for VI = 2.4 V, 2.9 V, 3.9 V, and
                  5.9 V, which corresponds to dropout conditions for programmed output voltages of 2.5 V, 3 V, 4 V, and 6 V respectively. For other

   programmed values, refer to Figure 33.

8                               POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                 TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

                                                                LOW-DROPOUT VOLTAGE REGULATORS
                                                       WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                         SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7325Q electrical characteristics at IO = 10 mA, VI = 3.5 V, EN = 0 V, Co = 10 F (CSR = 1 ), SENSE
shorted to OUT (unless otherwise noted)

              PARAMETER                       TEST CONDITIONS                    TJ                   MIN  TYP MAX          UNIT
Output voltage                                                                  25C                 2.45   2.5 2.55          V
                                 3.5 V  VI  10 V,     5 mA  IO  500 mA    40C to 125C            2.425           2.575
                                 IO = 10 mA,          VI = 2.97 V               25C                           5
                                                                         40C to 125C                                14

Dropout voltage                 IO = 100 mA,         VI = 2.97 V               25C                       50   80          mV
                                                                         40C to 125C
                                                                                                                150

                                 IO = 500 mA,         VI = 2.97 V               25C                       270 400
                                                                         40C to 125C                              600

Pass-element series resistance  (2.97 V VO)/IO,    VI = 2.97 V,              25C                       0.5 0.7
                                 IO = 500 mA                              40C to 125C                                         

                                                                                                                      1.4

Input regulation                 VI = 3.5 V to 10 V,  50 A  IO  500 mA         25C                       6    20          mV
                                                                         40C to 125C
                                                                                                                25

                                 IO = 5 mA to 500 mA, 3.5 V  VI  10 V           25C                       20   32          mV
                                 IO = 50 A to 500 mA, 3.5 V  VI  10 V    40C to 125C
Output regulation                                                                                               50
                                                                                25C
                                                                         40C to 125C                   28   60          mV

                                                                                                                100

                                                      IO = 50 A                            25C    50     53

Ripple rejection                 f = 120 Hz                               40C to 125C            49                      dB

                                                      IO = 500 mA                           25C    49     53

                                                                         40C to 125C            32

Output noise-spectral density    f = 120 Hz                                                 25C           2                V/Hz

                                                      Co = 4.7 F                           25C           274

Output noise voltage             10 Hz  f  100 kHz Co = 10 F                               25C           228              Vrms

                                                      Co = 100 F                           25C           159

RESET trip-threshold voltage     VO decreasing                            40C to 125C 2.23 2.32 2.39 V

RESET output low voltage         VI = 2.1 V,                                                  25C         0.14 0.4
                                                      IO(RESET) = 0.8 mA 40C to 125C                                         V

                                                                                                                       0.4

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance
  to Co.

Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must
  be taken into account separately.

Dropout test and pass-element series resistance test are not production tested. Test method requires SENSE terminal to be disconnected from
  output voltage.

                                              POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                            9
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7330Q electrical characteristics at IO = 10 mA, VI = 4 V, EN = 0 V, Co = 4.7 F (CSR = 1 ), SENSE
shorted to OUT (unless otherwise noted)

              PARAMETER                      TEST CONDITIONS                  TJ                 MIN   TYP MAX UNIT
Output voltage                                                               25C                2.94
                                4 V  VI  10 V,     5 mA  IO  500 mA    40C to 125C                  3
                                IO = 10 mA,        VI = 2.94 V               25C                                          V
                                                                      40C to 125C
                                                                                                              3.06

                                                                                                       5.2  7

                                                                                                            10

                                IO = 100 mA,       VI = 2.94 V               25C                      52   75         mV
                                                                      40C to 125C
Dropout voltage                                                                                             100

                                IO = 500 mA,       VI = 2.94 V               25C                      267 450
                                                                      40C to 125C                             500

Pass-element series resistance  (2.94 V VO)/IO,  VI = 2.94 V,              25C                      0.5 0.7
                                IO = 500 mA                            40C to 125C                                       

                                                                                                                    1

Input regulation                VI = 4 V to 10 V,  50 A  IO  500 mA         25C                      6    23         mV
                                                                      40C to 125C
                                                                                                            29

                                IO = 5 mA to 500 mA, 4 V  VI  10 V           25C                      20   32         mV
                                IO = 50 A to 500 mA, 4 V  VI  10 V    40C to 125C
Output regulation                                                                                           60
                                                                             25C
                                                                      40C to 125C                  28   60         mV

                                                                                                            120

                                                   IO = 50 A                 25C               43    53

Ripple rejection                f = 120 Hz                            40C to 125C            40                    dB

                                                   IO = 500 mA                25C               39    53

                                                                      40C to 125C            36

Output noise-spectral density   f = 120 Hz                                    25C                     2               V/Hz

                                                   Co = 4.7 F                25C                     274

Output noise voltage            10 Hz  f  100 kHz Co = 10 F                  25C                     228             Vrms

                                                   Co = 100 F                25C                     159

RESET trip-threshold voltage    VO decreasing                         40C to 125C 2.58 2.64 2.7 V

RESET output low voltage        VI = 2.6 V,                                                25C        0.14 0.4
                                                   IO(RESET) = 0.8 mA 40C to 125C                                        V

                                                                                                                   0.4

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance
  to Co.

Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must
  be taken into account separately.

10                               POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                   TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

                                                                  LOW-DROPOUT VOLTAGE REGULATORS
                                                         WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                           SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7333Q electrical characteristics at IO = 10 mA, VI = 4.3 V, EN = 0 V, Co = 4.7 F (CSR = 1 ),
SENSE shorted to OUT (unless otherwise noted)

                PARAMETER                       TEST CONDITIONS                  TJ                 MIN TYP MAX UNIT
Output voltage
                                                                                 25C                   3.3             V

                                   4.3 V  VI  10 V, 5 mA  IO  500 mA 40C to 125C 3.23                    3.37

                                   IO = 10 mA,          VI = 3.23 V              25C                   4.5  7
                                                                           40C to 125C
                                                                                                             8

                                   IO = 100 mA,         VI = 3.23 V              25C                   44   60         mV
                                                                           40C to 125C
Dropout voltage                                                                                              80

                                   IO = 500 mA,         VI = 3.23 V              25C                   235 300
                                                                           40C to 125C                          400

Pass-element series resistance     (3.23 V VO)/IO,    VI = 3.23 V,             25C                   0.44 0.6
                                   IO = 500 mA                            40C to 125C                                       

                                                                                                                    0.8

Input regulation                   VI = 4.3 V to 10 V,                                        25C      6    23         mV
                                                        50 A  IO  500 mA 40C to 125C
                                                                                                             29

                                   IO = 5 mA to 500 mA, 4.3 V  VI  10 V          25C                   21   38         mV
                                   IO = 50 A to 500 mA, 4.3 V  VI  10 V   40C to 125C
Output regulation                                                                                            75
                                                                                 25C
                                                                           40C to 125C               31   60         mV

                                                                                                             120

                                                        IO = 50 A               25C               43  51

Ripple rejection                   f = 120 Hz                              40C to 125C           40                  dB

                                                        IO = 500 mA              25C               39  49

                                                                           40C to 125C           36

Output noise-spectral density      f = 120 Hz                                    25C                   2               V/Hz

                                                        Co = 4.7 F              25C                   274
                                                        Co = 10 F
Output noise voltage               10 Hz  f  100 kHz    Co = 100 F              25C                   228             Vrms
RESET trip-threshold voltage       VO decreasing                                                                           V
                                                                                 25C                   159

                                                                           40C to 125C 2.868

RESET hysteresis voltage                                                         25C                   18              mV

RESET output low voltage           VI = 2.8 V,                                                25C      0.17 0.4
                                                        IO(RESET) = 1 mA 40C to 125C                                      V

                                                                                                                    0.4

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance

  to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

be taken into account separately.

                                    POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                    11
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7348Q electrical characteristics at IO = 10 mA, VI = 5.85 V, EN = 0 V, Co = 4.7 F (CSR = 1 ),
SENSE shorted to OUT (unless otherwise noted)

                PARAMETER                      TEST CONDITIONS                     TJ       MIN   TYP MAX UNIT
Output voltage                                                                    25C      4.75
                                   5.85 V  VI  10 V,  5 mA  IO  500 mA      40C to 125C        4.85
Dropout voltage                    IO = 10 mA,        VI = 4.75 V                 25C        42                          V
                                                                            40C to 125C    39
Pass-element series resistance                                                    25C        39             4.95
Input regulation                                                            40C to 125C    35
Output regulation                                                                 25C            2.9       6
                                                                            40C to 125C
Ripple rejection                                                                  25C                      8
Output noise-spectral density                                              40C to 125C
                                   IO = 100 mA,       VI = 4.75 V                 25C            28        37   mV
                                                                            40C to 125C
                                                                                  25C                      54
                                                                            40C to 125C
                                   IO = 500 mA,       VI = 4.75 V                 25C            150 180
                                                                            40C to 125C
                                                                                  25C                      250
                                                                            40C to 125C
                                   (4.75 V VO)/IO,  VI = 4.75 V,                25C            0.28 0.37
                                   IO = 500 mA                              40C to 125C                                
                                                                                  25C
                                                                                                             0.52

                                   VI = 5.85 V to 10 V, 50 A  IO  500 mA                         9         35   mV

                                                                                                            37

                                   IO = 5 mA to 500 mA, 5.85 V  VI  10 V                          28        42   mV

                                                                                                            80

                                   IO = 50 A to 500 mA, 5.85 V  VI  10 V                         42        65   mV

                                                                                                            130

                                                      IO = 50 A                                  53
                                                      IO = 500 mA
                                   f = 120 Hz                                                                          dB
                                   f = 120 Hz                                                     50

                                                                                                  2              V/Hz

Output noise voltage               10 Hz  f  100 kHz  Co = 4.7 F                 25C                410           Vrms
                                   VO decreasing      Co = 10 F                  25C                328
RESET trip-threshold voltage                          Co = 100 F                 25C                212   4.7 V
RESET hysteresis voltage                                                    40C to 125C  4.5                       mV
                                                                                  25C
                                                                                                        26

RESET output low voltage           IO(RESET) = 1.2 mA,VI = 4.12 V               25C            0.2 0.4
                                                                            40C to 125C                              V

                                                                                                             0.4

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance

  to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

be taken into account separately.

12                                  POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                   TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

                                                                  LOW-DROPOUT VOLTAGE REGULATORS
                                                         WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                           SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7350Q electrical characteristics at IO = 10 mA, VI = 6 V, EN = 0 V, Co = 4.7 F (CSR = 1 ), SENSE
shorted to OUT (unless otherwise noted)

               PARAMETER                        TEST CONDITIONS                  TJ               MIN TYP MAX UNIT
Output voltage
                                   6 V  VI  10 V,                                           25C      5
                                                      5 mA  IO  500 mA 40C to 125C 4.9                                V

                                                                                                              5.1

                                   IO = 10 mA,        VI = 4.88 V              25C                   2.9  6
                                                                         40C to 125C
                                                                                                           8

                                   IO = 100 mA,       VI = 4.88 V              25C                   27   35         mV
                                                                         40C to 125C
Dropout voltage                                                                                            50

                                   IO = 500 mA,       VI = 4.88 V              25C                   146 170
                                                                         40C to 125C                          230

Pass-element series resistance     (4.88 V VO)/IO,  VI = 4.88 V,             25C                   0.27 0.35
                                   IO = 500 mA                           40C to 125C                                       

                                                                                                                  0.5

Input regulation                   VI = 6 V to 10 V,                                        25C      4    25         mV
                                                      50 A  IO  500 mA 40C to 125C
                                                                                                           45

                                   IO = 5 mA to 500 mA, 6 V  VI  10 V          25C                   30   45         mV
                                   IO = 50 A to 500 mA, 6 V  VI  10 V   40C to 125C
Output regulation                                                                                          86
                                                                               25C
                                                                         40C to 125C               45   65         mV

                                                                                                           140

                                                      IO = 50 A                 25C             43  53

Ripple rejection                   f = 120 Hz                            40C to 125C           38                  dB

                                                      IO = 500 mA                25C             41  51

                                                                         40C to 125C           36

Output noise-spectral density      f = 120 Hz                                    25C                 2               V/Hz

                                                      Co = 4.7 F              25C                   430
                                                      Co = 10 F               25C
Output noise voltage               10 Hz  f  100 kHz  Co = 100 F              25C                   345             Vrms
RESET trip-threshold voltage       VO decreasing                         40C to 125C 4.55
                                                                                                      220

                                                                                                           4.75 V

RESET hysteresis voltage                                                         25C                 28              mV

RESET output low voltage           IO(RESET) = 1.2 mA, VI = 4.25 V           25C                   0.15 0.4
                                                                         40C to 125C                                       V

                                                                                                                  0.4

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance

  to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

be taken into account separately.

                                    POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                  13
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

switching characteristics                     TEST CONDITIONS               TJ              TPS7301Q, TPS7333Q  UNIT
                                              See Figure 5                                  TPS7348Q, TPS7350Q   ms
                                 PARAMETER                                 25C
RESET time-out delay                                                40C to 125C         MIN TYP MAX

                                                                                            140 200 260

                                                                                            100         300

electrical characteristics at IO = 10 mA, EN = 0 V, Co = 4.7 F (CSR = 1 ), TJ = 25C, SENSE/FB
shorted to OUT (unless otherwise noted)

                  PARAMETER                              TEST CONDITIONS                    TPS7301Y, TPS7333Y  UNIT
                                                                                            TPS7348Y, TPS7350Y

                                                                                             MIN TYP MAX

Ground current (active mode)                  EN  0.5 V,            VI = VO + 1 V,               340            A

Input current (standby mode)                  0 mA  IO  500 mA
Output current limit
Pass-element leakage current in standby mode  EN = VI,              2.7 V  VI  10 V              0.01           A
RESET leakage current
                                              VO = 0 V,             VI = 10 V                    1.2            A

                                              EN = VI,              2.7 V  VI  10 V              0.01           A

                                              Normal operation, V at RESET = 10 V                0.02           A

Thermal shutdown junction temperature                                                            165            C

EN logic low (active mode)                    2.7 V  VI  10 V                                           0.5 V
EN hysteresis voltage
                                                                                                 50             mV

EN input current                              0 V  VI  10 V                                      0.001          A

Minimum VI for active pass element                                                               2.05           V

Minimum VI for valid RESET                    IO(RESET) = 300 A                               1              V

CSR (compensation series resistance) refers to the total series resistance, including the equivalent series resistance (ESR) of the capacitor, any

  series resistance added externally, and PWB trace resistance to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

be taken into account separately.

14                                             POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                               TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

                                                              LOW-DROPOUT VOLTAGE REGULATORS
                                                     WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                       SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7301Y electrical characteristics at IO = 10 mA, VI = 3.5 V, EN = 0 V, Co = 4.7 F (CSR = 1 ),
TJ = 25C, FB shorted to OUT at device leads (unless otherwise noted)

                   PARAMETER                               TEST CONDITIONS                 MIN TYP MAX UNIT

Reference voltage (measured at FB)                                                         1.182  V

                                             VI = 2.4 V,          50 A  IO  150 mA        0.7

                                             VI = 2.4 V,          150 mA  IO  500 mA       0.83

Pass-element series resistance (See Note 2)  VI = 2.9 V,          50 A  IO  500 mA        0.52   
Input regulation
                                             VI = 3.9 V,          50 A  IO  500 mA        0.32

                                             VI = 5.9 V,          50 A  IO  500 mA        0.23

                                             VI = 2.5 V to 10 V,  50 A  IO  500 mA,       3      mV
                                             See Note 1

                                             2.5 V  VI  10 V,     IO = 5 mA to 500 mA,     5      mV
                                             See Note 1           IO = 50 A to 500 mA,
Output regulation
                                             2.5 V  VI  10 V,
                                             See Note 1                                    7      mV

Ripple rejection                             f = 120 Hz           IO = 50 A               59
                                                                                                                dB
                                                                  IO = 500 mA,
                                                                  See Note 1               54

Output noise-spectral density                f = 120 Hz                                    2      V/Hz

                                                                  Co = 4.7 F              95
                                                                  Co = 10 F
Output noise voltage                         10 Hz  f  100 kHz    Co = 100 F              89     Vrms

RESET hysteresis voltage                                                                  74
RESET output low voltage
                                             Measured at VO(FB)                            12     mV

                                             VI = 2.13 V,         IO(RESET) = 400 A       0.1    V

FB input current                                                                           0.1    nA

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance

  to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

  be taken into account separately.
Output voltage programmed to 2.5 V with closed-loop configuration (see application information).

NOTES: 1. When VI < 2.9 V and IO > 150 mA simultaneously, pass element rDS(on) increases (see Figure 33) to a point where the resulting
                  dropout voltage prevents the regulator from maintaining the specified tolerance range.

            2. To calculate dropout voltage, use equation: VDO = IO  rDS(on)
                  rDS(on) is a function of both output current and input voltage. The parametric table lists rDS(on) for VI = 2.4 V, 2.9 V, 3.9 V, and
                  5.9 V, which corresponds to dropout conditions for programmed output voltages of 2.5 V, 3 V, 4 V, and 6 V respectively. For other

                  programmed values, refer to Figure 33.

                                              POST OFFICE BOX 655303 DALLAS, TEXAS 75265                           15
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7325Y electrical characteristics at IO = 10 mA, VI = 3.5 V, EN = 0 V, Co = 10 F (CSR = 1 ),
TJ = 25C, SENSE shorted to OUT (unless otherwise noted)

                 PARAMETER                    TEST CONDITIONS                  MIN TYP MAX UNIT

Output voltage                                                                 2.5   V

                                 IO = 10 mA,            VI = 2.97 V            5
                                 IO = 100 mA,           VI = 2.97 V
Dropout voltage                 IO = 500 mA,           VI = 2.97 V            50    mV
                                 (2.97 V VO)/IO,      VI = 2.97 V,
Pass-element series resistance  IO = 500 mA                                   270
Input regulation                 VI = 3.5 V to 10 V,    50 A  IO  500 mA
Output regulation                IO = 5 mA to 500 mA,   3.5 V  VI  10 V        0.5   
Ripple rejection                 IO = 50 A to 500 mA,  3.5 V  VI  10 V
Output noise-spectral density                           IO = 50 A             6     mV
                                 f = 120 Hz             IO = 500 mA
                                                                               20    mV
                                 f = 120 Hz
                                                                               28    mV

                                                                               53
                                                                                                    dB

                                                                               53

                                                                               2     V/Hz

                                                        Co = 4.7 F            274

Output noise voltage             10 Hz  f  100 kHz Co = 10 F                  228   Vrms

                                                        Co = 100 F            159

RESET output low voltage         VI = 2.1 V,            IO(RESET) = 0.8 mA   0.14  V

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance

  to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

  be taken into account separately.
Dropout test and pass-element series resistance test are not production tested. Test method requires SENSE terminal to be disconnected from

output voltage.

16                               POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                   TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

                                                                  LOW-DROPOUT VOLTAGE REGULATORS
                                                         WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                           SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7330Y electrical characteristics at IO = 10 mA, VI = 4 V, EN = 0 V, Co = 4.7 F (CSR = 1 ),
TJ = 25C, SENSE shorted to OUT (unless otherwise noted)

                PARAMETER                       TEST CONDITIONS                  MIN TYP MAX UNIT

Output voltage                                                                   3     V

                                   IO = 10 mA,            VI = 2.94 V            5.2
                                   IO = 100 mA,           VI = 2.94 V
Dropout voltage                    IO = 500 mA,           VI = 2.94 V            52    mV
                                   (2.94 V VO)/IO,      VI = 2.94 V,
Pass-element series resistance     IO = 500 mA                                   267
Input regulation                   VI = 4 V to 10 V,      50 A  IO  500 mA
Output regulation                  IO = 5 mA to 500 mA,   4 V  VI  10 V          0.5   
Ripple rejection                   IO = 50 A to 500 mA,  4 V  VI  10 V
Output noise-spectral density                             IO = 50 A             6     mV
                                   f = 120 Hz             IO = 500 mA
                                                                                 20    mV
                                   f = 120 Hz
                                                                                 28    mV

                                                                                 53
                                                                                                      dB

                                                                                 53

                                                                                 2     V/Hz

                                                          Co = 4.7 F            274

Output noise voltage               10 Hz  f  100 kHz Co = 10 F                  228   Vrms

                                                          Co = 100 F            159

RESET output low voltage           VI = 2.6 V,            IO(RESET) = 0.8 mA   0.14  V

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance

  to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

be taken into account separately.

TPS7333Y electrical characteristics at IO = 10 mA, VI = 4.3 V, EN = 0 V, Co = 4.7 F (CSR = 1 ),
TJ = 25C, SENSE shorted to OUT (unless otherwise noted)

                      PARAMETER                 TEST CONDITIONS                  MIN TYP MAX UNIT

Output voltage                                                                   3.3   V

                                   IO = 10 mA,            VI = 3.23 V            4.5
                                   IO = 100 mA,           VI = 3.23 V
Dropout voltage                    IO = 500 mA,           VI = 3.23 V            44    mV
                                   (3.23 V VO)/IO,      VI = 3.23 V,
Pass-element series resistance     IO = 500 mA                                   235
Input regulation                   VI = 4.3 V to 10 V,    50 A  IO  500 mA
Output regulation                  IO = 5 mA to 500 mA,   4.3 V  VI  10 V        0.44  
Ripple rejection                   IO = 50 A to 500 mA,  4.3 V  VI  10 V
Output noise-spectral density                             IO = 50 A             6     mV
                                   f = 120 Hz             IO = 500 mA
                                                                                 21    mV
                                   f = 120 Hz
                                                                                 31    mV

                                                                                 51
                                                                                                      dB

                                                                                 49

                                                                                 2     V/Hz

                                                          Co = 4.7 F            274
                                                          Co = 10 F
Output noise voltage               10 Hz  f  100 kHz      Co = 100 F            228   Vrms
RESET hysteresis voltage
                                                                                 159

                                                                                 18    mV

RESET output low voltage           VI = 2.8 V,            IO(RESET) = 1 mA     0.17  V

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance

  to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

be taken into account separately.

                                    POST OFFICE BOX 655303 DALLAS, TEXAS 75265                           17
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7348Y electrical characteristics at IO = 10 mA, VI = 5.85 V, EN = 0 V, Co = 4.7 F (CSR = 1 ),
TJ = 25C, SENSE shorted to OUT (unless otherwise noted)

                PARAMETER          TEST CONDITIONS                               MIN TYP MAX UNIT

Output voltage                                                                   4.85  V

                                   IO = 10 mA,            VI = 4.75 V            2.9
                                                          VI = 4.75 V
Dropout voltage                    IO = 100 mA,           VI = 4.75 V            28    mV
Pass-element series resistance                            VI = 4.75 V,
                                   IO = 500 mA,                                  150

                                   (4.75 V VO)/IO,                             0.28  
                                   IO = 500 mA

Input regulation                   VI = 5.85 V to 10 V,   50 A  IO  500 mA      9     mV
Output regulation                  IO = 5 mA to 500 mA,   5.85 V  VI  10 V
                                   IO = 50 A to 500 mA,  5.85 V  VI  10 V       28    mV
Ripple rejection                                          IO = 50 A
Output noise-spectral density      f = 120 Hz             IO = 500 mA            42    mV

                                   f = 120 Hz                                    53
                                                                                                      dB

                                                                                 50

                                                                                 2     V/Hz

                                                          Co = 4.7 F            410

Output noise voltage               10 Hz  f  100 kHz      Co = 10 F             328   Vrms

                                                          Co = 100 F            212

RESET hysteresis voltage                                                         26    mV

RESET output low voltage           IO(RESET) = 1.2 mA, VI = 4.12 V             0.2   V

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance

  to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

be taken into account separately.

18                                  POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                   TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

                                                                  LOW-DROPOUT VOLTAGE REGULATORS
                                                         WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                           SLVS124F JUNE 1995 REVISED JANUARY 1999

TPS7350Y electrical characteristics at IO = 10 mA, VI = 6 V, EN = 0 V, Co = 4.7 F (CSR = 1 ),
TJ = 25C, SENSE shorted to OUT (unless otherwise noted)

                PARAMETER          TEST CONDITIONS                               MIN TYP MAX UNIT

Output voltage                                                                   5        V

                                   IO = 10 mA,            VI = 4.88 V            2.9  6
                                   IO = 100 mA,           VI = 4.88 V
Dropout voltage                    IO = 500 mA,           VI = 4.88 V            27   35 mV
                                   (4.88 V VO)/IO,      VI = 4.88 V,
Pass-element series resistance     IO = 500 mA                                   146 170
Input regulation                   VI = 6 V to 10 V,      50 A  IO  500 mA
Output regulation                  IO = 5 mA to 500 mA,   6 V  VI  10 V          0.27 0.35
Ripple rejection                   IO = 50 A to 500 mA,  6 V  VI  10 V
Output noise-spectral density                             IO = 50 A             4    25 mV
                                   f = 120 Hz             IO = 500 mA
                                                                                 28   75 mV
                                   f = 120 Hz
                                                                                 41       mV

                                                                                 53
                                                                                                      dB

                                                                                 51

                                                                                 2        V/Hz

                                                          Co = 4.7 F            430

Output noise voltage               10 Hz  f  100 kHz      Co = 10 F             345      Vrms

                                                          Co = 100 F            220

RESET hysteresis voltage                                                         28       mV

RESET output low voltage           IO(RESET) = 1.2 mA, VI = 4.25 V             0.15 0.4 V

CSR refers to the total series resistance, including the ESR of the capacitor, any series resistance added externally, and PWB trace resistance

  to Co.
Pulse-testing techniques are used to maintain virtual junction temperature as close as possible to ambient temperature; thermal effects must

be taken into account separately.

                                    POST OFFICE BOX 655303 DALLAS, TEXAS 75265                           19
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                    PARAMETER MEASUREMENT INFORMATION

                                                                                                          VO

                                            VIT+

                                                                                                              t

    VI          IN RESET          Reset

                EN SENSE

                      OUT     +   VO        RESET                                RESET
                GND                                                         Timeout Delay
        0.1 F                    10 F

                                  CSR

                                                                                                              t

                TEST CIRCUIT

                                                                            VOLTAGE WAVEFORMS

                    Figure 5. Test Circuit and Voltage Waveforms

                VI            IN            To Load

                                  OUT

                                     SENSE  +                               Ccer  RL
                              EN              CO

                                   GND       CSR

                                            Ceramic capacitor

                Figure 6. Test Circuit for Typical Regions of Stability (Refer to Figures 29 through 32)

20                            POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                            TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                                           LOW-DROPOUT VOLTAGE REGULATORS

                                                  WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                    SLVS124F JUNE 1995 REVISED JANUARY 1999

                                        TYPICAL CHARACTERISTICS

                                                  Table of Graphs

IQ       Quiescent current                                   vs Output current             7

                                                             vs Input voltage              8

IQ       Quiescent current               TPS7348             vs Free-air temperature       9

IQ       Quiescent current               TPS7325             vs Input voltage              10

                                                             vs Free-air temperature       11

VDO      Dropout voltage                                     vs Output current             12

VDO      Change in dropout voltage                           vs Free-air temperature       13

VDO      Dropout voltage                 TPS7301             vs Output current             14

VO       Change in output voltage                            vs Free-air temperature       15

VO       Output voltage                                      vs Input voltage              16

VO       Output voltage                  TPS7325             vs Input voltage              17

         Line regulation                                                                   18

                                         TPS7301             vs Output current             19

                                         TPS7325             vs Output current             20

VO       Output voltage                  TPS7330             vs Output current             21

                                         TPS7333             vs Output current             22

                                         TPS7348             vs Output current             23

                                         TPS7350             vs Output current             24

         Output voltage response from enable (EN)                                          25

                                         TPS7301 or TPS7333                                26

                                         TPS7325                                           27

         Load transient response         TPS7348 or TPS7350                                28

                                         TPS7301                                           29

                                         TPS7333                                           30

                                         TPS7348 or TPS7350                                31

         Ripple rejection                                    vs Frequency                  32

         Output spectral noise density                       vs Frequency                  33

                                         Co = 4.7 F         vs Output current             34

         Compensation series resistance                      vs Added ceramic capacitance  35

         (CSR)                                               vs Output current             36

                                         Co = 10 F          vs Added ceramic capacitance  37

rDS(on)  Pass-element resistance                             vs Input voltage              38

VI       Minimum input voltage for valid RESET               vs Free-air temperature       39

VIT     Negative-going reset threshold                      vs Free-air temperature       40

IOL(RESET) RESET output current                              vs Input voltage              41

td       Reset time delay                                    vs Free-air temperature       42

td       Distribution for reset delay                                                      43

                                          POST OFFICE BOX 655303 DALLAS, TEXAS 75265          21
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                               TYPICAL CHARACTERISTICS

                                              QUIESCENT CURRENT                                                                                        QUIESCENT CURRENT
                                                             vs                                                                                                       vs

                                                OUTPUT CURRENT                                                                                             INPUT VOLTAGE

                                  450                                                                                             500
                                             TA = 25C                                                                                      TA = 25C

                                  425                                                                                             450 IO = 500 mA

                                                                  TPS73xx, VI = 10 V                                              400
                                                                                                                                                     TPS7333
    IQ Quiescent Current A  400                                                               IQ Quiescent Current A
                                                                                                                                  350
                                  375                                                                                                                                                TPS7348
                                                                                                                                  300                                       TPS7350
                                                                            TPS7350, VI = 6 V
                                  350                                                                                             250

                                  325                             TPS7348, VI = 5.85 V                                            200                            TPS7301 With VO
                                           TPS7333, VI = 4.3 V       TPS7330, VI = 4 V                                                                           Programmed to 2.5 V

                                  300                                                                                             150

                                  275 TPS7325, VI = 3.5 V                                                                         100

                                                                                                                                  50

                                       0  50            100       150   200                    250                                       0
                                                                                                                                          0 1 2 3 4 5 6 7 8 9 10
                                              IO Output Current mA                                                                                           VI Input Voltage V

                                                        Figure 7                                                                                            Figure 8

                                                                TPS7348                                                                               TPS7325
                                                      QUIESCENT CURRENT                                                                     QUIESCENT CURRENT

                                                                     vs                                                                                    vs
                                                    FREE-AIR TEMPERATURE                                                                        INPUT VOLTAGE
                                  500
    IQ Quiescent Current A          VI = 5.85 V                                                IQ Quiescent Current A  500        TA = 125C
                                         IO = 500 mA                                                                             450
                                  450                                                                                            400                                TA = 85C
                                                                                                                                 350
                                  400                                                                                            300                             TA = 25C
                                                                                                                                 250
                                  350                                                                                            200           TA = 0C

                                  300                                                                                                 3        TA = 40C

                                  250                                                                                                    4  5                 6  7  8       9 10

                                  200                                                                                                       VI Input Voltage V
                                     50 25 0 25 50 75 100 125
                                                      TA Free-Air Temperature C                                                           Figure 10

                                                       Figure 9

22                                                                      POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                           TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                                                          LOW-DROPOUT VOLTAGE REGULATORS

                                                                 WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                                   SLVS124F JUNE 1995 REVISED JANUARY 1999

                                                       TYPICAL CHARACTERISTICS

                                                                    TPS7325                                                                 DROPOUT VOLTAGE
                                                          QUIESCENT CURRENT                                                                              vs

                                                                         vs                                                                  OUTPUT CURRENT
                                                        FREE-AIR TEMPERATURE
                                      500                                                                                0.3

                                               IL = 750 mA                                                                      TA = 25C                               TPS7330

                                      450                                                                                0.25

IQ Quiescent Current A                                                                                                                                             TPS7333

                                      400  VI = 10 V                                          Dropout Voltage V        0.2                                   TPS7325

                                      350                                                                                0.15                                           TPS7348
                                                                                                                          0.1                                           TPS7350
                                      300  VI = 3.5 V
                                                                                                                         0.05
                                      250

                                         200                                                                             0
                                             50 25 0 25 50 75 100 125                                                   0 50 100 150 200 250 300 350 400 450 500
                                                              TA Free-Air Temperature C
                                                                                                                                            IO Output Current mA
                                                             Figure 11
                                                                                                                                           Figure 12
                                                    CHANGE IN DROPOUT VOLTAGE
                                                                          vs                                                                          TPS7301
                                                                                                                                            DROPOUT VOLTAGE
                                                         FREE-AIR TEMPERATURE
                                        10                                                                                                               vs
                                                                                                                                             OUTPUT CURRENT
                                                IO = 100 mA
VDO Change In Dropout Voltage mV     8                                                                               1.6                                            VI = 2.4 V
                                                                                                                                 TA = 25C
                                         6
                                                                                                                         1.4
                                         4
                                         2                                                    VDO Dropout Voltage V  1.2

                                         0                                                                                                  VI = 2.9 V                  VI = 2.6 V

                                       2                                                                                1                  VI = 3.2 V

                                       4                                                                                0.8                VI = 3.9 V

                                       6                                                                                                          VI = 5.9 V
                                                                                                                         0.6
                                       8
                                                                                                                                                 VI = 9.65 V
                                       10
                                           50 25 0 25 50 75 100 125                                                   0.4
                                                           TA Free-Air Temperature C
                                                                                                                         0.2    50          100                150      200         250
                                                             Figure 13                                                     0
                                                                                                                             0

                                                                                                                                            IO Output Current mA

                                                                                                                                            Figure 14

                                                       POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                                                      23
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                               TYPICAL CHARACTERISTICS

                                                      CHANGE IN OUTPUT VOLTAGE                                                                  OUTPUT VOLTAGE
                                                                           vs                                                                               vs

                                                         FREE-AIR TEMPERATURE                                                                    INPUT VOLTAGE
                                         20
                                                                                                                              6                                            TPS7350
                                               VI = VO(nom) + 1 V                                                                  TA = 25C
     VO Change in Output Voltage mV  15 IO = 100 mA                                                                            IO = 500 mA

                                         10                                                                                   5

                                                                                           VO Output Voltage V                                                                 TPS7348
                                                                                                                              4

                                              5

                                           0                                                                                  3
                                         5                                                                                                                              TPS7333

                                                                                                                              2                 TPS7301 With VO

                                                                                                                                                Programmed to 2.5 V

                                          10                                                                                                   and TPS7325

                                                                                                                              1

                                          15

                                          20               25 50 75 100 125                                                  0
                                              50 25 0                                                                         0 1 2 3 4 5 6 7 8 9 10
                                                                                                                                                       VI Input Voltage V
                                                 TA Free-Air Temperature C
                                                                                                                                                  Figure 16
                                                            Figure 15

                                                            TPS7325

                                                            OUTPUT VOLTAGE

                                                            vs                                                                                     LINE REGULATION

                                                                INPUT VOLTAGE                                                 20
                                         3                                                                                           TA = 25C

                                                 TA = 25C  100 mA                                                            15 IO = 250 mA

                                         2.5                                               VO Change In Output Voltage mV

VO Output Voltage V                                                            500 mA                                     10
                                         2                                                                                                                                TPS7350

                                         1.5                                                                                   5
                                                                                                                                                                                            TPS7348

                                                                                                                               0

                                         1                                                                                     5
                                                                                                                                                                  TPS7333

                                                                                                                                                 TPS7325

                                                                                                                               10

                                         0.5

                                                                                                                               15

                                         0                                                                                     20     5        6  7                       8      9         10
                                            0 1 2 3 4 5 6 7 8 9 10                                                                  4

                                                                  VI Input Voltage V                                                        VI Input Voltage V

                                                             Figure 17                                                                          Figure 18

24                                                                      POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                            TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                                                           LOW-DROPOUT VOLTAGE REGULATORS

                                                                  WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                                    SLVS124F JUNE 1995 REVISED JANUARY 1999

                                                        TYPICAL CHARACTERISTICS

                          2.52                              TPS7301                                                                            TPS7325
                         2.515                   OUTPUT VOLTAGE                                                                    OUTPUT VOLTAGE

                                                             vs                                                                                vs
                                                OUTPUT CURRENT                                                                    OUTPUT CURRENT

                                  TA = 25C                                                              2.52
                                  VO Programmed to 2.5 V

VO Output Voltage V  2.51                                                   VO Output Voltage V  2.515
                                                                                                          2.51
                         2.505                                                                                                            VI = 10 V
                                                                                                         2.505                VI = 3.5 V
                            2.5                 VI = 3.5 V                                                  2.5
                         2.495    VI = 10 V
                                                                                                         2.495
                          2.49                                                                            2.49

                         2.485                                                                           2.485

                         2.48     100  200                  300       400  500                            2.48      100  200                         300  400  500
                               0                                                                                 0

                                       IO Output Current mA                                                          IO Output Current mA

                                       Figure 19                                                                         Figure 20

                                                             TPS7330                                                                          TPS7333
                                                 OUTPUT VOLTAGE                                                                  OUTPUT VOLTAGE

                                                             vs                                                                              vs
                                                OUTPUT CURRENT                                                                   OUTPUT CURRENT
                         3.15
                                                                                                         3.34
                         3.12 TA = 25C
                                                                                                                   TA = 25C
                                                                                                         3.33

                         3.09                                                                            3.32

VO Output Voltage V  3.06                                                   VO Output Voltage V  3.31
                         3.03                                                                                                             VI = 10 V

                         3                                                                                3.3
                                                                                                                             VI = 4.3 V
                         2.97
                                                                                                         3.29

                         2.94

                                                                                                         3.28

                         2.91

                         2.88                                                                            3.27

                         2.85     100  200                  300       400  500                           3.26       100  200                         300  400  500
                               0                                                                               0

                                       IO Output Current mA                                                          IO Output Current mA

                                       Figure 21                                                                         Figure 22

                                                                  POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                       25
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                               TYPICAL CHARACTERISTICS

                                        TPS7348                                                                                                           TPS7350
                            OUTPUT VOLTAGE                                                                                                     OUTPUT VOLTAGE

                                        vs                                                                                                                 vs
                           OUTPUT CURRENT                                                                                                     OUTPUT CURRENT
    4.92
                                                                                                                       5.06
    4.91 TA = 25C
                                                                                                                       5.05 TA = 25C
     4.9                                                                                                               5.04

    4.89                                                                                                               5.03
VO Output Voltage V
                                                                                              VO Output Voltage V4.885.02

    4.87                                                                                                               5.01               VI = 6 V

    4.86         VI = 5.85 V                                                                                           5

    4.85                                                                                                               4.99            VI = 10 V

    4.84         VI = 10 V                                                                                             4.98

    4.83                                                                                                               4.97

    4.82                                                                                                               4.96

    4.81                                                                                                               4.95

    4.8     100  200          300                400  500                                                              4.94     100       200       300            400  500
         0                                                                                                                   0

                 IO Output Current mA                                                                                            IO Output Current mA

                 Figure 23                                                                                                             Figure 24

                                   OUTPUT VOLTAGE RESPONSE FROM
                                                    ENABLE (EN)

                      VO Output Voltage V6        VO(nom)
                                                                                                                EN Voltage V
                            4

                            2

                            0

                                                           TA = 25C                                                                   6
                                                           RL = 500

                                                           Co = 4.7 F (CSR = 1)

                                                           No Input Capacitance                                                        4

                                                                                                                                       2

                                                                                                                                       0

                                                                                                           2
                                                      0 20 40 60 80 100 120 140

                                                                Time s

                                                           Figure 25

26                                  POST OFFICE BOX 655303 DALLAS, TEXAS 75265
VO Change in Output Voltage mV  TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                                                   LOW-DROPOUT VOLTAGE REGULATORS

                                                          WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                            SLVS124F JUNE 1995 REVISED JANUARY 1999

                                                TYPICAL CHARACTERISTICS

                                         TPS7301 (WITH VO PROGRAMMED TO 2.5 V) OR TPS7333
                                                       LOAD TRANSIENT RESPONSE

                                       200

                                    100

                                         0             TA = 25C
                                     100              VI = 6 V
                                     200              CI = 0
                                                       Co = 4.7 F (CSR = 1 )
                                                                                                  IO Output Current mA
                                                                                             105

                                                                                          55

                                                                                          5

                                                                                           45

                                            0          100 200 300 400 500

                                                       t Time s

                                                       Figure 26

                                                                       TPS7325

                                                   LOAD TRANSIENT RESPONSE
                                    150

VO Change in Output Voltage mV  100

                                    50

                                    0

                                    50

                                     100

                                    150                                      IO = 100 mA
                                                                              VI = 6 V
                                    200                                      CI = 0
                                                                              Co = 10 F
                                     250                                     TA = 25C
                                       300 200 100
                                                       0 100 200 300 400 500 600

                                                            t Time s

                                                       Figure 27

                                             POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                    27
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350QVO Change in Output Voltage mV
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                               TYPICAL CHARACTERISTICS

                                                                               TPS7348 OR TPS7350
                                                              LOAD TRANSIENT RESPONSE
                                                    200

                                        100

                                             0                          VI = 6 V
                                        100                           CI = 0
                                        200                           Co = 4.7 F
                                                                        CSR = 1
                                                                                                    IO Output Current mA
                                                                        TA = 25C

                                                                                              105

                                                                                              55

                                                                                              5

                                                                                              45

                                                0  100 200 300 400 500

                                                      t Time s

                                                      Figure 28

    VO Change in Output Voltage mV             TPS7301 WITH VO PROGRAMMED TO 2.5 V
                                                         LINE TRANSIENT RESPONSE

                                        100

                                        50

                                             0  TA = 25C
                                          50
                                        100   CI = 0
                                                Co = 4.7 F (CSR = 1 )

                                                                                              6.5   VI Input Voltage V

                                                                                              6.25

                                                                                              6

                                                                                              5.75

                                                   0  100 200 300 400

                                                      t Time s

                                                      Figure 29

28                                              POST OFFICE BOX 655303 DALLAS, TEXAS 75265
VO Change in Output Voltage mVTPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                                                 LOW-DROPOUT VOLTAGE REGULATORS

                                                        WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                          SLVS124F JUNE 1995 REVISED JANUARY 1999

                                              TYPICAL CHARACTERISTICS

                                                                           TPS7333
                                                       LINE TRANSIENT RESPONSE
                                      200

                                    100

                                    0

                                     50     TA = 25C
                                     100     CI = 0
                                              Co = 4.7 F (CSR = 1 )
                                                                                               VI Input Voltage V
                                                                                    6.5

                                                                                         6.25

                                                                                         6

                                                                                         5.75

                                           0  100 200 300 400 500

                                              t Time s

                                              Figure 30

VO Change in Output Voltage mV                             TPS7348 OR TPS7350
                                                     LINE TRANSIENT RESPONSE
                                    100

                                    50

                                    0

                                     50     TA = 25C
                                     100     CI = 0
                                              Co = 4.7 F (CSR = 1 )
                                                                                               VI Input Voltage V
                                                                                    6.5

                                                                                         6.25

                                                                                         6

                                                                                         5.75

                                           0  100 200 300 400 500

                                              t Time s

                                              Figure 31

                                           POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                29
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                               TYPICAL CHARACTERISTICS

                                                              RIPPLE REJECTION                                                                    OUTPUT SPECTRAL-NOISE DENSITY
                                                                                                                                                                           vs
                                                                         vs
                                                                                                                                                                   FREQUENCY
                                                              FREQUENCY                                                                   10

                                            60                           TA = 25C                                                                                      TA = 25C
                                                    TPS7333              No Input                                                                                       No Input Capacitance Added
                                                                                                                                                                        VI = VO + 1 V
Ripple Rejection dB                       50                           Capacitance Added       Output Spectral-Noise Density V/ Hz
                                                                         VI = VO + 1 V                                                                               Co = 4.7 F (CSR = 1 )
                                            40                           IO = 100 mA                                                       1
                                                    TPS7348/             Co = 4.7 F (CSR = 1)
                                                    TPS7350                                                                                                                        Co = 10 F (CSR = 1 )
                                                                              TPS7301 With
                                            30                                VO Programmed
                                                                              to 2.5 V

                                            20                                                                                            0.1

                                              10                                                                                                   Co = 100 F (CSR = 1 )

                                               0                                                                                          0.01     100           1k                  10 k  100 k
                                                 10 100 1 K 10 K 100 K 1 M 10 M                                                                10

                                                                         f Frequency Hz                                                                      f Frequency Hz

                                                                  Figure 32                                                                                      Figure 33

                                                         TYPICAL REGIONS OF STABILITY                                                                  TYPICAL REGIONS OF STABILITY
                                           COMPENSATION SERIES RESISTANCE (CSR)                                                           COMPENSATION SERIES RESISTANCE (CSR)

                                                                           vs                                                                                             vs
                                                               OUTPUT CURRENT                                                                      ADDED CERAMIC CAPACITANCE
                                         100
CSR Compensation Series Resistance                                                            CSR Compensation Series Resistance    100                    TA = 25C
                                                                      Region of Instability                                                         Region of    VI = VO + 1 V
                                                                                                                                                    Instability  IO = 500 mA
                                          10                                                                                                                     Co = 4.7 F
                                                                                                                                           10                    No Input Capacitor Added

                                         1                                                                                                    1

                                          0.1                 TA = 25C                                                                    0.1
                                                              VI = VO + 1 V                                                                                          Region of Instability
                                         0.01                 Co = 4.7 F
                                               0              No Added Ceramic Capacitance                                                0.01
                                                                                                                                                0 0.1 0.2 0.3 0.4 0.5 0.6 0.7 0.8 0.9 1
                                                              No Input Capacitance Added                                                                    Added Ceramic Capacitance F

                                                  Region of Instability                                                                                             Figure 35

                                                  50          100        150        200     250

                                                      IO Output Current mA

                                                              Figure 34

30                                                                            POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                           TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                                                                          LOW-DROPOUT VOLTAGE REGULATORS

                                                                                 WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                                                   SLVS124F JUNE 1995 REVISED JANUARY 1999

                                                                       TYPICAL CHARACTERISTICS

                                                        TYPICAL REGIONS OF STABILITY                                                                                 TYPICAL REGIONS OF STABILITY
                                           COMPENSATION SERIES RESISTANCE (CSR)                                                                         COMPENSATION SERIES RESISTANCE (CSR)

                                                                           vs                                                                                                           vs
                                                              OUTPUT CURRENT                                                                                     ADDED CERAMIC CAPACITANCE
                                         100
CSR Compensation Series Resistance                                                                   CSR Compensation Series Resistance           100                   TA = 25C
                                                                       Region of Instability                                                                     Region of    VI = VO + 1 V
                                                                                                                                                                 Instability  IO = 500 mA
                                          10                                                                                                                                  Co = 10 F
                                                                                                                                                         10                   No Input Capacitor Added

                                             1        TA = 25C                                                                                         1
                                                      VI = VO + 1 V
                                          0.1         Co = 10 F
                                                      No Added Ceramic Capacitance
                                         0.01
                                               0      No Input Capacitor Added

                                                      Region of Instability                                                                              0.1

                                                  50  100  150                  200  250                                                                                        Region of Instability

                                                      IO Output Current mA                                                                          0.01
                                                                                                                                                              0 0.1 0.2 0.3 0.4 0.5 0.6 0.7 0.8 0.9 1
                                                      Figure 36                                                                                                           Added Ceramic Capacitance F

                                         1.1        PASS-ELEMENT RESISTANCE                             VI Minimum Input Voltage For Valid RESET V                       Figure 37
                                           1                            vs
                                                                                                                                                         MINIMUM INPUT VOLTAGE FOR VALID RESET
                                         0.9                  INPUT VOLTAGE                                                                                                              vs
                                         0.8                                           TA = 25C
                                         0.7                                           VI(FB) = 1.12 V                                                                 FREE-AIR TEMPERATURE
                                         0.6                                                                                                             1.1
                                         0.5                 IO = 500 mA
rDS(on) Pass-Element Resistance       0.4                                                                                                            1.09
                                         0.3                    IO = 100 mA
                                         0.2                                                                                                            1.08
                                         0.1      3 4 5 6 7 8 9 10
                                                               VI Input Voltage V                                                                   1.07
                                              2
                                                              Figure 38                                                                                 1.06

                                                                                                        1.05                                                              25 50 75 100 125
                                                                                                                      50 25 0

                                                                                                                                                              TA Free-Air Temperature C

                                                                                                                                                                              Figure 39

                                                                              POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                                                 31
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                               TYPICAL CHARACTERISTICS

                                                   NEGATIVE-GOING RESET THRESHOLD                                                                RESET OUTPUT CURRENT
                                                                              vs                                                                                   vs

                                                             FREE-AIR TEMPERATURE                                                                        INPUT VOLTAGE
                                                                                                                                  4
                                            15
                                                                                                                                        IL = 10 mA
VIT Negative-Going Reset Threshold mV  10                                                  IOL RESET Output Current mA  3.5 VOL  0.4 V
                                             5
                                                                                                                                        TA = 25C
                                            0
                                                                                                                                  3
                                            5
                                                                                                                                2.5
10                                          25 50 75 100 125
       15                                                                                                                       2
            50 25 0                                                                                                                                                           TPS7350

                                                 TA Free-Air Temperature C                                                 1.5

                                                 Figure 40                                                                                                                      TPS7348
                                                                                                                                  1

                                                                                                                                                                               TPS7333
                                                                                                                                0.5

                                                                                                                                  0
                                                                                                                                    0 1 2 3 4 5 6 7 8 9 10
                                                                                                                                                           VI Input Voltage V

                                                                                                                                                      Figure 41

                                                                   RESET DELAY TIME                                                 DISTRIBUTION FOR RESET DELAY
                                                                                vs
                                                                                                                                50
                                                              FREE-AIR TEMPERATURE

                                            197

                                                                                                                                45  TA = 25C
                                                                                                                                    197 Devices
                                            196

                                                                                                                                40

td Reset Delay Time ms                  195                                                 Percentage of Units %         35

                                                                                                                                30

                                            194

                                                                                                                                25

                                            193                                                                                 20

                                            192                                                                                 15

                                                                                                                                10

                                            191                                                                                 5

                                            190                                                                                 0
                                                50 25 0 25 50 75 100 125                                                     180 185 190 195 200 205 210
                                                                 TA Free-Air Temperature C
                                                                                                                                                    td Reset Delay Time ms
                                                                    Figure 42
                                                                                                                                                   Figure 43

32                                                          POST OFFICE BOX 655303 DALLAS, TEXAS 75265
               TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                              LOW-DROPOUT VOLTAGE REGULATORS

                                     WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                       SLVS124F JUNE 1995 REVISED JANUARY 1999

                              THERMAL INFORMATION

In response to system-miniaturization trends, integrated circuits are being offered in low-profile and fine-pitch
surface-mount packages. Implementation of many of today's high-performance devices in these packages requires
special attention to power dissipation. Many system-dependent issues such as thermal coupling, airflow, added heat
sinks and convection surfaces, and the presence of other heat-generating components affect the power-dissipation
limits of a given component.

Three basic approaches for enhancing thermal performance are illustrated in this discussion:

    D Improving the power-dissipation capability of the PWB design
    D Improving the thermal coupling of the component to the PWB
    D Introducing airflow in the system

Figure 44 is an example of a thermally enhanced PWB layout for the 20-lead TSSOP package. This layout involves
adding copper on the PWB to conduct heat away from the device. The RJA (thermal resistance, junction-to-ambient)
for this component / board system is illustrated in Figure 45. The family of curves illustrates the effect of increasing
the size of the copper-heat-sink surface area. The PWB is a standard FR4 board (L W H = 3.2 inch 3.2 inch
0.062 inch); the board traces and heat sink area are 1-oz (per square foot) copper.

Figure 46 shows the thermal resistance for the same system with the addition of a thermally-conductive compound
between the body of the TSSOP package and the PWB copper routed directly beneath the device. The thermal
conductivity for the compound used in this analysis is 0.815 W/m C.

Using these figures to determine the system RJA allows the maximum power-dissipation limit to be calculated with
the equation:

+ * PD(max)
               TJ(max) TA
               R qJA(system)

Where

TJ(max) is the maximum allowable junction temperature; 150C absolute maximum and 125C
maximum recommended operating temperature for specified operation.

This limit should then be applied to the internal power dissipated by the TPS73xx regulator. The equation for

+  *  ) calculating total internal power dissipation of the TPS73xx is:
         PD(total) VI VO IO VI IQ

Because the quiescent current of the TPS73xx family is very low, the second term is negligible, further simplifying

+  *  the equation to:
         PD(total)
               VI VO          IO

For a 20-lead TSSOP / FR4 board system with thermally conductive compound between the board and the device

body, where TA = 55C, airflow = 100 ft /min, and copper heat sink area = 1 cm2, the maximum power-dissipation limit
can be calculated. As indicated in Figure 46, the system RJA is 94C/W; therefore, the maximum power-dissipation
limit is:

           + * + * + PD(max)
               TJ(max) TA         125C 55C   745 mW
               R qJA(system)          94 C W

+  *  + * + If the system implements a TPS7348 regulator where VI = 6 V and IO = 150 mA, the internal power dissipation is:
         PD(total) VI VO IO (6 4.85) 0.150 173 mW

                                  POST OFFICE BOX 655303 DALLAS, TEXAS 75265                33
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                                  THERMAL INFORMATION

Comparing PD(total) with PD(max) reveals that the power dissipation in this example does not exceed the maximum
limit. When it does, one of two corrective actions can be taken. The power-dissipation limit can be raised by increasing
either the airflow or the heat-sink area. Alternatively, the internal power dissipation of the regulator can be lowered
by reducing either the input voltage or the load current. In either case, the above calculations should be repeated with
the new system parameters.

                                                                                              Copper Heat Sink
                                                                                                     1 oz Cu

            Figure 44. Thermally Enhanced PWB Layout (not to scale) for the 20-Pin TSSOP

    THERMAL RESISTANCE, JUNCTION-TO-AMBIENT                                                                                                            THERMAL RESISTANCE, JUNCTION-TO-AMBIENT
                                      vs                                                                                                                                                 vs

                                AIR FLOW                                                                                                                                           AIR FLOW
RJA Thermal Resistance, Junction-to-Ambient C/W
                                                                                                   RJA Thermal Resistance, Junction-to-Ambient C/W190Component /Board System190
                        20-Lead TSSOP                                                                                                                            Component /Board System
    170                                                                                                                                                          20-Lead TSSOP
                 1 cm2      0 cm2
                                                                                                                                                        170 Includes Thermally Conductive
    150                  2 cm2                                                                                                                                   Compound Between Body and Board

                                                                                                                                                        150

    130                                                                                                                                                  130                                0 cm2

    110                                                                                                                                                  110     8 cm2  4 cm2
                                                                                                                                                                                    2 cm2
                                                                                                                                                                                            1 cm2
    90                                                                                                                                                   90
            4 cm2
                        8 cm2

    70                                                                                                                                                   70

    50                                                                                                                                                   50

         0  50 100 150 200 250 300                                                                                                                            0  50 100 150 200 250 300

                        Air Flow ft /min                                                                                                                              Air Flow ft /min

                        Figure 45                                                                                                                                       Figure 46

34                                           POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                           TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                                           LOW-DROPOUT VOLTAGE REGULATORS

                                                  WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                                                SLVS124F JUNE 1995 REVISED JANUARY 1999

                                               APPLICATION INFORMATION

       The TPS73xx series of low-dropout (LDO) regulators overcome many of the shortcomings of earlier generation
       LDOs, while adding features such as a power-saving shutdown mode and a supply-voltage supervisor. The
       TPS73xx family includes five fixed-output voltage regulators: the TPS7325 (2.5 V), TPS7330 (3 V), TPS7333
       (3.3 V), the TPS7348 (4.85 V), and the TPS7350 (5 V). The family also offers an adjustable device, the TPS7301
       (adjustable from 1.2 V to 9.75 V).

device operation

       The TPS73xx, unlike many other LDOs, features very low quiescent currents that remain virtually constant even
       with varying loads. Conventional LDO regulators use a pnp-pass element, the base current of which is directly
       proportional to the load current through the regulator (IB = IC/). Close examination of the data sheets reveals
       that such devices are typically specified under near no-load conditions; actual operating currents are much
       higher as evidenced by typical quiescent current versus load current curves (see Figure 7). The TPS73xx uses
       a PMOS transistor to pass current; because the gate of the PMOS element is voltage driven, operating currents
       are low and invariable over the full load range. The TPS73xx specifications reflect actual performance under
       load.

       Another pitfall associated with the pnp-pass element is its tendency to saturate when the device goes into
       dropout. The resulting drop in  forces an increase in IB to maintain the load. During power-up, this translates
       to large start-up currents. Systems with limited supply current may fail to start up. In battery-powered systems,
       it means rapid battery discharge when the voltage decays below the minimum required for regulation. The
       TPS73xx quiescent current remains low even when the regulator drops out, thus eliminating both problems.

       Included in the TPS73xx family is a 4.85-V regulator, the TPS7348. Designed specifically for 5-V cellular
       systems, its 4.85-V output, regulated to within 2%, allows for operation within the low-end limit of 5-V systems
       specified to 5% tolerance; therefore, maximum regulated operating lifetime is obtained from a battery pack
       before the device drops out, adding crucial talk minutes between charges.

       The TPS73xx family also features a shutdown mode that places the output in the high-impedance state
       (essentially equal to the feedback-divider resistance) and reduces quiescent current to under 0.5 A. When the
       shutdown feature is not used, EN should be tied to ground. Response to an enable transition is quick; regulated
       output voltage is reestablished in typically 120 s.

minimum load requirements

       The TPS73xx family is stable even at zero load; no minimum load is required for operation.

SENSE connection

       The SENSE terminal of fixed-output devices must be connected to the regulator output for proper functioning
       of the regulator. Normally, this connection should be as short as possible; however, the connection can be made
       near a critical circuit (remote sense) to improve performance at that point. Internally, SENSE connects to a
       high-impedance wide-bandwidth amplifier through a resistor-divider network, and noise pickup feeds through
       to the regulator output. It is essential to route the SENSE connection in such a way as to minimize/avoid noise
       pickup. Adding an RC network between SENSE and OUT to filter noise is not recommended because it can
       cause the regulator to oscillate.

external capacitor requirements

       An input capacitor is not required; however, a ceramic bypass capacitor (0.047 pF to 0.1 F) improves load
       transient response and noise rejection when the TPS73xx is located more than a few inches from the power
       supply. A higher-capacitance electrolytic capacitor may be necessary if large (hundreds of milliamps) load
       transients with fast rise times are anticipated.

POST OFFICE BOX 655303 DALLAS, TEXAS 75265  35
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                               APPLICATION INFORMATION

external capacitor requirements (continued)

    As with most LDO regulators, the TPS73xx family requires an output capacitor for stability. A low-ESR 10-F
    solid-tantalum capacitor connected from the regulator output to ground is sufficient to ensure stability over the

    full load range (see Figure 42). Adding high-frequency ceramic or film capacitors (such as power-supply bypass

    capacitors for digital or analog ICs) can cause the regulator to become unstable unless the ESR of the tantalum
    capacitor is less than 1.2  over temperature. Capacitors with published ESR specifications such as the
    AVX TPSD106M035R0300 and the Sprague 593D106X0035D2W work well because the maximum ESR at
    25C is 300 m (typically, the ESR in solid-tantalum capacitors increases by a factor of 2 or less when the
    temperature drops from 25C to 40C). Where component height and/or mounting area is a problem,
    physically smaller, 10-F devices can be screened for ESR. Figures 29 through 32 show the stable regions of
    operation using different values of output capacitance with various values of ceramic load capacitance.

    In applications with little or no high-frequency bypass capacitance (< 0.2 F), the output capacitance can be
    reduced to 4.7 F, provided ESR is maintained between 0.7 and 2.5 . Because capacitor minimum ESR is
    seldom if ever specified, it may be necessary to add a 0.5- to 1- resistor in series with the capacitor and limit
    ESR to 1.5  maximum. As shown in the CSR graphs (Figures 29 through 32), minimum ESR is not a problem
    when using 10-F or larger output capacitors.

    Below is a partial listing of surface-mount capacitors usable with the TPS73xx family. This information, along
    with the CSR graphs, is included to assist in selection of suitable capacitance for the user's application. When
    necessary to achieve low height requirements along with high output current and/or high ceramic load
    capacitance, several higher ESR capacitors can be used in parallel to meet the guidelines above.

    All load and temperature conditions with up to 1 F of added ceramic load capacitance:

    PART NO.  MFR.                           VALUE MAX ESR SIZE (H L W)

    T421C226M010AS Kemet 22 F, 10 V                      0.5                  2.8 6 3.2

    593D156X0025D2W Sprague 15 F, 25 V                   0.3                  2.8 7.3 4.3

    593D106X0035D2W Sprague 10 F, 35 V                   0.3                  2.8 7.3 4.3

    TPSD106M035R0300 AVX                     10 F, 35 V  0.3                  2.8 7.3 4.3

    Load < 200 mA, ceramic load capacitance < 0.2 F, full temperature range:

    PART NO.  MFR.                           VALUE MAX ESR SIZE (H L W)

    592D156X0020R2T Sprague 15 F, 20 V                   1.1                  1.2 7.2 6

    595D156X0025C2T Sprague 15 F, 25 V                   1                    2.5 7.1 3.2

    595D106X0025C2T Sprague 10 F, 25 V                   1.2                  2.5 7.1 3.2

    293D226X0016D2W Sprague 22 F, 16 V                   1.1                  2.8 7.3 4.3

    Load < 100 mA, ceramic load capacitance < 0.2 F, full temperature range:

    PART NO.  MFR.                           VALUE MAX ESR SIZE (H L W)

    195D106X06R3V2T Sprague 10 F, 6.3 V                  1.5                  1.3 3.5 2.7

    195D106X0016X2T Sprague 10 F, 16 V                   1.5                  1.3 7 2.7

    595D156X0016B2T Sprague 15 F, 16 V                   1.8                  1.6 3.8 2.6

    695D226X0015F2T Sprague 22 F, 15 V                   1.4                  1.8 6.5 3.4

    695D156X0020F2T Sprague 15 F, 20 V                   1.5                  1.8 6.5 3.4

    695D106X0035G2T Sprague 10 F, 35 V                   1.3                  2.5 7.6 2.5

     Size is in mm. ESR is maximum resistance at 100 kHz and TA = 25C. Listings are sorted by height.

36             POST OFFICE BOX 655303 DALLAS, TEXAS 75265
            TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                           LOW-DROPOUT VOLTAGE REGULATORS

                                  WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                    SLVS124F JUNE 1995 REVISED JANUARY 1999

                        APPLICATION INFORMATION

external capacitor requirements (continued)

                                             TPS73xxPW

               VI                      8     IN RESET           20        To System
            0.1 F                                                        Reset
                                        9                      15        250 k
                                              IN  SENSE
                                                                            VO
                                       10                      14
                                              IN     OUT            +
                                                                      10 F
                                       6                   13
                                            EN    OUT                CSR = 1

                                                   GND
                                                  12 3

             TPS7333, TPS7348, TPS7350 (fixed-voltage options)

                    Figure 47. Typical Application Circuit

programming the TPS7301 adjustable LDO regulator

Programming the adjustable regulators is accomplished using an external resistor divider as shown in

+  )  Figure 43. The equation governing the output voltage is:R1
VO Vref  1  R2

Where

Vref = reference voltage, 1.182 V typ

                     POST OFFICE BOX 655303 DALLAS, TEXAS 75265                     37
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                               APPLICATION INFORMATION

    Resistors R1 and R2 should be chosen for approximately 7-A divider current. A recommended value for R2

    is 169 k with R1 adjusted for the desired output voltage. Smaller resistors can be used, but offer no inherent

    +  *  advantage and consume more power. Larger values of R1 and R2 should be avoided as leakage currents atR1VO1R2
                         Vref
    FB will introduce an error. Solving for R1 yields a more useful equation for choosing the appropriate resistance:

                                 TPS7301                                            OUTPUT VOLTAGE
                               IN RESET                                          PROGRAMMING GUIDE

                   VI                                  To System                 OUTPUT   R1  R2 UNIT
                0.1 F                                 Reset                     VOLTAGE
    >2.7 V                                     250 k
                                                                                 2.5 V    191 169   k
                 <0.5 V                                                          3.3 V
                               EN  OUT                            VO             3.6 V    309 169   k

                                                   + 10 F                         4V     348 169   k
                                                                                   5V
                                               R1                                6.4 V    402 169   k

                                           FB              CSR = 1                        549 169   k
                                   GND         R2
                                                                                          750 169   k

                                Figure 48. TPS7301 Adjustable LDO Regulator Programming

undervoltage supervisor function

       The RESET output of the TPS73xx initiates a reset in microcomputer and microprocessor systems in the event
       of an undervoltage condition. An internal comparator in the TPS73xx monitors the output voltage of the regulator
       to detect the undervoltage condition. When that occurs, the RESET output transistor turns on taking the RESET
       signal low.

       On power up, the output voltage tracks the input voltage. The RESET output becomes active (low) as VI
       approaches the minimum required for a valid RESET signal (specified at 1.5 V for 25C and 1.9 V over full
       recommended operating temperature range). When the output voltage reaches the appropriate positive-going
       input threshold (VIT+), a 200-ms (typical) timeout period begins during which the RESET output remains low.
       Once the timeout has expired, the RESET output becomes inactive. Since the RESET output is an open-drain
       NMOS, a pullup resistor should be used to ensure that a logic-high signal is indicated.

       The supply-voltage-supervisor function is also activated during power-down. As the input voltage decays and
       after the dropout voltage is reached, the output voltage tracks linearly with the decaying input voltage. When
       the output voltage drops below the specified negative-going input threshold (VIT -- see electrical
       characteristics tables), the RESET output becomes active (low). It is important to note that if the input voltage
       decays below the minimum required for a valid RESET, the RESET is undefined.

       Since the circuit is monitoring the regulator output voltage, the RESET output can also be triggered by disabling
       the regulator or by any fault condition that causes the output to drop below VIT. Examples of fault conditions
       include a short circuit on the output and a low input voltage. Once the output voltage is reestablished, either by
       reenabling the regulator or removing the fault condition, then the internal timer is initiated, which holds the
       RESET signal active during the 200-ms (typical) timeout period.

38                                  POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                           TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q
                                                           LOW-DROPOUT VOLTAGE REGULATORS

                                                  WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                                                SLVS124F JUNE 1995 REVISED JANUARY 1999

                                               APPLICATION INFORMATION

undervoltage supervisor function (continued)

       Transient loads or line pulses can also cause a reset to occur if proper care is not taken in selecting the input
       and output capacitors. Load transients that are faster than 5 s can cause a reset if high-ESR output capacitors
       (greater than approximately 7 ) are used. A 1-s transient causes a reset when using an output capacitor with
       greater than 3.5  of ESR. Note that the output-voltage spike during the transient can drop well below the reset
       threshold and still not trip if the transient duration is short. A 1-s transient must drop at least 500 mV below the
       threshold before tripping the reset circuit. A 2-s transient trips RESET at just 400 mV below the threshold.
       Lower-ESR output capacitors help by reducing the drop in output voltage during a transient and should be used
       when fast transients are expected.

                                                                                   NOTE:
                                                                        VIT+ = VIT +Hysteresis

output noise

       The TPS73xx has very low output noise, with a spectral noise density < 2 V/ Hz. This is important when
       noise-susceptible systems, such as audio amplifiers, are powered by the regulator.

regulator protection

       The TPS73xx PMOS-pass transistor has a built-in back diode that safely conducts reverse currents when the
       input voltage drops below the output voltage (e.g., during power down). Current is conducted from the output
       to the input and is not internally limited. If extended reverse voltage is anticipated, external limiting might be
       appropriate.

       The TPS73xx also features internal current limiting and thermal protection. During normal operation, the
       TPS73xx limits output current to approximately 1 A. When current limiting engages, the output voltage scales
       back linearly until the overcurrent condition ends. While current limiting is designed to prevent gross device
       failure, care should be taken not to exceed the power dissipation ratings of the package. If the temperature of
       the device exceeds 165C, thermal-protection circuitry shuts it down. Once the device has cooled, regulator
       operation resumes.

POST OFFICE BOX 655303 DALLAS, TEXAS 75265  39
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                                    MECHANICAL DATA

D (R-PDSO-G**)                                                                    PLASTIC SMALL-OUTLINE PACKAGE

14 PIN SHOWN

                0.050 (1,27)                        0.010 (0,25) M

    14                              0.020 (0,51)
        1                           0.014 (0,35)

                                                 8

                                                                                  0.008 (0,20) NOM

                                                                    0.244 (6,20)                  Gage Plane
                                                                    0.228 (5,80)           0 8

                                                    0.157 (4,00)
                                                    0.150 (3,81)

                                              7                                                               0.010 (0,25)
                      A
                                                                                                              0.044 (1,12)
                                                                                                              0.016 (0,40)

    0.069 (1,75) MAX  0.010 (0,25)                          Seating Plane
                      0.004 (0,10)                          0.004 (0,10)

                              PINS **                  8      14                     16
                      DIM
                                                    0.197   0.344                 0.394
                          A MAX                     (5,00)  (8,75)                (10,00)

                           A MIN                    0.189   0.337                 0.386
                                                    (4,80)  (8,55)                (9,80)

                                                                                                              4040047 / D 10/96

NOTES: A. All linear dimensions are in inches (millimeters).
             B. This drawing is subject to change without notice.
             C. Body dimensions do not include mold flash or protrusion, not to exceed 0.006 (0,15).
             D. Falls within JEDEC MS-012

40                     POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                          TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

                                                         LOW-DROPOUT VOLTAGE REGULATORS
                                                WITH INTEGRATED DELAYED RESET FUNCTION

                                                                                                                  SLVS124F JUNE 1995 REVISED JANUARY 1999

                                                          MECHANICAL DATA

P (R-PDIP-T8)                                                                             PLASTIC DUAL-IN-LINE PACKAGE

                       8                    0.400 (10,60)
                                            0.355 (9,02)

                          5

                                            0.260 (6,60)
                                            0.240 (6,10)

1                         4

                          0.070 (1,78) MAX

                          0.020 (0,51) MIN                                                0.310 (7,87)
                                                                                          0.290 (7,37)

                                            0.200 (5,08) MAX       Seating Plane
                                             0.125 (3,18) MIN

                          0.100 (2,54)                                                                                  0 15
                                                                                          0.010 (0,25) NOM
                          0.021 (0,53)      0.010 (0,25) M
                          0.015 (0,38)                                                                                 4040082 / B 03/95

NOTES: A. All linear dimensions are in inches (millimeters).
             B. This drawing is subject to change without notice.
             C. Falls within JEDEC MS-001

                                             POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                  41
TPS7301Q, TPS7325Q, TPS7330Q, TPS7333Q, TPS7348Q, TPS7350Q

LOW-DROPOUT VOLTAGE REGULATORS
WITH INTEGRATED DELAYED RESET FUNCTION

SLVS124F JUNE 1995 REVISED JANUARY 1999

                                                   MECHANICAL DATA

PW (R-PDSO-G**)                                                                              PLASTIC SMALL-OUTLINE PACKAGE

14 PIN SHOWN

    0,65                               0,30              0,10 M
              14                       0,19

                               8

                                                                                             0,15 NOM

                                                   4,50 6,60
                                                   4,30 6,20

                  1         7                                                                          Gage Plane  0,25
                                                                                             0 8
                                                                                                                   0,75
                     A                                                                                             0,50

    1,20 MAX                0,15                         Seating Plane
                                                                   0,10
                            0,05

                           PINS **                 14         16         20                  24        28
                                                8

                  DIM

                     A MAX     3,10                5,10       5,10       6,60                7,90      9,80

                     A MIN     2,90                4,90       4,90       6,40                7,70      9,60

                                                                                                                   4040064 / E 08/96

NOTES: A. All linear dimensions are in millimeters.
             B. This drawing is subject to change without notice.
             C. Body dimensions do not include mold flash or protrusion not to exceed 0,15.
             D. Falls within JEDEC MO-153

42                              POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                         IMPORTANT NOTICE

Texas Instruments and its subsidiaries (TI) reserve the right to make changes to their products or to discontinue
any product or service without notice, and advise customers to obtain the latest version of relevant information
to verify, before placing orders, that information being relied on is current and complete. All products are sold
subject to the terms and conditions of sale supplied at the time of order acknowledgement, including those
pertaining to warranty, patent infringement, and limitation of liability.
TI warrants performance of its semiconductor products to the specifications applicable at the time of sale in
accordance with TI's standard warranty. Testing and other quality control techniques are utilized to the extent
TI deems necessary to support this warranty. Specific testing of all parameters of each device is not necessarily
performed, except those mandated by government requirements.

CERTAIN APPLICATIONS USING SEMICONDUCTOR PRODUCTS MAY INVOLVE POTENTIAL RISKS OF
DEATH, PERSONAL INJURY, OR SEVERE PROPERTY OR ENVIRONMENTAL DAMAGE ("CRITICAL
APPLICATIONS"). TI SEMICONDUCTOR PRODUCTS ARE NOT DESIGNED, AUTHORIZED, OR
WARRANTED TO BE SUITABLE FOR USE IN LIFE-SUPPORT DEVICES OR SYSTEMS OR OTHER
CRITICAL APPLICATIONS. INCLUSION OF TI PRODUCTS IN SUCH APPLICATIONS IS UNDERSTOOD TO
BE FULLY AT THE CUSTOMER'S RISK.

In order to minimize risks associated with the customer's applications, adequate design and operating
safeguards must be provided by the customer to minimize inherent or procedural hazards.

TI assumes no liability for applications assistance or customer product design. TI does not warrant or represent
that any license, either express or implied, is granted under any patent right, copyright, mask work right, or other
intellectual property right of TI covering or relating to any combination, machine, or process in which such
semiconductor products or services might be or are used. TI's publication of information regarding any third
party's products or services does not constitute TI's approval, warranty or endorsement thereof.

                                      Copyright 1999, Texas Instruments Incorporated
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

TPS7350器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved