电子工程世界电子工程世界电子工程世界

产品描述

搜索

TPS61280YFFT

器件型号:TPS61280YFFT
器件类别:半导体    电源管理   
厂商名称:Texas Instruments
厂商官网:http://www.ti.com/
标准:
下载文档 在线购买

TPS61280YFFT在线购买

供应商 器件名称 价格 最低购买 库存  
TPS61280YFFT ¥11.31 1 点击查看 点击购买

器件描述

Battery front-end DC/DC converter, Synchronous Boost-bypass. 1S Li-Ion,Ni-Rich,Si-Anode 16-DSBGA -40 to 85

参数
产品属性属性值
Switch current limit(Typ)(A)5
RatingCatalog
Vout(Min)(V)2.85
TypeConverter
Iq(Typ)(mA)0.015
Vout(Max)(V)4.4
Vin(Max)(V)4.85
Duty cycle(Max)(%)90
Vin(Min)(V)2.3
Operating temperature range(C)-40 to 85
Regulated outputs(#)1
Package GroupDSBGA|16
Approx. price(US$)0.58 | 1ku
Switching frequency(Max)(kHz)2300
Switching frequency(Min)(kHz)2300
FeaturesBypass Mode,I2C

文档预览

TPS61280YFFT器件文档内容

                                                                                               TPS61280, TPS61281, TPS61282

www.ti.com                                                                                     SLVSBI1 OCTOBER 2013

                Low-, Wide- Voltage Battery Front-End DC/DC Converter
                   Single-Cell Li-Ion, Ni-Rich, Si-Anode Applications

                                     Check for Samples: TPS61280, TPS61281, TPS61282

FEATURES                                                                                       DESCRIPTION

1                                                                                              The TPS6128x device provides a power supply
                                                                                               solution for products powered by either by a Li-Ion,
2 95% Efficiency at 2.3MHz Operation                                                          Nickel-Rich, Silicon Anode, Li-Ion or LiFePO4 battery.
2A Quiescent Current in Low IQ Pass-                                                        The voltage range is optimized for single-cell portable
                                                                                               applications like in smart-phones or tablet PCs.
    Through Mode
Wide VIN Range From 2.3V to 4.8V                                                             Used as a high-power pre-regulator, the TPS6128x
IOUT  4A (Peak) at VOUT = 3.35V, VIN  2.65V                                                  extends the battery run-time and overcomes input
Integrated Pass-Through Mode (35m)                                                           current- and voltage limitations of the powered
Programmable Valley Inductor Current Limit                                                   system.

    and Output Voltage                                                                         While in shutdown, the TPS6128x operates in a true
True Pass-Through Mode During Shutdown                                                       pass-through mode with only 2A quiescent
Best-in-Class Line and Load Transient                                                        consumption for longest battery shelf life.
Low-Ripple Light-Load PFM Mode
In-Situ Customization with On-Chip E2PROM                                                    During operation, when the battery is at a good state-
                                                                                               of-charge, a low-ohmic, high-efficient integrated pass-
    (Write Protect)                                                                            through path connects the battery to the powered
Two Interface Options:                                                                       system.

    I2C Compatible I/F up to 3.4Mbps                                                         If the battery gets to a lower state of charge and its
         (TPS61280)                                                                            voltage becomes lower than the desired minimum
                                                                                               system voltage, the device seamlessly transits into
    Simple I/O Logic Control Interface                                                       boost mode to utilize the full battery capacity.
         (TPS6128x)                                                                            TPS6128x device supports more than 4A pulsed load
                                                                                               current even from a deeply discharged battery. In this
Thermal Shutdown and Overload Protection                                                     mode of operation, the TPS6128x enables the
Total Solution Size <20mm2, Sub 1-mm Profile                                                 utilization of the full battery capacity: A high battery-
                                                                                               cut-off voltage originated by powered components
APPLICATIONS                                                                                   with a high minimum input voltage is overcome; new
                                                                                               battery chemistries can be fully discharged; high
Single-Cell Ni-Rich, Si-Anode, Li-Ion, LiFePO4                                               current pulses forcing the system into shutdown are
    Smart-Phones or Tablet PCs                                                                 buffered by the device seamlessly transitioning
                                                                                               between boost and by-pass mode back and forth.
2.5G/3G/4G Mini-Module Data Cards
Current Limited Applications Featuring High                                                  This has significant impact on the battery on-time and
                                                                                               translates into either a longer use-time and better
    Peak Power Loads                                                                           user-experience at an equal battery capacity or into
                                                                                               reduced battery costs at similar use-times.
                                               L   TPS61280  VOUT               VBAT'
                                           0.47 H   SW       VOUT                              The TPS6128x operates in synchronous, 2.3MHz
                                                    SW                   CO (x2)               boost mode and enters power-save mode operation
                                            CI      VIN                  10F X5R 6.3V (0603)  (PFM) at light load currents to maintain high
                1.5F X5R 6.3V (0402)               VIN                                        efficiency over the entire load current range.
       Battery
2.5V .. 4.35V                  Voltage Select       VSEL                                       The TPS6128x offers a very small solution size
                                         Enable     EN                                         (<20mm2) due to minimum amount of external
                                                    BYP            1.8V                        components, enabling the use of small inductors and
                     Forced Bypass / Auto           SCL                                        input capacitors, available as a 16-pin chip-scale
                                                    SDA      GPIO        Interrupt             package (CSP).
                                  I2C Bus           PGND
                                                    PGND
                                                    PGND     AGND

1

           Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of
           Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.
I2C is a trademark of NXP Semiconductors.

2

PRODUCTION DATA information is current as of publication date.                                 Copyright 2013, Texas Instruments Incorporated
Products conform to specifications per the terms of the Texas
Instruments standard warranty. Production processing does not
necessarily include testing of all parameters.
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                                         www.ti.com

   These devices have limited built-in ESD protection. The leads should be shorted together or the device placed in conductive foam
   during storage or handling to prevent electrostatic damage to the MOS gates.

                                               AVAILABLE DEVICE OPTIONS

       PART                                             DEVICE                                   ORDERING (2)  PACKAGE
   NUMBER (1)                                  SPECIFIC FEATURES                                                MARKING
                                                                                                               CHIP CODE
   TPS61280    I2C Control Interface           DC/DC boost / bypass threshold = 3.15V (Vsel = L)                TPS61280
   TPS61281    User Prog. E2PROM Settings      DC/DC boost / bypass threshold = 3.35V (Vsel = H) TPS61280YFF
   TPS61282    Simple Logic Control Interface  Valley inductor current limit = 3A                               TPS61281
               Simple Logic Control Interface  DC/DC boost / bypass threshold = 3.15V (Vsel = L)
                                               DC/DC boost / bypass threshold = 3.35V (Vsel = H) TPS61281YFF    TPS61282
                                               Valley inductor current limit = 3A
                                               DC/DC boost / bypass threshold = 3.3V (Vsel = L)
                                               DC/DC boost / bypass threshold = 3.5V (Vsel = H) TPS61282YFF
                                               Valley inductor current limit = 4A

(1) For the most current package and ordering information, see the Package Option Addendum at the end of this document, or see the TI
      website at www.ti.com.

(2) The YFF package is available in tape and reel. Add a R suffix (e.g. TPS61280YFFR) to order quantities of 3000 parts. Add a T suffix
      (e.g. TPS61280YFFT) to order quantities of 250 parts.

ABSOLUTE MAXIMUM RATINGS

over operating free-air temperature range (unless otherwise noted)(1)

                   Voltage at VOUT(2)                                  DC                        0.3 to 4.7   UNIT
                   Voltage at VIN(2), EN(2), VSEL(2), nBYP(2), PG(2),                                            V
                   GPIO (2)                                            DC
                   Voltage at SCL(2), SDA(2)MODE(2)                                              0.3 to 5.2   V
                                                                       DC
Input voltage      Voltage at SW(2)                                    DC                        0.3 to 3.6   V
                                                                       Transient: 2 ns, 2.3 MHz
                                                                       DC                        0.3 to 4.7   V

                                                                                                 0.3 to 5.5   V

                   Differential voltage between VIN and VOUT                                     0.3 to 4     V
                   Continuous average current into SW (3)
Input current      Peak current into SW (4)                                                      1.8           A
Power dissipation
Temperature range  Operating temperature range, TA (5)                                           5.5           A
                   Operating virtual junction, TJ
ESD rating         Storage temperature range, Tstg                                               Internally limited
                   Human Body Model - (HBM)
                   Charge Device Model - (CDM)                                                   40 to 85     C
                   Machine Model - (MM)
                                                                                                 40 to 150    C

                                                                                                 65 to 150    C

                                                                                                 2000          V

                                                                                                 1000          V

                                                                                                 100           V

(1) Stresses beyond those listed under absolute maximum ratings may cause permanent damage to the device. These are stress ratings

      only, and functional operation of the device at these or any other conditions beyond those indicated under recommended operating

      conditions is not implied. Exposure to absolute-maximum-rated conditions for extended periods my affect device reliability.

(2) All voltages are with respect to network ground terminal.

(3) Limit the junction temperature to 105C for continuous operation at maximum output power.

(4) Limit the junction temperature to 105C for 15% duty cycle operation.

(5) In applications where high power dissipation and/or poor package thermal resistance is present, the maximum ambient temperature may

      have to be derated. Maximum ambient temperature (TA(max)) is dependent on the maximum operating junction temperature (TJ(max)), the
      maximum power dissipation of the device in the application (PD(max)), and the junction-to-ambient thermal resistance of the part/package
      in the application (JA), as given by the following equation: TA(max)= TJ(max)(JA X PD(max)). To achieve optimum performance, it is
      recommended to operate the device with a maximum junction temperature of 105C.

2  Submit Documentation Feedback                                         Copyright 2013, Texas Instruments Incorporated

                                  Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                      TPS61280, TPS61281, TPS61282

www.ti.com                                                                                                 SLVSBI1 OCTOBER 2013

THERMAL INFORMATION

                                    THERMAL METRIC(1)                                           TPS6128x        UNIT
                                                                                                    YFF

                                                                                                16 PINS

JA          Junction-to-ambient thermal resistance                                                    78
JCtop       Junction-to-case (top) thermal resistance                                                 0.6
JB          Junction-to-board thermal resistance                                                      13
JT          Junction-to-top characterization parameter
JB          Junction-to-board characterization parameter                                                                         C/W
JCbot       Junction-to-case (bottom) thermal resistance                                              2.4
                                                                                                      13
                                                                                                      n/a

(1) For more information about traditional and new thermal metrics, see the IC Package Thermal Metrics application report, SPRA953.

RECOMMENDED OPERATING CONDITIONS

                                                                                                MIN        NOM  MAX UNIT

VI          Input voltage range                                                                 2.30            4.85 V
            Input voltage range for in-situ customization by E2PROM write operation
L           Inductance                                                                          3.4        3.5  3.6 V
CO          Output capacitance
IL_Start_                                                                                       200        470  800 nH
Max         Maximum load current during start-up
TA                                                                                              9          13   100 F
TJ          Ambient temperature
            Operating junction temperature                                                      250                                  mA

                                                                                                40             85 C

                                                                                                40             125 C

ELECTRICAL CHARACTERISTICS

Minimum and maximum values are at VIN = 2.3V to 4.85V, VOUT = 3.4V (or VIN, whichever is higher), EN = 1.8V, VSEL =
1.8V, nBYP = 1.8V, 40C  TJ  125C; Circuit of Parameter Measurement Information section (unless otherwise noted).
Typical values are at VIN = 3.2V, VOUT = 3.4V, EN = 1.8V, TJ = 25C (unless otherwise noted).

                     PARAMETER                            TEST CONDITIONS                             MIN TYP MAX UNIT

SUPPLY CURRENT

                                                  DC/DC boost mode. Device not                                  47 65 A

                                                  switching

                                                  IOUT = 0mA, VIN = 3.2V, VOUT =
                                                  3.4V

       Operating quiescent current                Pass-through mode (auto)

           into VIN                 TPS6128x      EN = 1.8V, nBYP = 1.8V, VIN =                                 27 42 A
IQ                                                3.6V                                                          15 25 A

                                                  Pass-through mode (forced)         40C  TJ
                                                  EN = 1.8V, nBYP = AGND, VOUT =      85C
                                                  3.6V

       Operating quiescent current                DC/DC boost mode. Device not                             8.5 19 A
       into VOUT
                                                  switching

                                                  IOUT = 0mA, VIN = 3.2V, VOUT =
                                                  3.4V

ISD    Shutdown current             TPS6128x      EN = 0V, nBYP = 0V, VIN = 3.6V                           2.6 6.0 A
VUVLO                                             EN = 0V, nBYP = 1.8V, VIN = 3.6V
                                                  Falling                                                  8.5 20 A
                                                  Hysteresis
       Under-voltage lockout threshold TPS6128x                                                            2.0 2.1 V

                                                                                                           0.1                       V

EN, VSEL, nBYP, MODE, SDA, SCL, GPIO, PG

VIL Low-level input voltage         TPS6128x                                                                    0.4 V
VIH High-level input voltage
                                                                                                      1.2                            V

Copyright 2013, Texas Instruments Incorporated                                      Submit Documentation Feedback                      3

                                    Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                                             www.ti.com

ELECTRICAL CHARACTERISTICS (continued)

Minimum and maximum values are at VIN = 2.3V to 4.85V, VOUT = 3.4V (or VIN, whichever is higher), EN = 1.8V, VSEL =
1.8V, nBYP = 1.8V, 40C  TJ  125C; Circuit of Parameter Measurement Information section (unless otherwise noted).
Typical values are at VIN = 3.2V, VOUT = 3.4V, EN = 1.8V, TJ = 25C (unless otherwise noted).

               PARAMETER                                        TEST CONDITIONS                      MIN TYP MAX UNIT

         Low-level output voltage (SDA)            IOL = 8mA                                                       0.3 V
                                                                                                                   0.3 V
VOL      Low-level output voltage        TPS61280
         (GPIO)                                           IOL = 8mA, GPIOCFG = 0

         Low-level output voltage (PG) TPS6128x IOL = 8mA                                                          0.3 V

RPD      EN, VSEL, nBYP,                 TPS6128x Input  0.4 V                                             300     k
         pull-down resistance

         EN, VSEL, nBYP, MODE, PG        TPS6128x                                                          9       pF
         input capacitance
CIN                                                       Input connected to AGND or VIN
         SDA, SCL, GPIO input            TPS61280
                                                                                                           9       pF
         capacitance

VTHPG Power good threshold                                Rising VOUT                                      0.95 x
                                         TPS6128x                                                           VOUT

                                                          Falling VOUT                                     0.9 x
                                                                                                           VOUT
                                                          Input connected to AGND
Ilkg     Input leakage current           TPS6128x                                         40C  TJ        0       A
                                                                                           85C
                                                          Input connected VIN                                      0.5 A

OUTPUT

VOUT_    Threshold DC voltage accuracy TPS6128x    No load. Open loop                                -1.5          +1.5 %
         Regulated DC voltage accuracy TPS6128x
TH                                                 2.65V  VIN  VOUT_TH - 150mV                       -2.0          +2.0 %
                                                   IOUT = 0mA
VOUT                                               PWM operation.

                                                   2.65V  VIN  VOUT_TH - 150mV                       -2.0          +4.0 %
                                                   IOUT = 0mA
                                                   PFM/PWM operation

           Power-save mode                                PFM operation, IOUT = 1mA                        30      mVpk
           output ripple voltage         TPS6128x
VOUT PWM mode output ripple                                                                                15      mVpk
           voltage                                        PWM operation, IOUT = 500mA

POWER SWITCH

         Low-side switch MOSFET                    VIN = 3.2, VOUT = 3.5V                                  45 80 m
         on resistance

rDS(on)  High-side rectifier MOSFET      TPS6128x VIN = 3.2V, VOUT = 3.5V                                  40 70 m
         on resistance                                    VIN = 3.2V, VOUT = 3.5V                          35 60 m

         High-side pass-through
         MOSFET
         on resistance

         Reverse leakage current into              EN = AGND, VIN = VOUT = SW = 3.5V                       0.1     2 A
         SW                                        40C  TJ  85C

Ilkg     Reverse leakage current into    TPS6128x  EN = nBYP = VIN, VIN = 2.9V, VOUT = 4.4V, VSW
                                         TPS6128x  = 0V
         VOUT                                      device not switching                                    0.1 1   2 A
                                                   40C  TJ  85C
ISINK VOUT sink capability                                                                                         0.3 V
                                                   EN = AGND, VOUT  3.6V,IOUT = -10mA

4        Submit Documentation Feedback                                                    Copyright 2013, Texas Instruments Incorporated

                                         Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                            TPS61280, TPS61281, TPS61282

www.ti.com                                                                                          SLVSBI1 OCTOBER 2013

ELECTRICAL CHARACTERISTICS (continued)

Minimum and maximum values are at VIN = 2.3V to 4.85V, VOUT = 3.4V (or VIN, whichever is higher), EN = 1.8V, VSEL =
1.8V, nBYP = 1.8V, 40C  TJ  125C; Circuit of Parameter Measurement Information section (unless otherwise noted).
Typical values are at VIN = 3.2V, VOUT = 3.4V, EN = 1.8V, TJ = 25C (unless otherwise noted).

            PARAMETER                                        TEST CONDITIONS                  MIN TYP MAX UNIT

Valley inductor current limit    TPS61280 VIN = 2.9V, VOUT = 3.5V, 40C  TJ  125C,          2475 3000 3525 mA
                                 TPS61281 auto PFM/PWM

Valley inductor current limit    TPS61282         VIN = 2.9V, VOUT = 3.5V, 40C  TJ  125C,  3300 4000 4700 mA
                                                  auto PFM/PWM

Pass through mode current limit  TPS6128x         EN = nBYP = GND, VIN = 3.2V                       5000                   mA
                                 TPS6128x         EN = VIN, nBYP = don't care , VIN = 3.2V
Pre-charge mode current limit                                                                 5600  7400 9100 mA
(linear mode, phase 1)                            VIN - VOUT >= 300mV                          500
Pre-charge mode current limit                                                                       650                    mA
(linear mode, phase 2)
                                                                                                    2000                   mA

OSCILLATOR

fOSC Oscillator frequency        TPS6128x         VIN = 2.7V, VOUT = 3.5                            2.3                    MHz

THERMAL SHUTDOWN, HOT DIE DETECTOR

Thermal shutdown(1)              TPS6128x                                                     140   160                    C

Hot die detector accuracy(1)     TPS61280                                                     -10   105 +10 C

(1) Verified by characterization. Not tested in production.

Copyright 2013, Texas Instruments Incorporated                                            Submit Documentation Feedback       5

                                 Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                                                    www.ti.com

ELECTRICAL CHARACTERISTICS (continued)

Minimum and maximum values are at VIN = 2.3V to 4.85V, VOUT = 3.4V (or VIN, whichever is higher), EN = 1.8V, VSEL =
1.8V, nBYP = 1.8V, 40C  TJ  125C; Circuit of Parameter Measurement Information section (unless otherwise noted).
Typical values are at VIN = 3.2V, VOUT = 3.4V, EN = 1.8V, TJ = 25C (unless otherwise noted).

           PARAMETER                                         TEST CONDITIONS                            MIN TYP MAX UNIT

TIMING

           Start-up time                TPS6128x    VIN = 3.2V, VOUT_TH = 01011 (3.4V), RLOAD =         500               s
           GPIO rise time(2)            TPS61280    50

                                                    Time from active VIN to VOUT settled

                                                                                                             200 ns

(2) Verified by characterization. Not tested in production.

I2C INTERFACE TIMING CHARACTERISTICS(1)

           PARAMETER                                         TEST CONDITIONS                            MIN MAX           UNIT
                                                                                                                   100    kHz
                                                             Standard mode                                         400    kHz
                                                                                                                       1  MHz
                                                             Fast mode                                              3.4   MHz
                                                                                                                    3.4   MHz
                                                             Fast mode plus                                         1.7   MHz
                                                                                                                    1.7   MHz
f(SCL)     SCL Clock Frequency                      High-speed mode (write operation), CB 100 pF max                     s
tBUF                                                High-speed mode (read operation), CB 100 pF max    4.7               s
           Bus Free Time Between a STOP and         High-speed mode (write operation), CB 400 pF max   1.3               s
           START Condition                          High-speed mode (read operation), CB 400 pF max    0.5               s
                                                                                                                           ns
                                                                             Standard mode                 4               ns
                                                                                Fast mode               600                ns
                                                                                                        260                s
                                                                             Fast mode plus             160                s
                                                                                                         4.7               s
                                                             Standard mode                               1.3               ns
                                                                                                         0.5               ns
tHD, tSTA  Hold Time (Repeated) START                           Fast mode                               160                s
           Condition                                         Fast mode plus                             320                ns
                                                                                                                           ns
                                                             High-speed mode                               4               ns
                                                                                                        600                ns
                                                             Standard mode                              260                s
                                                                                                                           ns
                                                             Fast mode                                    60               ns
                                                                                                        120                ns
tLOW       LOW Period of the SCL Clock                                     Fast mode plus                4.7               ns
                                                             High-speed mode, CB 100 pF max           600                ns
                                                             High-speed mode, CB 400 pF max           260                ns
                                                                                                        160                ns
                                                                           Standard mode                250
                                                                                                        100
                                                             Fast mode
                                                                                                          50
tHIGH HIGH Period of the SCL Clock                                         Fast mode plus                 10
                                                             High-speed mode, CB 100 pF max
                                                             High-speed mode, CB 400 pF max

                                                                           Standard mode

tSU, tSTA  Setup Time for a Repeated START                      Fast mode
           Condition                                         Fast mode plus

                                                             High-speed mode

                                                             Standard mode

tSU, tDAT Data Setup Time                                       Fast mode
                                                             Fast mode plus

                                                             High-speed mode

(1) Specified by design. Not tested in production.

6       Submit Documentation Feedback                                                          Copyright 2013, Texas Instruments Incorporated

                                        Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                          TPS61280, TPS61281, TPS61282

www.ti.com                                                                                SLVSBI1 OCTOBER 2013

I2C INTERFACE TIMING CHARACTERISTICS(1) (continued)

            PARAMETER                             TEST CONDITIONS                                   MIN    MAX    UNIT
                                                                                                        0  3.45    s
                                                  Standard mode                                         0          s
                                                                                                        0    0.9   s
                                                  Fast mode                                             0          ns
                                                                                                        0     70   ns
tHD, tDAT Data Hold Time                                        Fast mode plus                              150    ns
                                                  High-speed mode, CB 100 pF max        20 + 0.1 CB      1000    ns
                                                  High-speed mode, CB 400 pF max                          300    ns
                                                                                                      10    120    ns
                                                                Standard mode                         20           ns
                                                                                          20 + 0.1 CB         40   ns
                                                  Fast mode                               20 + 0.1 CB         80   ns
                                                                                                           1000    ns
tRCL   Rise Time of SCL Signal                                  Fast mode plus                        10    300    ns
                                                  High-speed mode, CB 100 pF max                    20    120    ns
                                                  High-speed mode, CB 400 pF max        20 + 0.1 CB         80   ns
                                                                                                            160    ns
                                                                Standard mode                         10    300    ns
                                                                                                      20    300    ns
tRCL1  Rise Time of SCL Signal After a                             Fast mode                                120    ns
       Repeated START Condition and After                       Fast mode plus            20 + 0.1 CB         40   ns
       an Acknowledge BIT                         High-speed mode, CB 100 pF max                            80   ns
                                                  High-speed mode, CB 400 pF max                    10   1000    ns
                                                                Standard mode                         20    300    ns
                                                                                                            120    ns
                                                  Fast mode                               20 + 0.1 CB         80   ns
                                                                                                            160    ns
tFCL   Fall Time of SCL Signal                                  Fast mode plus                        10    300    ns
                                                  High-speed mode, CB 100 pF max                    20    300    ns
                                                  High-speed mode, CB 400 pF max                          120    ns
                                                                                                        4     80   s
                                                                Standard mode                       600     160    ns
                                                                                                    260            ns
                                                  Fast mode                                         160     400    ns
                                                                                                            400    pF
tRDA   Rise Time of SDA Signal                                  Fast mode plus                              550    pF
                                                  High-speed mode, CB 100 pF max                          400    pF
                                                  High-speed mode, CB 400 pF max                                 pF

                                                                Standard mode

                                                  Fast mode

tFDA   Fall Time of SDA Signal                                  Fast mode plus
                                                  High-speed mode, CB 100 pF max
                                                  High-speed mode, CB 400 pF max

                                                                Standard mode

tSU, tSTO Setup Time of STOP Condition               Fast mode
                                                  Fast mode plus

                                                  High-Speed mode

                                                  Standard mode

CB     Capacitive Load for SDA and SCL               Fast mode
                                                  Fast mode plus

                                                  High-Speed mode

Copyright 2013, Texas Instruments Incorporated                                          Submit Documentation Feedback  7

                                        Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282                                                                                               www.ti.com

SLVSBI1 OCTOBER 2013

I2C TIMING DIAGRAMS

   SDA          tLOW                              tsu;DAT      tf                        thd;STA           tr     tBUF
         tf
                                       tr

   SCL

                thd;STA                                            tsu;STA                        tsu;STO
                                                                                   Sr
             S  thd;DAT                           HIGH                                                         P        S

             Figure 1. Serial Interface Timing Diagram for Standard-, Fast-, Fast-Mode Plus

                                   Sr                                                                             Sr P
                        tfDA
        SDAH                                             trDA      tsu;DAT                        tsu;STO

               tsu;STA                             thd;DAT
        SCLH                               thd;STA

                                           trCL1               tfCL                               trCL1
                                                                                   trCL

                                       See Note A tHIGH tLOW       tLOW tHIGH                     See Note A

                = MCS Current Source Pull-Up

                = R(P) Resistor Pull-Up

   Note A: First rising edge of the SCLH signal after Sr and after each acknowledge bit.

                         Figure 2. Serial Interface Timing Diagram for H/S-Mode

8  Submit Documentation Feedback                                                                  Copyright 2013, Texas Instruments Incorporated

                                           Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                           TPS61280, TPS61281, TPS61282

www.ti.com                                                                                                             SLVSBI1 OCTOBER 2013

                                                  DEVICE INFORMATION                              VBAT'
                                                                                           CO (x2)
                                                      L   TPS61280             VOUT        10F X5R 6.3V (0603)
                                                  0.47 H   SW                  VOUT

                                                           SW

                                                           VIN

            Battery                                                       VIN

                                                 CI
                     1.5F X5R 6.3V (0402)

                              Voltage Select              VSEL                       1.8V
                                        Enable            EN
                                                          BYP                  GPIO        Interrupt
                     Forced Bypass / Auto                 SCL
                                                          SDA
                                 I2C Bus                  PGND
                                                          PGND
                                                          PGND                 AGND

                                                  Figure 3. TPS61280, Device Overview

                                                    L     TPS61281             VOUT               VBAT'
                                                0.47 H     SW                  VOUT
                                                           SW                              CO (x2)
                                                 CI        VIN                             10F X5R 6.3V (0603)
                     1.5F X5R 6.3V (0402)                 VIN
            Battery
                                    Voltage Select         VSEL
                                              Enable       EN                        1.8V
                                                           BYP
                          Forced Bypass / Auto             MODE                PG          Interrupt
                                       PFM/FPWM            PGND
                                                           PGND
                                                           PGND                AGND
                                                                               AGND

                                                  Figure 4. TPS6128x, Device Overview

Copyright 2013, Texas Instruments Incorporated                                           Submit Documentation Feedback  9

                     Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282                                                                                            www.ti.com

SLVSBI1 OCTOBER 2013

PIN ASSIGNMENTS (TPS61280)

      EN                  GPIO       VIN          VIN   VIN                   VIN           GPIO          EN
                                                                A4                    A3             A2           A1

      VSEL                SCL        VOUT         VOUT  VOUT                  VOUT          SCL           VSEL
                                                                  B4                    B3           B2             B1

      nBYP                SDA        SW           SW    SW                    SW            SDA           nBYP
                                                                C4                    C3             C2             C1

      AGND                PGND       PGND         PGND  PGND                  PGND          PGND          AGND
                                                                  D4                    D3            D2            D1

                          TOP VIEW                                            BOTTOM VIEW

                                     Table 1. PIN FUNCTIONS (TPS61280)

NAME  PIN              I/O                                                    DESCRIPTION
VIN             NO.
VOUT                   I Power supply input.
              A3, A4
EN            B3, B4   O Boost converter output.

GPIO             A1            This is the enable pin of the device. On the rising edge of the enable pin, all the registers are reset
                               with their default values. This input must not be left floating and must be terminated.
VSEL             A2
nBYP                          EN = Low: The device is forced into shutdown mode and the I2C control interface is disabled.
SCL              B1           Depending on the logic level applied to the nBYP input, the converter can either be forced in pass-
SDA             C1     I through mode or it's output can be regulated to a minimum level so as to limit the input-to-output
SW               B2           voltage difference to less than 3.6V (typ). The current consumption is reduced to a few A. For more
PGND            C2            details, refer to Table 5.
AGND          C3, C4
           D2, D3, D4          EN = High: The device is operating normally featuring automatic dc/dc boost, pass-through mode
                D1             transition. For more details, refer to Table 5.

                               This pin can either be configured as a input (mode selection) or as dual role input/open-drain output
                               (nRST/nFAULT) pin. Per default, the pin is configured as nRST/nFAULT input/output. The input must
                               not be left floating and must be terminated.

                               Manual Reset Input: Drive nRST/nFAULT low to initiate a reset of the converter's output.
                               nRST/nFAULT controls a falling edge-triggered sequence consisting of a discharge phase of the
                               capacitance located at the converter's output followed by a start-up phase.

                       I/O     Fault Output (open-drain interrupt signal to host): Indicates that a fault has occurred (e.g. thermal
                               shutdown, output voltage out of limits, current limit triggered etc ...). To signal such an event, the

                               device generates a falling edge-triggered interrupt by driving a negative pulse onto the GPIO line and

                               then releases the line to its inactive state.

                               Mode selection input = Low: The device is operating in regulated frequency pulse width modulation
                               mode (PWM) at high-load currents and in pulse frequency modulation mode (PFM) at light load
                               currents.

                               Mode selection input = High: Low-noise mode enabled, regulated frequency PWM operation forced.

                       I       VSEL signal is primarily used to set the output voltage dc/dc boost, pass-through threshold. This pin
                               must not be left floating and must be terminated.

                       I       A logic low level on the nBYP input forces the device in pass-through mode. For more details, refer
                               to . This pin must not be left floating and must be terminated.

                       I Serial interface clock line. This pin must not be left floating and must be terminated.

                       I/O Serial interface address/data line. This pin must not be left floating and must be terminated.

                       I/O     Inductor connection. Drain of the internal power MOSFET. Connect to the switched side of the
                               inductor.

                               Power ground pin.

                               Analog ground pin. This is the signal ground reference for the IC.

10    Submit Documentation Feedback                                           Copyright 2013, Texas Instruments Incorporated

                                     Product Folder Links: TPS61280 TPS61281 TPS61282
www.ti.com                                                                                TPS61280, TPS61281, TPS61282

PIN ASSIGNMENTS (TPS6128x)                                                                                           SLVSBI1 OCTOBER 2013

      EN                    PG                    VIN   VIN   VIN           VIN                     PG          EN
                                                                      A4            A3                      A2          A1

      VSEL                MODE                    VOUT  VOUT  VOUT          VOUT              MODE              VSEL
                                                                        B4            B3                B2                B1

      nBYP                AGND                    SW    SW    SW            SW                AGND              nBYP
                                                                      C4            C3                  C2                C1

      AGND                PGND                    PGND  PGND  PGND          PGND              PGND              AGND
                                                                        D4            D3                D2                D1

                          TOP VIEW                                          BOTTOM VIEW

                                                  Table 2. PIN FUNCTIONS (TPS6128x)

NAME  PIN              I/O                                    DESCRIPTION
VIN             NO.
VOUT                   I Power supply input.
              A3, A4
EN            B3, B4   O Boost converter output.

PG               A1             This is the enable pin of the device. On the rising edge of the enable pin, all the registers are reset
VSEL                            with their default values. This input must not be left floating and must be terminated.
nBYP             A2
                 B1             EN = Low: The device is forced into shutdown mode. Depending on the logic level applied to the
MODE            C1
                       I        nBYP input, the converter can either be forced in pass-through mode or it's output can be regulated to
SW               B2             a minimum level so as to limit the input-to-output voltage difference to less than 3.6V (typ). The
PGND
AGND          C3, C4            current consumption is reduced to a few A. For more details, refer to .
           D2, D3, D4
                                EN = High: The device is operating normally featuring automatic dc/dc boost, pass-through mode
              C2, D1            transition. For more details, refer to .

                                Power-Good Output (open-drain output to host): A logic high on the PG output indicates that the

                       O        converter's output voltage is within its regulation limits. A logic low indicates a fault has occurred (e.g.
                                thermal shutdown, output voltage out of limits, current limit triggered etc ...). The PG signal is de-

                                asserted automatically once the IC resumes proper operation.

                       I        VSEL signal is primarily used to set the output voltage dc/dc boost, pass-through threshold. This pin
                                must not be left floating and must be terminated.

                       I        A logic low level on the nBYP input forces the device in pass-through mode. For more details, refer
                                to . This pin must not be left floating and must be terminated.

                              This is the mode selection pin of the device. This pin must not be left floating, must be terminated and
                              can be connected to AGND. During start-up this pin must be held low. Once the output voltage settled
                              and PG pin indicates that the converter's output voltage is within its regulation limits the device can be
                              forced in PWM mode operation by applying a high level on this pin.
                       I MODE = Low: The device is operating in regulated frequency pulse width modulation mode (PWM) at
                              high-load currents and in pulse frequency modulation mode (PFM) at light load currents. This pin
                              must be held low during device start-up.

                                MODE = High: Low-noise mode enabled, regulated frequency PWM operation forced.

                       I/O      Inductor connection. Drain of the internal power MOSFET. Connect to the switched side of the
                                inductor.

                                Power ground pin.

                                Analog ground pin. This is the signal ground reference for the IC.

Copyright 2013, Texas Instruments Incorporated                                          Submit Documentation Feedback                  11

                                Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282                                                                                               www.ti.com

SLVSBI1 OCTOBER 2013                                                                            VOUT
                                                                                                  VOUT
                                            FUNCTIONAL BLOCK DIAGRAM
                                                                                                  GPIO: RESET (I) / FAULT (O)
                                            SW       SW         VIN             VIN               PG

            VIN   Band-gap
                 Bias Supply

                 Undervoltage                                                               VMAX
                    Lockout                                                             Control

                                                      VMAX         Gate
                                                      Control   Driver
                                                                          NMOS
                  Thermal                            PMOS
                 Shutdown                                        Valley
                                                                Current
                                            NMOS                Sense

                               Gate
                               Driver

                                                     VIN VOUT

                                                     Averaging                    Error
                                                                                Amplifier
                               Pulse Width
                                 Modulator                                          gm

                               Control Logic                                            VREF

                                  Start-Up
                                   Control

       SCL                     Control I/F  Control
    MODE                                     Logic

      SDA

       EN
    nBYP
    VSEL

                                            PGND PGND PGND AGND

12  Submit Documentation Feedback                                                                 Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                                   TPS61280, TPS61281, TPS61282

www.ti.com                                                                                                       SLVSBI1 OCTOBER 2013

                       PARAMETER MEASUREMENT INFORMATION

                                                      L                      TPS61280  VOUT               VBAT'
                                                  0.47 H                      SW       VOUT        CO (x2)
                                                                              SW
                   Battery                         CI                         VIN
            2.5V .. 4.35V                                                     VIN

                                                           Voltage Select    VSEL            1.8V
                                                                     Enable  EN
                                                                             BYP       GPIO        Interrupt
                                                  Forced Bypass / Auto       SCL
                                                                             SDA
                                                              I2C Bus        PGND
                                                                             PGND
                                                                             PGND      AGND

                                                  Table 3. List of Components

            REFERENCE                DESCRIPTION                                       PART NUMBER, MANUFACTURER
                   CI    1.5F, 6.3V, 0402, X5R ceramic                                  GRM155R60J155ME80D, muRata
                   CO     10F, 6.3V, 0603, X5R ceramic                                   GRM188R60J106ME84, muRata
                    L  470nH, 47mOhm, 2.5mm x 2.0mm x                                        DFE252012CR470 , TOKO

                                          1.2mm

Copyright 2013, Texas Instruments Incorporated                                                   Submit Documentation Feedback  13

                       Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                                                                                                                 www.ti.com

                                                 TYPICAL CHARACTERISTICS                                                                                                     FIGURE
                                                          TABLE OF GRAPHS                                                                                              7, 8, 9, 10, 11, 12
                                                                                                                                                                       13, 14, 15, 16, 17,
                 Efficiency                           vs Output current
                                                                                                                                                                            18, 19, 20
VO               DC output voltage                    vs Output current                                                                                                   21, 22, 23, 24
                                                      vs Input voltage
                                                                                                                                                                                 25
IO               Maximum output current               vs Input voltage                                                                                                           26
                                                                                                                                                                          27, 28, 29, 30
                 Boost to Pass-Through Mode Exit /    vs Output current                                                                                                        31, 32
                 Entry                                                                                                                                                 33, 34, 35, 36, 37
                                                                                                                                                                               38, 39
                 Dynamic Voltage Management (VSEL) vs Input voltage
                                                                                                                                             EFFICIENCY
ILIM             Line TransientResponse                                                                                                             vs

                 Load Transient Response                                                                                                  INPUT VOLTAGE

                 Start-up

                                  EFFICIENCY
                                         vs

                             OUTPUT CURRENT

      100.0                                                                                                                        100.0

      90.0

                                                                                                                                   95.0

      Efficiency (%)80.0
                                                                                                                   Efficiency (%)

                                                                                                                                   90.0

      70.0

             TPS61281                                                                                                                        TPS61281
                                                                                                                                             VOUT = 3.15V
             VOUT = 3.15V                 Vin = 2.5V  Vin = 3.6V                                                                             VSEL = low             Vin = 2.5V  Vin = 3.6V
                                          Vin = 2.7V  Vin = 4.3V                                                                             MODE =Low              Vin = 2.7V  Vin = 4.3V
             VSEL = low                   Vin = 3.0V                                                                               85.0                             Vin = 3.0V
                                                              12                                                                        0.1 0.3 0.5 0.7                         1.7 1.9
             MODE =Low                                                                                                                                     0.9 1.1 1.3 1.5
                                                                                G000                                                                        Current (A)                                   G000
      60.0       0.001              0.01         0.1
         0.0001

                                    Current (A)

                             Figure 5.                                                                                                                     Figure 6.

14    Submit Documentation Feedback                                                                                                       Copyright 2013, Texas Instruments Incorporated

                                          Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                                                                  TPS61280, TPS61281, TPS61282

www.ti.com                                EFFICIENCY                                                                                                          SLVSBI1 OCTOBER 2013
          100.0                                  vs
                                                                                                                                       EFFICIENCY
                                     OUTPUT CURRENT                                                                                           vs

                                                                                                                                  OUTPUT CURRENT

                                                                                                           100.0

                90.0

                                                                                                           95.0

Efficiency (%)  80.0                                                                       Efficiency (%)

                                                                                                           90.0

                70.0

                       TPS61281            Vin = 2.5V      Vin = 3.6V                                                TPS61281               Vin = 2.5V         Vin = 3.6V
                       VOUT = 3.35V        Vin = 2.7V      Vin = 4.3V                                                VOUT = 3.35V           Vin = 2.7V         Vin = 4.3V
                       VSEL = High         Vin = 3.0V                                                                VSEL = High            Vin = 3.0V
                                                                   12                                                                                          1.7 1.9
                       MODE =Low                                                                                     MODE =Low     0.9 1.1 1.3 1.5
                                                                                     G000                  85.0                     Current (A)                                          G000
                60.0       0.001     0.01             0.1
                   0.0001                                                                                       0.1 0.3 0.5 0.7

                                     Current (A)

                                     Figure 7.                                                                                     Figure 8.

                                          EFFICIENCY                                                                                   EFFICIENCY
                                                 vs                                                                                           vs

                                     OUTPUT CURRENT                                                                               OUTPUT CURRENT

                100.0                                                                                      100.0

                90.0

                                                                                                           95.0

Efficiency (%)  80.0                                                                       Efficiency (%)

                                                                                                           90.0

                70.0

                       TPS61282                                                                                      TPS61282
                                                                                                                     VOUT = 3.3V
                       VOUT = 3.3V         Vin = 2.5V      Vin = 3.6V                                                VSEL = Low                    Vin = 2.5V  Vin = 3.3V
                                           Vin = 2.7V      Vin = 4.3V                                                MODE =Low                     Vin = 2.7V  Vin = 4.3V
                       VSEL = Low          Vin = 3.0V                                                      85.0                                    Vin = 3.0V
                                                                   12                                           0.1 0.3 0.5                                    1.7 1.9
                       MODE =Low                                                                                                  0.7 0.9 1.1 1.3 1.5
                                                                                     G000                                                  Current (A)                                   G000
                60.0       0.001     0.01             0.1
                   0.0001                                                                                                              Figure 10.

                                     Current (A)

                                     Figure 9.

Copyright 2013, Texas Instruments Incorporated                                                                                  Submit Documentation Feedback  15

                                           Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                                                                                                                                    www.ti.com

                                                                 EFFICIENCY                                                                                                       EFFICIENCY
                                                                        vs                                                                                                               vs

                                                            OUTPUT CURRENT                                                                                                   OUTPUT CURRENT

                                        100.0                                                                                                         100.0

                                        90.0

                                                                                                                                                      95.0

                        Efficiency (%)  80.0                                                                                          Efficiency (%)

                                                                                                                                                      90.0

                                        70.0

                                               TPS61282               Vin = 2.5V  Vin = 3.3V                                                                    TPS61282                      Vin = 2.5V  Vin = 3.3V
                                               VOUT = 3.5V            Vin = 2.7V  Vin = 4.3V                                                                    VOUT = 3.5V                   Vin = 2.7V  Vin = 4.3V
                                               VSEL = High            Vin = 3.0V                                                                                VSEL = High                   Vin = 3.0V
                                                                                          12                                                                                                              1.7 1.9
                                               MODE =Low                                                                                                        MODE =Low    0.7 0.9 1.1 1.3 1.5
                                                                                                            G000                                      85.0                            Current (A)                                   G000
                                        60.0        0.001       0.01         0.1
                                           0.0001                                                                                                          0.1 0.3 0.5            Figure 12.

                                                                Current (A)

                                                                Figure 11.

                                        3.276                 DC OUTPUT VOLTAGE                                                                       3.213                      DC OUTPUT VOLTAGE
                                        3.244                                vs                                                                       3.181                                     vs

                                                                OUTPUT CURRENT                                                                                                     OUTPUT CURRENT

                                               TPS61281                                                                                                           TPS61281
                                               MODE = low                                                                                                         MODE = low
                                               VOUT = 3.15V                                                                                                       VOUT = 3.15V

                                        3.213

    Output Voltage (V)                  3.181                                                                     Output Voltage (V)                  3.15

                                        3.15                                                                                                          3.118

                                        3.118

                                        3.087       VIN = 2.5V                                                                                        3.087       VIN = 2.5V
                                        3.055       VIN = 2.7V                                                                                        3.055       VIN = 2.7V
                                                    VIN = 2.9V                                                                                                    VIN = 2.9V
                                            0.0001  VIN = 3.1V                                                                                               1.5  VIN = 3.0V

                                                        0.001   0.01         0.1  12                                                                                         1.9              2.3         2.7

                                                                Current (A)                 G000                                                                                  Current (A)                           G000

                                                                Figure 13.                                                                                                        Figure 14.

16                                      Submit Documentation Feedback                                                                                                        Copyright 2013, Texas Instruments Incorporated

                                                                       Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                                                   TPS61280, TPS61281, TPS61282

www.ti.com                                                                                                                                SLVSBI1 OCTOBER 2013

                    3.484                 DC OUTPUT VOLTAGE                                       3.417                      DC OUTPUT VOLTAGE
                    3.451                                vs                                       3.384                                     vs

                                            OUTPUT CURRENT                                                                     OUTPUT CURRENT

                           TPS61281                                                                           TPS61281
                           MODE = low                                                                         MODE = low
                           VOUT = 3.35V                                                                       VOUT = 3.35V

                    3.417

Output Voltage (V)  3.384                                                     Output Voltage (V)  3.35

                    3.35                                                                          3.317

                    3.317

                    3.284       VIN = 2.5V                                                        3.284       VIN = 2.5V
                     3.25       VIN = 2.7V                                                         3.25       VIN = 2.7V
                        0.0001  VIN = 2.9V                                                               1.6  VIN = 2.9V
                                VIN = 3.1V                                                                    VIN = 3.1V
                                                                                                              VIN = 3.2V
                                    0.001
                                            0.01         0.1  12                                                          2                   2.4       2.8

                                            Current (A)                 G000                                                 Current (A)                   G000

                                            Figure 15.                                                                       Figure 16.

                    3.432                 DC OUTPUT VOLTAGE                                       3.333                      DC OUTPUT VOLTAGE
                    3.399                                vs                                                                                 vs

                                            OUTPUT CURRENT                                                                     OUTPUT CURRENT

                           TPS61282                                                                           TPS61282
                           MODE = low                                                                         MODE = low
                           VOUT = 3.3V                                                                        VOUT = 3.3V

                    3.366                                                                         3.3

Output Voltage (V)  3.333                                                     Output Voltage (V)

                                                                                                  3.267

                    3.3

                    3.267

                                                                                                  3.234       VIN = 2.5V

                    3.234       VIN = 2.5V                                                                    VIN = 2.7V
                    3.201       VIN = 2.7V
                                VIN = 2.9V                                                                    VIN = 2.9V
                        0.0001  VIN = 3.1V
                                                                                                              VIN = 3.1V
                                    0.001
                                                                                                              VIN = 3.2V

                                            0.01         0.1  12                                  3.201  2    2.4            2.8         3.2       3.6  4

                                            Current (A)                                                                      Current (A)

                                                              G000                                                                                      G000

                                            Figure 17.                                                                       Figure 18.

Copyright 2013, Texas Instruments Incorporated                                                                   Submit Documentation Feedback           17

                                                  Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                                                                                                                                                                                         www.ti.com

                                             3.64                 DC OUTPUT VOLTAGE                                                                                                                          3.57                      DC OUTPUT VOLTAGE
                                            3.605                                vs                                                                                                                         3.535                                     vs

                                                                    OUTPUT CURRENT                                                                                                                                                       OUTPUT CURRENT

                                                   TPS61282                                                                                                                                                             TPS61282
                                                   MODE = low                                                                                                                                                           MODE = low
                                                   VOUT = 3.5V                                                                                                                                                          VOUT = 3.5V

                                            3.57

    Output Voltage (V)                      3.535                                                                                                                   Output Voltage (V)                      3.5

                                            3.5                                                                                                                                                             3.465

                                            3.465                                                                                                                                                                       VIN = 2.5V
                                                                                                                                                                                                                        VIN = 2.7V
                                             3.43       VIN = 2.5V                                                                                                                                           3.43       VIN = 2.9V
                                            3.395       VIN = 2.7V                                                                                                                                          3.395       VIN = 3.1V
                                                        VIN = 2.9V                                                                                                                                                      VIN = 3.2V
                                                0.0001  VIN = 3.1V                                                                                                                                                 1.8  VIN = 3.4V

                                                            0.001   0.01               0.1  12                                                                                                                          2.2          2.6         3        3.4           3.8

                                                                    Current (A)                       G000                                                                                                                           Current (A)

                                                                                                                                                                                                                                                                         G000

                                                                    Figure 19.                                                                                                                                                       Figure 20.

                                                               DC OUTPUT VOLTAGE                                                                                                                                                     DC OUTPUT VOLTAGE
                                                                             vs                                                                                                                                                                    vs

                                                                   INPUT VOLTAGE                                                                                                                                                         INPUT VOLTAGE

                                            4.5                                                                                                                                                             4.5

                                            4.4    TPS61281                                                                                                                                                 4.4         TPS61281
                                                   VSEL = low                                                                                                                                                           VSEL = high

                                            4.3 VOUT = 3.15V                                                                                                                                                4.3 MODE = low
                                                                                                                                                                                                            4.2 VOUT = 3.35V
                                            4.2

                                            4.1                                                                                                                                                             4.1

                        Output Voltage (V)  4                                                                                                                                           Output Voltage (V)  4

                                            3.9                                                                                                                                                             3.9

                                            3.8                                                                                                                                                             3.8

                                            3.7                                                                                                                                                             3.7

                                            3.6                                                                                                                                                             3.6

                                            3.5                                                                                                                                                             3.5

                                            3.4                                                                                                                                                             3.4

                                            3.3                                             Iout = 1mA                                                                                                      3.3                                           Iout = 1mA

                                            3.2                                             Iout = 100mA                                                                                                    3.2                                           Iout = 100mA

                                            3.1                                             Iout = 1000mA                                                                                                   3.1                                           Iout = 1000mA
                                                                                            Iout = 1500mA                                                                                                                                                 Iout = 1500mA

                                            3                                                                                                                                                               3
                                             2.5 2.7 2.9 3.1 3.3 3.5 3.7 3.9 4.1 4.3 4.5                                                                                                                     2.5 2.7 2.9 3.1 3.3 3.5 3.7 3.9 4.1 4.3 4.5

                                                                    Input Voltage (V)                                                                                                                                                Input Voltage (V)

                                                                                                                                                              G000                                                                                                                                                             G000

                                                                    Figure 21.                                                                                                                                                       Figure 22.

18                                          Submit Documentation Feedback                                                                                                                                                            Copyright 2013, Texas Instruments Incorporated

                                                                           Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                                                                                                                              TPS61280, TPS61281, TPS61282

www.ti.com                                                                                                                                                                                                SLVSBI1 OCTOBER 2013

                                                         DC OUTPUT VOLTAGE                                                                                                                    DC OUTPUT VOLTAGE
                                                                       vs                                                                                                                                   vs

                                                             INPUT VOLTAGE                                                                                                                        INPUT VOLTAGE

                                        4.5                                                                                                                                  4.5

                                        4.4  TPS61282                                                                                                                        4.4  TPS61282
                                             VSEL = low                                                                                                                           VSEL = low

                                        4.3 MODE = low                                                                                                                       4.3 MODE = low
                                        4.2 VOUT = 3.3V                                                                                                                      4.2 VOUT = 3.3V

                                        4.1                                                                                                                                  4.1

                    Output Voltage (V)  4                                                                                                                Output Voltage (V)  4

                                        3.9                                                                                                                                  3.9

                                        3.8                                                                                                                                  3.8

                                        3.7                                                                                                                                  3.7

                                        3.6                                                                                                                                  3.6

                                        3.5                                                                                                                                  3.5

                                        3.4                                                                                                                                  3.4

                                        3.3                                          Iout = 1mA                                                                              3.3                                 Iout = 1mA

                                        3.2                                          Iout = 100mA                                                                            3.2                                 Iout = 100mA

                                        3.1                                          Iout = 1000mA                                                                           3.1                                 Iout = 1000mA
                                                                                     Iout = 2000mA                                                                                                               Iout = 2000mA

                                        3                                                                                                                                    3
                                         2.5 2.7 2.9 3.1 3.3 3.5 3.7 3.9 4.1 4.3 4.5                                                                                          2.5 2.7 2.9 3.1 3.3 3.5 3.7 3.9 4.1 4.3 4.5

                                                         Input Voltage (V)                                                                                                                    Input Voltage (V)

                                                                                                                                                   G000                                                                                                                                 G000

                                                         Figure 23.                                                                                                                           Figure 24.

                                                             Maximum Output Current                                                                                               Boost to Pass-Through Mode Exit / Entry
                                                                             vs

                                                                     Input Voltage

                                        3.1

                                                TPS61281

                                          3 MODE = low
                                                VOUT = 3.35V

                                        2.9 TA = +85C

                                        2.8

Output Current (A)                      2.7

                                        2.6

                                        2.5

                                        2.4

                                        2.3

                                        2.2

                                        2.1
                                        2.5 2.6 2.7 2.8 2.9                 3        3.1 3.2

                                                         Input Voltage (V)                                  G000

                                                         Figure 25.                                                                                                                           Figure 26.

Copyright 2013, Texas Instruments Incorporated                                                                                                                                              Submit Documentation Feedback     19

                                                         Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282                                                                                                             www.ti.com
                                                             TPS61281 Dynamic Voltage Management (VSEL) Load
SLVSBI1 OCTOBER 2013
            TPS61281 Dynamic Voltage Management (VSEL) Load                              Current 500mA
                                         Current 50mA

                                   Figure 27.                                               Figure 28.
    TPS61282 Dynamic Voltage Management (VSEL) Load          TPS61282 Dynamic Voltage Management (VSEL) Load

                                 Current 50mA                                            Current 500mA

    Figure 29.                                                                       Figure 30.

20  Submit Documentation Feedback                            Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
www.ti.com                                            TPS61280, TPS61281, TPS61282

            TPS61282 Line Transient                                                 SLVSBI1 OCTOBER 2013
                            vs                      TPS61282 Line Transient

                                      Figure 31.                              Figure 32.

            TPS61280/81 LOAD TRANSIENT RESPONSE IN  TPS61280/81 LOAD TRANSIENT RESPONSE IN
                             PFM/PWM OPERATION                       PFM/PWM OPERATION

            Figure 33.                                        Figure 34.

Copyright 2013, Texas Instruments Incorporated              Submit Documentation Feedback  21

            Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282                                                                                               www.ti.com

SLVSBI1 OCTOBER 2013                                  TPS61282 LOAD TRANSIENT RESPONSE IN
                                                                          PWM OPERATION
                   TPS61282 LOAD TRANSIENT RESPONSE IN
                                  PFM/PWM OPERATION

                            Figure 35.                                               Figure 36.
                                                                                     START-UP
    TPS61282 LOAD TRANSIENT RESPONSE IN
                   PFM/PWM OPERATION

    Figure 37.                                                                       Figure 38.

22  Submit Documentation Feedback                       Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
www.ti.com                                                    TPS61280, TPS61281, TPS61282

                                                                                         SLVSBI1 OCTOBER 2013

                                                  START-UP

                                                  Figure 39.

Copyright 2013, Texas Instruments Incorporated              Submit Documentation Feedback  23

            Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                               www.ti.com

                                   DETAILED DESCRIPTION

OPERATION

The TPS6128x is a high-efficiency step-up converter featuring pass-through mode optimized to provide low-noise
voltage supply for 2G RF power amplifiers (PAs) in mobile phones and/or to pre-regulate voltage for supplying
subsystem like eMMC memory, audio codec, LCD bias, antenna switches, RF engine PMIC etc... It is designed
to allow the system to operate at maximum efficiency for a wide range of power consumption levels from a low-,
wide- voltage battery cell.

The capability of the TPS6128x to step-up the voltage as well as to pass-through the input battery voltage when
its level is high enough allow systems to operate at maximum performance over a wide range of battery voltages,
thereby extending the battery life between charging. The device also addresses brownouts caused by the peak
currents drawn by the APU and GPU which can cause the battery rail to droop momentarily. Using the
TPS6128x device as a pre-regulator eliminates system brownout condition while maintaining a stable supply rail
for critical sub-system to function properly.

The TPS6128x synchronous step-up converter typically operates at a quasi-constant 2.3-MHz frequency pulse
width modulation (PWM) at moderate to heavy load currents. At light load currents, the TPS6128x converter
operates in power-save mode with pulse frequency modulation (PFM).

In general, a dc/dc step-up converter can only operate in "true" boost mode, i.e. the output "boosted" by a certain
amount above the input voltage. The TPS6128x device operates differently as it can smoothly transition in and
out of zero duty cycle operation. Depending upon the input voltage, output voltage threshold and load current,
the integrated bypass switch automatically transitions the converter into pass-through mode to maintain low-
dropout and high-efficiency. The device exits pass-through mode (0% duty cycle operation) if the total dropout
resistance in bypass mode is insufficient to maintain the output voltage at it's nominal level. Refer to the typical
characteristics section (DC Output Voltage vs. Input Voltage) for further details.

During PWM operation, the converter uses a novel quasi-constant on-time valley current mode control scheme to
achieve excellent line/load regulation and allows the use of a small ceramic inductor and capacitors. Based on
the VIN/VOUT ratio, a simple circuit predicts the required on-time. At the beginning of the switching cycle, the low-
side N-MOS switch is turned-on and the inductor current ramps up to a peak current that is defined by the on-
time and the inductance. In the second phase, once the on-timer has expired, the rectifier is turned-on and the
inductor current decays to a preset valley current threshold. Finally, the switching cycle repeats by setting the on
timer again and activating the low-side N-MOS switch.

The current mode architecture provides excellent transient load response, requiring minimal output filtering.
Internal soft-start and loop compensation simplifies the design process while minimizing the number of external
components.

The TPS6128x directly and accurately controls the average input current through intelligent adjustment of the
valley current limit, allowing an accuracy of 17.5%. Together with an external bulk capacitor, the TPS6268x
allows an application to be interfaced directly to its load, without overloading the input source due to appropriate
set average input current limit. An open-drain output (PG or GPIO/nFAULT) provides a signal to issue an
interrupt to the system if any fault is detected on the device (thermal shutdown, output voltage out-of limits
etc ...).

The output voltage can be dynamically adjusted between two values (floor and roof voltages) by toggling a logic
control input (VSEL) without the need for external feedback resistors. This features can either be used to raise
the output voltage in anticipation of a positive load transient or to dynamically change the PA supply voltage
depending on its mode of operation and/or transmitting power.

The TPS61280 integrates an I2C compatible interface allowing transfers up to 3.4Mbps. This communication
interface can be used to set the output voltage threshold at which the converter transitions between boost and
pass-through mode, for reprogramming the mode of operation (PFM/PWM or forced PWM), for settings the
average input current limit or resetting the output voltage for instance.

Configuration parameters can be changed by writing the desired values to the appropriate I2C register(s). The
I2C registers are volatile and their contents are lost when power is removed from the device. By writing to the
E2PROMCTRL REGISTER, it is possible to store the active configuration in non-volatile E2PROM; during power-
up, the contents of the E2PROM are copied into the I2C registers and used to configure the device.

24  Submit Documentation Feedback                        Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                                                      TPS61280, TPS61281, TPS61282

www.ti.com                                                                                                            SLVSBI1 OCTOBER 2013

POWER-SAVE MODE

The TPS6128x integrates a power-save mode to improve efficiency at light load. In power save mode the
converter only operates when the output voltage trips below a set threshold voltage. It ramps up the output
voltage with several pulses and goes into power save mode once the output voltage exceeds the set threshold
voltage. The PFM mode is left and PWM mode entered in case the output current can not longer be supported in
PFM mode.

                                                  Figure 40. Power-Save Mode Ripple

PASS-THROUGH MODE

The TPS6128x contains an internal switch for bypassing the dc/dc boost converter during pass-through mode.
When the input voltage is larger than the preset output voltage, the converter seamlessly transitions into 0% duty
cycle operation and the bypass FET is fully enhanced. Entry in pass-through mode is triggered by condition
where VIN > VOUT and no switching has occurred during past 16s.

In this mode of operation, the load (2G RF PA for instance) is directly supplied from the battery for maximum RF
output power, highest efficiency and lowest possible input-to-output voltage difference. The device consumes
only a standby current of 15A (typ). In pass-through mode, the device is short-circuit protected by a very fast
current limit detection scheme.

During this operation, the output voltage follows the input voltage and will not fall below the programmed output
voltage threshold as the input voltage decreases. The output voltage drop during pass-through mode depends on
the load current and input voltage, the resulting output voltage is calculated as:

VOUT =VIN - (R DSON(BP) gIOUT )                                                                                                                      (1)

Conversely, the efficiency in pass-through mode is defined as:

  =         1  -  R DSON(BP)  IOUT
                              VIN
                                                                                                                                                     (2)

in which RDSON(BP) is the typical on-resistance of the bypass FET

                                                                      4.5

                                                                      4.4

                                                                      4.3

                                                                      4.2

                                                                      4.1

                                                  Output Voltage (V)  4

                                                                      3.9

                                                                      3.8

                                                                      3.7

                                                                      3.6

                                                                      3.5

                                                                      3.4

                                                                      3.3                     Vout_nom = 3.15V

                                                                      3.2                     Vout_nom = 3.35V

                                                                      3.1                     Vout_nom = 3.3V
                                                                                              Vout_nom = 3.5V

                                                                      3
                                                                       2.5 2.7 2.9 3.1 3.3 3.5 3.7 3.9 4.1 4.3 4.5

                                                                           Input Voltage (V)

                                                                                                                G000

                                    Figure 41. DC Output Voltage vs. Input Voltage

Copyright 2013, Texas Instruments Incorporated                                                                      Submit Documentation Feedback  25

                                    Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                         www.ti.com

Pass-through mode exit is triggered when the output voltage reaches the pre-defined threshold (e.g. 3.4V).

During pass-through mode, the TPS6128x device is short-circuit protected by a very fast current limit detection
scheme. If the current in the pass-through FET exceeds approximately 7.3Amps a fault is declared and the
device cycles through a start-up procedure.

MODE SELECTION

Depending on the settings of CONFIG REGISTER the device can be operated at a quasi-constant 2.3-MHz
frequency PWM mode or in automatic PFM/PWM mode. In this mode, the converter operates in pseudo-fixed
frequency PWM mode at moderate to heavy loads and in the PFM mode during light loads, which maintains high
efficiency over a wide load current range. For more details, see the CONFIG REGISTER description.

The quasi-constant frequency PWM mode has the tightest regulation and the best line/load transient
performance. In forced PWM mode, the device features a unique RDS(ON) management function to maintain high
broadband efficiency as well as low resistance in pass-through mode.

In the TPS61280 device, the GPIO pin can be configured (via the CONFIG REGISTER) to select the operating
mode of the device. In the other TPS6128x devices, the MODE pin is used to select the operating mode. Pulling
this pin high forces the converter to operate in the PWM mode even at light load currents. The advantage is that
the converter modulates its switching frequency according to a spread spectrum PWM modulation technique
allowing simple filtering of the switching harmonics in noise-sensitive applications.

For additional flexibility, it is possible to switch from power-save mode (GPIO or MODE input = L) to PWM mode
(GPIO or MODE input = H) during operation. This allows efficient power management by adjusting the operation
of the converter to the specific system requirements (e.g. 2G RF PA Rx/Tx operation).

                                                            NOTE
    During start-up (conventionally or when recovering from thermal shutdown) the device
    must be set to operate with auto PFM/PWM mode. Consequently, the device determines
    automatically PFM or PWM mode depending on the output's load. Once the output voltage
    settled and PG pin indicates that the converter's output voltage is within its regulation
    limits, the device can be forced in PWM mode operation, if desired.

Entry to forced pass-through mode (nBYP = L) initiates with a current limited transition followed by a true bypass
state. To prevent reverse current to the battery, the devices waits until the output discharges below the input
voltage level before entering forced pass-through mode. Care should be taken to prohibit the output voltage from
collapsing whilst transitioning into forced pass-through mode under heavy load conditions and/or limited output
capacitance. This can be easily done by adding capacitance to the output of the converter. In forced pass-
through mode, the output follows the input below the preset output threshold voltage (VOUT_TH).

VOLTAGE SCALING MANAGEMENT (VSEL)

In order to maintain a certain minimum output voltage under heavy load transients, the output voltage set point
can be dynamically increased by asserting the VSEL input. The functionality also helps to mitigate undershoot
during severe line transients, while minimizing the output voltage during more benign operating conditions to
save power.

The output voltage ramps up (floor to roof transition) at pre-defined rate defined by the average input current limit
setting. The required time to ramp down the voltage (roof to floor transition) largely depends on the amount of
capacitance present at the converter's output as well as on the load current. Table 4 shows the ramp rate control
when transitioning to a lower voltage.

                                    Table 4. Ramp Down Rate vs. Target Mode

Mode Associated with Floor Voltage                                             Output Voltage Ramp Rate
                 Forced PWM
                                    Output capacitance is being discharged at a rate of approx. 50mA (or higher) constant current
                      PFM                                                 in addition to the load current drawn

                                                 Output capacitance is being discharged (solely) by the load current drawn

26  Submit Documentation Feedback   Copyright 2013, Texas Instruments Incorporated

                                    Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                                                                                TPS61280, TPS61281, TPS61282

www.ti.com                                                                                                                                                        SLVSBI1 OCTOBER 2013

SPREAD SPECTRUM, PWM FREQUENCY DITHERING

The goal is to spread out the emitted RF energy over a larger frequency range so that the resulting EMI is similar
to white noise. The end result is a spectrum that is continuous and lower in peak amplitude, making it easier to
comply with electromagnetic interference (EMI) standards and with the power supply ripple requirements in
cellular and non-cellular wireless applications. Radio receivers are typically susceptible to narrowband noise that
is focused on specific frequencies.

Switching regulators can be particularly troublesome in applications where electromagnetic interference (EMI) is
a concern. Switching regulators operate on a cycle-by-cycle basis to transfer power to an output. In most cases,
the frequency of operation is either fixed or regulated, based on the output load. This method of conversion
creates large components of noise at the frequency of operation (fundamental) and multiples of the operating
frequency (harmonics).

The spread spectrum architecture varies the switching frequency by ca. 15% of the nominal switching frequency
thereby significantly reducing the peak radiated and conducting noise on both the input and output supplies. The
frequency dithering scheme is modulated with a triangle profile and a modulation frequency fm.

0 dBV

                    FENV,PEAK            Dfc           Dfc                       Non-modulated harmonic
             F1
                                                                               Side-band harmonics
                                                                               window after modulation

0 dBVref

                                                                                                         B  =  2    f    (1+  m      )=  2    (Dfc  +  f   )
                                                                                                                                    f
                                                                                                                      m                                     m

                   B  =        2    f    (1+  m      )=  2 (Dfc  +  f   )                            B     =  2    f    (1+  m       h)
                                                    f                                                       h                          f
                                      m                                  m                                               m

Figure 42. Spectrum of a Frequency Modulated                                                                Figure 43. Spread Bands of Harmonics in
  Sin. Wave with Sinusoidal Variation in Time                                                                        Modulated Square Signals (1)

The above figures show that after modulation the sideband harmonic is attenuated compared to the non-
modulated harmonic, and the harmonic energy is spread into a certain frequency band. The higher the
modulation index (mf) the larger the attenuation.

          m  =      c
                   m
                                                                                                                                                                               (3)

With:

     fc is the carrier frequency (approx. 2.3MHz)
     fm is the modulating frequency (approx. 40kHz)
      is the modulation ratio (approx 0.15)

          d = Dc
                c
                                                                                                                                                                               (4)

The maximum switching frequency fc is limited by the process and finally the parameter modulation ratio (),
together with fm , which is the side-band harmonics bandwidth around the carrier frequency fc. The bandwidth of
a frequency modulated waveform is approximately given by the Carson's rule and can be summarized as:

          ( ) B = 2 m 1 + m = 2 (D c + m )
                                                                                                                                                                      (5)

(1) Spectrum illustrations and formulae (Figure 42 and Figure 43) copyright IEEE TRANSACTIONS ON ELECTROMAGNETIC
      COMPATIBILITY, VOL. 47, NO.3, AUGUST 2005.

Copyright 2013, Texas Instruments Incorporated                                                                                                Submit Documentation Feedback  27

                                                            Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                                          www.ti.com

fm < RBW: The receiver is not able to distinguish individual side-band harmonics, so, several harmonics are
added in the input filter and the measured value is higher than expected in theoretical calculations.

fm > RBW: The receiver is able to properly measure each individual side-band harmonic separately, so the
measurements match with the theoretical calculations.

CURRENT LIMIT OPERATION

The TPS6128x device features a valley inductor current limit scheme.

In dc/dc boost mode, the TPS6128x device employs a current limit detection scheme in which the voltage drop
across the synchronous rectifier is sensed during the off-time. In the TPS61280 the current limit threshold can be
set via an I2C register. TPS6128x devices have a fixed current limit threshold. See device ordering table for
detailed information.

The output voltage is reduced as the power stage of the device operates in a constant current mode. The

maximum continuous output current (IOUT(MAX)), before entering current limit (CL) operation, can be defined by
Equation 6.

    IOUT(MAX) = ILIM g  VIN         gh
                        VOUT
                                                                                                                (6)

The inductor peak-to-peak current ripple (IL) is calculated by Equation 7

    DIL  =  VIN  g  D
            L       f
                                                                                                                (7)

The output current, IOUT(DC), is the average of the rectifier ripple current waveform. When the load current is
increased such that the trough is above the current limit threshold, the off-time is increased to allow the current to

decrease to this threshold before the next on-time begins (so called frequency fold-back mechanism). When the

current limit is reached the output voltage decreases during further load increase.

Figure 44 illustrates the inductor and rectifier current waveforms during current limit operation.

                         Rectifier                                                                 IL  IPEAK
                          Current                                  Current Limit
                                                                                                       IVALLEY
                        IOUT(DC)                                     Threshold                         IOUT

                                                         DIL

                                                           Increased                                   IIN(DC)
                                                         Load Current

                        Inductor            f
                        Current
                                                    DIL
                                    I L = VIN D                       IIN(DC)

                                              Lf

            Figure 44. Inductor/Rectifier Currents in Current Limit Operation (DC/DC Boost Mode)

During pass-through mode, the TPS6128x device is short-circuit protected by a very fast current limit detection
scheme. If the current in the bypass FET exceeds approximately 7.5Amps a fault is declared and the device
cycles through a start-up procedure.

28  Submit Documentation Feedback                                                                      Copyright 2013, Texas Instruments Incorporated

                                    Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                              TPS61280, TPS61281, TPS61282

www.ti.com                                                                    SLVSBI1 OCTOBER 2013

START-UP AND SHUTDOWN MODE

The TPS6128x automatically powers-up as soon as the input voltage is applied. The device has an internal soft-
start circuit that limits the inrush current during start-up. The first phase in the start-up procedure is to bias the
output node close to the input level (so called pre-charge phase).

In this operating mode, the device limits its output current to ca. 500mA. Should the output voltage not have
reached the input level within a maximum duration of 750s, the device automatically increases its pre-charge
current to ca. 2000mA (ILIM[3:0]  1000) or maintains it around 500mA (ILIM[3:0] 0111). If the output voltage
still fails to reach its target after 1.5ms (ILIM[3:0]  1000) or 50ms (ILIM[3:0]  0111), a fault condition is declared.
After waiting 1ms , a restart is attempted.

During start-up, it is recommended to keep DC load current draw below 250mA.

The TPS6128x device contains a thermal regulation loop that monitors the die temperature during the pre-charge
phase. If the die temperature rises to high values of about 110C, the device automatically reduces the current to
prevent the die temperature from increasing further. Once the die temperature drops about 10C below the
threshold, the device will automatically increase the current to the target value. This function also reduces the
current during a short-circuit condition.

When the EN and nBYP pins are set high, the device enters normal operation (i.e. automatic dc/dc boost, pass-
through mode) and ensures that the output voltage remains above a pre-defined threshold (e.g. 3.3V).

Setting the EN pin low (nBYP = 1) forces the TPS6128x device in shutdown mode with a current consumption of
<8.5A typ. In this mode, the output of the converter is regulated to a minimum level so as to limit the input-to-
output voltage difference to less than 3.6V (typ). The device is capable of sinking up to 10mA output current and
prohibits reverse current flow from the output to the input. For proper operation, the EN pin must be terminated
and must not be left floating.

Changing operating mode from auto mode (EN = nBYP = 1) to low IQ Pass-through mode (EN = nBYP = 0) with
device pins EN and nBYP can either be done controlling EN and nBYP pins from same control signal (delay
between signal < 60ns) or first switching in forced pass-through mode (EN = 1, nBYP = 0) followed by switching
to low IQ Pass-through mode (EN = nBYP = 0).

The TPS6128x device also features the possibility of shutting the converter's output for a short period of time,
either via the nRST/nFAULT (GPIO). Pulling this input low initiates a reset of the converter's output. The
sequence is falling edge-triggered and consists of a discharge phase (down to ca. 600mV or lower) of the
capacitance located at the converter's output followed by a start-up phase.

                                                  Table 5. Mode of Operation

EN Input    nBYP Input                                                                  Device State
     0             0
     0             1    The device is shut down in pass-through mode featuring a shutdown current down to ca. 2A typ.
     1             0    The load current capability is limited (up to ca. 250mA).
     1             1
                        The device is shut down and the output voltage is reduced to a minimum value (VIN - VOUT  3.6V).
                        The device shutdown current is approximately 8.5A typ.

                        The device is active in forced pass-through mode.
                        The device supply current is approximately 15A typ. from the battery. The device is short circuit protected
                        by a current limit of ca.7300mA.

                        The device is active in auto mode (dc/dc boost, pass-through).
                        The device supply current is approximately 50A typ. from the battery.

UNDERVOLTAGE LOCKOUT

The under voltage lockout circuit prevents the device from malfunctioning at low input voltages and the battery
from excessive discharge. The I2C control interface and the output stage of the converter are disabled once the
falling VIN trips the under-voltage lockout threshold VUVLO (2.0V typ). The device starts operation once the rising
VIN trips VUVLO threshold plus its hysteresis of 100 mV at typ. 2.1V.

THERMAL SHUTDOWN

As soon as the junction temperature, TJ, exceeds 150C (typ.) the device goes into thermal shutdown. In this
mode the bypass, high-side and low-side MOSFETs are turned-off. When the junction temperature falls below
the thermal shutdown minus its hysteresis, the device continuous the operation.

Copyright 2013, Texas Instruments Incorporated                              Submit Documentation Feedback                           29

                        Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                               www.ti.com

FAULT STATE AND POWER-GOOD

The TPS6128x enters the fault state under any of the followings conditions:

The output voltage fails to achieve the required level during a start-up phase.
The output voltage falls out of regulation (in pre-charge mode).
The device has entered thermal shutdown.

Once a fault is triggered, the regulator stops operating and disconnects the load. After waiting 1ms, the device
attempts to restart. The TPS61280 device can be configured to signal a fault condition by pulling the open-drain
GPIO pin (nFAULT) low for a short period of time. The nFAULT output provides a falling edge triggered interrupt
signal to the host. To ensure proper operation, the GPIO port needs to be pull high quick enough, i.e. faster than
ca. 200ns. To do so, it is recommended to use a GPIO pull-up resistor in the range of 1k to 10k.

The TPS6128x (simple logic I/F version) device only provide a power-good output (PG) for signaling the system
when the regulator has successfully completed start-up and no faults have occurred. Power-good also functions
as an early warning flag for excessive die temperature and overload conditions.

PG is asserted high when the start-up sequence is successfully completed.
PG is pulled low when the output voltage falls approx. 10% below its regulation level or the die temperature

    exceeds 115C. PG is re-asserted high when the device cools below ca. 100C.
Any fault condition causes PG to be de-asserted.
PG is pulled high when the device is operating in forced pass-through mode (i.e. nBYP = L).
PG is pulled high when the device is in shutdown mode.

30  Submit Documentation Feedback  Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                          TPS61280, TPS61281, TPS61282

www.ti.com                                                                SLVSBI1 OCTOBER 2013

SERIAL INTERFACE DESCRIPTION (TPS61280)

I2CTM is a 2-wire serial interface developed by Philips Semiconductor, now NXP Semiconductors (see I2C-Bus
Specification, Version 2.1, January 2000). The bus consists of a data line (SDA) and a clock line (SCL) with pull-
up structures. When the bus is idle, both SDA and SCL lines are pulled high. All the I2C compatible devices
connect to the I2C bus through open drain I/O pins, SDA and SCL. A master device, usually a microcontroller or
a digital signal processor, controls the bus. The master is responsible for generating the SCL signal and device
addresses. The master also generates specific conditions that indicate the START and STOP of data transfer. A
slave device receives and/or transmits data on the bus under control of the master device.

The TPS6128x device works as a slave and supports the following data transfer modes, as defined in the I2C-
Bus Specification: standard mode (100 kbps) and fast mode (400 kbps), fast mode plus (1 Mbps) and high-speed
mode (3.4 Mbps). The interface adds flexibility to the power supply solution, enabling most functions to be
programmed to new values depending on the instantaneous application requirements. Register contents remain
intact as long as supply voltage remains above 2.1V.

The data transfer protocol for standard and fast modes is exactly the same, therefore they are referred to as F/S-
mode in this document. The protocol for high-speed mode is different from F/S-mode, and it is referred to as HS-
mode. The TPS6128x device supports 7-bit addressing; 10-bit addressing and general call address are not
supported. The device 7bit address is defined as `111 0101'.

It is recommended that the I2C masters initiates a STOP condition on the I2C bus after the initial power up of
SDA and SCL pull-up voltages to ensure reset of the TPS6128x I2C engine.

STANDARD-, FAST-, FAST-MODE PLUS PROTOCOL

The master initiates data transfer by generating a start condition. The start condition is when a high-to-low
transition occurs on the SDA line while SCL is high, as shown in Figure 45. All I2C-compatible devices should
recognize a start condition.

            DATA

            CLK                                                                   P
                                   S                                      STOP Condition

                          START Condition

                        Figure 45. START and STOP Conditions

The master then generates the SCL pulses, and transmits the 7-bit address and the read/write direction bit R/W
on the SDA line. During all transmissions, the master ensures that data is valid. A valid data condition requires
the SDA line to be stable during the entire high period of the clock pulse (see Figure 46). All devices recognize
the address sent by the master and compare it to their internal fixed addresses. Only the slave device with a
matching address generates an acknowledge (see Figure 47) by pulling the SDA line low during the entire high
period of the ninth SCL cycle. Upon detecting this acknowledge, the master knows that communication link with a
slave has been established.

                  DATA

                  CLK

                                                  Data line   Change
                                                   stable;    of data
                                                              allowed
                                                  data valid

                        Figure 46. Bit Transfer on the Serial Interface

Copyright 2013, Texas Instruments Incorporated                          Submit Documentation Feedback  31

                        Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                               www.ti.com

The master generates further SCL cycles to either transmit data to the slave (R/W bit 1) or receive data from the
slave (R/W bit 0). In either case, the receiver needs to acknowledge the data sent by the transmitter. So an
acknowledge signal can either be generated by the master or by the slave, depending on which one is the
receiver. 9-bit valid data sequences consisting of 8-bit data and 1-bit acknowledge can continue as long as
necessary.

To signal the end of the data transfer, the master generates a stop condition by pulling the SDA line from low to
high while the SCL line is high (see Figure 45). This releases the bus and stops the communication link with the
addressed slave. All I2C compatible devices must recognize the stop condition. Upon the receipt of a stop
condition, all devices know that the bus is released, and they wait for a start condition followed by a matching
address.

Attempting to read data from register addresses not listed in this section will result in 00h being read out.

                                   Figure 47. Acknowledge on the I2C Bus

                                                          Figure 48. Bus Protocol

HS-MODE PROTOCOL
The master generates a start condition followed by a valid serial byte containing HS master code 00001XXX.
This transmission is made in F/S-mode at no more than 400 Kbps. No device is allowed to acknowledge the HS
master code, but all devices must recognize it and switch their internal setting to support 3.4 Mbps operation.

32  Submit Documentation Feedback  Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                                                                               TPS61280, TPS61281, TPS61282

www.ti.com                                                                                                                                                          SLVSBI1 OCTOBER 2013

The master then generates a repeated start condition (a repeated start condition has the same timing as the start
condition). After this repeated start condition, the protocol is the same as F/S-mode, except that transmission
speeds up to 3.4 Mbps are allowed. A stop condition ends the HS-mode and switches all the internal settings of
the slave devices to support the F/S-mode. Instead of using a stop condition, repeated start conditions should be
used to secure the bus in HS-mode.

Attempting to read data from register addresses not listed in this section will result in 00h being read out.

TPS6128x I2C UPDATE SEQUENCE

The TPS6128x requires a start condition, a valid I2C address, a register address byte, and a data byte for a
single update. After the receipt of each byte, TPS6128x device acknowledges by pulling the SDA line low during
the high period of a single clock pulse. A valid I2C address selects the TPS6128x. TPS6128x performs an update
on the falling edge of the acknowledge signal that follows the LSB byte.

                                     1                 7              1                1          8                 1             8                    1      1
                                                                                                                              Data
                                     S      Slave Address             R/W A                  Register Address       A                                  A/A P

                                                                         "0" Write                                     A = Acknowledge (SDA low)
                                               From Master to TPS6128x                                                 A = Not acknowledge (SDA high)
                                               From TPS6128x to Master                                                 S = START condition
                                                                                                                       Sr = REPEATED START condition
                                                                                                                       P = STOP condition

                  Figure 49. : "Write" Data Transfer Format in Standard-, Fast, Fast-Plus Modes

            1            7                  1          1              8                        1  1                 7         1                1              8         1  1
                                                                                                                                                          Data
            S         Slave Address         R/W A            Register Address                A Sr              Slave Address  R/W A                                     A/A P

                                            "0" Write                                                                         "1" Read

                                        From Master to TPS6128x                                                        A = Acknowledge (SDA low)
                                        From TPS6128x to Master                                                        A = Not acknowledge (SDA high)
                                                                                                                       S = START condition
                                                                                                                       Sr = REPEATED START condition
                                                                                                                       P = STOP condition

                      Figure 50. "Read" Data Transfer Format in Standard-, Fast, Fast-Plus Modes

            F/S Mode                                                                              HS Mode                                                                  F/S Mode

1              8            1           1                 7                         1     1          8                 1                  8                      1  1
                                                                                                                                        Data
S    HS-Master Code         A           Sr             Slave Address     R/W A                    Register Address     A                                         A/A P

                                                                                                                          Data Transferred                              HS Mode Continues
                                                                                                                    (n x Bytes + Acknowledge)

                                                                                                                                                                    Sr     Slave Address

                                        From Master to TPS6128x                                                               A = Acknowledge (SDA low)
                                        From TPS6128x to Master                                                               A = Not acknowledge (SDA high)
                                                                                                                              S = START condition
                                                                                                                              Sr = REPEATED START condition
                                                                                                                              P = STOP condition

                                                       Figure 51. Data Transfer Format in H/S-Mode

SLAVE ADDRESS BYTE

MSB                                                                   LSB

1           1         1        0               1          A1 A0

The slave address byte is the first byte received following the START condition from the master device.

REGISTER ADDRESS BYTE

MSB                                                                                       LSB

0           0         0        0               0          D2 D1 D0

Copyright 2013, Texas Instruments Incorporated                                                                                               Submit Documentation Feedback               33

                                                          Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                            www.ti.com

Following the successful acknowledgment of the slave address, the bus master will send a byte to the
TPS6128x, which will contain the address of the register to be accessed.

I2C REGISTERS, E2PROM, WRITE PROTECT
Configuration parameters can be changed by writing the desired values to the appropriate I2C register(s). The
I2C registers are volatile and their contents are lost when power is removed from the device. By writing to the
E2PROMCTRL REGISTER, it is possible to store the active configuration in non-volatile E2PROM; during power-
up, the contents of the E2PROM are copied into the I2C registers and used to configure the device.

                                                                  NOTE
          An active high Write Protect (WP) bit prevents the configuration parameters from being
          changed by accident. Once the E2PROM memory has been programmed with Write
          Protect (WP) bit set, its content will be locked and can not be reprogrammed any more.

Configuration parameters can be read from the I2C register(s) or E2PROM registers at any time (the WP bit has
no effect on read operations).

E2PROM CONFIGURATION PARAMETERS
Table 6 shows the memory map of the configuration parameters.

                                        Table 6. Configuration Memory Map

Register           Register Name        Factory                                           Description
Address         CONFIG REGISTER         Default
          VOUTFLOORSET REGISTER                                          Sets miscellaneous configuration bits
   01h                                     xxh   Sets the floor output voltage threshold boost / pass-through mode change

   02h                                     xxh                                             (VSEL = L)
                                                 Sets the roof output voltage threshold boost / pass-through mode change
    03h   VOUTROOFSET REGISTER          xxh
                                                                                          (VSEL = H)
    04h   ILIMSET REGISTER              xxh                 Sets the average input current limit in dc/dc boost mode

    05h   STATUS REGISTER               xxh                                          Returns status flags
                                                                Controls whether read and write operations access
    FFh   E2PROMCTRL REGISTER           00h
                                                                                 I2C or E2PROM registers

The below procedure details how to save the content of all I2C registers to the E2PROM non-volatile
configuration memory.
1. Bus master sends START condition
2. Bus master sends 7-bit slave address plus low R/W bit (for example EAh)
3. TPS6128x acknowledges (SDA low)
4. Bus master sends address of E2PROMCTRL REGISTER (FFh)
5. TPS6128x acknowledges (SDA low)
6. Bus master sends data to be written to the Control Register (C0h)
7. TPS6128x acknowledges (SDA low)
8. Bus master sends STOP condition

          S 7-Bit Slave Address 0 A Control Register Address A Control Register Data A P

                        EAh                      FFh                                      C0h

                        Figure 52. Saving Contents of all I2C Registers to E2PROM

34       Submit Documentation Feedback                                     Copyright 2013, Texas Instruments Incorporated

                                        Product Folder Links: TPS61280 TPS61281 TPS61282
www.ti.com                                                                    TPS61280, TPS61281, TPS61282

VERSION REGISTER                                                                                         SLVSBI1 OCTOBER 2013
Memory location: 0x00

Description                                             SILICON REVISION

Bits                    D7  D6                      D5  D4  D3                D2  D1  D0

Memory type             R   R                       R   R   R                 R   R                          R

Default value           X   X                       X   X   X                 X   X                          X

Stored in               N   N                       N   N   N                 N   N                          N
E2PROM?

Bit                        Description
SILICON REVISION [7:0]
                           Silicon revision bits.
                           00000000: PG1.0 silicon
                           00000001: PG1.1 silicon
                           00000010: PG1.2 silicon

Copyright 2013, Texas Instruments Incorporated                              Submit Documentation Feedback     35

                            Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282                                                                       www.ti.com

SLVSBI1 OCTOBER 2013

CONFIG REGISTER
Memory location: 0x01

     Description  RESET                 ENABLE       RESERVED  GPIOCFG               SSFM  MODE_CTRL
Bits                 D7                                    D4       D3                 D2
Memory type         R/W            D6           D5        R/W      R/W                R/W  D1      D0
Default value         0                                     0        0                  0
Stored in                          R/W          R/W                                        R/W     R/W
E2PROM?              N                                      N       Y                   Y
                                   0            0                                          0       1

                                   Y            Y                                          Y       Y

Bit               Description
RESET
ENABLE[1:0]       Device reset bit.
                  0: Normal operation.
RESERVED          1: Default values are set to all internal registers. The device operation is cycled (ON-OFF-ON), i.e. the converter is
GPIOCFG           disabled for a short period of time and the output is reset.
SSFM
MODE_CTRL[1:0]    Device enable bits.
                  00: Device operation follows hardware control signal (refer toTable 5).
                  01: Device operates in auto transition mode (dc/dc boost, bypass) regardless of the nBYP control signal (EN = 1).
                  10: Device is forced in pass-through mode regardless of the nBYP control signal (EN = 1).
                  11: Device is in shutdown mode. The output voltage is reduced to a minimum value (VIN - VOUT  3.6V)
                  regardless of the nBYP control signal (EN = 1).

                  Reserved bit.
                  This bits is reserved for future use. During write operations data intended for this bit is ignored, and during read
                  operations 0 is returned.

                  GPIO port configuration bit.
                  0: GPIO port is configured to support manual reset input (nRST) and interrupt generation output (nFAULT).
                  1: GPIO port is configured as a device mode selection input.

                  Spread modulation control.
                  0: Spread spectrum modulation is disabled.
                  1: Spread spectrum modulation is enabled in PWM mode.

                  Device mode of operation bits.
                  00: Device operation follows hardware control signal (GPIO must be configured as mode selection input).
                  01: PFM with automatic transition into PWM operation.
                  10: Forced PWM operation.
                  11: PFM with automatic transition into PWM operation (VSEL = L), forced PWM operation (VSEL = H).

                                                                   NOTE
                         During start-up the device must be set to operate with auto
                         PFM/PWM mode. Consequently, the device determines automatically
                         PFM or PWM mode depending on the output's load. Once the output
                         voltage settled and PG pin indicates that the converter's output
                         voltage is within its regulation limits, the device can be forced in PWM
                         mode operation, if desired.

36  Submit Documentation Feedback                                       Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                          TPS61280, TPS61281, TPS61282

www.ti.com                                                                     SLVSBI1 OCTOBER 2013

VOUTFLOORSET REGISTER
Memory location: 0x02

Description    RESERVED RESERVED RESERVED                        VOUTFLOOR_TH

Bits               D7   D6                        D5   D4   D3            D2   D1   D0

Memory type        R/W  R/W                       R/W  R/W  R/W           R/W  R/W  R/W

Default value      0    0                         0    0    0             1    1                         0

Stored in          N    N                         N    Y    Y             Y    Y                         Y
E2PROM?

Bit                   Description
RESERVED
                      Reserved bit.
VOUTFLOOR_TH[4:0]     This bits is reserved for future use. During write operations data intended for this bit is ignored, and during
                      read operations 0 is returned.

                      Output voltage threshold, dc/dc boost / pass-through mode change.
                      00000: 2.850V
                      00001: 2.900V
                      00010: 2.950V
                      00011: 3.000V
                      00100: 3.050V
                      00101: 3.100V
                      00110: 3.150V
                      00111: 3.200V
                      01000: 3.250V
                      01001: 3.300V
                      01010: 3.350V
                      01011: 3.400V
                      01100: 3.450V
                      01101: 3.500V
                      01110: 3.550V
                      01111: 3.600V
                      10000: 3.650V
                      10001: 3.700V
                      10010: 3.750V
                      10011: 3.800V
                      10100: 3.850V
                      10101: 3.900V
                      10110: 3.950V
                      10111: 4.000V
                      11000: 4.050V
                      11001: 4.100V
                      11010: 4.150V
                      11011: 4.200V
                      11100: 4.250V
                      11101: 4.300V
                      11110: 4.350V
                      11111: 4.400V

Copyright 2013, Texas Instruments Incorporated                          Submit Documentation Feedback                                37

                        Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                           www.ti.com

VOUTROOFSET REGISTER
Memory location: 0x03

    Description   RESERVED RESERVED RESERVED             VOUTROOF_TH

Bits              D7                 D6   D5   D4   D3                                 D2   D1   D0

Memory type       R/W                R/W  R/W  R/W  R/W                                R/W  R/W  R/W

Default value     0                  0    0    0    1                                  0    1    0

Stored in         N                  N    N    Y    Y                                  Y    Y    Y
E2PROM?

Bit                  Description
RESERVED
                     Reserved bit.
VOUTROOF_TH[4:0]     This bits is reserved for future use. During write operations data intended for this bit is ignored, and during
                     read operations 0 is returned.

                     Output voltage threshold, dc/dc boost / pass-through mode change.
                     00000: 2.850V
                     00001: 2.900V
                     00010: 2.950V
                     00011: 3.000V
                     00100: 3.050V
                     00101: 3.100V
                     00110: 3.150V
                     00111: 3.200V
                     01000: 3.250V
                     01001: 3.300V
                     01010: 3.350V
                     01011: 3.400V
                     01100: 3.450V
                     01101: 3.500V
                     01110: 3.550V
                     01111: 3.600V
                     10000: 3.650V
                     10001: 3.700V
                     10010: 3.750V
                     10011: 3.800V
                     10100: 3.850V
                     10101: 3.900V
                     10110: 3.950V
                     10111: 4.000V
                     11000: 4.050V
                     11001: 4.100V
                     11010: 4.150V
                     11011: 4.200V
                     11100: 4.250V
                     11101: 4.300V
                     11110: 4.350V
                     11111: 4.400V

38    Submit Documentation Feedback                      Copyright 2013, Texas Instruments Incorporated

                                     Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                  TPS61280, TPS61281, TPS61282

www.ti.com                                                                                   SLVSBI1 OCTOBER 2013

ILIMSET REGISTER
Memory location: 0x04

Description    RESERVED RESERVED ILIM OFF Soft-start                                   ILIM

Bits           D7      D6                         D5   D4                    D3   D2         D1   D0

Memory type    R/W     R/W                        R/W  R/W                   R/W  R/W        R/W  R/W

Default value  0       0                          0    1                     1    0          1                   1

Stored in      N       N                          N    Y                     Y    Y          Y                   Y
E2PROM?

Bit            Description
RESERVED
ILIM[3:0]      Reserved bit.
               This bits is reserved for future use. During write operations data intended for this bit is ignored, and during read
Soft-Start     operations 0 is returned.
ILIM OFF
               Inductor valley current limit in dc/dc boost mode (COUTRNG bit = 0)(1).
               1000: 1500mA
               1001: 2000mA
               1010: 2500mA
               1011: 3000mA
               1100: 3500mA
               1101: 4000mA
               1110: 4500mA
               1111: 5000mA

               Soft-start selection bit.
               0: DC/DC boost soft-start current is limited per ILIM bit settings
               1: DC/DC boost soft-start current is limited to ca. 1250mA inductor valley current

               Enable/Disable Current Limit
               0 : Current Limit Enabled
               1 : Current Limit Disabled

(1) Refer to START-UP AND SHUTDOWN MODE section for additional information.

Copyright 2013, Texas Instruments Incorporated                                  Submit Documentation Feedback                      39

                       Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282                                                                         www.ti.com

SLVSBI1 OCTOBER 2013

STATUS REGISTER
Memory location: 0x05

     Description  TSD  HOTDIE      DCDCMODE   OPMODE  ILIMPT                         ILIMBST  FAULT  PGOOD
Bits               D7     D6             D5       D4     D3                              D2      D1     D0
Memory type        R       R              R        R     R                               R       R       R
Default value       0      0               0       0      0                               0       0      0
Stored in
E2PROM?            N       N              N        N     N                               N       N       N
Bit
TSD               Description

HOTDIE            Thermal shutdown status bit.
                  0: Normal operation.
DCDCMODE          1: Thermal shutdown tripped. This flag is reset after readout.

OPMODE            Instantaneous die temperature bit.
                  0: TJ < 115C.
ILIMPT            1: TJ > 115C.

ILIMBST           DC/DC mode of operation status bit.
                  0: Device operates in PFM mode.
FAULT             1: Device operates in PWM mode.

PGOOD             Device mode of operation status bit.
                  0: Device operates in pass-through mode.
                  1: Device operates in dc/dc mode.

                  Current limit status bit (pass-through mode).
                  0: Normal operation.
                  1: Indicates that the bypass FET current limit has triggered. This flag is reset after readout.

                  Current limit status bit (dc/dc boost mode).
                  0: Normal operation.
                  1: Indicates that the average input current limit has triggered for 1.5ms in dc/dc boost mode. This flag is reset after
                  readout.

                  FAULT status bit.
                  0: Normal operation.
                  1: Indicates that a fault condition has occurred. This flag is reset after readout.

                  Power Good status bit.
                  0: Indicates the output voltage is out of regulation.
                  1: Indicates the output voltage is within its nominal range. This bit is set if the converter is forced in pass-through
                  mode.

40  Submit Documentation Feedback                             Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
www.ti.com                                                                    TPS61280, TPS61281, TPS61282

E2PROMCTRL REGISTER                                                                                      SLVSBI1 OCTOBER 2013
Memory location: 0xFF

     Description   WEN  WP                        ISE2PROMWP RESERVED RESERVED RESERVED RESERVED RESERVED
Bits                D7
Memory type        R/W  D6                        D5  D4   D3                 D2   D1   D0
Default value        0
Stored in E2PROM?    N  R/W                       R   R/W  R/W                R/W  R/W  R/W

                        0                         0   0    0                  0    0                         0

                        Y                         N   N    N                  N    N                         N

Bit                Description
WEN
                   E2PROM Write Enable bit.
WP                 0: No operation.
                   1: Forces the contents of selected I2C register bits to be copied into E2PROM, thereby making them the default
ISE2PROMWP         values during power-up. When the contents of all the I2C register bits have been written to the E2PROM, the device
RESERVED           automatically resets this bit.

                   E2PROM Write Protect bit.
                   0: Normal operation.
                   1: Forces the E2PROM content to be locked following a write sequence (WEN = 1). This protects the E2PROM
                   content from undesirable write actions making it virus safe. This process is non reversible.

                   E2PROM Write Protect Status bit.
                   0: E2PROM content is not write protected. E2PROM content can still be updated.
                   1: E2PROM content is write protected. E2PROM content is permanently locked.

                   Reserved bit.
                   This bits is reserved for future use. During write operations data intended for this bit is ignored, and during read
                   operations 0 is returned.

Copyright 2013, Texas Instruments Incorporated                              Submit Documentation Feedback     41

                            Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                   www.ti.com

                                          APPLICATION INFORMATION

INDUCTOR SELECTION

A boost converter normally requires two main passive components for storing energy during the conversion, an
inductor and an output capacitor are required. It is advisable to select an inductor with a saturation current rating
higher than the possible peak current flowing through the power switches.

The inductor peak current varies as a function of the load, the input and output voltages and can be estimated
using Equation 8.

    I = L(PEAK)   VIN g D  +           IO U T   w ith D = 1 - VIN
                 2gfgL             (1 - D) g h                        VO U T
                                                                                         (8)

Selecting an inductor with insufficient saturation performance can lead to excessive peak current in the
converter. This could eventually harm the device and reduce it's reliability.

When selecting the inductor, as well as the inductance, parameters of importance are: maximum current rating,
series resistance, and operating temperature. The inductor DC current rating should be greater (by some margin)
than the maximum input average current, refer to Equation 9 and CURRENT LIMIT OPERATION section for
more details.

    IL(DC)  = VOUT  g   1  g IOUT
               VIN      h
                                                                                         (9)

The TPS6128x series of step-up converters have been optimized to operate with a effective inductance in the
range of 200nH to 800nHH and with output capacitors in the range of 8F to 100F . The internal compensation
is optimized for an output filter of L = 0.5H and CO = 15F. Larger or smaller inductor values can be used to
optimize the performance of the device for specific operating conditions. For more details, see the CHECKING
LOOP STABILITY section.

In high-frequency converter applications, the efficiency is essentially affected by the inductor AC resistance (i.e.
quality factor) and to a smaller extent by the inductor DCR value. To achieve high efficiency operation, care
should be taken in selecting inductors featuring a quality factor above 25 at the switching frequency. Increasing
the inductor value produces lower RMS currents, but degrades transient response. For a given physical inductor
size, increased inductance usually results in an inductor with lower saturation current.

The total losses of the coil consist of both the losses in the DC resistance, R(DC) , and the following frequency-
dependent components:
The losses in the core material (magnetic hysteresis loss, especially at high switching frequencies)
Additional losses in the conductor from the skin effect (current displacement at high frequencies)
Magnetic field losses of the neighboring windings (proximity effect)
Radiation losses

For good efficiency, the inductor's DC resistance should be less than 30m. The following inductor series from
different suppliers have been used with the TPS6128x converters.

    MANUFACTURER                 SERIES         Table 7. List of Inductors               DC INPUT CURRENT LIMIT SETTING
            TOKO              DFE252010C                                                                    3000 mA
                              DFE252012C                      DIMENSIONS (in mm)                            3500 mA
                              DFR252010C                    2.5 x 2.0 x 1.0 max. height                     3000 mA
                              DFE252012C                    2.5 x 2.0 x 1.2 max. height                     3500 mA
                              DFE252012P                    2.5 x 2.0 x 1.0 max. height                     3500 mA
                              DFE201610C                    2.5 x 2.0 x 1.2 max. height                     2000 mA
                              DFE201612C                    2.5 x 2.0 x 1.2 max. height                     3000 mA
                              DFE201612P                    2.0 x 1.6 x 1.0 max. height                     3000 mA
                                                            2.0 x 1.6 x 1.2 max. height
                                                            2.0 x 1.6 x 1.2 max. height

42  Submit Documentation Feedback                                                        Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                            TPS61280, TPS61281, TPS61282

www.ti.com                                                                                  SLVSBI1 OCTOBER 2013

OUTPUT CAPACITOR

For the output capacitor, it is recommended to use small ceramic capacitors placed as close as possible to the
VOUT and GND pins of the IC. If, for any reason, the application requires the use of large capacitors which can
not be placed close to the IC, using a smaller ceramic capacitor in parallel to the large one is highly
recommended. This small capacitor should be placed as close as possible to the VOUT and GND pins of the IC.
To get an estimate of the recommended minimum output capacitance, Equation 10 can be used.

( ) C          I
   MIN
            =   OUT  g  V       -  V
                           OUT        IN

               f     g  DV  g  V                                                                                           (10)
                                  OUT

Where f is the switching frequency which is 2.3MHz (typ.) and V is the maximum allowed output ripple.

With a chosen ripple voltage of 20mV, a minimum effective capacitance of 10F is needed. The total ripple is
larger due to the ESR and ESL of the output capacitor. This additional component of the ripple can be calculated
using Equation 11

VOUT(ESR)            = ESR      g     IOUT  +    IL  
                                     1-D         2  
                                                                                                                           (11)

VOUT(ESL)            = ESL      g     IOUT  +    IL                      1
                                     1-D         2      - IOUT g   t SW(RISE)
                                                                                                                           (12)

VOUT(ESL) = ESL g                     IOUT  -    IL                g     1
                                     1-D         2      - IOUT      t SW(FALL)
                                                                                                                           (13)

with:
IOUT = output current of the application
D = duty cycle
IL = inductor ripple current
tSW(RISE) = switch node rise time
tSW(FALL) = switch node fall time
ESR = equivalent series resistance of the used output capacitor
ESL = equivalent series inductance of the used output capacitor

An MLCC capacitor with twice the value of the calculated minimum should be used due to DC bias effects. This
is required to maintain control loop stability. The output capacitor requires either an X7R or X5R dielectric. Y5V
and Z5U dielectric capacitors, aside from their wide variation in capacitance over temperature, become resistive
at high frequencies. There are no additional requirements regarding minimum ESR. Larger capacitors cause
lower output voltage ripple as well as lower output voltage drop during load transients.

In applications featuring high (pulsed) load currents (e.g. 2Amps), it is recommended to run the converter with a
reasonable amount of effective output capacitance and low-ESL device, for instance x2 22F X5R 6.3V (0603)
MLCC capacitors connected in parallel with a 1F X5R 6.3V (0306-2T) MLCC LL capacitor.

DC bias effect: high cap. ceramic capacitors exhibit DC bias effects, which have a strong influence on the
device's effective capacitance. Therefore the right capacitor value has to be chosen very carefully. Package size
and voltage rating in combination with material are responsible for differences between the rated capacitor value
and it's effective capacitance. For instance, a 10F X5R 6.3V (0603) MLCC capacitor would typically show an
effective capacitance of less than 5F (under 3.5V bias condition, high temperature).

For RF Power Amplifier applications, the output capacitor loading is combined between the dc/dc converter and
the RF Power Amplifier (x2 10F X5R 6.3V (0603) + PA input cap 4.7F X5R 6.3V (0402)) are recommended.

Copyright 2013, Texas Instruments Incorporated                                            Submit Documentation Feedback  43

                                          Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                               www.ti.com

High values of output capacitance are mainly achieved by putting capacitors in parallel. This reduces the overall
series resistance (ESR) to very low values. This results in almost no voltage ripple at the output and therefore
the regulation circuit has no voltage drop to react on. Nevertheless to guarantee accurate output voltage
regulation even with very low ESR the regulation loop can switch to a pure comparator regulation scheme.

During this operation (COUTRNG bit = 1) the output voltage is regulated between two thresholds. The upper
threshold is defined by the programmed output voltage and the lower value is about 10mV lower. If the upper
threshold is reached the off-time is increased to reduce the current in the inductor. Therefore the output voltage
will slightly drop until the lower threshold is tripped. Now the off-time will be reduced to increase the current in the
inductor to charge up the output voltage to the steady-state value. The current swing during this operation mode
is strongly depending on the current drawn by the load but will not exceed the programmed current limit. The
output voltage during comparator operation stays within the specified accuracy with minimum voltage ripple.

INPUT CAPACITOR

Multilayer ceramic capacitors are an excellent choice for input decoupling of the step-up converter as they have
extremely low ESR and are available in small footprints. Input capacitors should be located as close as possible
to the device. While a 4.7F input capacitor is sufficient for most applications, larger values may be used to
reduce input current ripple without limitations.

Take care when using only ceramic input capacitors. When a ceramic capacitor is used at the input and the
power is being supplied through long wires, such as from a wall adapter, a load step at the output can induce
ringing at the VIN pin. This ringing can couple to the output and be mistaken as loop instability or could even
damage the part. Additional "bulk" capacitance (electrolytic or tantalum) should in this circumstance be placed
between CI and the power source lead to reduce ringing than can occur between the inductance of the power
source leads and CI.

CHECKING LOOP STABILITY

The first step of circuit and stability evaluation is to look from a steady-state perspective at the following signals:

Switching node, SW

Inductor current, IL
Output ripple voltage, VOUT(AC)

These are the basic signals that need to be measured when evaluating a switching converter. When the
switching waveform shows large duty cycle jitter or the output voltage or inductor current shows oscillations, the
regulation loop may be unstable. This is often a result of board layout and/or L-C combination.

As a next step in the evaluation of the regulation loop, the load transient response is tested. The time between
the application of the load transient and the turn on of the P-channel MOSFET, the output capacitor must supply
all of the current required by the load. VOUT immediately shifts by an amount equal to I(LOAD) x ESR, where ESR
is the effective series resistance of COUT. I(LOAD) begins to charge or discharge COUT generating a feedback
error signal used by the regulator to return VOUT to its steady-state value. The results are most easily interpreted
when the device operates in PWM mode.

During this recovery time, VOUT can be monitored for settling time, overshoot or ringing that helps judge the
converter's stability. Without any ringing, the loop has usually more than 45 of phase margin. Because the
damping factor of the circuitry is directly related to several resistive parameters (e.g., MOSFET rDS(on)) that are
temperature dependant, the loop stability analysis has to be done over the input voltage range, load current
range, and temperature range.

44  Submit Documentation Feedback  Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                     TPS61280, TPS61281, TPS61282

www.ti.com                                                                           SLVSBI1 OCTOBER 2013

LAYOUT CONSIDERATIONS

For all switching power supplies, the layout is an important step in the design, especially at high peak currents
and high switching frequencies. If the layout is not carefully done, the regulator could show stability problems as
well as EMI problems. Therefore, use wide and short traces for the main current path and for the power ground
tracks.

To minimize voltage spikes at the converter's output, it is advisable to place the output capacitor(s) as close as
possible to GND and VOUT, as shown in Figure 53. The input capacitor and inductor should also be placed as
close as possible to the IC. Use a common ground node for power ground and a different one for control ground
to minimize the effects of ground noise. Connect these ground nodes at any place close to the ground pins of the
IC.

Junction-to-ambient thermal resistance is highly application and board-layout dependent. It is suggested to
maximize the pour area for all planes other than SW. Especially the ground pour should be set to fill available
PWB surface area and tied to internal layers with a cluster of thermal vias.

                                                               L

                                                  Vin

                                                                          Vout

            Cin
                                Cout
                                         Cout

                                                  GND

                                                  Figure 53. Suggested Layout (Top)

Copyright 2013, Texas Instruments Incorporated                                     Submit Documentation Feedback  45

            Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                               www.ti.com

THERMAL INFORMATION

Implementation of integrated circuits in low-profile and fine-pitch surface-mount packages typically requires
special attention to power dissipation. Many system-dependent issues such as thermal coupling, airflow, added
heat sinks and convection surfaces, and the presence of other heat-generating components affect the power-
dissipation limits of a given component.

Three basic approaches for enhancing thermal performance are listed below:
Improving the power dissipation capability of the PCB design
Improving the thermal coupling of the component to the PCB
Introducing airflow in the system

As power demand in portable designs is more and more important, designers must figure the best trade-off
between efficiency, power dissipation and solution size. Due to integration and miniaturization, junction
temperature can increase significantly which could lead to bad application behaviors (i.e. premature thermal
shutdown or worst case reduce device reliability).

Junction-to-ambient thermal resistance is highly application and board-layout dependent. In applications where
high maximum power dissipation exists, special care must be paid to thermal dissipation issues in board design.
The device operating junction temperature (TJ) should be kept below 125C.

46  Submit Documentation Feedback  Copyright 2013, Texas Instruments Incorporated

                                   Product Folder Links: TPS61280 TPS61281 TPS61282
www.ti.com                                                                                              TPS61280, TPS61281, TPS61282

                                                                                                                                   SLVSBI1 OCTOBER 2013

                                                                TYPICAL APPLICATION

                                                                                                           CIN          LM3242
                                                                                                        10F
                                                                                                                                 SuPA
                                                                                                                          BUCK/BYPASS

                                                                                                                                       3G PA

                                                                                                                                  CIN  2G PA
                                                                                                                              4.7F

                                                                                                                        WL8PM27
                                                                                                                                 SuPA
                                                                                                                                 BUCK

200 to 600mV                                       L  TPS6128X  VOUT  VBAT'                                        CIN  PMIC                            WIFI PA
                                              0.47 H    SW      VOUT                                           4.7F         SMPS
                                                        SW                   CO (x2)                                         SMPS      Vcore1, 1.05V
              2.9V                              CI      VIN                  10F X5R 6.3V (0603)          CIN                LDO      Vcore2, 1.15V
                    1.5F X5R 6.3V (0402)               VIN                                             10F                  LDO      eMMC, 2.95V
                                                                                                                              LDO      LCD, 2.80V
                                  Voltage Select        VSEL                                               CIN                         Antenna switches
                                            Enable      EN                                              10F                           2.60V
                                                        BYP
       Battery          Forced Bypass / Auto            MODE
2.9V .. 4.35V                        PFM/FPWM           PGND
                                                        PGND
                                                        PGND          1.8V

                                                                PG          Interrupt

                                                                AGND
                                                                AGND

                                Figure 54. TPS6128x PMIC Pre-Regulator (ILIM = 2000mA)
Li-Ion Battery Application with Extended Voltage Range, 2G Radio Tx Back-Off (at Low Battery Voltage)

Copyright 2013, Texas Instruments Incorporated                                                        Submit Documentation Feedback  47

                                                      Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                                                                                                                                           www.ti.com

                                                                  TYPICAL APPLICATION                                                                                   LM3248

                                                                                                                                                                   CIN           SuPASuPA
                                                                                                                                                               10F       BBOUOCSKT/B/BOUOCSKT/BYPASS

                                                                                                                                                                   CIN                                                  3G PA
                                                                                                                                                               4.7F
                                                                                                                                                                        WL8PM27                                  2G PA

                                                                                                                                                                                 SuPA
                                                                                                                                                                                 BUCK

200 to 600mV                                        L   TPS6128X  VOUT  VBAT'                           CIN                                                             PMIC                            WIFI PA
                                                0.47 H    SW      VOUT                               10F                                                                    SMPS
                                                          SW                   CO (x2)                                                                                       SMPS      Vcore1, 1.05V
              2.85V                              CI       VIN                  10F X5R 6.3V (0603)     CIN                                                                   LDO      Vcore2, 1.15V
                     1.5F X5R 6.3V (0402)                VIN                                        10F                                                                     LDO      eMMC, 2.95V
                                                                                                                                                                              LDO      LCD, 2.80V
            Battery                 Voltage Select        VSEL                                                                                                                         Antenna switches
    2.85V .. 4.35V                            Enable      EN                                                                                                                           2.60V
                                                          BYP
                          Forced Bypass / Auto            MODE          1.8V
                                       PFM/FPWM           PGND
                                                          PGND    PG          Interrupt
                                                          PGND
                                                                  AGND
                                                                  AGND

                                  Figure 55. TPS6128x PMIC Pre-Regulator (ILIM = 2000mA)
    Si-Anode Battery Application with Extended Voltage Range, Full Featured 2G/3G Radio Performance

48            Submit Documentation Feedback                                                                  Copyright 2013, Texas Instruments Incorporated

                                                        Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                                                                                                        TPS61280, TPS61281, TPS61282

www.ti.com                                                                                                                                                                                          SLVSBI1 OCTOBER 2013

                                                                  TYPICAL APPLICATION                                                                                   LM3289
                                                                                                                                                                                 SuPA
                                                                                                                                                                   CIN
                                                                                                                                                               10 F       BUCK/BOOST
                                                                                                                                                                                               2G
                                                                                                                                                                                                                    4G PA
                                                                                                                                                                                            BYPASS
                                                                                                                                                                                     SuPA                    3G PA
                                                                                                                                                                        BUCK-BOOST/BYPASS
                                                                                                                                                                                                    2G PA
                                                                                                                                                                        WL8PM27
                                                                                                                                                                                 SuPA                               Hybrid PA
                                                                                                                                                                                 BUCK

                                                                                                         CIN
                                                                                                     4.7 F

                                                    L   TPS6128X  VOUT  VBAT'                        CDECOUPLING                                                        PMIC                        WIFI PA
                                                0.47 H    SW      VOUT                                   10 F                                                               SMPS
                                                          SW                   CO (x2)                                                                                       SMPS  Vcore1, 1.05V
200 to 600mV                                     CI       VIN                  10F X5R 6.3V (0603)  CDECOUPLING                                                              LDO  Vcore2, 1.15V
                     1.5F X5R 6.3V (0402)                VIN                                            10 F                                                                LDO  eMMC, 2.95V
              2.85V                                                                                                                                                           LDO  LCD, 2.80V
                                    Voltage Select        VSEL                                                                                                                     Antenna switches
        Battery                               Enable      EN                                                                                                                       2.60V
2.85V .. 4.35V                                            BYP
                          Forced Bypass / Auto            MODE
                                       PFM/FPWM           PGND          1.8V
                                                          PGND
                                                          PGND    PG          Interrupt

                                                                  AGND
                                                                  AGND

                     Figure 56. TPS6128x PMIC Pre-Regulator (ILIM = 2000mA)
                      Li-Ion Battery Application with Extended Voltage Range
                     Full Featured 3G/4G Radio Performance (Best Efficiency)
                            2G Radio Tx Back-Off (at Low Battery Voltage)

Copyright 2013, Texas Instruments Incorporated                                                                                                                        Submit Documentation Feedback               49

                                                        Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282                                                                                                                 www.ti.com

SLVSBI1 OCTOBER 2013

                                                       TYPICAL APPLICATION

                                                                                                             CIN              LM3242
                                                                                                         10 F
                                                                                                                                       SuPA
                                                                                                                                BUCK/BYPASS

                                                                                                                                             3G PA

                                                                                                                                        CIN  2G PA
                                                                                                                                   4.7 F

                                                                                                                              WL8PM27
                                                                                                                                       SuPA
                                                                                                                                       BUCK

200 to 600mV                                       L   TPS6128X  VOUT  VBAT'                                             CIN  PMIC                            WIFI PA
                                               0.47 H    SW      VOUT                                               4.7 F         SMPS
                                                         SW                   CO (x2)                                              SMPS      Vcore1, 1.05V
              2.9V                              CI       VIN                  10F X5R 6.3V (0603)       CDECOUPLING                LDO      Vcore2, 1.15V
                    1.5F X5R 6.3V (0402)                VIN                                                 10 F                  LDO      eMMC, 2.95V
                                                                                                                                    LDO      LCD, 2.80V
                                   Voltage Select        VSEL                                            CDECOUPLING                         Antenna switches
                                             Enable      EN                                                  10 F                           2.60V
                                                         BYP
           Battery       Forced Bypass / Auto            MODE
    2.9V .. 4.35V                     PFM/FPWM           PGND
                                                         PGND
                                                         PGND          1.8V

                                                                 PG          Interrupt

                                                                 AGND
                                                                 AGND

                         Figure 57. TPS6128x PMIC Pre-Regulator (ILIM = 2500mA)
                    Low Cost, Li-Ion Battery Application with Extended Voltage Range
                    3G Radio Support, 2G Radio Tx Back-Off (at Low Battery Voltage)

50            Submit Documentation Feedback                                                         Copyright 2013, Texas Instruments Incorporated

                                                       Product Folder Links: TPS61280 TPS61281 TPS61282
www.ti.com                                                                                                 TPS61280, TPS61281, TPS61282

                                                                                                                                      SLVSBI1 OCTOBER 2013

                                                              TYPICAL APPLICATION

                                                                                                                            CIN  LM3242
                                                                                                                        10 F
                                                                                                                                          SuPA
                                                                                                                                   BUCK/BYPASS

                                                                                                                                                     3G PA

                                                                                                                                           CIN       2G PA
                                                                                                                                      4.7 F         WIFI PA

                                                                                                                                 WL8PM27
                                                                                                                                          SuPA
                                                                                                                                          BUCK

                                                                                                               CIN
                                                                                                           4.7 F

                                                    TPS6128X                                               CDECOUPLING           PMIC                Vcore1, 1.05V
                                                      SW                                                       10 F                  SMPS
                                                      SW                                                                              SMPS           Vcore2, 1.15V
                                                L     VIN     VOUT        VBAT' (3.5V)                                                 LDO
                                            0.47 H    VIN     VOUT                                                                     LDO           eMMC, 2.95V

                                             CI       VSEL                           CO (x2)               CDECOUPLING                               LCD, 2.80V
                 1.5F X5R 6.3V (0402)                EN                             10F X5R 6.3V (0603)      10 F                                 Antenna switches
                                                      BYP                                                                                            2.60V
        Battery                 Voltage Select        MODE          Low ESL capacitor                                                           LDO
2.65V .. 4.35V                            Enable      PGND          1F X5R 6.3V (0306-2T)
                                                      PGND
                      Forced Bypass / Auto            PGND          Note: VBAT' rail may need additional bulk capacitance
                                   PFM/FPWM                         1- SANYO POSCAPTM: 220 F, 6mW ESR, (7.3x4.3x1.1mm)
                                                                    2- SANYO POSCAPTM: 47 F, 55mW ESR, (3.5x2.8x1.1mm)

                                                                    DC/DC boost supports up to 3.5V/3.2A peak current from 2.65V input voltage

                                                                    1.8V

                                                              PG          Interrupt

                                                              AGND
                                                              AGND

                        Figure 58. TPS6128x PMIC Pre-Regulator (ILIM = 5000mA)
Low Cost, Si-Anode Battery Application with Extended Voltage Range, 2G/3G Radio Support

Copyright 2013, Texas Instruments Incorporated                                                           Submit Documentation Feedback             51

                                                    Product Folder Links: TPS61280 TPS61281 TPS61282
TPS61280, TPS61281, TPS61282

SLVSBI1 OCTOBER 2013                                                                                www.ti.com

                                        PACKAGE SUMMARY

       CHIP SCALE PACKAGE                                CHIP SCALE PACKAGE
            (BOTTOM VIEW)                                        (TOP VIEW)

                        A4  A3  A2  A1

                        B4  B3  B2  B1

    D                                                                                 TIYMLLLLS
                                                                                       TPS6128x
                        C4  C3  C2  C1

                        D4  D3  D2  D1

                                                         A1

                                E

                                                                        Code:
                                                                         YM -- Year Month date code
                                                                         LLLL -- Lot trace code
                                                                         S -- Assembly site code

CHIP SCALE PACKAGE DIMENSIONS

The TPS6128x device is available in a 16-bump chip scale package (YFF, NanoFreeTM). The package
dimensions are given as:
D = ca. 1666 30 m
E = ca. 1666 30 m

52  Submit Documentation Feedback                        Copyright 2013, Texas Instruments Incorporated

                                    Product Folder Links: TPS61280 TPS61281 TPS61282
                                                                                                                                              PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                                                                29-Oct-2013

PACKAGING INFORMATION

Orderable Device  Status Package Type Package Pins Package Eco Plan             Lead/Ball Finish    MSL Peak Temp Op Temp (C)                                    Device Marking                           Samples
TPS61280YFFR
TPS61280YFFT     (1)           Drawing  Qty  (2)                                            (6)                   (3)                                                          (4/5)
TPS61281YFFR
TPS61281YFFT     ACTIVE DSBGA  YFF 16 3000 Green (RoHS                              SNAGCU       Level-1-260C-UNLIM -40 to 85                            TPS
TPS61282YFFR                                                      & no Sb/Br)       SNAGCU       Level-1-260C-UNLIM -40 to 85                            61280
TPS61282YFFT                                                                        SNAGCU       Level-1-260C-UNLIM -40 to 85
                  ACTIVE DSBGA  YFF 16 250 Green (RoHS                               SNAGCU       Level-1-260C-UNLIM -40 to 85                            TPS
                                                                   & no Sb/Br)       SNAGCU       Level-1-260C-UNLIM -40 to 85                            61280
                                                                                     SNAGCU       Level-1-260C-UNLIM -40 to 85
                  ACTIVE DSBGA  YFF 16 3000 Green (RoHS                                                                                                   TPS
                                                                   & no Sb/Br)                                                                            61281

                  ACTIVE DSBGA  YFF 16 250 Green (RoHS                                                                                                    TPS
                                                                   & no Sb/Br)                                                                            61281

                  ACTIVE DSBGA  YFF 16 3000 Green (RoHS                                                                                                   TPS
                                                                   & no Sb/Br)                                                                            61282

                  ACTIVE DSBGA  YFF 16 250 Green (RoHS                                                                                                    TPS
                                                                   & no Sb/Br)                                                                            61282

(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.

(2) Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check http://www.ti.com/productcontent for the latest availability
information and additional product content details.
TBD: The Pb-Free/Green conversion plan has not been defined.
Pb-Free (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements for all 6 substances, including the requirement that
lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes.
Pb-Free (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and package, or 2) lead-based die adhesive used between
the die and leadframe. The component is otherwise considered Pb-Free (RoHS compatible) as defined above.
Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame retardants (Br or Sb do not exceed 0.1% by weight
in homogeneous material)

(3) MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

(4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.

(5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation
of the previous line and the two combined represent the entire Device Marking for that device.

                                              Addendum-Page 1
                             PACKAGE OPTION ADDENDUM

www.ti.com                   29-Oct-2013

(6) Lead/Ball Finish - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead/Ball Finish values may wrap to two lines if the finish
value exceeds the maximum column width.

Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information
provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and
continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals.
TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

            Addendum-Page 2
www.ti.com                                               PACKAGE MATERIALS INFORMATION

TAPE AND REEL INFORMATION                                                                                                                              28-Oct-2013

*All dimensions are nominal

Device                       Package Package Pins  SPQ   Reel Reel A0 B0 K0 P1 W            Pin1
                               Type Drawing
                                                   3000  Diameter Width (mm) (mm) (mm) (mm) (mm) Quadrant
                                                   250
                                                   3000  (mm) W1 (mm)
                                                   250
TPS61280YFFR                 DSBGA YFF 16          3000  180.0  8.4 1.78 1.78 0.69 4.0 8.0  Q1
TPS61280YFFT                 DSBGA YFF 16
TPS61281YFFR                 DSBGA YFF 16                180.0  8.4 1.78 1.78 0.69 4.0 8.0  Q1
TPS61281YFFT                 DSBGA YFF 16
TPS61282YFFR                 DSBGA YFF 16                180.0  8.4 1.78 1.78 0.69 4.0 8.0  Q1

                                                         180.0  8.4 1.78 1.78 0.69 4.0 8.0  Q1

                                                         180.0  8.4 1.78 1.78 0.69 4.0 8.0  Q1

                                                   Pack Materials-Page 1
www.ti.com                                      PACKAGE MATERIALS INFORMATION

                                                                                                                                              28-Oct-2013

*All dimensions are nominal  Package Type  Package Drawing Pins  SPQ   Length (mm)  Width (mm)  Height (mm)
              Device             DSBGA                           3000       182.0       182.0        17.0
                                 DSBGA     YFF  16               250        182.0       182.0        17.0
       TPS61280YFFR              DSBGA                           3000       182.0       182.0        17.0
        TPS61280YFFT             DSBGA     YFF  16               250        182.0       182.0        17.0
       TPS61281YFFR              DSBGA                           3000       182.0       182.0        17.0
        TPS61281YFFT                       YFF  16
       TPS61282YFFR
                                           YFF  16

                                           YFF  16

                                                Pack Materials-Page 2
D: Max = 1.696 mm, Min =1.636 mm
E: Max = 1.696 mm, Min =1.636 mm
                                               IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, enhancements, improvements and other
changes to its semiconductor products and services per JESD46, latest issue, and to discontinue any product or service per JESD48, latest
issue. Buyers should obtain the latest relevant information before placing orders and should verify that such information is current and
complete. All semiconductor products (also referred to herein as "components") are sold subject to TI's terms and conditions of sale
supplied at the time of order acknowledgment.

TI warrants performance of its components to the specifications applicable at the time of sale, in accordance with the warranty in TI's terms
and conditions of sale of semiconductor products. Testing and other quality control techniques are used to the extent TI deems necessary
to support this warranty. Except where mandated by applicable law, testing of all parameters of each component is not necessarily
performed.

TI assumes no liability for applications assistance or the design of Buyers' products. Buyers are responsible for their products and
applications using TI components. To minimize the risks associated with Buyers' products and applications, Buyers should provide
adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any patent right, copyright, mask work right, or
other intellectual property right relating to any combination, machine, or process in which TI components or services are used. Information
published by TI regarding third-party products or services does not constitute a license to use such products or services or a warranty or
endorsement thereof. Use of such information may require a license from a third party under the patents or other intellectual property of the
third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of significant portions of TI information in TI data books or data sheets is permissible only if reproduction is without alteration
and is accompanied by all associated warranties, conditions, limitations, and notices. TI is not responsible or liable for such altered
documentation. Information of third parties may be subject to additional restrictions.

Resale of TI components or services with statements different from or beyond the parameters stated by TI for that component or service
voids all express and any implied warranties for the associated TI component or service and is an unfair and deceptive business practice.
TI is not responsible or liable for any such statements.

Buyer acknowledges and agrees that it is solely responsible for compliance with all legal, regulatory and safety-related requirements
concerning its products, and any use of TI components in its applications, notwithstanding any applications-related information or support
that may be provided by TI. Buyer represents and agrees that it has all the necessary expertise to create and implement safeguards which
anticipate dangerous consequences of failures, monitor failures and their consequences, lessen the likelihood of failures that might cause
harm and take appropriate remedial actions. Buyer will fully indemnify TI and its representatives against any damages arising out of the use
of any TI components in safety-critical applications.

In some cases, TI components may be promoted specifically to facilitate safety-related applications. With such components, TI's goal is to
help enable customers to design and create their own end-product solutions that meet applicable functional safety standards and
requirements. Nonetheless, such components are subject to these terms.

No TI components are authorized for use in FDA Class III (or similar life-critical medical equipment) unless authorized officers of the parties
have executed a special agreement specifically governing such use.

Only those TI components which TI has specifically designated as military grade or "enhanced plastic" are designed and intended for use in
military/aerospace applications or environments. Buyer acknowledges and agrees that any military or aerospace use of TI components
which have not been so designated is solely at the Buyer's risk, and that Buyer is solely responsible for compliance with all legal and
regulatory requirements in connection with such use.

TI has specifically designated certain components as meeting ISO/TS16949 requirements, mainly for automotive use. In any case of use of
non-designated products, TI will not be responsible for any failure to meet ISO/TS16949.

Products                                       Applications

Audio                  www.ti.com/audio        Automotive and Transportation www.ti.com/automotive

Amplifiers             amplifier.ti.com        Communications and Telecom www.ti.com/communications

Data Converters        dataconverter.ti.com    Computers and Peripherals  www.ti.com/computers

DLP Products          www.dlp.com             Consumer Electronics       www.ti.com/consumer-apps

DSP                    dsp.ti.com              Energy and Lighting        www.ti.com/energy

Clocks and Timers      www.ti.com/clocks       Industrial                 www.ti.com/industrial

Interface              interface.ti.com        Medical                    www.ti.com/medical

Logic                  logic.ti.com            Security                   www.ti.com/security

Power Mgmt             power.ti.com            Space, Avionics and Defense www.ti.com/space-avionics-defense

Microcontrollers       microcontroller.ti.com  Video and Imaging          www.ti.com/video

RFID                   www.ti-rfid.com

OMAP Applications Processors www.ti.com/omap   TI E2E Community           e2e.ti.com

Wireless Connectivity  www.ti.com/wirelessconnectivity

                       Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                                            Copyright 2013, Texas Instruments Incorporated
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved