电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

TPS53319DQPR

器件型号:TPS53319DQPR
器件类别:半导体    电源管理IC    稳压器与电压控制器    开关稳压器   
厂商名称:Texas Instruments
厂商官网:http://www.ti.com/
标准:  
下载文档

TPS53319DQPR在线购买

供应商 器件名称 价格 最低购买 库存  
TPS53319DQPR ¥41.06 1 点击查看 点击购买

器件描述

1.5V to 22V Input (4.5V to 25V Bias), 14A Synchronous Step-Down Converter with Eco-Mode™; 22-LSON-CLIP -40 to 85

参数

产品属性属性值
Switching Frequency(Min)(kHz)250
Iq(Typ)(mA)0.32
Operating Temperature Range(C)-40 to 85
Control ModeD-CAP
RatingCatalog
Vout(Max)(V)5.5
Duty Cycle(Max)(%)90
Switching Frequency(Max)(kHz)1000
Vin(Min)(V)1.5
TypeConverter
Regulated Outputs(#)1
FeaturesAdjustable Current Limit,Enable,Light Load Efficiency,Power Good,Pre-Bias Start-Up,Synchronous Rectification
Vin(Max)(V)22
Package GroupLSON-CLIP
Approx. Price (US$)3.00 | 1ku
Vout(Min)(V)0.6
Iout(Max)(A)14

文档预览

TPS53319DQPR器件文档内容

                                           Product  Sample &  Technical  Tools &                                                          Support &           Reference
                                           Folder   Buy       Documents  Software                                                         Community           Design

                                                                                                        TPS53318, TPS53319

                                                                                                                     SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

TPS5331x High-Efficiency, 8-A or 14-A, Synchronous Buck Converter
                        with Eco-mode Control

1 Features                                                    2 Applications

1 Conversion Input Voltage Range: 1.5 V to 22 V               Server/Storage
VDD Input Voltage Range: 4.5 V to 25 V                      Workstations and Desktops
91% Efficiency from 12 V to 1.5 V at 14 A                   Telecommunications Infrastructure
Output Voltage Range: 0.6 V to 5.5 V
5-V LDO Output                                              3 Description
Supports Single-Rail Input
Integrated Power MOSFETs with 8 A (TPS53318)                The TPS53318 and TPS53319 devices are D-CAP
                                                              mode, 8-A or 14-A synchronous switchers with
    or 14 A (TPS53319) of Continuous Output Current           integrated MOSFETs. They are designed for ease of
Auto-Skip Eco-modeTM for Light-Load Efficiency              use, low external component count, and space-
< 110 A Shut Down Current                                   conscious power systems.
D-CAPTM Mode with Fast Transient Response
Selectable Switching Frequency from 250 kHz to              These devices feature accurate 1%, 0.6-V reference,
                                                              and integrated boost switch. A sample of competitive
    1 MHz with External Resistor                              features include: 1.5-V to 22-V wide conversion input
Selectable Auto-Skip or PWM-Only Operation                  voltage range, very low external component count, D-
Built-in 1% 0.6-V Reference.                                CAPTM mode control for super fast transient, auto-
0.7-ms, 1.4-ms, 2.8-ms and 5.6-ms Selectable                skip mode operation, internal soft-start control,
                                                              selectable frequency, and no need for compensation.
    Internal Voltage Servo Soft-Start
Integrated Boost Switch                                     The conversion input voltage ranges from 1.5 V to
Pre-Charged Start-Up Capability                             22 V, the supply voltage range is from 4.5 V to 25 V,
Adjustable Overcurrent Limit with Thermal                   and the output voltage range is from 0.6 V to 5.5 V.

    Compensation                                              These devices are available in 5 mm x 6 mm, 22-pin
Overvoltage, Undervoltage, UVLO and Over-                   QFN package and is specified from 40C to 85C.

    Temperature Protection                                                            Device Information(1)
Supports All Ceramic Output Capacitors
Open-Drain Power Good Indication                                       PART NUMBER                                                      PACKAGE             BODY SIZE (NOM)
Incorporates NexFETTM Power Block Technology
22-Pin QFN (DQP) Package with PowerPADTM                               TPS53318                                                         LSON-CLIP (22) 6.00 mm x 5.00 mm
                                                                         TPS53319

                                                                        (1) For all available packages, see the Package Option
                                                                             Addendum section at the end of the datasheet.

                                         Simplified Application

VVDD

                                                                                                                                                         VIN
                                                    22 21 20 19 18 17 16 15 14 13 12

                                                    RF
                                                            TRIP
                                                                    MODE
                                                                            VDD
                                                                                    VREG

                                                                                            VIN
                                                                                                     VIN
                                                                                                             VIN
                                                                                                                     VIN
                                                                                                                             VIN
                                                                                                                                     VIN

                                                              TPS53318             GND
                                                              TPS53319

                                           VREG     VFB
                                                            EN
                                                                    PGOOD
                                                                            VBST
                                                                                    ROVP
                                                                                            LL
                                                                                                     LL
                                                                                                             LL
                                                                                                                     LL
                                                                                                                             LL
                                                                                                                                     LL

                                                    1 2 3 4 5 6 7 8 9 10 11

                                PGOOD                                                                                                                         VOUT
                                       EN

1

An IMPORTANT NOTICE at the end of this data sheet addresses availability, warranty, changes, use in safety-critical applications,
intellectual property matters and other important disclaimers. PRODUCTION DATA.
TPS53318, TPS53319                                                                              www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

                                              Table of Contents

   1 Features .................................................................. 1                  8.2 Functional Block Diagram ....................................... 13
   2 Applications ........................................................... 1                     8.3 Feature Description................................................. 14
   3 Description ............................................................. 1                    8.4 Device Functional Modes........................................ 19
   4 Revision History..................................................... 2                 9 Application and Implementation ........................ 21
   5 Device Comparison Table..................................... 3                                 9.1 Application Information............................................ 21
   6 Pin Configuration and Functions ......................... 3                                    9.2 Typical Applications ............................................... 21
   7 Specifications......................................................... 4               10 Power Supply Recommendations ..................... 27
                                                                                             11 Layout................................................................... 27
          7.1 Absolute Maximum Ratings ...................................... 4                     11.1 Layout Guidelines ................................................. 27
          7.2 ESD Ratings.............................................................. 4           11.2 Layout Example .................................................... 28
          7.3 Recommended Operating Conditions....................... 5                      12 Device and Documentation Support ................. 29
          7.4 Thermal Information .................................................. 5              12.1 Device Support...................................................... 29
          7.5 Electrical Characteristics........................................... 5               12.2 Related Links ........................................................ 29
          7.6 Typical Characteristics .............................................. 8              12.3 Trademarks ........................................................... 29
          7.7 TPS53319 Typical Characteristics.......................... 11                         12.4 Electrostatic Discharge Caution ............................ 29
          7.8 TPS53318 Typical Characteristics.......................... 12                         12.5 Glossary ................................................................ 29
   8 Detailed Description ............................................ 13                    13 Mechanical, Packaging, and Orderable
          8.1 Overview ................................................................. 13       Information ........................................................... 29

4 Revision History

NOTE: Page numbers for previous revisions may differ from page numbers in the current version.

Changes from Revision C (December 2014) to Revision D                                           Page

Added recommendation for ROVP connection when ROVP function is not needed in Pin Functions table ......................... 3
Corrected typographical error. Changed "when the VDD voltage rises above 1 V" to "when the VDD voltage rises

     above 2 V" in the 5-V LDO and VREG Start-Up section. .................................................................................................... 14
Added ROVP Pin Design Note in Redundant Overvoltage Protection (OVP) section ......................................................... 17

Changes from Revision B (May 2013) to Revision C                                                Page

Added Pin Configuration and Functions section, ESD Rating table, Feature Description section, Device Functional
     Modes, Application and Implementation section, Power Supply Recommendations section, Layout section, Device
     and Documentation Support section, and Mechanical, Packaging, and Orderable Information section. .............................. 1

Added clarity to Current Sense, Overcurrent and Short Circuit Protection section.............................................................. 16

Added Table 2 ..................................................................................................................................................................... 17

Changes from Revision A (JUNE 2012) to Revision B                                               Page

Added clarity to Overvoltage and Undervoltage Protection section ..................................................................................... 17
Updated Figure 50................................................................................................................................................................ 28

Changes from Original (JUNE 2012) to Revision A                                                 Page

Changed "< 100 A Shut Down Current" to "< 110 A Shut Down Current" in Features...................................................... 1

2  Submit Documentation Feedback                                                             Copyright 20122015, Texas Instruments Incorporated

                                  Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                                            TPS53318, TPS53319

5 Device Comparison Table                                                       SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

                                  ORDER NUMBER(1)                           OUTPUT CURRENT (A)
                                     TPS53318DQP                                           8
                                     TPS53319DQP                                          14

                                  (1) For detailed ordering information see the Package Option Addendum
                                        section at the end of this data sheet.

6 Pin Configuration and Functions

                                                       DQP (LSON-CLIP) PACKAGE
                                                                      22 PINS

                                                                   (TOP VIEW)

                                       VFB 1                    GND             22 RF
                                         EN 2                                   21 TRIP
                                  PGOOD 3                PowerPadTM             20 MODE
                                     VBST 4                                     19 VDD
                                    ROVP 5                                      18 VREG
                                         LL 6                                   17 VIN
                                         LL 7                                   16 VIN
                                         LL 8                                   15 VIN
                                         LL 9                                   14 VIN
                                         LL 10                                  13 VIN
                                         LL 11                                  12 VIN

      PIN              I/O/P (1)                         Pin Functions

NAME       NO.                                                                   DESCRIPTION

EN         2           I          Enable pin. Typical turn-on threshold voltage is 1.3 V. Typical turn-off threshold voltage is 1.0 V.

GND                    G          Ground and thermal pad of the device. Use proper number of vias to connect to ground plane.

           6

           7

                    8  B          Output of converted power. Connect this pin to the output inductor.
LL

                    9

           10

           11

MODE       20          I          Soft-start and mode selection. Connect a resistor to select soft-start time using Table 3. The soft-start time
                                  is detected and stored into internal register during start-up.

PGOOD      3           O          Open drain power good flag. Provides 1-ms start-up delay after VFB falls in specified limits. When VFB
                                  goes out of the specified limits PGOOD goes low after a 2-s delay

                                  Redundant overvoltage protection (OVP) input. Use a resistor divider to connect this pin to VOUT.

ROVP       5           I          Internally pulled down to GND with 1.5-M resistor. If redundant OVP is not needed, connect this pin to

                                  GND or make it float. (See Redundant Overvoltage Protection (OVP) section)

RF         22          I          Switching frequency selection. Connect a resistor to GND or VREG to select switching frequency using
                                  Table 1. The switching frequency is detected and stored during the startup.

                                  OCL detection threshold setting pin. ITRIP = 10 A at room temperature, 3000 ppm/C current is sourced

TRIP       21          I          and set the OCL trip voltage as follows.

                                  space VOCL = VTRIP/32  (VTRIP  2.4 V, VOCL  75 mV)

(1) I = Input, O = Output, B = Bidirectional, P = Supply, G = Ground

Copyright 20122015, Texas Instruments Incorporated                                         Submit Documentation Feedback               3

                                  Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                                                                  www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

                                              Pin Functions (continued)

        PIN            I/O/P (1)                                        DESCRIPTION

NAME         NO.

VBST         4             P      Supply input for high-side FET gate driver (boost terminal). Connect capacitor from this pin to LL node.
                                  Internally connected to VREG via bootstrap MOSFET switch.

VDD          19            P      Controller power supply input. VDD input voltage range is from 4.5 V to 25 V.

VFB          1             I      Output feedback input. Connect this pin to VOUT through a resistor divider.

             12

             13

                   14      P      Conversion power input. The conversion input voltage range is from 1.5 V to 22 V.
VIN

                   15

             16

             17

VREG         18            P      5-V low drop out (LDO) output. Supplies the internal analog circuitry and driver circuitry.

Thermal Pad                G      Ground and thermal pad of the device. Use proper number of vias to connect to ground plane.

7 Specifications

7.1 Absolute Maximum Ratings(1)

                                                                                                                 VALUE              UNIT

                                                                                                                 MIN           MAX

                                  VIN (main supply)                                                              0.3          30

                                  VDD                                                                            0.3          28

Input voltage range               VBST                                                                           0.3          32 V

                                  VBST (with respect to LL)                                                      0.3          7

                                  EN, MODE, TRIP, RF, ROVP, VFB                                                  0.3          7

                                                 DC                                                              2            30
                                  LL
Output voltage range                                                                                             7            32   V
                                                 Pulse < 20ns, E = 5 J
                                  PGOOD, VREG                                                                    0.3          7

                                  GND                                                                            0.3          0.3

Source/Sink current               VBST                                                                           50                 mA

Operating free-air temperature, TA                                                                               40           85
Junction temperature range, TJ
Lead temperature 1,6 mm (1/16 inch) from case for 10 seconds                                                     40           150  C

                                                                                                                               300

Storage temperature, Tstg                                                                                        55           150

(1) Stresses beyond those listed under Absolute Maximum Ratings may cause permanent damage to the device. These are stress ratings
      only and functional operation of the device at these or any other conditions beyond those indicated under Recommended Operating
      Conditions is not implied. Exposure to absolute-maximum-rated conditions for extended periods may affect device reliability.

7.2 ESD Ratings

V(ESD)  Electrostatic             Human-body model (HBM), per ANSI/ESDA/JEDEC JS-001(1)                                VALUE        UNIT
        discharge                 Charged-device model (CDM), per JEDEC specification JESD22-C101(2)                   2000          V
                                                                                                                        500

(1) JEDEC document JEP155 states that 500-V HBM allows safe manufacturing with a standard ESD control process. Manufacturing with
      less than 500-V HBM is possible with the necessary precautions. Pins listed as 2000 V may actually have higher performance.

(2) JEDEC document JEP157 states that 250-V CDM allows safe manufacturing with a standard ESD control process. Manufacturing with
      less than 250-V CDM is possible with the necessary precautions. Pins listed as 500 V may actually have higher performance.

4       Submit Documentation Feedback                                    Copyright 20122015, Texas Instruments Incorporated

                                        Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                                                      TPS53318, TPS53319

7.3 Recommended Operating Conditions                                                      SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

over operating free-air temperature range (unless otherwise noted)

                                                                                                MIN              MAX UNIT

                                VIN (main supply)                                               1.5              22

                                VDD                                                             4.5              25

Input voltage range             VBST                                                            4.5              28 V

                                VBST (with respect to LL)                                       4.5              6.5

                                EN, MODE, TRIP, RF, ROVP, VFB                                   0.1             6.5

Output voltage range            LL                                                              1               27            V

                                PGOOD, VREG                                                     0.1             6.5

Junction temperature range, TJ                                                                  40              125 C

7.4 Thermal Information

                                      THERMAL METRIC(1)                                         TPS53318              UNIT
                                                                                                TPS53319

                                                                                                   DQP

                                                                                                22 PINS

RJA         Junction-to-ambient thermal resistance                                              27.2
RJC(top)    Junction-to-case (top) thermal resistance                                           17.1
RJB         Junction-to-board thermal resistance                                                5.9
JT          Junction-to-top characterization parameter
JB          Junction-to-board characterization parameter                                                                C/W
RJC(bot)    Junction-to-case (bottom) thermal resistance                                        0.8
                                                                                                5.8
                                                                                                1.2

(1) For more information about traditional and new thermal metrics, see the IC Package Thermal Metrics application report, SPRA953.

7.5 Electrical Characteristics

Over recommended free-air temperature range, VVDD = 12 V (unless otherwise noted)

                      PARAMETER                                CONDITIONS                       MIN TYP          MAX UNIT

SUPPLY CURRENT

VVIN        VIN pin power conversion input voltage         VEN = 0 V                            1.5                22 V
VVDD        Supply input voltage                                                                4.5              25.0 V
IVIN(leak)  VIN pin leakage current                        TA = 25C, No load, VEN = 5 V, VVFB
                                                           = 0.630 V                                        420      1 A
IVDD        VDD supply current
                                                                                                                 590 A
IVDDSDN     VDD shutdown current                           TA = 25C, No load, VEN = 0 V
                                                                                                                 110 A
                                                           CCM condition(1)
INTERNAL REFERENCE VOLTAGE                                 TA = 25C
                                                           0C  TA  85C
VVFB        VFB regulation voltage                         40C  TA  85C                      0.600                                V
                                                           VVFB = 0.630 V, TA = 25C
                                                                                                0.597 0.600 0.603

VVFB        VFB regulation voltage                                                              0.5952 0.600 0.6048 V

                                                                                                0.594 0.600 0.606

IVFB        VFB input current                                                                   0.01             0.20 A

LDO OUTPUT

VVREG       LDO output voltage                             0 mA  IVREG  30 mA                   4.77 5.00        5.36 V
IVREG       LDO output current(1)                          Maximum current allowed from LDO                        30 mA
                                                           VVDD = 4.5 V, IVREG = 30 mA
VDO         Low drop out voltage                                                                                 250 mV

BOOT STRAP SWITCH

VFBST       Forward voltage                                VVREG-VBST, IF = 10 mA, TA = 25C    0.1              0.2 V
IVBSTLK     VBST leakage current                           VVBST = 23 V, VSW = 17 V, TA = 25C
                                                                                                0.01             1.50 A

(1) Ensured by design. Not production tested.

Copyright 20122015, Texas Instruments Incorporated                                           Submit Documentation Feedback           5

                                               Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                                                               www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

Electrical Characteristics (continued)

Over recommended free-air temperature range, VVDD = 12 V (unless otherwise noted)

           PARAMETER                                          CONDITIONS            MIN TYP                                      MAX UNIT
                                                                                                                                  400 ns
DUTY AND FREQUENCY CONTROL                                                                                                                   ns

tOFF(min)  Minimum off-time                      TA = 25C                          150   260

tON(min)   Minimum on-time                       VIN = 17 V, VOUT = 0.6 V, fSW = 1        35
                                                 MHz,
                                                 TA = 25 C(1)

SOFT-START TIMING

tSS        Internal soft-start time from         RMODE = 39 k                             0.7
           VOUT = 0 V to 95% of VOUT             RMODE = 100 k                            1.4
                                                 RMODE = 200 k
                                                 RMODE = 470 k                                                     ms
                                                                                          2.8
                                                                                          5.6

OUTPUT VOLTAGE DISCHARGE

IDSCHG     Output voltage discharge current      VEN = 0 V, VSW = 0.5 V             5.0   6.6                                    9.0 mA

POWERGOOD

VTHPG      PG threshold                          PG in from lower                   92.5% 95.0% 98.5%
                                                 PG in from higher
                                                                                    107.5% 110.0% 112.5%

                                                 PG hysteresis                      2.5% 5.0%                                    7.5%

RPG        PG transistor on-resistance                                              15    30                                     60

tPGDEL     PG delay                              Delay for PG in                    0.8   1                                      1.2 ms

LOGIC THRESHOLD AND SETTING CONDITIONS

VEN        EN Voltage                            Enable                             1.0   1.3                                    1.6
                                                 Disable                                                                                   V
                                                                                    0.8   1.0
                                                                                                                                 1.2

IEN        EN Input current                      VEN = 5 V                                                                       1.0 A
                                                 RRF = 0  to GND, TA = 25C(2)
                                                 RRF = 187 k to GND, TA = 25C(2)   200   250                                    300
                                                 RRF = 619 k, to GND, TA = 25C(2)
                                                 RRF = Open, TA = 25C(2)           250   300                                    350
                                                 RRF = 866 k to VREG, TA = 25C(2)
                                                 RRF = 309 k to VREG, TA = 25C(2)  350   400                                    450
                                                 RRF = 124 k to VREG, TA = 25C(2)
fSW        Switching frequency                   RRF = 0  to VREG, TA = 25C(2)     450   500                                    550
                                                                                                                                           kHz
                                                                                    540   600
                                                                                                                                 660

                                                                                    670   750                                    820

                                                                                    770   850                                    930

                                                                                    880   970                                    1070

PROTECTION: CURRENT SENSE

ITRIP      TRIP source current                   VTRIP = 1 V, TA = 25C                           10                                       A
TCITRIP    TRIP current temperature coefficient  On the basis of 25C(2)                      3000                                     ppm/C
                                                                                    0.4                                          1.5
VTRIP      Current limit threshold        TPS53318
           setting range                  TPS53319 VTRIP-GND                                                                               V
                                                                                                                                 2.4
VOCL       Current limit threshold               VTRIP = 1.2 V                      37.5
VOCLN      Negative current limit threshold      VTRIP = 0.4                                                                              mV
IOCP       Valley current limit threshold        VTRIP = 1.2 V                            12.5
VAZCADJ    Auto zero cross adjustable range      VTRIP = 0.4 V                                                                            mV
                                                 RTRIP = 66.5 k, 0C  TA  125C           37.5                                  6.3
                                                 RTRIP = 66.5 k, 40C  TA  125C
                                                 Positive                                 12.5                                            A
                                                 Negative                                                                        6.3
                                                                                    4.6   5.4
                                                                                                                                          mV
                                                                                    4.4   5.4                                    3

                                                                                    3     15

                                                                                          15

(2) Not production tested. Test condition is VIN = 12 V, VOUT = 1.2 V, IOUT = 5 A using application circuit shown in Figure 45.

6         Submit Documentation Feedback                                   Copyright 20122015, Texas Instruments Incorporated

                                          Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                                                   TPS53318, TPS53319

                                                                                       SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

Electrical Characteristics (continued)

Over recommended free-air temperature range, VVDD = 12 V (unless otherwise noted)

            PARAMETER                                              CONDITIONS          MIN TYP            MAX UNIT

PROTECTION: UVP and OVP

VOVP        OVP trip threshold                         OVP detect                      115%    120%       125%
tOVPDEL     OVP propagation delay                      VFB delay with 50-mV overdrive                1                 s
VUVP        Output UVP trip threshold                  UVP detect                       65%
tUVPDEL     Output UVP propagation delay                                                  0.8   70%        75%
tUVPEN      Output UVP enable delay                    From enable to UVP workable        1.5     1.0        1.2 ms
UVLO                                                                                              2.3        3.0 ms

VUVVREG     VREG UVLO threshold                        Wake up                         4.00 4.20          4.33
                                                       Hysteresis                                   0.25              V

PROTECTION: UVP and OVP

VOVP        OVP trip threshold                         OVP detect                      115%    120%       125%
tOVPDEL     OVP propagation delay                      VFB delay with 50-mV overdrive                1                 s
VUVP        Output UVP trip threshold                  UVP detect                       65%
tUVPDEL     Output UVP proprogation delay                                                 0.8   70%        75%
tUVPEN      Output UVP enable delay                    From enable to UVP workable        1.5     1.0        1.2 ms
UVLO                                                                                              2.3        3.0 ms

VUVVREG     VREG UVLO threshold                        Wake up                         4.00 4.20          4.33
                                                       Hysteresis                                   0.25              V

THERMAL SHUTDOWN

TSDN        Thermal shutdown threshold                 Shutdown temperature(2)                 145
                                                       Hysteresis (2)                                                    C

                                                                                                10

Copyright 20122015, Texas Instruments Incorporated                                  Submit Documentation Feedback         7

                                           Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                                                                                                                                                www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

7.6 Typical Characteristics

                              700                                                                                                                                            160

                              600                                                                                                                VDD Shutdown Current (A)   140

   VDD Supply Current (A)    500                                                                                                                                            120

                                                                                                                                             100
                              400

                                                                                                                                               80

                              300
                                                                                                                                               60

                              200                                                VEN = 5V                                                                                    40                                                 VEN = 0 V
                              100                                                VVDD = 12 V                                                                                 20                                                 VVDD = 12 V
                                                                                 VVFB = 0.63 V                                                                                                                                  No Load
                                 0                                               No Load                                                                                      0
                                  -40 -25 -10 5                                                                                                                                -40 -25 -10 5  20 35 50 65 80 95 110 125
                                                 20 35 50 65 80 95 110 125

                                    Junction Temperature (C)                       G001                                                                                           Junction Temperature (C)                     G001

.                                                                                               .

.                                                                                               .

                              Figure 1. VDD Supply Current vs. Junction Temperature                                                              Figure 2. VDD Shutdown Current vs. Junction Temperature

                              6.0                                                                                                                                            140

   Valley OCP Threshold (A)   5.8                                                                                                                OVP/UVP Trip Threshold (%)
                                                                                                                                            120

                              5.6

                              5.4                                                                                                                                            100

                              5.2                                                                                                                                            80

                              5.0

                              4.8                                                                                                                                            60

                              4.6                                                                                                                                            40

                              4.4                                              RTRIP = 66.5 k                                                                                20                                                            OVP
                              4.2                20 35 50 65 80 95 110 125                                                                                                    0                                                            UVP
                              4.0                                                                                                                                              -40 -25 -10 5
                                                                                                                                                                                              20 35 50 65 80 95 110 125
                                 -40 -25 -10 5

                                    Junction Temperature (C)                       G001                                                                                           Junction Temperature (C)                     G001

.                                                                                               .

.                                                                                               .

                              Figure 3. Valley OCP Threshold vs Temperature                                                                      Figure 4. OVP/UVP Trip Threshold vs. Junction Temperature

                              1000                                                                                                                                           1000

   Switching Frequency (kHz)  100   FCCM                                                                                                         Switching Frequency (kHz)   100   FCCM
                                    Skip Mode                                                                                                                                      Skip Mode

                              10                                                                                                                                             10

                                                                     VIN = 12 V                                                                                                                                   VIN = 12 V
                                                                     VOUT = 1.2 V                                                                                                                                 VOUT = 1.2 V
                                                                     fSW = 300 kHz                                                                                                                                fSW = 500 kHz

                              1                                                                                                                                              1
                              0.01  0.1                      1       10 20                                                                                                   0.01  0.1        1                   10 20

                                                 Output Current (A)                 G001                                                                                                      Output Current (A)                 G001

.                                                                                               .

.                                                                                               .

                              Figure 5. Switching Frequency vs. Output Current                                                                                               Figure 6. Switching Frequency vs. Output Current

8                             Submit Documentation Feedback                                                                                                                        Copyright 20122015, Texas Instruments Incorporated

                                                                     Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                                                                                                                 TPS53318, TPS53319

Typical Characteristics (continued)                                                                                                                       SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

             1000                                                                                                                     1000

   Switching Frequency (kHz)  100                                                                          Switching Frequency (kHz)  100

                              10                                                                                                      10

                                         FCCM                                     VIN = 12 V                                                        FCCM                                VIN = 12 V
                                         Skip Mode                                VOUT = 1.2 V                                                      Skip Mode                           VOUT = 1.2 V
                                                                                  fSW = 750 kHz                                                                                         fSW = 1 MHz
                                                    0.1                                                                                                        0.1
                              1                                   1                      10 20                                        1                                1                     10 20
                              0.01                                                                                                    0.01

                                                           Output Current (A)                     G001                                                              Output Current (A)                 G001

.                                                                                                       .

.                                                                                                       .

                              Figure 7. Switching Frequency vs. Output Current                                                        Figure 8. Switching Frequency vs. Output Current

   Switching Frequency (kHz)  1200                                                                         Output Voltage (V)         1.220                                             TPS53319
                              1000                                                                                                    1.215                                             fSW = 500 kHz
                                                                                                                                      1.210                                             VIN = 12 V
                               800                                                                                                    1.205                                             VOUT = 1.2 V

                              600                                                                                                     1.200

                                                                                                                                          1.195
                              400

                                                                                                                                      1.190

                              200 VIN = 12 V               fSET = 300 kHz         fSET = 750 kHz                                      1.185                                             Skip Mode
                                                           fSET = 500 kHz         fSET = 1 MHz
                                         IOUT = 5 A                                                                                                                                     FCCM

                              0      0   1              2      3               4      5           6                                   1.180      0  3               6  9                12            15

                                                           Output Voltage (V)                     G000                                                              Output Current (A)                 G001

.                                                                                                       .

.                                                                                                       .

                              Figure 9. Switching Frequency vs. Output Voltage                                                                   Figure 10. Output Voltage vs. Output Current

                              1.220      fSW = 500 kHz                                                                                100
                              1.215      VIN = 12 V                                                                                    90
                              1.210                                                                                                    80
   Output Voltage (V)                                                                                                                  70
                              1.205                                                                        Efficiency (%)              60
                                                                                                                                       50
                              1.200                                                                                                    40                                               TPS53319
                                                                                                                                       30                                               VIN = 12 V
                              1.195                                                                                                    20                                               VOUT = 1.2 V
                                                                                                                                       10
                              1.190                        FCCM, IOUT = 0 A                                                              0                             Skip Mode, fSW = 500 kHz
                              1.185                        Skip Mode, IOUT = 0 A                                                         0.01                          FCCM, fSW = 500 kHz
                              1.180                        FCCM and Skip Mode, IOUT = 14 A                                                                             Skip Mode, fSW = 300 kHz
                                                                                                                                                                       FCCM, fSW = 300 kHz
                                      4
                                            8              12     16              20     24                                                            0.1                1                   10 15

                                                           Input Voltage (V)                      G000                                                              Output Current (A)                  G001

.                                                                                                       .

.                                                                                                       .

                                         Figure 11. Output Voltage vs. Input Voltage                                                                Figure 12. Efficiency vs Output Current

Copyright 20122015, Texas Instruments Incorporated                                                                                                  Submit Documentation Feedback                          9

                                                                               Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                              www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

Typical Characteristics (continued)

    Figure 13. 1.2-V Output FCCM Mode Steady-State Operation  Figure 14. 1.2-V Output Skip Mode Steady-State Operation

    Figure 15. CCM to DCM Transition                          Figure 16. DCM to CCM Transition

                                              Figure 17. Short Circuit Protection

10  Submit Documentation Feedback                                                                    Copyright 20122015, Texas Instruments Incorporated
                                   Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                                                                             TPS53318, TPS53319

7.7 TPS53319 Typical Characteristics                                                                             SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

                   98                                                                                  98
                          TPS53319                                                                            TPS53319

                   94                                                                                  94

                   90                                                                                  90

   Efficiency (%)  86                                                                  Efficiency (%)  86

                   82                                                                                  82

                   78        VOUT = 3.3 V        VOUT = 1.2 V  FCCM                                    78        VOUT = 3.3 V        VOUT = 1.2 V  Skip Mode
                   74        VOUT = 1.8 V        VOUT = 1.1 V  VIN = 12 V                              74        VOUT = 1.8 V        VOUT = 1.1 V
                   70        VOUT = 1.5 V        VOUT = 1.0 V  VVDD = 5 V                              70        VOUT = 1.5 V        VOUT = 1.0 V  VIN = 12 V
                                                               fSW = 300 kHz                                                                       VVDD = 5 V
                       0                                                                                   0                                       fSW = 300 kHz

                          2         4      6     8 10 12 14 16                                                2         4      6     8 10 12 14 16

                                       Output Current (A)                     G001                                         Output Current (A)                     G001

.                                                                                   .

.                                                                                   .

                          Figure 18. Efficiency vs Output Current                                               Figure 19. Efficiency vs Output Current

                   98                                                                                  98
                          TPS53319
                                                                                                       94
                   94

                   90                                                                                  90

   Efficiency (%)  86                                                                  Efficiency (%)  86

                   82                                                                                  82
                                                                                                       78
                   78        VOUT = 5.0 V        VOUT = 1.2 V  FCCM                                    74        VOUT = 5.0 V        VOUT = 1.2 V      TPS53319
                   74        VOUT = 3.3 V        VOUT = 1.1 V  VIN = 12 V                              70        VOUT = 3.3 V        VOUT = 1.1 V
                   70        VOUT = 1.8 V        VOUT = 1.0 V  VVDD = 5 V                                        VOUT = 1.8 V        VOUT = 1.0 V  Skip Mode
                             VOUT = 1.5 V                      fSW = 500 kHz                               0     VOUT = 1.5 V                      VIN = 12 V
                       0                                                                                                                           VVDD = 5 V
                                                                                                                                                   fSW = 500 kHz

                          2         4      6     8 10 12 14 16                                                2         4      6     8 10 12 14 16

                                       Output Current (A)                     G000                                         Output Current (A)                     G001

.                                                                                   .

.                                                                                   .

                          Figure 20. Efficiency vs Output Current                                               Figure 21. Efficiency vs Output Current

                   98                                                                                  98

                   94                                                                                  94

                   90                                                                                  90

   Efficiency (%)  86                                                                  Efficiency (%)  86

                                                               FCCM                                                                                Skip Mode
                                                                                                                                                   VIN = 5 V
                   82                                          VIN = 5 V                               82                                          VVDD = 5 V
                                                                                                                                                   fSW = 500 kHz
                                                               VVDD = 5 V
                                                                                                                                                    VOUT = 1.2 V
                   78                                          fSW = 500 kHz                           78                                           VOUT = 1.1 V
                                                                                                                                                    VOUT = 1.0 V
                   74                            VOUT = 3.3 V  VOUT = 1.2 V                            74                            VOUT = 3.3 V
                                                 VOUT = 1.8 V  VOUT = 1.1 V                                                          VOUT = 1.8 V
                          TPS53319               VOUT = 1.5 V  VOUT = 1.0 V                                   TPS53319               VOUT = 1.5 V

                   70  0     2                4  6             8           10                          70  0     2                4  6             8      10

                                       Output Current (A)                     G001                                         Output Current (A)                     G001

.                                                                                   .

.                                                                                   .

                          Figure 22. Efficiency vs Output Current                                             Figure 23. Efficiency vs Output Current

Copyright 20122015, Texas Instruments Incorporated                                                                      Submit Documentation Feedback                11
                                                                 Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                                                                     www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

7.8 TPS53318 Typical Characteristics

                    98                                                                            98
                           TPS53318                                                                      TPS53318

                    94                                                                            94
                                                                                                  90
                    90                                                                            86
                                                                                                  82
    Efficiency (%)  86                                                            Efficiency (%)  78
                                                                                                  74
                                                          FCCM                                    70                                   Skip Mode
                                                                                                                                       VIN = 12 V
                    82                                    VIN = 12 V                                  012                              VVDD = 5 V
                                                                                                                                       fSW = 300 kHz
                                                          VVDD = 5 V
                                                                                                                                        VOUT = 1.2 V
                    78                                    fSW = 300 kHz                                                                 VOUT = 1.1 V
                                                                                                                                        VOUT = 1.0 V
                                            VOUT = 3.3 V  VOUT = 1.2 V                                                 VOUT = 3.3 V
                                                                                                                       VOUT = 1.8 V
                    74                      VOUT = 1.8 V  VOUT = 1.1 V                                                 VOUT = 1.5 V

                                            VOUT = 1.5 V  VOUT = 1.0 V

                    70                                                                                             3 4 5 6 7 8 9 10
                        0 1 2 3 4 5 6 7 8 9 10

                                     Output Current (A)                  G001                                      Output Current (A)                 G001

.                                                                              .

.                                                                              .

                           Figure 24. Efficiency vs Output Current                                         Figure 25. Efficiency vs Output Current

                    98                                                                            98
                           TPS53318                                                                      TPS53318

                    94                                                                            94

                    90                                                                            90

    Efficiency (%)  86                                                            Efficiency (%)  86

                    82                                                                            82

                    78        VOUT = 5.0 V  VOUT = 1.2 V  FCCM                                    78     VOUT = 5.0 V  VOUT = 1.2 V    Skip Mode
                    74        VOUT = 3.3 V  VOUT = 1.1 V  VIN = 12 V                              74     VOUT = 3.3 V  VOUT = 1.1 V
                    70        VOUT = 1.8 V  VOUT = 1.0 V  VVDD = 5 V                              70     VOUT = 1.8 V  VOUT = 1.0 V    VIN = 12 V
                              VOUT = 1.5 V                fSW = 500 kHz                                  VOUT = 1.5 V                  VVDD = 5 V
                        0                                                                             0                                fSW = 500 kHz
                           1234
                                            5 6 7 8 9 10                                                 1 2 3 4 5 6 7 8 9 10

                                     Output Current (A)                  G000                                      Output Current (A)                 G000

.                                                                              .

.                                                                              .

                           Figure 26. Efficiency vs Output Current                                         Figure 27. Efficiency vs Output Current

                    98                                                                            98

                    94                                                                            94

                    90                                                                            90

    Efficiency (%)  86                                                            Efficiency (%)  86

                                                          FCCM                                    82                                   Skip Mode
                                                                                                                                       VIN = 5 V
                    82                                    VIN = 5 V                               78                                   VVDD = 5 V
                                                                                                                                       fSW = 500 kHz
                                                          VVDD = 5 V                              74
                                                                                                         TPS53318                       VOUT = 1.2 V
                    78                                    fSW = 500 kHz                                                                 VOUT = 1.1 V
                                                                                                  70                                    VOUT = 1.0 V
                                            VOUT = 3.3 V  VOUT = 1.2 V                                012              VOUT = 3.3 V
                                                                                                                       VOUT = 1.8 V
                    74                      VOUT = 1.8 V  VOUT = 1.1 V                                                 VOUT = 1.5 V

                           TPS53318         VOUT = 1.5 V  VOUT = 1.0 V

                    70                                                                                             3 4 5 6 7 8 9 10
                        0 1 2 3 4 5 6 7 8 9 10

                                     Output Current (A)                  G001                                      Output Current (A)                 G001

.                                                                              .

.                                                                              .

                           Figure 28. Efficiency vs Output Current                                       Figure 29. Efficiency vs Output Current

12                  Submit Documentation Feedback                                                                           Copyright 20122015, Texas Instruments Incorporated
                                                          Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                                                             TPS53318, TPS53319

8 Detailed Description                                                                           SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

8.1 Overview

The TPS53318 and TPS53319 devices are high-efficiency, single channel, synchronous buck converters suitable
for low output voltage point-of-load applications in computing and similar digital consumer applications. The
device features proprietary D-CAPTM mode control combined with an adaptive on-time architecture. This
combination is ideal for building modern low duty ratio, ultra-fast load step response DC-DC converters. The
output voltage ranges from 0.6 V to 5.5 V. The conversion input voltage range is from 1.5 V to 22 V and the VDD
bias voltage is from 4.5 V to 25 V. The D-CAPTM mode uses the equivalent series resistance (ESR) of the output
capacitor(s) to sense the device current. One advantage of this control scheme is that it does not require an
external phase compensation network. This allows a simple design with a low external component count. Eight
preset switching frequency values can be chosen using a resistor connected from the RF pin to ground or VREG.
Adaptive on-time control tracks the preset switching frequency over a wide input and output voltage range while
allowing the switching frequency to increase at the step-up of the load.

These devices have a MODE pin to select between auto-skip mode and forced continuous conduction mode
(FCCM) for light load conditions. The MODE pin also sets the selectable soft-start time ranging from 0.7 ms to
5.6 ms as shown in Table 3.

8.2 Functional Block Diagram

                                                    0.6 V +10/15%            +                                                   PGOOD

       0.6 V 30%   +       UV Delay                                                                                             RF
                                                                                                                                 VBST
ROVP                        +                                                          +                       Delay             VIN
  VFB                                                          0.6 V 5/10%                               VREG                   LL
TRIP                                               OV

            Ramp                                                             Control Logic
       Compensation
                                                    UVP/OVP
                                     +                 Logic
                    +20%

           +                            +                                                  tON
                                        + PWM                                             One-
                     0.6 V                                                                Shot
                      SS                +
                                        + OCP
       10 ?A
                   GND

                 LL

                                                                                                 XCON

                                         +          Control                                                                      GND
                                                     Logic
                                                ZC                                                                               VREG
MODE                     GND                                                                              LL                     VDD
                                                                                                          Fault
                      SS                                       On/Off time                               Shutdown
                   FCCM/                                    
                                                               Minimum On /Off
                     Skip                                    
                   Decode                                    

                                                    Enable      Light load

                                                                OVP/UVP                                     +               LDO

                                                                FCCM/Skip                 VDDOK                     4.2 V/
                                                                                                                    3.95 V
EN                     +
                                                                                                          +
       1.3 V/1.0 V                                                                                            145C/
                                                                                                              135C
                                                                                          THOK

       TPS53318/TPS53319

                                                                                                                                                                                                                                                                                                                   UDG-12041

(1) The thresholds shown in the Functional Block Diagram are typical values. Refer to the Electrical Characteristics table
      for threshold tolerance specifications.

Copyright 20122015, Texas Instruments Incorporated                                                     Submit Documentation Feedback                                                                                                                                                                                       13
                                                                 Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                        www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

8.3 Feature Description

8.3.1 5-V LDO and VREG Start-Up

Both the TPS53318 and TPS53319 devices provide an internal 5-V LDO function using input from VDD and
output to VREG. When the VDD voltage rises above 2 V, the internal LDO is enabled and outputs voltage to the
VREG pin. The VREG voltage provides the bias voltage for the internal analog circuitry and also provides the
supply voltage for the gate drives.

                                              Above 2.0 V

                 VDD

                 VREG

                    EN                                                           0.6 V
                 VREF

                 VOUT

                                                                   Soft-Start .

                                                           250 s

                         Figure 30. Power-Up Sequence Voltage Waveforms

                                                            NOTE
    The 5-V LDO is not controlled by the EN pin. The LDO starts-up any time VDD rises to
    approximately 2 V. (see Figure 30).

8.3.2 Adaptive On-Time D-CAPTM Control and Frequency Selection

Neither the TPS53318 nor the TPS53319 device has a dedicated oscillator to determine switching frequency.
However, the device operates with pseudo-constant frequency by feed-forwarding the input and output voltages
into the on-time one-shot timer. The adaptive on-time control adjusts the on-time to be inversely proportional to
the input voltage and proportional to the output voltage as shown in Equation 1.

    tON  VOUT
            VIN
                                                                                          (1)

This makes the switching frequency fairly constant in steady state conditions over a wide input voltage range.
The switching frequency is selectable from eight preset values by a resistor connected between the RF pin and
GND or between the RF pin and the VREG pin as shown in Table 1. Maintaining open resistance sets the
switching frequency to 500 kHz.

14  Submit Documentation Feedback                                                                    Copyright 20122015, Texas Instruments Incorporated
                                   Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                                                                                TPS53318, TPS53319

                                                                                                                    SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

                  Table 1. Resistor and Switching Frequency

                             RESISTOR (RRF)                                                                   SWITCHING
                             CONNECTIONS                                                                      FREQUENCY

                  VALUE (k)        CONNECT TO                                                                       (fSW)
                                                                                                                   (kHz)
                     0                                                                            GND
                   187                                                                            GND                250
                   619                                                                            GND
                  OPEN                                                                              n/a              300
                   866                                                                            VREG
                   309                                                                            VREG               400
                   124                                                                            VREG
                                                                                                  VREG               500
                     0
                                                                                                                     600

                                                                                                                     750

                                                                                                                     850

                                                                                                                     970

The off-time is modulated by a PWM comparator. The VFB node voltage (the mid-point of resistor divider) is
compared to the internal 0.6-V reference voltage added with a ramp signal. When both signals match, the PWM
comparator asserts a set signal to terminate the off time (turn off the low-side MOSFET and turn on high-side
MOSFET). The set signal is valid if the inductor current level is below the OCP threshold, otherwise the off time
is extended until the current level falls below the threshold.

The waveforms shown in Figure 31 show on-time control without ramp compensation. The waveforms shown in
Figure 32 show on-time control without ramp compensation.

VFB                                                                                                      VFB

                             VREF                                                                                          VREF

PWM                                                                                                      PWM               Compensation
                                                                                                                           Ramp

tON         tOFF                                                                                         tON  tOFF

                                                                                       UDG-10208                                                                                            UDG-10209

Figure 31. On-Time Control Without Ramp                                                                  Figure 32. On-Time Control With Ramp
                   Compensation                                                                                           Compensation

8.3.3 Ramp Signal

The TPS53318 and TPS53319 devices add a ramp signal to the 0.6-V reference in order to improve jitter
performance. As described in the previous section, the feedback voltage is compared with the reference
information to keep the output voltage in regulation. By adding a small ramp signal to the reference, the signal-to-
noise ratio at the onset of a new switching cycle is improved. Therefore the operation becomes less jittery and
more stable. The ramp signal is controlled to start with 7 mV at the beginning of an on-cycle and becomes 0 mV
at the end of an off-cycle in steady state.

During skip mode operation, under discontinuous conduction mode (DCM), the switching frequency is lower than
the nominal frequency and the off-time is longer than the off-time in CCM. Because of the longer off-time, the
ramp signal extends after crossing 0 mV. However, it is clamped at 3 mV to minimize the DC offset.

8.3.4 Adaptive Zero Crossing

The TPS53318 and TPS53319 devices have an adaptive zero crossing circuit which performs optimization of the
zero inductor current detection at skip mode operation. This function pursues ideal low-side MOSFET turning off
timing and compensates inherent offset voltage of the Z-C comparator and delay time of the Z-C detection circuit.
It prevents SW-node swing-up caused by too late detection and minimizes diode conduction period caused by
too early detection. As a result, better light load efficiency is delivered.

Copyright 20122015, Texas Instruments Incorporated                                                               Submit Documentation Feedback                                                      15
                                                                 Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                                   www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

8.3.5 Output Discharge Control

When the EN pin becomes low, the TPS53318 and TPS53319 devices discharge the output capacitor using the
internal MOSFET connected between the SW pin and the PGND pin while the high-side and low-side MOSFETs
are maintained in the OFF state. The typical discharge resistance is 75 . The soft discharge occurs only as EN
becomes low. The discharge circuit is powered by VDD. While VDD remains high, the discharge circuit remains
active.

8.3.6 Power-Good

The TPS53318 and TPS53319 devices have power-good output that indicates high when switcher output is
within the target. The power-good function is activated after soft-start has finished. If the output voltage becomes
within +10% and 5% of the target value, internal comparators detect power-good state and the power-good
signal becomes high after a 1-ms internal delay. If the output voltage goes outside of +15% or 10% of the target
value, the power-good signal becomes low after two microsecond (2-s) internal delay. The power-good output is
an open drain output and must be pulled up externally.

The power-good MOSFET is powered through the VDD pin. VVDD must be >1 V in order to have a valid power-
good logic. It is recommended to pull PGOOD up to VREG (or a voltage divided from VREG).

8.3.7 Current Sense, Overcurrent and Short Circuit Protection

The TPS53318 and TPS53319 device offer cycle-by-cycle overcurrent limiting control. The inductor current is

monitored during the OFF state and the controller maintains the OFF state during the period in that the inductor

current is larger than the overcurrent trip level. In order to provide both good accuracy and cost effective solution,

TPS53319 device supports temperature compensated MOSFET RDS(on) sensing. The TRIP pin should be
connected to GND through the trip voltage setting resistor, RTRIP. The TRIP terminal sources current (ITRIP) which
is 10 A typically at room temperature, and the trip level is set to the OCL trip voltage VTRIP as shown in
Equation 2.

    VTRIP (mV ) = RTRIP (kW) ITRIP (mA )                                                            (2)

The inductor current is monitored by the LL pin. The GND pin is used as the positive current sensing node and

the LL pin is used as the negative current sense node. The trip current, ITRIP has a 3000ppm/C temperature
slope to compensate the temperature dependency of the RDS(on). For each device, ITRIP is also adjusted based on
the device-specific on-resistance measurement in production tests to eliminate the any OCP variation from

device to device. Duty-cycle should not be over 45% in order to provide the most accurate OCP.

As the comparison is made during the OFF state, VTRIP sets the valley level of the inductor current. Thus, the
load current at the overcurrent threshold, IOCP, can be calculated as shown in Equation 3.

               VTRIP       IIND(ripple)            RTRIP            1         VIN - VOUT      VOUT
           32 RDS(on)  +                       12.3 103  +                           VIN

                                 2                            2 L fSW
    ( ) ( ) IOCP =                            =                           

    where

    RTRIP is in k                                                                                  (3)

In an overcurrent or short-circuit condition, the current to the load exceeds the current to the output capacitor
thus the output voltage tends to decrease. Eventually, it crosses the undervoltage protection threshold and shuts
down. After a hiccup delay (16 ms plus 0.7 ms soft-start period), the controller restarts. If the overcurrent
condition remains, the procedure is repeated and the device enters hiccup mode.

    ( ) tHIC(wait) = 2n + 257 4ms

    where

    n = 8, 9, 10, or 11 depending on soft-start time selection                                     (4)

    ( ) tHIC(dly) = 7 2n + 257 4ms                                                               (5)

16  Submit Documentation Feedback                                                                          Copyright 20122015, Texas Instruments Incorporated
                                         Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                               TPS53318, TPS53319

                                                                   SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

            SELECTED SOFT-START TIME  Table 2. Hiccup Timing                                              HICCUP DELAY TIME
                           (tSS)(ms)                                                                           (tHIC(delay))(ms)
                                0.7         HICCUP WAIT TIME                                                        14.364
                                1.4              (tHIC(wait))(ms)                                                   21.532
                                2.8                   2.052                                                         35.868
                                5.6                   3.076                                                         64.540
                                                      5.124
                                                      9.220

For the TPS53318 device, the OCP threshold is internally clamped to 10.5 A. The recommended RTRIP value for
the TPS53318 device is less than 150 k.

8.3.8 Overvoltage and Undervoltage Protection

The TPS53318 and TPS53319 devices monitor the resistor divided feedback voltage to detect over and under
voltage. When the feedback voltage becomes lower than 70% of the target voltage, the UVP comparator output
goes high and an internal UVP delay counter begins counting. After 1 ms, the device latches OFF both high-side
and low-side MOSFETs drivers. The controller restarts after a hiccup delay (refer to Table 2). This function is
enabled 1.5-ms after the soft-start is completed.

When the feedback voltage becomes higher than 120% of the target voltage, the OVP comparator output goes
high and the circuit latches OFF the high-side MOSFET driver and latches ON the low-side MOSFET driver. The
output voltage decreases. Before the latch-off action for both the high-side and low-side drivers, the output
voltage must be pulled down below the UVP threshold voltage for a period of 1 ms. After the 1 ms period, the
drivers are latched off.

8.3.9 Redundant Overvoltage Protection (OVP)

The TPS53318 and TPS53319 devices have a redundant input for OVP protection. The ROVP pin senses the
voltage divided from output voltage and sends it to the OVP comparator. If this voltage is higher than 120% of
the target voltage, the overvoltage protection engages and the low-side FET is turned on. When the output
voltage is lower than the UVP threshold then the device latches off.

This redundant OVP function typically protects against a situation where the feedback loop is open or where a
VFB pin short to GND exists. The ROVP pin has an internal 1.5-M pull-down resistor.

                                                      ROVP PIN DESIGN NOTE
            For an application that does not require a redundant OVP feature, the highly preferred
            design ties the ROVP pin to GND. If the application cannot allow an ROVP pin connection
            to GND, ensure that the design minimizes any potential noise injection to the ROVP pin at
            all cost.

8.3.10 UVLO Protection

The TPS53318 and TPS53319 devices use VREG undervoltage lockout protection (UVLO). When the VREG
voltage is lower than 3.95 V, the device shuts off. When the VREG voltage is higher than 4.2 V, the device
restarts. This is a non-latch protection.

8.3.11 Thermal Shutdown

The TPS53318 and TPS53319 devices monitor the internal die temperature. If the temperature exceeds the
threshold value (typically 145C), the device shuts down. When the temperature falls about 10C below the
threshold value, the device will turn back on. This is a non-latch protection.

Copyright 20122015, Texas Instruments Incorporated                                                     Submit Documentation Feedback  17
                                                                 Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                                                      www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

8.3.12 Small Signal Model
From small-signal loop analysis, a buck converter using D-CAPTM mode can be simplified as shown in Figure 33.

                             Switching Modulator                       VIN
                                                                                                    VIN

                  R1 VFB                                               LL  L
                  R2
                                          PWM     Control                  IIND     IC                                  VOUT
        Voltage                                    Logic                         ESR                                            IOUT
        Divider                     +               and
                                                  Divider                                                                      RLOAD
                             +
                                   0.6 V

                                                                           VC

                                                                                                         COUT Output
                                                                                                             Capacitor

                                                                                                                        UDG-12051

                                     Figure 33. Simplified Modulator Model

The output voltage is compared with the internal reference voltage (ramp signal is ignored here for simplicity).

The PWM comparator determines the timing to turn on the high-side MOSFET. The gain and speed of the
comparator can be assumed high enough to keep the voltage at the beginning of each on cycle substantially

constant.

    H(s) =   1

            s ESR COUT                                                                                                            (6)

For loop stability, the 0-dB frequency, 0, defined below need to be lower than 1/4 of the switching frequency.

    f0  =            1         fSW
           2p ESR COUT       4
                                                                                                                                      (7)

According to the equation above, the loop stability of D-CAPTM mode modulator is mainly determined by the

capacitor's chemistry. For example, specialty polymer capacitors (SP-CAP) have an output capacitance in the

order of several 100 F and ESR in range of 10 m. These makes 0 on the order of 100 kHz or less, creating a
stable loop. However, ceramic capacitors have an 0 at more than 700 kHz, and need special care when used
with this modulator. An application circuit for ceramic capacitor is described in the External Component Selection

Using All Ceramic Output Capacitors section.

8.3.13 External Component Selection Using All Ceramic Output Capacitors

When a ceramic output capacitor is used, the stability criteria in Equation 7 cannot be satisfied. The ripple

injection approach as shown in Figure 34 is implemented to increase the ripple on the VFB pin and make the

system stable. In addition to the selections made using steps 1 through step 6 in the Detailed Design Procedure

section, the ripple injection components must be selected. The C2 value can be fixed at 1 nF. The value of C1

can be selected between 10 nF to 200 nF.

    L COUT > N tON
    R7 C1               2

    where

            N is the coefficient to account for L and COUT variation                                                                 (8)

18  Submit Documentation Feedback                                                                                Copyright 20122015, Texas Instruments Incorporated
                                               Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                                          TPS53318, TPS53319

                                                                              SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

N is also used to provide enough margin for stability. It is recommended N = 2 for VOUT  1.8 V and N = 4 for
VOUT  3.3 V or when L  250 nH. The higher VOUT needs a higher N value because the effective output
capacitance is reduced significantly with higher DC bias. For example, a 6.3-V, 22-F ceramic capacitor may

have only 8 F of effective capacitance when biased at 5 V.

Because the VFB pin voltage is regulated at the valley, the increased ripple on the VFB pin causes the increase
of the VFB DC value. The AC ripple coupled to the VFB pin has two components, one coupled from SW node

and the other coupled from the VOUT pin and they can be calculated using Equation 9 and Equation 10 when
neglecting the output voltage ripple caused by equivalent series inductance (ESL).

VINJ _ SW      =  VIN - VOUT        D
                    R7 C1         fSW
                                                                                                                 (9)

VINJ _ OUT     =  ESR IIND(ripple) +      IIND(ripple)

                                         8 COUT fSW                                                          (10)

It is recommended that VINJ_SW to be less than 50 mV. If the calculated VINJ_SW is higher than 50 mV, then other
parameters need to be adjusted to reduce it. For example, COUT can be increased to satisfy Equation 8 with a
higher R7 value, thereby reducing VINJ_SW.

The DC voltage at the VFB pin can be calculated by Equation 11:

VVFB        =  0.6 +  VINJ _ SW  + VINJ _ OUT
                                 2
                                                                                                                 (11)

And the resistor divider value can be determined by Equation 12:

R1 = VOUT - VVFB R2
               VVFB
                                                                                                                 (12)

8.4 Device Functional Modes

8.4.1 Enable, Soft Start, and Mode Selection

When the EN pin voltage rises above the enable threshold voltage (typically 1.3 V), the controller enters its start-
up sequence. The internal LDO regulator starts immediately and regulates to 5 V at the VREG pin. The controller
calibrates the switching frequency setting resistance attached to the RF pin during the first 250 s. It then stores
the switching frequency code in the internal registers. During this period, the MODE pin also senses the
resistance attached to this pin and determines the soft-start time. Switching is inhibited during this phase. In the
second phase, an internal DAC starts ramping up the reference voltage from 0 V to 0.6 V. Depending on the
MODE pin setting, the ramping up time varies from 0.7 ms to 5.6 ms. Smooth and constant ramp-up of the
output voltage is maintained during start-up regardless of load current.

                                                                    NOTE
            Enable voltage should not higher then VREG for 0.8 V.

                                         Table 3. Soft-Start and MODE Settings

               MODE SELECTION            ACTION            SOFT-START TIME        RMODE (k)
                                                                  (tSS) (ms)
                      Auto Skip          Pull down to GND             0.7               39
                                                                      1.4              100
                  Forced CCM(1)          Connect to PGOOD             2.8              200
                                                                      5.6              475
                                                                      0.7               39
                                                                      1.4              100
                                                                      2.8              200
                                                                      5.6              475

               (1) Device enters FCCM after the PGOOD pin goes high when MODE is connected to PGOOD through
                     the resistor RMODE.

Copyright 20122015, Texas Instruments Incorporated                             Submit Documentation Feedback  19

                                         Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                    www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

After the soft-start period begins, the MODE pin becomes the input of an internal comparator which determines
auto skip or FCCM mode operation. If MODE voltage is higher than 1.3 V, the converter enters into FCCM mode.
Otherwise it operates in auto skip mode at light-load condition. Typically, when FCCM mode is selected, the
MODE pin connects to the PGOOD pin via the RMODE resistor, so that before PGOOD goes high, the converter
remains in auto skip mode.

8.4.2 Auto-Skip Eco-modeTM Light Load Operation

While RMODEpulls the MODE pin low , the controller automatically reduces the switching frequency at light-load
conditions to maintain high efficiency. More specifically, as the output current decreases from heavy load
condition, the inductor current is also reduced and eventually comes to the point that its rippled valley touches
zero level, which is the boundary between continuous conduction and discontinuous conduction modes. The
synchronous MOSFET is turned off when this zero inductor current is detected. As the load current further
decreases, the converter runs into discontinuous conduction mode (DCM). The on-time is kept almost the same
as it was in the continuous conduction mode so that it takes longer time to discharge the output capacitor with
smaller load current to the level of the reference voltage. The transition point to the light-load operation IOUT(LL)
(i.e., the threshold between continuous and discontinuous conduction mode) can be calculated as shown in
Equation 13.

                  ( ) 1

    IOUT(LL) = 2 L fSW
           VIN - VOUT                         VOUT
                     VIN

    where

    SW is the PWM switching frequency               (13)

Switching frequency versus output current in the light-load condition is a function of L, VIN and VOUT, but it
decreases almost proportionally to the output current from the IOUT(LL) given in Equation 13. For example, it is 60
kHz at IOUT(LL)/5 if the frequency setting is 300 kHz.

8.4.3 Forced Continuous Conduction Mode

When the MODE pin is tied to PGOOD through a resistor, the controller keeps continuous conduction mode
(CCM) in light load condition. In this mode, switching frequency is kept almost constant over the entire load
range which is suitable for applications need tight control of the switching frequency at a cost of lower efficiency.

20  Submit Documentation Feedback                                                                    Copyright 20122015, Texas Instruments Incorporated
                                   Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                          TPS53318, TPS53319

9 Application and Implementation                              SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

                                                                   NOTE
           Information in the following applications sections is not part of the TI component
           specification, and TI does not warrant its accuracy or completeness. TI's customers are
           responsible for determining suitability of components for their purposes. Customers should
           validate and test their design implementation to confirm system functionality.

9.1 Application Information

The TPS53318 and TPS53319 devices are high-efficiency, single channel, synchronous buck converters suitable
for low output voltage point-of-load applications in computing and similar digital consumer applications. The
device features proprietary D-CAPTM mode control combined with an adaptive on-time architecture. This
combination is ideal for building modern low duty ratio, ultra-fast load step response DC-DC converters. The
output voltage ranges from 0.6 V to 5.5 V. The conversion input voltage range is from 1.5 V to 22 V and the VDD
bias voltage is from 4.5 V to 25 V. The D-CAPTM mode uses the equivalent series resistance (ESR) of the output
capacitor(s) to sense the device current. One advantage of this control scheme is that it does not require an
external phase compensation network allowing for a simple design with a low external component count. Eight
preset switching frequency values can be chosen using a resistor connected from the RF pin to ground or VREG.
Adaptive on-time control tracks the preset switching frequency over a wide input and output voltage range while
allowing the switching frequency to increase at the step-up of the load.

9.2 Typical Applications

9.2.1 Application Using Bulk Output Capacitors, Redundant Overvoltage Protection Function (OVP)
     Disabled

                                          C4 C3
                                          1 2F 1 2F

                                   R6

                  R4 R8            200 N                                                                                                  VIN
                                                                                                                                         12 V
                  NI     120 N

                  22 21     20         19 18 17 16 15 14 13 12                                                CIN    CIN      CIN        CIN
                                                                                                              22 F  22 F    22 F      22 F

                  RF TRIP MODE VDD VREG VIN VIN VIN VIN VIN VIN

                                          TPS53318            GND
                                          TPS53319

           VREG                                                                                                   L1                 VOUT
                                                                                                                0.5 H               1.2 V
                  VFB  EN PGOOD VBST ROVP LL LL LL LL LL LL                                               HCB1175B-501

           R10    1      2      3      4  5             6 7 8 9 10 11

           100 N

PGOOD                                     R9                                                                            COUT  COUT
       EN                                 0  C5

             R2                                 0.1 F                                                    R11           330 F 330 F
           10 N
                                                                                                          NI

                                                          R1
                                                        10 N

                                                                                                                                         UDG-12077

                 Figure 34. Typical Application Circuit, Overvoltage Protection Disabled

9.2.1.1 Design Requirements                                                                               Submit Documentation Feedback        21
This design uses the parameters listed in Table 4.

Copyright 20122015, Texas Instruments Incorporated
                                                                 Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                                                                 www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

Typical Applications (continued)

                                                      Table 4. Design Specifications

                 PARAMETER                            TEST CONDITIONS                    MIN                        TYP      MAX   UNIT
                                                                                                                              18
INPUT CHARACTERISTICS                                                                                                12              V
                                                                                                                     2.5             A
VIN        Voltage range                                                                                        5     1             mA

           Maximum input current                   VIN = 5 V, IOUT = 8 A                                             1.2
                                                                                                                   0.2%
IMAX       No load input current                   VIN = 12 V, IOUT = 0 A with auto-skip                           0.5%
                                                   mode
                                                                                                                     10
OUTPUT CHARACTERISTICS
                 Output voltage                                                                                      11
                                                                                                                      1
VOUT       Output voltage regulation               Line regulation, 5 V  VIN  14 V with                                              V
                                                   FCCM                                                             500
VRIPPLE Output voltage ripple                                                                                       91%            mVPP
                                                   Load regulation, VIN = 12 V, 0 A  IOUT                          91.5%             A
ILOAD      Output load current                      8 A with FCCM                                                    25        8    ms
                                                                                                                             1000
                                                   VIN = 12 V, IOUT = 8 A with FCCM                                                 kHz

                                                                                                                0

IOVER      Output overcurrent

tSS        Soft-start time

SYSTEMS CHARACTERISTICS

fSW        Switching frequency

                 Peak efficiency                   VIN = 12 V, VOUT = 1.2 V, IOUT = 4 A
                                                   VIN = 12 V, VOUT = 1.2 V, IOUT = 8 A

                 Full load efficiency

TA         Operating temperature                                                                                                   C

9.2.1.2 Detailed Design Procedure

The external components selection is a simple process when using organic semiconductors or special polymer
output capacitors.

9.2.1.2.1 Step One: Select Operation Mode and Soft-Start Time
Select operation mode and soft-start time using Table 3.

9.2.1.2.2 Step Two: Select Switching Frequency
Select the switching frequency from 250 kHz to 1 MHz using Table 1.

9.2.1.2.3 Step Three: Choose the Inductor

The inductance value should be determined to give the ripple current of approximately 1/4 to 1/2 of maximum

output current. Larger ripple current increases output ripple voltage and improves signal-to-noise ratio and helps
ensure stable operation, but increases inductor core loss. Using 1/3 ripple current to maximum output current
ratio, the inductance can be determined by Equation 14.

       L=     1                       ( ) VIN(max) - VOUT VOUT  =      3               ( ) VIN(max) - VOUT VOUT

           IIND(ripple) fSW             VIN(max )                   IOUT(max) fSW   
                                                                                                                   VIN(max)
                                                                                                                                       (14)

The inductor requires a low DCR to achieve good efficiency. It also requires enough room above peak inductor

current before saturation. The peak inductor current can be estimated in Equation 15.

       ( ) IIND(peak)
                  VTRIP                       1       VIN(max) - VOUT      VOUT
                                          L fSW              VIN(max )
           =  32 RDS(on)             +           

                                                                                                                                       (15)

22     Submit Documentation Feedback                                                                                 Copyright 20122015, Texas Instruments Incorporated
                                                   Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                                            TPS53318, TPS53319

                                                                                SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

9.2.1.2.4 Step Four: Choose the Output Capacitor(s)

When organic semiconductor capacitor(s) or specialty polymer capacitor(s) are used, for loop stability,

capacitance and ESR should satisfy Equation 7. For jitter performance, Equation 16 is a good starting point to
determine ESR.

ESR = VOUT 10mV (1- D) = 10mV L fSW = L fSW (W)
               0.6 V IIND(ripple)                 0.6 V            60

where          D is the duty factor.
      
              The required output ripple slope is approximately 10 mV per tSW (switching period) in terms of VFB terminal

               voltage.                                                                                                                  (16)

9.2.1.2.5 Step Five: Determine the Value of R1 and R2

The output voltage is programmed by the voltage-divider resistor, R1 and R2 shown in Figure 33. R1 is
connected between VFB pin and the output, and R2 is connected between the VFB pin and GND.
Recommended R2 value is from 10 k to 20 k. Determine R1 using Equation 17.

            VOUT  -  IIND(ripple) ESR   - 0.6

R1 =                           2                   R2

                             0.6                                                                                                         (17)

9.2.1.2.6 Step Six: Choose the Overcurrent Setting Resistor

The overcurrent setting resistor, RTRIP, can be determined by Equation 18.

RTRIP       =                    1         (VIN  ) - VOUT VOUT  
               IOCP  -   2 L fSW                           12.3
                                                        VIN
                          

where

             RTRIP is in k                                                                                                              (18)

9.2.1.3 Application Curves

                             Figure 35. Start-Up                                                          Figure 36. Pre-Bias Start-Up

Copyright 20122015, Texas Instruments Incorporated                                                     Submit Documentation Feedback  23
                                                                 Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                 www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

    Figure 37. Shutdown                       Figure 38. UVLO Start-Up

    Figure 39. FCCM Load Transient            Figure 40. Skip Mode Load Transeint

    Figure 41. Overcurrent Protection         Figure 42. Over-Temperature Protection

24  Submit Documentation Feedback                                                                    Copyright 20122015, Texas Instruments Incorporated
                                   Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                      TPS53318, TPS53319

                                                          SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

TPS53319 EVM  VIN = 12 V     VOUT = 1.2 V   TPS53319 EVM                                                  VIN = 12 V     VOUT = 5 V
IOUT = 14 A   fSW = 500 kHz  TA = 25C      IOUT = 14 A                                                   fSW = 500 kHz  TA = 25C
              No airflow                                                                                  No airflow

              Figure 43. Thermal Signature                                                                Figure 44. Thermal Signature

Copyright 20122015, Texas Instruments Incorporated                                                     Submit Documentation Feedback  25
                                                                 Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                                                                    www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

9.2.2 Application Using Ceramic Output Capacitors, Redundant Overvoltage Protection Function (OVP)
     Enabled

                                                           C4    C3
                                                           1 F  1 F

                                               R6                               VVDD                                             VIN
                                                                                4.5 V to 25 V                                   12V
                               R4 R8           200 k?
                                                             18 17 16 15 14 13 12                                          CIN
                               NI      120 k?              VREG VIN VIN VIN VIN VIN VIN                                   22 F

                           22      21  20              19                                       CIN      CIN        CIN
                                                                                               22 F    22 F      22 F

                           RF      TRIP MODE VDD

                                                   TPS53318/TPS53319          GND                            L1                        VOUT
                                                                                                                                       1.2V
              VREG                                                                                        0.5 ?H
                                                                                                    HCB 1175 B- 501       COUT
                                                                                                                          4 x 100 F
                                                                                                    R7  C1                Ceramic

              R10          VFB EN PGOOD VBST               ROVP LL LL LL LL LL LL                  3.01 k? 0.1 F                     UDG-12076
              100 k?                                          5 6 7 8 9 10 11
                           12          34

    PGOOD                                      R9 C5
          EN                                   0 ? 0.1 F

                                                                        R12                    R13             C2
                                                                       10 k?
                                                                                               NI              1 nF

                                                                 R11                           C6
                                                                 9.76 k?                       NI

                      R2           R1 9.76 k?
                    10 k?

                      Figure 45. Typical Application Circuit, Redundent OVP Enabled

9.2.2.1 Design Requirements

This design uses the parameters listed in Table 4.

9.2.2.2 Detailed Design Procedure

The detailed design procedure for this design example is similar to the procedure for the previous design
example. The differences are discussed in the following two sections.

9.2.2.2.1 External Component Selection Using All Ceramic Output Capacitors

Refer to External Component Selection Using All Ceramic Output Capacitors for guidelines for this design with all
ceramic output capacitors.

9.2.2.2.2 Redundant Overvoltage Protection

The redundant overvoltage level is programmed according to the output voltage setting, it is controlled by
resistors R11 and R12 as shown in Figure 45. Connect resistor R11 between the ROVP pin and the output, and
connect resistor R12 between the ROVP pin and GND. This design recommends that the value of resistor R11
match the value of resistor R1 (or slightly higher), and that the value of resistor R2 match the value of resistor
R12.

26  Submit Documentation Feedback                                                                                Copyright 20122015, Texas Instruments Incorporated
                                               Product Folder Links: TPS53318 TPS53319
www.ti.com                                        TPS53318, TPS53319

9.2.2.3 Application Curves  SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

Figure 46. Start-Up                                                                                       Figure 47. Pre-Bias Start-Up

Figure 48. Shutdown                                                                                       Figure 49. UVLO Start-Up

10 Power Supply Recommendations

The devices are designed to operate from an input voltage supply range between 1.5 V and 22 V (4.5 V to 25 V
biased). This input supply must be well regulated. Proper bypassing of input supplies and internal regulators is
also critical for noise performance, as is PCB layout and grounding scheme. See the recommendations in the
Layout section.

11 Layout

11.1 Layout Guidelines
The power components (including input/output capacitors, inductor and TPS53318 device or TPS53319

    device) should be placed on one side of the PCB (solder side). At least one inner plane should be inserted,
    connected to ground, in order to shield and isolate the small signal traces from noisy power lines.
All sensitive analog traces and components such as VFB, PGOOD, TRIP, MODE and RF should be placed
    away from high-voltage switching nodes such as LL, VBST to avoid coupling. Use internal layer(s) as ground

Copyright 20122015, Texas Instruments Incorporated                                                     Submit Documentation Feedback  27
                                                                 Product Folder Links: TPS53318 TPS53319
TPS53318, TPS53319                                                                                   www.ti.com

SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

Layout Guidelines (continued)

    plane(s) and shield feedback trace from power traces and components.

Place the VIN decoupling capacitors as close to the VIN and PGND pins as possible to minimize the input AC
    current loop.

Because the TPS53319 device controls output voltage referring to voltage across VOUT capacitor, the top-
    side resistor of the voltage divider should be connected to the positive node of the VOUT capacitor. The GND
    of the bottom side resistor should be connected to the GND pad of the device. The trace from these resistors
    to the VFB pin should be short and thin.

Place the frequency setting resistor (RF), OCP setting resistor (RTRIP) and mode setting resistor (RMODE) as
    close to the device as possible. Use the common GND via to connect them to GND plane if applicable.

Place the VDD and VREG decoupling capacitors as close to the device as possible. Ensure to provide GND
    vias for each decoupling capacitor and make the loop as small as possible.

For better noise filtering on VDD, a dedicated and localized decoupling support is strongly recommended.

The PCB trace defined as switch node, which connects the LL pins and high-voltage side of the inductor,
    should be as short and wide as possible.

Connect the ripple injection VOUT signal (VOUT side of the C1 capacitor in Figure 45) from the terminal of
    ceramic output capacitor. The AC coupling capacitor (C2 in Figure 45) should be placed near the device, and
    R7 and C1 can be placed near the power stage.

Use separated vias or trace to connect LL node to snubber, boot strap capacitor and ripple injection resistor.
    Do not combine these connections.

11.2 Layout Example

                                                GND shape                                            VOUT shape
                                              LL shape
    VIN shape

Bottom side
component
and trace

    VDD           VREG                        VBST

                  MODE                                         PGOOD
                         TRIP                                        EN
                                  RF
                                              VFB

                                      GND

                                                                         VOUT

                                              Keep VFB trace short and               Bottom side
                                               away from noisy signals         components and trace

                              Bottom side
                        components and trace

    To GND Plane                                                                                     UDG-13111

                                      Figure 50. Layout Recommendation

28  Submit Documentation Feedback                                                                       Copyright 20122015, Texas Instruments Incorporated
                                      Product Folder Links: TPS53318 TPS53319
www.ti.com                                                                                     TPS53318, TPS53319

12 Device and Documentation Support                                      SLUSAY8D JUNE 2012 REVISED FEBRUARY 2015

12.1 Device Support

12.1.1 Development Support
Reference Design: 7-V to 12-V Input, 1.2-V Output, 8-A Step-Down Converter for Powering Rails in Altera Arria V
FPGA, PMP8824
Evaluation Module: Synchronous Switcher with Integrated MOSFETs, TPS53319EVM-136
TPS53318 TINA-TI Transient Spice Model, SLUM381

12.2 Related Links

Table 5 lists quick access links. Categories include technical documents, support and community resources,
tools and software, and quick access to sample or buy.

                             Table 5. Related Links

DEVICES   PRODUCT FOLDER     SAMPLE & BUY    TECHNICAL                                                     TOOLS &     SUPPORT &
                                             DOCUMENTS                                                    SOFTWARE     COMMUNITY
TPS53318         Click here      Click here
TPS53319         Click here      Click here    Click here                                                  Click here    Click here

                                               Click here                                                  Click here    Click here

12.3 Trademarks
Eco-mode, D-CAP, NexFET, PowerPAD are trademarks of Texas Instruments.
All other trademarks are the property of their respective owners.

12.4 Electrostatic Discharge Caution

             These devices have limited built-in ESD protection. The leads should be shorted together or the device placed in conductive foam
             during storage or handling to prevent electrostatic damage to the MOS gates.

12.5 Glossary

SLYZ022 -- TI Glossary.
     This glossary lists and explains terms, acronyms, and definitions.

13 Mechanical, Packaging, and Orderable Information

The following pages include mechanical, packaging, and orderable information. This information is the most
current data available for the designated devices. This data is subject to change without notice and revision of
this document. For browser-based versions of this data sheet, refer to the left-hand navigation.

Copyright 20122015, Texas Instruments Incorporated                                                     Submit Documentation Feedback  29
                                                                 Product Folder Links: TPS53318 TPS53319
                                                                                                                                              PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                                                                6-Feb-2015

PACKAGING INFORMATION

Orderable Device  Status Package Type Package Pins Package Eco Plan                                    Lead/Ball Finish     MSL Peak Temp Op Temp (C)            Device Marking                           Samples
TPS53318DQPR
TPS53318DQPT     (1)               Drawing  Qty  (2)                                                               (6)                    (3)                                  (4/5)
TPS53319DQPR
TPS53319DQPT     ACTIVE LSON-CLIP DQP 22 2500 Pb-Free (RoHS                                              CU NIPDAU      Level-2-260C-1 YEAR -40 to 85    53318DQP
                                                                                              Exempt)
                                                                                                          CU NIPDAU      Level-2-260C-1 YEAR -40 to 85    53318DQP
                  ACTIVE LSON-CLIP  DQP 22   250 Pb-Free (RoHS
                                                           Exempt)                                        CU NIPDAU      Level-2-260C-1 YEAR -40 to 85    53319DQP

                  ACTIVE LSON-CLIP DQP 22 2500 Pb-Free (RoHS                                              CU NIPDAU      Level-2-260C-1 YEAR -40 to 85    53319DQP
                                                                                              Exempt)

                  ACTIVE LSON-CLIP  DQP 22   250 Pb-Free (RoHS
                                                           Exempt)

(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.

(2) Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check http://www.ti.com/productcontent for the latest availability
information and additional product content details.
TBD: The Pb-Free/Green conversion plan has not been defined.
Pb-Free (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements for all 6 substances, including the requirement that
lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes.
Pb-Free (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and package, or 2) lead-based die adhesive used between
the die and leadframe. The component is otherwise considered Pb-Free (RoHS compatible) as defined above.
Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame retardants (Br or Sb do not exceed 0.1% by weight
in homogeneous material)

(3) MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

(4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.

(5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation
of the previous line and the two combined represent the entire Device Marking for that device.

(6) Lead/Ball Finish - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead/Ball Finish values may wrap to two lines if the finish
value exceeds the maximum column width.

                                                  Addendum-Page 1
                             PACKAGE OPTION ADDENDUM

www.ti.com                   6-Feb-2015

Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information
provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and
continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals.
TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

            Addendum-Page 2
www.ti.com                                               PACKAGE MATERIALS INFORMATION

TAPE AND REEL INFORMATION                                                                                                                                6-Feb-2015

*All dimensions are nominal

Device                       Package Package Pins  SPQ      Reel Reel A0        B0    K0    P1   W     Pin1
                               Type Drawing        2500  Diameter Width (mm)   (mm)  (mm)  (mm)
                                                                                                 (mm) Quadrant
                                                           (mm) W1 (mm)         6.3   1.8   8.0
TPS53318DQPR                 LSON- DQP 22                                                        12.0  Q1
TPS53318DQPT                  CLIP                         330.0 12.4 5.3
TPS53319DQPR
TPS53319DQPT                 LSON- DQP 22          250   180.0 12.4 5.3 6.3 1.8 8.0 12.0               Q1
                              CLIP
                                                   2500 330.0 12.4 5.3 6.3 1.8 8.0 12.0                Q1
                             LSON- DQP 22
                              CLIP                 250   180.0 12.4 5.3 6.3 1.8 8.0 12.0               Q1

                             LSON- DQP 22
                              CLIP

                                                        Pack Materials-Page 1
www.ti.com                                      PACKAGE MATERIALS INFORMATION

                                                                                                                                                6-Feb-2015

*All dimensions are nominal  Package Type  Package Drawing Pins  SPQ   Length (mm)  Width (mm)  Height (mm)
              Device           LSON-CLIP                         2500       367.0       367.0        35.0
                               LSON-CLIP   DQP  22               250        210.0       185.0        35.0
       TPS53318DQPR            LSON-CLIP                         2500       367.0       367.0        35.0
       TPS53318DQPT            LSON-CLIP   DQP  22               250        210.0       185.0        35.0
       TPS53319DQPR
       TPS53319DQPT                        DQP  22

                                           DQP  22

                                                Pack Materials-Page 2
                                                      IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, enhancements, improvements and other
changes to its semiconductor products and services per JESD46, latest issue, and to discontinue any product or service per JESD48, latest
issue. Buyers should obtain the latest relevant information before placing orders and should verify that such information is current and
complete. All semiconductor products (also referred to herein as "components") are sold subject to TI's terms and conditions of sale
supplied at the time of order acknowledgment.

TI warrants performance of its components to the specifications applicable at the time of sale, in accordance with the warranty in TI's terms
and conditions of sale of semiconductor products. Testing and other quality control techniques are used to the extent TI deems necessary
to support this warranty. Except where mandated by applicable law, testing of all parameters of each component is not necessarily
performed.

TI assumes no liability for applications assistance or the design of Buyers' products. Buyers are responsible for their products and
applications using TI components. To minimize the risks associated with Buyers' products and applications, Buyers should provide
adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any patent right, copyright, mask work right, or
other intellectual property right relating to any combination, machine, or process in which TI components or services are used. Information
published by TI regarding third-party products or services does not constitute a license to use such products or services or a warranty or
endorsement thereof. Use of such information may require a license from a third party under the patents or other intellectual property of the
third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of significant portions of TI information in TI data books or data sheets is permissible only if reproduction is without alteration
and is accompanied by all associated warranties, conditions, limitations, and notices. TI is not responsible or liable for such altered
documentation. Information of third parties may be subject to additional restrictions.

Resale of TI components or services with statements different from or beyond the parameters stated by TI for that component or service
voids all express and any implied warranties for the associated TI component or service and is an unfair and deceptive business practice.
TI is not responsible or liable for any such statements.

Buyer acknowledges and agrees that it is solely responsible for compliance with all legal, regulatory and safety-related requirements
concerning its products, and any use of TI components in its applications, notwithstanding any applications-related information or support
that may be provided by TI. Buyer represents and agrees that it has all the necessary expertise to create and implement safeguards which
anticipate dangerous consequences of failures, monitor failures and their consequences, lessen the likelihood of failures that might cause
harm and take appropriate remedial actions. Buyer will fully indemnify TI and its representatives against any damages arising out of the use
of any TI components in safety-critical applications.

In some cases, TI components may be promoted specifically to facilitate safety-related applications. With such components, TI's goal is to
help enable customers to design and create their own end-product solutions that meet applicable functional safety standards and
requirements. Nonetheless, such components are subject to these terms.

No TI components are authorized for use in FDA Class III (or similar life-critical medical equipment) unless authorized officers of the parties
have executed a special agreement specifically governing such use.

Only those TI components which TI has specifically designated as military grade or "enhanced plastic" are designed and intended for use in
military/aerospace applications or environments. Buyer acknowledges and agrees that any military or aerospace use of TI components
which have not been so designated is solely at the Buyer's risk, and that Buyer is solely responsible for compliance with all legal and
regulatory requirements in connection with such use.

TI has specifically designated certain components as meeting ISO/TS16949 requirements, mainly for automotive use. In any case of use of
non-designated products, TI will not be responsible for any failure to meet ISO/TS16949.

Products                                              Applications
Audio
Amplifiers                    www.ti.com/audio        Automotive and Transportation  www.ti.com/automotive
Data Converters                                                                      www.ti.com/communications
DLP Products                 amplifier.ti.com        Communications and Telecom     www.ti.com/computers
DSP                                                                                  www.ti.com/consumer-apps
Clocks and Timers             dataconverter.ti.com    Computers and Peripherals      www.ti.com/energy
Interface                                                                            www.ti.com/industrial
Logic                         www.dlp.com             Consumer Electronics           www.ti.com/medical
Power Mgmt                                                                           www.ti.com/security
Microcontrollers              dsp.ti.com              Energy and Lighting            www.ti.com/space-avionics-defense
RFID                                                                                 www.ti.com/video
OMAP Applications Processors  www.ti.com/clocks       Industrial
Wireless Connectivity                                                                e2e.ti.com
                              interface.ti.com        Medical

                              logic.ti.com            Security

                              power.ti.com            Space, Avionics and Defense

                              microcontroller.ti.com  Video and Imaging

                              www.ti-rfid.com

                              www.ti.com/omap         TI E2E Community

                              www.ti.com/wirelessconnectivity

Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                     Copyright 2015, Texas Instruments Incorporated

小广播

TPS53319DQPR器件购买:

数量 单价(人民币) mouser购买
1 ¥41.06 购买
10 ¥37.14 购买
25 ¥34.39 购买
100 ¥30.73 购买
250 ¥29.22 购买
500 ¥26.81 购买
1000 ¥23.34 购买
2500 ¥22.49 购买

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved