datasheet

电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

TLC5928PW

器件型号:TLC5928PW
器件类别:半导体    电源管理    LED驱动器    标牌LED显示驱动器   
厂商名称:Texas Instruments
厂商官网:http://www.ti.com/
标准:
下载文档

TLC5928PW在线购买

供应商 器件名称 价格 最低购买 库存  
TLC5928PW ¥10.20 1 点击查看 点击购买

器件描述

16 Channel Constant Current LED Driver with LED Open Detection 24-TSSOP -40 to 85

参数

产品属性属性值
RatingCatalog
Approx. price(US$)0.50 | 1ku
FeaturesError Flag,LED Open Detection,ON/OFF LED Driver
Ch to ch accuracy(Typ)(+/- %)1
Operating temperature range(C)-40 to 85
Package GroupHTSSOP|24,SSOP|24,TSSOP|24,VQFN|24
Data transfer rate(Typ)(MHz)35

文档预览

TLC5928PW器件文档内容

                                                                                                                                                    TLC5928

www.ti.com                                                                                                                        SBVS120E JULY 2008 REVISED JANUARY 2011

            16-Channel, Constant-Current LED Driver with LED Open Detection

                                                              Check for Samples: TLC5928

FEATURES                                                                                    APPLICATIONS

1                                                                                           LED Video Displays
                                                                                             Message Boards
23 16 Channels, Constant-Current Sink Output                                                Illumination
    with On/Off Control
                                                                                            DESCRIPTION
35-mA Capability (Constant-Current Sink)
10-ns High-Speed Constant-Current Switching                                               The TLC5928 is a 16-channel, constant-current sink
                                                                                            LED driver. Each channel can be turned on/off by
    Transient Time                                                                          writing serial data to an internal register. The
Low On-Time Error                                                                         constant-current value of all 16 channels is set by a
LED Power-Supply Voltage up to 17 V                                                       single external resistor.
VCC = 3.0 V to 5.5 V
Constant-Current Accuracy:                                                                The TLC5928 has two error detection circuits: one for
                                                                                            LED open detection (LOD) and one for a pre-thermal
    Channel-to-Channel = 1%                                                              warning (PTW). LOD detects a broken or
    Device-to-Device = 1%                                                                disconnected LED and LEDs shorted to GND while
CMOS Logic Level I/O                                                                      the constant-current output is on. PTW indicates a
35-MHz Data Transfer Rate                                                                 high temperature condition.
20-ns BLANK Pulse Width
Readable Error Information:
    LED Open Detection (LOD)
    Pre-Thermal Warning (PTW)
Operating Temperature: 40C to +85C

                                                                VLED                 VLED                      VLED             VLED

                                                                                                                   

                                                                                                                   

                                                                OUT0               OUT15                      OUT0               OUT15

                        DATA                                    SIN                  SOUT                      SIN                  SOUT
                        SCLK                                    SCLK                            VCC            SCLK                            VCC
                        LAT
            Controller  BLANK                                   LAT                  VCC                       LAT                  VCC
                        ERROR                                                        GND                                            GND
                        READ                                    BLANK                                          BLANK
                                                                            TLC5928                                        TLC5928

                                                                IREF                                           IREF
                                                                                IC1                                            ICn

                               RIREF                                                                    RIREF

                                                                       3

            Typical Application Circuit (Multiple Daisy-Chained TLC5928s)

1

             Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of Texas
             Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.
PowerPAD is a trademark of Texas Instruments, Inc.

2

All other trademarks are the property of their respective owners.

3

PRODUCTION DATA information is current as of publication date.                                                       20082011, Texas Instruments Incorporated
Products conform to specifications per the terms of the Texas
Instruments standard warranty. Production processing does not
necessarily include testing of all parameters.
TLC5928

SBVS120E JULY 2008 REVISED JANUARY 2011                                                          www.ti.com

         This integrated circuit can be damaged by ESD. Texas Instruments recommends that all integrated circuits be handled with
         appropriate precautions. Failure to observe proper handling and installation procedures can cause damage.

         ESD damage can range from subtle performance degradation to complete device failure. Precision integrated circuits may be more
         susceptible to damage because very small parametric changes could cause the device not to meet its published specifications.

                                         PACKAGE/ORDERING INFORMATION(1)

         PRODUCT                    PACKAGE-LEAD     ORDERING NUMBER              TRANSPORT MEDIA, QUANTITY
          TLC5928                                                                          Tape and Reel, 2500
          TLC5928              SSOP-24/QSOP-24       TLC5928DBQR                                   Tube, 50
          TLC5928                                     TLC5928DBQ                           Tape and Reel, 2000
          TLC5928                                                                                  Tube, 60
                                         TSSOP-24    TLC5928PWR                            Tape and Reel, 2000
                                                      TLC5928PW                                    Tube, 60
                                                                                           Tape and Reel, 3000
                               HTSSOP-24 PowerPADTM  TLC5928PWPR                           Tape and Reel, 250
                                                      TLC5928PWP

                                         QFN-24      TLC5928RGER
                                                      TLC5928RGE

(1) For the most current package and ordering information, see the Package Option Addendum at the end of this document, or visit the
      device product folder at www.ti.com.

ABSOLUTE MAXIMUM RATINGS(1)(2)

Over operating free-air temperature range, unless otherwise noted.

                               PARAMETER                                               TLC5928       UNIT
                                                                                     0.3 to +6.0      V
VCC      Supply voltage: VCC             OUT0 to OUT15                                                mA
IOUT     Output current (dc)             SIN, SCLK, LAT, BLANK, IREF                       40          V
VIN      Input voltage range             SOUT                                     0.3 to VCC + 0.3    V
                                         OUT0 to OUT15                            0.3 to VCC + 0.3    V
VOUT     Output voltage range                                                                         C
                                                                                     0.3 to +18      C
TJ(MAX)  Operating junction temperature                                                   +150        kV
TSTG                                                                                                   V
         Storage temperature range                                                   55 to +150
                                                                                            2
         ESD rating                      Human body model (HBM)
                                         Charged device model (CDM)                        500

(1) Stresses above these ratings may cause permanent damage. Exposure to absolute maximum conditions for extended periods may
      degrade device reliability. These are stress ratings only, and functional operation of the device at these or any other conditions beyond
      those specified is not supported.

(2) All voltage values are with respect to network ground terminal.

DISSIPATION RATINGS

           PACKAGE             OPERATING FACTOR          TA < +25C                   TA = +70C         TA = +85C
      SSOP-24/QSOP-24            ABOVE TA = +25C    POWER RATING                 POWER RATING       POWER RATING

                                      14.3 mW/C          1782 mW                      1140 mW             927 mW
                                                          1194 mW                       764 mW             621 mW
           TSSOP-24                     9.6 mW/C         3611 mW                      2311 mW            1878 mW
         HTSSOP-24 (1)                  28.9 mW/C        3106 mW                      1988 mW            1615 mW
                                        24.8 mW/C
            QFN-24 (2)

(1) With PowerPAD soldered onto copper area on printed circuit board (PCB); 2 oz. copper. For more information, see SLMA002 (available
      for download at www.ti.com).

(2) The package thermal impedance is calculated in accordance with JESD51-5.

2        Submit Documentation Feedback                                             20082011, Texas Instruments Incorporated

                                                 Product Folder Link(s): TLC5928
                                                                                                                      TLC5928

www.ti.com                                                                          SBVS120E JULY 2008 REVISED JANUARY 2011

RECOMMENDED OPERATING CONDITIONS

At TA= 40C to +85C, unless otherwise noted.

                                                                                                  TLC5928

             PARAMETER                             TEST CONDITIONS                  MIN           NOM      MAX UNIT

DC Characteristics: VCC = 3 V to 5.5 V               OUT0 to OUT15

VCC          Supply voltage                                 SOUT                            3.0            5.5        V
                                                            SOUT
VO           Voltage applied to output               OUT0 to OUT15                  0.7 VCC              17         V
                                                                                          GND
VIH          High-level input voltage                       SCLK                                           VCC        V
                                                            SCLK                               2
VIL          Low-level input voltage                        SCLK                            40            0.3 VCC  V
                                                              LAT                           40
IOH          High-level output current                     BLANK                                           1 mA
                                                           BLANK
IOL          Low-level output current                   SINSCLK                                           1 mA
                                                       LATSCLK
IOLC         Constant output sink current               SINSCLK                                           35 mA
                                                       LATSCLK
TA           Operating free-air temperature range                                                          +85        C

TJ           Operating junction temperature range                                                          +125       C

AC Characteristics: VCC = 3 V to 5.5 V

fCLK (SCLK)  Data shift clock frequency                                                                    35 MHz

TWH0                                                                                10                                ns

TWL0                                                                                10                                ns

TWH1         Pulse duration                                                         20                                ns

TWH2                                                                                20                                ns

TWL2                                                                                20                                ns

TSU0         Setup time                                                             4                                 ns
TSU1
                                                                                    100                               ns

TH0          Hold time                                                              3                                 ns

TH1                                                                                 10                                ns

20082011, Texas Instruments Incorporated                                         Submit Documentation Feedback         3

                                                   Product Folder Link(s): TLC5928
TLC5928

SBVS120E JULY 2008 REVISED JANUARY 2011                                                                                          www.ti.com

ELECTRICAL CHARACTERISTICS

At VCC = 3.0 V to 5.5 V and TA = 40C to +85C. Typical values at VCC = 3.3 V and TA = +25C, unless otherwise noted.

                                                                                                                                                                   TLC5928

                  PARAMETER                                              TEST CONDITIONS                  MIN           TYP    MAX UNIT

VOH            High-level output voltage      IOH = 1 mA at SOUT                                         VCC 0.4            VCC   V
                                                                                                                     0
VOL            Low-level output voltage       IOL = 1 mA at SOUT                                                               0.4   V
                                                                                                                   1
IIN            Input current                  VIN = VCC or GND at SIN, SCLK, LAT, and BLANK                                    1     mA
                                                                                                                   31
ICC1                                          SIN/SCLK/LAT = low, BLANK = high, VOUTn = 1 V,                            1      2     mA
                                              RIREF = 27 k
ICC2                                                                                                                    4.5    8     mA
                 Supply current (VCC)         SIN/SCLK/LAT = low, BLANK = high, VOUTn = 1 V,
                                              RIREF = 3 k                                                               7      18    mA
ICC3
                                              SIN/SCLK/LAT/BLANK = low, VOUTn = 1 V,
ICC4                                          RIREF = 3 k                                                               16     40    mA

IOLC           Constant output current        SIN/SCLK/LAT/BLANK = low, VOUTn = 1 V,                                    34     37    mA
                                              RIREF = 1.5 k

                                              All OUTn = ON, VOUTn = VOUTfix = 1 V, RIREF = 1.5 k
                                              (see Figure 6), at OUT0 to OUT15

IOLKG          Output leakage current         All OUTn for constant-current driver, all outputs off                            0.1   mA

                                              BLANK = high, VOUTn = VOUTfix = 17 V, RIREF = 1.5 k
                                              (see Figure 6), at OUT0 to OUT15

IOLC           Constant-current error         All OUTn = ON, VOUTn = VOUTfix = 1 V, RIREF = 1.5 k                       1     3    %
               (channel-to-channel) (1)       at OUT0 to OUT15

IOLC1          Constant-current error         All OUTn = ON, VOUTn = VOUTfix = 1 V, RIREF = 1.5 k                       1     6    %
               (device-to-device) (2)         at OUT0 to OUT15

IOLC2          Line regulation(3)             All OUTn = ON, VOUTn = VOUTfix = 1 V, RIREF = 1.5 k                       0.5   1    %/V
                                              at OUT0 to OUT15

IOLC3          Load regulation(4)             All OUTn = ON, VOUTn = 1 V to 3V, VOUTfix = 1 V,                             1  3    %/V
                                              RIREF = 1.5 k, at OUT0 to OUT15
T(PTW)         Pre-thermal warning threshold  Junction temperature(5)                                     +125          +138   +150  C
VLOD           LED open detection threshold                                                               0.25          0.30
VIREF          Reference voltage output       All OUTn = ON                                               1.16          1.20   0.35  V

                                              RIREF = 1.5 k                                                                    1.24  V

(1) The deviation of each output from the average of OUT0OUT15 constant-current. Deviation is calculated by the formula:

        (%) =                      IOUTn                     1 100
      D                                                    -

                  (IOUT0 + IOUT1 + ... + IOUT14 + IOUT15)

                                   16                                                     .

(2) The deviation of the OUT0OUT15 constant-current average from the ideal constant-current value.

      Deviation is calculated by the following formula:

      D (%) =     (IOUT0 + IOUT1 + ... IOUT14 + IOUT15)                                    100
                                                                - (Ideal Output Current)

                                      16

                                           Ideal Output Current

      Ideal current is calculated by the formula:

       IOUT(IDEAL) = 42   1.20
                           RIREF

(3) Line regulation is calculated by this equation:                              100

                        (IOUTn at VCC = 5.5 V) - (IOUTn at VCC = 3.0 V)  
           (%/V) =                                                          5.5 V 3 V
        D                                                                           -

                                        (IOUTn at VCC = 3.0 V)

(4) Load regulation is calculated by the equation:

         (%/V) =  (IOUTn at VOUTn = 3 V) - (IOUTn at VOUTn = 1 V)                100
       D                         (IOUTn at VOUTn = 1 V)
                                                                        
                                                                             3V 1V
                                                                                  -

(5) Not tested. Specified by design.

4       Submit Documentation Feedback                                                                      20082011, Texas Instruments Incorporated

                                                                         Product Folder Link(s): TLC5928
                                                                                                                                                  TLC5928

www.ti.com                                                                              SBVS120E JULY 2008 REVISED JANUARY 2011

SWITCHING CHARACTERISTICS

At VCC = 3.0 V to 5.5 V, TA = 40C to +85C, CL = 15 pF, RL = 130 , RIREF = 1.5 k, and VLED = 5.5 V. Typical values at
VCC = 3.3 V and TA = +25C, unless otherwise noted.

                                                                                                                                                  TLC5928

            PARAMETER                             TEST CONDITIONS                            MIN                                       TYP  MAX UNIT

tR0         Rise time               SOUT (see Figure 5)                                                                                5          15 ns
                                    OUTn (see Figure 4)
tR1                                                                                                                                    10         30 ns

tF0         Fall time               SOUT (see Figure 5)                                                                                5          15 ns
                                    OUTn (see Figure 4)
tF1                                                                                                                                    10         30 ns

tD0                                 SCLK to SOUT                                                                                       8          20 ns

tD1         Propagation delay time  LAT or BLANK to OUTn sink current on                                                               12         30 ns
                                    (see Figure 10)

tD2                                 LAT or BLANK to OUTn sink current off                                                              12         30 ns
                                    (see Figure 10)

tON_ERR Output on-time error(1)     On/off latch data = all '1', 20 ns BLANK low level       8                                                   +8 ns
                                    one-shot pulse input (see Figure 4)

(1) Output on-time error (tON_ERR) is calculated by the formula: tON_ERR (ns) = tOUT_ON BLANK low level one-shot pulse width (TWL2).
      tOUT_ON indicates the actual on-time of the constant-current driver.

                                             FUNCTIONAL BLOCK DIAGRAM

                       VCC

             VCC                             LSB                                        MSB
               SIN
            SCLK                                         On/Off Control Shift Register                                                      SOUT
                                                              (1 Bit x 16 Channels)

                                             0                                          15

                                                         16

                                             LSB                                        MSB       16

                LAT                                      On/Off Control Data Latch
            BLANK                                           (1 Bit x 16 Channels)

                                             0           16                             15

                                                                                             SID Latch

            IREF                                  16-Channel Constant Current Sink Driver
            GND                                                                                                                    16

                            Thermal                      16-Channel LED Open Detection
                           Detection

                       GND

                                             OUT0 OUT1   

                                                                         OUT14 OUT15

20082011, Texas Instruments Incorporated                                                  Submit Documentation Feedback                                 5

                                             Product Folder Link(s): TLC5928
TLC5928

SBVS120E JULY 2008 REVISED JANUARY 2011                                                                            www.ti.com

                                             DEVICE INFORMATION

         SSOP-24/QSOP-24 AND TSSOP-24                                                              HTSSOP-24 PowerPAD
              DBQ AND PW PACKAGES                                                                       PWP PACKAGE
                         (TOP VIEW)                                                                        (TOP VIEW)

    GND 1    TLC5928              24 VCC                                                  GND 1    Thermal Pad    24 VCC
      SIN 2                       23 IREF                                                   SIN 2  (Bottom Side)  23 IREF
                                  22 SOUT                                                                         22 SOUT
   SCLK 3                         21 BLANK                                               SCLK 3      TLC5928      21 BLANK
     LAT 4                        20 OUT15                                                 LAT 4                  20 OUT15
                                  19 OUT14                                                                        19 OUT14
   OUT0 5                         18 OUT13                                               OUT0 5                   18 OUT13
   OUT1 6                         17 OUT12                                               OUT1 6                   17 OUT12
   OUT2 7                         16 OUT11                                               OUT2 7                   16 OUT11
   OUT3 8                         15 OUT10                                               OUT3 8                   15 OUT10
   OUT4 9                         14 OUT9                                                OUT4 9                   14 OUT9
   OUT5 10                        13 OUT8                                                OUT5 10                  13 OUT8
   OUT6 11                                                                               OUT6 11
   OUT7 12                                                                               OUT7 12

                                                  QFN-24
                                             RGE PACKAGE

                                               (TOP VIEW)

                                             24 SCLK
                                                   23 SIN
                                                          22 GND
                                                                 21 VCC
                                                                        20 IREF
                                                                               19 SOUT

                                    LAT 1    Thermal Pad                                 18 BLANK
                                  OUT0 2     (Bottom Side)                               17 OUT15
                                  OUT1 3                                                 16 OUT14
                                  OUT2 4       TLC5928                                   15 OUT13
                                  OUT3 5                                                 14 OUT12
                                  OUT4 6                                                 13 OUT11

                                             OUT5 7
                                                   OUT6 8
                                                          OUT7 9
                                                                 OUT8 10
                                                                        OUT9 11
                                                                               OUT10 12

NOTE: Thermal pad is not connected to GND internally. The thermal pad must be connected to GND via the PCB pattern.

6  Submit Documentation Feedback                                                                   20082011, Texas Instruments Incorporated

                                             Product Folder Link(s): TLC5928
                                                                                 TLC5928

www.ti.com                                                                       SBVS120E JULY 2008 REVISED JANUARY 2011

                                                TERMINAL FUNCTIONS

NAME        TERMINAL   RGE  I/O                        DESCRIPTION
                        23
              DBQ/PW/
                 PWP    24

SIN         2            1                   I  Serial data input for driver on/off control. When SIN = high level, data '1' are written into LSB
                                                of the on/off control shift register at the rising edge of SCLK.
                        18
SCLK        3                                      Serial data shift clock. Schmitt buffer input. All data in the on/off control shift register are
                        20                   I shifted toward the MSB by 1-bit synchronization of SCLK. A rising edge on SCLK is allowed

                        19                         100 ns after a rising edge of LAT.

LAT         4            2                         Edge triggered latch. The data in the on/off control data shift register are transferred to the
                         3                         on/off control data latch at this rising edge. At the same time, the data in the on/off control shift
                         4                   I register are replaced with LED open detection (LOD) and pre-thermal warning (PTW) data.
                         5                         LAT must be toggled only once after the shift data are updated to avoid the on/off control latch
                         6                         data being replaced with LOD and PTW data in the shift register.
                         7
                         8                      Blank, all outputs. When BLANK = high level, all constant-current outputs (OUT0OUT15) are
                         9
BLANK       21          10                   I  forced off. When BLANK = low level, all constant-current outputs are controlled by the on/off
                        11                      control data in the data latch. LOD and PTW data are latched into the SID data latch at the
                        12
                        13                      rising edge of BLANK and are present at the output of the SID data latch when BLANK is low.
                        14
IREF        23          15  I/O                 Constant-current value setting, OUT0OUT15 sink constant-current is set to desired value by
                        16                      connection to an external resistor between IREF and GND.
                        17
SOUT        22          21  O                   Serial data output. This output is connected to the MSB of the on/off data shift register. SOUT
                        22                      data changes at the rising edge of SCLK.

OUT0        5               O                   Constant-current output. Each output can be tied together with others to increase the
                                                constant-current. Different voltages can be applied to each output.

OUT1        6               O Constant-current output

OUT2        7               O Constant-current output

OUT3        8               O Constant-current output

OUT4        9               O Constant-current output

OUT5        10              O Constant-current output

OUT6        11              O Constant-current output

OUT7        12              O Constant-current output

OUT8        13              O Constant-current output

OUT9        14              O Constant-current output

OUT10       15              O Constant-current output

OUT11       16              O Constant-current output

OUT12       17              O Constant-current output

OUT13       18              O Constant-current output

OUT14       19              O Constant-current output

OUT15       20              O Constant-current output

VCC         24              -- Power-supply voltage

GND         1               -- Power ground

20082011, Texas Instruments Incorporated                                      Submit Documentation Feedback                                       7

                                                Product Folder Link(s): TLC5928
TLC5928

SBVS120E JULY 2008 REVISED JANUARY 2011                                                                                 www.ti.com
                                                                                                                 VCC
                                    PARAMETER MEASUREMENT INFORMATION

PIN EQUIVALENT INPUT AND OUTPUT SCHEMATIC DIAGRAMS

                        VCC

           INPUT                                                                                                                       SOUT

             GND                                                                                                                       GND

         Figure 1. SIN, SCLK, LAT, BLANK                                                        Figure 2. SOUT

                                                               OUTn

                                                                                           GND

                                             Figure 3. OUT0 Through OUT15

TEST CIRCUITS

   VCC                      VCC              RL                                                       VCC
                      IREF             OUTn  CL(1)
                                                    VLED                                                   SOUT
           RIREF            GND
                                                                                     VCC

                                                                                                      GND        CL(1)

(1) CL includes measurement probe and jig capacitance.    (1) CL includes measurement probe and jig capacitance.

Figure 4. Rise Time and Fall Time Test Circuit for        Figure 5. Rise Time and Fall Time Test Circuit for
                                OUTn                                                      SOUT

                                                                                                      VCC OUT0

                                                          VCC                                             

                                                                                                IREF       OUTn

                                                                     RIREF                            GND OUT15                              VOUTn

                                                                                                                 VOUTFIX

                                                          Figure 6. Constant-Current Test Circuit for OUTn

8  Submit Documentation Feedback                                                                      20082011, Texas Instruments Incorporated

                                                    Product Folder Link(s): TLC5928
                                                                                                                                     TLC5928

www.ti.com                                                                                                         SBVS120E JULY 2008 REVISED JANUARY 2011

TIMING DIAGRAMS                                                                                                                                        VCC

                            TWH0, TWL0, TWH1, TWH2, TWL2:                                                                                              GND
                                                                                                         TWL
                                             INPUT(1) 50%

                                                                                            TWH

TSU0, TSU1, TH0, TH1:                                                                                                   VCC
                  CLOCK                                                                                                 GND
                 INPUT(1) 50%                                                                                           VCC
                                                                                                                        GND
                                             TSU                                                         TH
                                                                                                                       VCC
                       DATA/CONTROL                                                                                    GND
                                   INPUT(1) 50%                                                                        VOH or VOUTn
                                                                                                                       VOL or VOUTn
(1) Input pulse rise and fall time is 1 ns to 3 ns.                                                          tR or tF

                                                    Figure 7. Input Timing

         tR0, tR1, tF0, tF1, tD0, tD1, tD2:

                         INPUT(1) 50%

                                                                                                     tD
                                          90%
                         OUTPUT 50%
                                          10%

(1) Input pulse rise and fall time is 1 ns to 3 ns.

                                                   Figure 8. Output Timing

20082011, Texas Instruments Incorporated                                                                  Submit Documentation Feedback  9

                                             Product Folder Link(s): TLC5928
TLC5928

SBVS120E JULY 2008 REVISED JANUARY 2011                                                                                                                   www.ti.com

         SIN                 DATA  DATA  DATA DATA    DATA  DATA          DATA DATA DATA       DATA                     DATA DATA DATA DATA DATA DATA
                               0A   15B   14B 13B      12B   11B                                0B                      15C 14C 13C 12C 11C 10C
                                                                          3B     2B     1B
                        TSU0                TH0                TWH0                              TH1

                                                                                                       TSU1

         SCLK

                                        1 234 5                           13 14 15 16                                    1 234 56
                                                                                                                                      TWL0
                                                                                                       TWH1

         LAT

          Shift Register DATA      LOD DATA DATA DATA DATA                    DATA DATA DATA DATA      LOD 0A or PTW_A   DATA DATA DATA DATA DATA
   LSB Data (Internal) 0A                                                                                                15C 14C 13C 12C 11C
                                   0     15B 14B 13B 12B                      3B     2B     1B 0B
           Shift Register DATA
LSB+1 Data (Internal) 1A           LOD   LOD DATA DATA DATA                   DATA DATA DATA           LOD 1A or PTW_A   LOD DATA DATA DATA DATA
                                     1                                                                                    0A 15C 14C 13C 12C
                                         0       15B 14B 13B                  4B     3B     2B

                                                                                                                                                
                                                                                          
                                                      

           Shift Register DATA     LOD   LOD     LOD  LOD   LOD               LOD LOD DATA             LOD 14A or PTW_A  LOD  LOD  LOD             LOD   LOD
MSB-1 Data (Internal) 14A           14    13      12   11    10                                                          13A  12A  11A             10A    9A
                                                                              1      0      15B
           Shift Register DATA
  MSB Data (Internal) 15A          LOD   LOD     LOD  LOD   LOD               LOD    LOD    LOD DATA   LOD 15A or PTW_A  LOD  LOD  LOD             LOD   LOD
                                    15    14      13   12    11                 2      1                                 14A  13A  12A             11A   10A
                                                                                            0     15B

        On/Off Control                                                    Previous On/Off Latch Data   Latest On/Off Latch Data
Latch Data (Internal)

          SOUT          DATA       LOD   LOD     LOD  LOD   LOD               LOD    LOD    LOD DATA   LOD 15A or PTW_A  LOD  LOD  LOD             LOD   LOD
         BLANK           15A        15    14      13   12    11                 2      1                                 14A  13A  12A             11A   10A
                                                                                               0  15B

                                            tD0                  tR0/tF0                                                                           tWH2

                                                                                                                                                   tWL2

                 OFF                                                                 tD1                                                           tD2   OFF
    OUTn(1) ON                                                                             ON                                                       ON

                 OFF                                                                 tD1               tD2               OFF                                  tOUTON
    OUTn(2) ON                                                                           ON
                                                                                                       tD1                                            OFF
                 OFF                                                                 tF1                            ON                             tR1
    OUTn(3) ON
                                                                                                            OFF
                 OFF
    OUTn(4) ON

(1) On/off latched data are '1'.
(2) On/off latched data are changed from '1' to '0' at the second LAT signal.
(3) On/off latched data are changed from '0' to '1' at the second LAT signal.
(4) On/off latched data are '0'.

                                                         Figure 9. Timing Diagram

10  Submit Documentation Feedback                                                                                        20082011, Texas Instruments Incorporated

                                                                 Product Folder Link(s): TLC5928
                                                                                                                                                                                                            TLC5928

www.ti.com                                                                                                                                                 SBVS120E JULY 2008 REVISED JANUARY 2011
          100000
                                                                             TYPICAL CHARACTERISTICS

                                                             At VCC = 3.3 V and TA = +25C, unless otherwise noted.

                                            REFERENCE RESISTOR                                                                                              POWER DISSIPATION RATE
                                             vs OUTPUT CURRENT                                                                                             vs FREE-AIR TEMPERATURE

                                                                                                                                        4000
                                                                                                                                                                                                TLC5928PWP

Reference Resistor (W)               25200                                                                 Power Dissipation Rate (mW)  3000

                                                                                                                                                TLC5928RGE

                        10000        10080                                                                                              2000

                         1000                      5040                                                                                         TLC5928DBQ
                                  0
                                                            3360                                                                        1000
                                                                     2520
                                                                                2016    1680                                                         TLC5928PW

                                                                                                     1440                               0

                                     5             10    15      20          25         30           35                                       -40 -20          0    20       40        60                   80 100

                                                        Output Current (mA)                                                                                    Free-Air Temperature (C)

                                                        Figure 10.                                                                                                  Figure 11.

                                            OUTPUT CURRENT vs                                                                                              OUTPUT CURRENT vs
                                              OUTPUT VOLTAGE                                                                                                 OUTPUT VOLTAGE

                        40                                                        IO = 35 mA                                            40
                               TA = +25C                                         IO = 30 mA                                                   IO = 30 mA

                        35                                                                                                              39

                        30                                                                                                              38

Output Current (mA)                                                                                        Output Current (mA)          37

                        25                                                                                                              36

                                                                                         IO = 20 mA                                     35
                        20

                        15                                                                                                              34

                        10                                                     IO = 10 mA                                               33                                             TA = -40C
                                        IO = 2 mA                              IO = 5 mA                                                                                               TA = +25C
                                                                                                                                        32                                             TA = +85C
                         5
                                                                                                                                        31
                        0
                                                                                                                                        30
                            0        0.5           1.0      1.5      2.0         2.5                 3.0                                     0  0.5            1.0      1.5      2.0       2.5              3.0

                                                       Output Voltage (V)                                                                                         Output Voltage (V)

                                                        Figure 12.                                                                                                  Figure 13.

                                    IOLC vs AMBIENT TEMPERATURE                                                                                          IOLC vs OUTPUT CURRENT

                        4                                                                                                               4
                             IO = 35 mA                                                                                                      TA = +25C

                        3                                                                                                               3

                        2                                                                                                               2

DIOLC (%)               1                                                                                  DIOLC (%)                    1

                        0                                                                                                               0

                        -1                                                                                                              -1

                        -2                                                 VCC = 3.3 V                                                  -2                                             VCC = 3.3 V
                                                                             VCC = 5 V                                                                                                   VCC = 5 V
                        -3                                                                                                              -3
                                            0           20       40        60         80 100                                                               10           20             30                   40
                        -4                                                                                                              -4
                           -40 -20                                                                                                           0

                                            Ambient Temperature (C)                                                                                              Output Current (mA)

                                                        Figure 14.                                                                                                  Figure 15.

20082011, Texas Instruments Incorporated                                                                                                                       Submit Documentation Feedback                     11

                                                                                 Product Folder Link(s): TLC5928
TLC5928

SBVS120E JULY 2008 REVISED JANUARY 2011                                                          www.ti.com

                                       TYPICAL CHARACTERISTICS (continued)

At VCC = 3.3 V and TA = +25C, unless otherwise noted.
                                                                            CONSTANT-CURRENT OUTPUT
                                                                                  VOLTAGE WAVEFORM

         CH1 (2 V/div)                                                           CH1-BLANK
                                                                                    (20 ns)

         CH2 (2 V/div)                                                              CH2-OUT0
                                                                                 (BLANK = 20 ns)

         CH3 (2 V/div)                       IOLC = 35 mA                           CH3-OUT15
                                             TA = +25C                          (BLANK = 20 ns)
                                             RL = 130 W
                                             CL = 15 pF
                                             VLED = 5.5 V

                                                             Time (12.5 ns/div)

                                                           Figure 16.

12  Submit Documentation Feedback                                                 20082011, Texas Instruments Incorporated

                                             Product Folder Link(s): TLC5928
                                                                                                  TLC5928

www.ti.com                                                                    SBVS120E JULY 2008 REVISED JANUARY 2011

                                             DETAILED DESCRIPTION

SETTING FOR THE CONSTANT SINK CURRENT VALUE

The constant-current values are determined by an external resistor (RIREF) placed between IREF and GND. The

resistor (RIREF) value is calculated by Equation 1.

RIREF  (k )  =  VIREF (V)    42
         W      IOLC (mA)  

Where:

VIREF = the internal reference voltage on the IREF pin (typically 1.20 V)                                             (1)

IOLC must be set in the range of 2 mA to 35 mA. The constant sink current characteristic for the external resistor
value is shown in Figure 10. Table 1 describes the constant-current output versus external resistor value.

                           Table 1. Constant-Current Output versus External Resistor Value

                IOLCMax (mA, Typical)                                                  RIREF (k)
                             35                                                            1.44
                             30                                                            1.68
                             25                                                            2.02
                             20                                                            2.52
                             15                                                            3.36
                             10                                                            5.04
                              5                                                            10.1
                              2                                                            25.2

CONSTANT-CURRENT DRIVER ON/OFF CONTROL

When BLANK is low, the corresponding output is turned on if the data in the on/off control data latch are '1' and
remains off if the data are '0'. When BLANK is high, all outputs are forced off. This control is shown in Table 2.

                                             Table 2. On/Off Control Data Truth Table

                ON/OFF CONTROL LATCH DATA            CONSTANT-CURRENT OUTPUT STATUS
                                       0                                        Off
                                       1                                        On

When the IC is initially powered on, the data in the on/off control shift register and data latch are not set to the
respective default value. Therefore, the on/off control data must be written to the data latch before turning the
constant-current output on. BLANK should be at a high level when powered on because the constant-current
may be turned on as a result of random data in the on/off control latch.

The on/off data corresponding to any unconnected OUTn outputs should be set to `0' before turning on the
remaining outputs. Otherwise, the supply current (ICC) increases while the LEDs are on.

20082011, Texas Instruments Incorporated                                            Submit Documentation Feedback  13

                                             Product Folder Link(s): TLC5928
TLC5928

SBVS120E JULY 2008 REVISED JANUARY 2011                                                                                  www.ti.com

REGISTER CONFIGURATION

The TLC5928 has an on/off control data shift register and data latch. Both the on/off control shift register and
latch are 16 bits long and are used to turn on/off the constant-current drivers. Figure 17 shows the shift register
and latch configuration. The data at the SIN pin are shifted in to the LSB of the shift register at the rising edge of
the SCLK pin; SOUT data change at the rising edge of SCLK. The timing diagram for data writing is shown in
Figure 18. The driver on/off is controlled by the data in the on/off control data latch.

The on/off data are latched into the data latch by a rising edge of LAT after the data are written into the on/off
control shift register by SIN and SCLK. At the same time, the data in the on/off control shift register are replaced
with LED open detection (LOD) and pre-thermal warning (PTW) data. Therefore, LAT must be input only once
after the on/off data update to avoid the on/off control data latch being replaced with LOD and PTW data in the
shift register. When the IC is initially powered on, the data in the on/off control shift register and latch are not set
to the default values; on/off control data must be written to the on/off control data latch before turning the
constant-current output on. BLANK should be high when the IC is powered on because the constant-current may
be turned on at that time as a result of random values in the on/off data latch. All constant-current outputs are
forced off when BLANK is high.

      On/Off Control Shift Register (1 Bit 16 Channels)

         MSB                                                                                                           LSB

         15     14     13                    12            11           4               3     2                  1     0

         On/Off Data On/Off Data On/Off Data On/Off Data                                On/Off Data On/Off Data  On/Off Data On/Off Data  SIN
                                                                                                                                          SCLK
SOUT     for    for    for                   for                                       for   for                for   for

         OUT15  OUT14  OUT13                 OUT12                                      OUT3  OUT2               OUT1  OUT0

                                                               

         MSB                                                                                                           LSB

         15     14     13                    12            11           4               3     2                  1     0

         On/Off Data On/Off Data On/Off Data On/Off Data                                On/Off Data On/Off Data  On/Off Data On/Off Data

         for    for    for                   for                                       for   for                for   for                LAT

         OUT15  OUT14  OUT13                 OUT12                                      OUT3  OUT2               OUT1  OUT0

      On/Off Control Data Latch (1 Bit 16 Channels)          16 Bits

                                                             To Constant Current Driver Control Block

                Figure 17. On/Off Control Shift Register and Latch Configuration

14    Submit Documentation Feedback                                                            20082011, Texas Instruments Incorporated

                                                       Product Folder Link(s): TLC5928
                                                                                                                                                          TLC5928

www.ti.com                                                                                  SBVS120E JULY 2008 REVISED JANUARY 2011

            SIN         DATA    DATA DATA DATA DATA DATA  DATA DATA DATA       DATA                         DATA DATA DATA DATA DATA DATA
                         0A      15B 14B 13B 12B 11B                            0B                          15C 14C 13C 12C 11C 10C
                                                          3B  2B   1B
                                                                                                               12345 6
            SCLK                     123 45               13 14 15 16
              LAT

           Shift Register DATA  LOD  DATA DATA DATA DATA      DATA DATA        DATA DATA    LOD 0A or PTW_A   DATA  DATA DATA DATA                  DATA
   LSB Data (Internal) 0A         0   15B 14B 13B 12B                           1B 0B                         15C   14C 13C 12C                     11C
                                                              3B   2B
           Shift Register DATA
LSB+1 Data (Internal) 1A        LOD  LOD DATA DATA DATA       DATA DATA DATA                LOD 1A or PTW_A   LOD   DATA DATA DATA DATA
                                  1                                                                            0A   15C 14C 13C 12C
                                     0    15B 14B 13B         4B   3B          2B

                                               
                                                                                    
                                                                                                                                    

Shift Register DATA LOD LOD LOD LOD LOD                       LOD  LOD         DATA         LOD 14A or PTW_A  LOD   LOD                LOD  LOD     LOD
                                                                1    0          15B                           13A   12A                11A  10A      9A
MSB-1 Data(Internal) 14A        14   13   12   11   10

Shift Register DATA LOD LOD LOD LOD LOD                       LOD  LOD         LOD    DATA  LOD 15A or PTW_A  LOD   LOD                LOD  LOD     LOD
                                                                2    1           0     15B                    14A   13A                12A  11A     10A
MSB Data(Internal) 1A           15   14   13   12   11

        On/Off Control                                    Previous On/Off Latch Data                          Latest On/Off Latch Data
Latch Data (Internal)

            SOUT        DATA    LOD  LOD  LOD  LOD  LOD       LOD  LOD         LOD    DATA  LOD 15A or PTW_A  LOD   LOD                LOD  LOD     LOD
                         1A      15   14   13   12   11         2    1           0     15B                    14A   13A                12A  11A     10A

            BLANK

OUTn(1) OFF                                                                                                                                    OFF
              ON                                                   ON

OUTn(2) OFF                                                                                            OFF
              ON                                                   ON

OUTn(3) OFF                                                        OFF                                                                      OFF
              ON                                                                                      ON

OUTn(4) OFF                                                        OFF                      OFF
              ON

(1) On/off latched data are '1'.
(2) On/off latched data are changed from '1' to '0' at the second LAT signal.
(3) On/off latched data are changed from '0' to '1' at the second LAT signal.
(4) On/off latched data are '0'.

                                               Figure 18. On/Off Control Operation

20082011, Texas Instruments Incorporated                                                                 Submit Documentation Feedback                 15

                                                          Product Folder Link(s): TLC5928
TLC5928

SBVS120E JULY 2008 REVISED JANUARY 2011                                                                                                           www.ti.com

LED OPEN DETECTION (LOD) AND PRE-THERMAL WARNING (PTW)

The LED open detection (LOD) circuit checks the voltage of each active (that is, on) constant-current sink output
(OUT0 through OUT15) to detect open LEDs and LEDs shorted to GND while BLANK is low. The LOD bits in the
status information data register (SID) are set to '1' if the voltage of the corresponding OUTn pin is less than the
LED open detection threshold (VLOD = 0.3 V, typ). The status information data can be read from the SOUT pin.
To avoid false detection of open LEDs, the LED driver design must ensure that the constant-current sink output
voltage is greater than 0.3 V when the outputs are on. Also, the output on-time must be 1 ms or greater to
correctly read the valid LOD status.

The PTW function indicates that the IC junction temperature is too high. The PTW bit in the SID data is set to '1'
while the IC junction temperature exceeds the temperature threshold (T(PTW) = +138 C, typ). If the IC junction
temperature decreases below the temperature of T(PTW), the SID data are set depending on the LOD function.
The constant-current outputs are not forced off during PTW conditions, so the controller should take appropriate
action (such as reducing the duty cycle of effected channels).

The LOD and PTW data are latched into the SID latch with the rising edge of BLANK and do not change until
BLANK goes low. The SID data latched in the latch are transferred into the on/off shift register with a rising edge
of LAT. SID can be shifted out from SOUT with rising edges of SCLK. The data in the on/off control shift register
are replaced with the LOD and PTW data at the rising edge of LAT. Therefore, LAT should be input only once
after the shift data are updated to avoid the on/off control data latch information from being replaced with LOD
and PTW data in the shift register. A timing diagram for LOD, PTW, and SID is shown in Figure 19.

    BLANK

               OUTn               OUTn OFF

LOD Circuit Data       OUTn ON                                  VOUTn                If the voltage of OUTn (VOUTn) is less than VLOD (0.3 V, typ) when OUTn is on,
           (Internal)        GND                                                     then the LOD circuit reports error information to the LOD data latch
                                  LOD circuit needs 1ms to detect LED                and the error information is set as '1' to the bit that corresponds with
PTW Circuit Data                       open correctly as maximum.                    the error OUTn in the LOD data latch.
           (Internal)
                            No Error Information                                     Latest Error Information From LOD Circuit  No Error Information
   SID Data Latch
           (Internal)           TJ < T(PTW):                                         LOD and PTW data are always copied into                        TJ < T(PTW):
                          Normal Temperature                                         SID data latch while BLANK is low level.                 Normal Temperature

                       Previous LOD and PTW Data                                          TJ T(PTW): High Temperature         LOD and PTW data of from before
                                                                          PTW Error                                             BLANK goes high are held in the
                                                                                                                                SID data latch at the rising edge of BLANK.
                                           No Error Information
                                                                                     Latest Error Information From LOD and PTW Circuit

                                             Figure 19. LOD/PTW/SID timing

16  Submit Documentation Feedback                                                                                                20082011, Texas Instruments Incorporated

                                             Product Folder Link(s): TLC5928
                                                                                                                                                          TLC5928

www.ti.com                                                                                         SBVS120E JULY 2008 REVISED JANUARY 2011

STATUS INFORMATION DATA (SID)

The latched LED open detection (LOD) error and pre-thermal warning (PTW) in the SID data latch are shifted out
onto the SOUT pin with each rising edge of SCLK. If a PTW is reported, all LOD error bits are set to '1'. The SID
data are written over the data in the on/off control shift register at the rising edge of LAT. Therefore, the previous
data in the on/off control shift register are lost when SID information is latched in. Figure 20 shows the SID bit
assignments. See Figure 7 for the read timing of SID.

When the IC is powered on, the initial LOD data are invalid. Therefore, LOD data must be read after the rising
edge of BLANK. Table 3 shows a truth table for LOD and PTW.

                                                   Table 3. LOD and PTW Truth Table

LED open detection (LODn)                                         CONDITION                                            SID DATA
Pre-thermal warning (PTW)                                                                                      '0' (low level at SOUT)
                                                    LED is connected (VOUTn > VLOD)           '1' (high level at SOUT); set to the bit that has an
                                                   LED is opened or shorted to GND
                                                                                                                 LED error condition
                                                      (VOUTn  VLOD and output on)                             Depend LED open error
                                          IC temperature is low (IC temperature  T(PTW))                All bits = '1' (high level at SOUT)
                                          IC temperature is high (IC temperature > T(PTW))

            SID Data Latch (1 Bit 16 Channels)

            MSB                                                                                                                     LSB
                                                                                                                                       0
            15           14           13           12           11     4                      3         2                   1
                                                                                                                                  OUT15
             OUT15        OUT15        OUT15        OUT15                                     OUT15     OUT15          OUT15    LOD Data
            LOD Data     LOD Data     LOD Data     LOD Data                                   LOD Data  LOD Data       LOD Data   (LOD 0)
            (LOD 15)     (LOD 14)     (LOD 13)     (LOD 12)                                    (LOD 3)   (LOD 2)        (LOD 1)

                                      All Bits Become `1' When the IC is in a PTW (Pre-Thermal Warning) Condition

                                                                    

            MSB                                                                                                                  LSB

            15           14           13           12           11     4                      3         2              1         0

            On/Off Data  On/Off Data  On/Off Data  On/Off Data                                On/Off Data On/Off Data  On/Off Data On/Off Data            SIN
                  for          for          for          for                                                                                              SCLK
SOUT                                                                                         for       for            for       for
               OUT15        OUT14        OUT13        OUT12
                                                                                              OUT3      OUT2           OUT1      OUT0

                                                       The 16 bits in the SID latch are loaded into the on/off shift register at the rising edge of LAT.

            SID Control Shift Register (1 Bit 16 Channels)

                                       Figure 20. Status Information Data Configuration

LAYOUT CONSIDERATIONS

The output current transient time in the TLC5928 is very fast. In addition, all outputs turn on or off at the same
time to minimize the output on-time error. This high current demand can cause GND to shift in the entire system,
and lead to false triggering of signals. To overcome this issue, design all GND lines to be as wide and short as
possible in order to reduce parasitic inductance and resistance.

20082011, Texas Instruments Incorporated                                                             Submit Documentation Feedback                     17

                                                             Product Folder Link(s): TLC5928
TLC5928

SBVS120E JULY 2008 REVISED JANUARY 2011                                                     www.ti.com

                                                      REVISION HISTORY
NOTE: Page numbers for previous revisions may differ from page numbers in the current version.

Changes from Revision D (August 2010) to Revision E                                             Page

Added Layout Considerations section ................................................................................................................................ 17

Changes from Revision C (November 2008) to Revision D                                           Page

Changed SO-24 to SSOP-24/QSOP-24 in Package/Ordering Information table ................................................................. 2
Changed SO-24 to SSOP-24/QSOP-24 in Dissipation Ratings table .................................................................................. 2
Updated functional block diagram ........................................................................................................................................ 5
Changed SO-24 to SSOP-24/QSOP-24 in DBQ and PW Packages pinout ......................................................................... 6
Updated Figure 9 ................................................................................................................................................................ 10
Updated Figure 18 .............................................................................................................................................................. 15

18  Submit Documentation Feedback                                    20082011, Texas Instruments Incorporated

                                   Product Folder Link(s): TLC5928
                                                                                                    PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                                                                9-Sep-2014

PACKAGING INFORMATION

Orderable Device  Status Package Type Package Pins Package Eco Plan               Lead/Ball Finish     MSL Peak Temp Op Temp (C)                                 Device Marking                       Samples
   TLC5928DBQ
                  (1)            Drawing      Qty  (2)                                         (6)                    (3)                                                       (4/5)
TLC5928DBQG4
  TLC5928DBQR     ACTIVE  SSOP   DBQ 24       50 Green (RoHS                         CU NIPDAU      Level-2-260C-1 YEAR -40 to 85                         TLC5928
                                                         & no Sb/Br)                 CU NIPDAU      Level-2-260C-1 YEAR -40 to 85
    TLC5928PW                                                                        CU NIPDAU      Level-2-260C-1 YEAR -40 to 85                         TLC5928
  TLC5928PWG4     ACTIVE  SSOP   DBQ 24       50 Green (RoHS                         CU NIPDAU      Level-1-260C-UNLIM -40 to 85
   TLC5928PWP                                            & no Sb/Br)                 CU NIPDAU      Level-1-260C-UNLIM -40 to 85                          TLC5928
  TLC5928PWPR                                                                        CU NIPDAU      Level-2-260C-1 YEAR -40 to 85
TLC5928PWPRG4     ACTIVE  SSOP   DBQ 24 2500 Green (RoHS                             CU NIPDAU      Level-2-260C-1 YEAR -40 to 85                         PJ5928
   TLC5928PWR                                                        & no Sb/Br)     CU NIPDAU      Level-2-260C-1 YEAR -40 to 85
  TLC5928RGER                                                                        CU NIPDAU      Level-1-260C-UNLIM -40 to 85                          PJ5928
  TLC5928RGET     ACTIVE TSSOP   PW       24  60 Green (RoHS                         CU NIPDAU      Level-2-260C-1 YEAR -40 to 85
                                                                                     CU NIPDAU      Level-2-260C-1 YEAR -40 to 85                         PJ5928
                                                   & no Sb/Br)
                                                                                                                                                          PJ5928
                  ACTIVE TSSOP   PW       24  60 Green (RoHS
                                                                                                                                                          PJ5928
                                                   & no Sb/Br)
                                                                                                                                                          PJ5928
                  ACTIVE HTSSOP  PWP 24       60 Green (RoHS
                                                         & no Sb/Br)                                                                                      TLC
                                                                                                                                                          5928
                  ACTIVE HTSSOP  PWP 24 2000 Green (RoHS                                                                                                  TLC
                                                                     & no Sb/Br)                                                                          5928

                  ACTIVE HTSSOP  PWP 24 2000 Green (RoHS
                                                                     & no Sb/Br)

                  ACTIVE TSSOP   PW 24 2000 Green (RoHS
                                                                    & no Sb/Br)

                  ACTIVE  VQFN   RGE 24 3000 Green (RoHS
                                                                     & no Sb/Br)

                  ACTIVE  VQFN   RGE 24       250 Green (RoHS
                                                          & no Sb/Br)

(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.

(2) Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check http://www.ti.com/productcontent for the latest availability
information and additional product content details.
TBD: The Pb-Free/Green conversion plan has not been defined.
Pb-Free (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements for all 6 substances, including the requirement that
lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes.

                                                   Addendum-Page 1
                             PACKAGE OPTION ADDENDUM

www.ti.com                   9-Sep-2014

Pb-Free (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and package, or 2) lead-based die adhesive used between
the die and leadframe. The component is otherwise considered Pb-Free (RoHS compatible) as defined above.
Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame retardants (Br or Sb do not exceed 0.1% by weight
in homogeneous material)

(3) MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

(4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.

(5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation
of the previous line and the two combined represent the entire Device Marking for that device.

(6) Lead/Ball Finish - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead/Ball Finish values may wrap to two lines if the finish
value exceeds the maximum column width.

Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information
provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and
continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals.
TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

            Addendum-Page 2
www.ti.com                                               PACKAGE MATERIALS INFORMATION

TAPE AND REEL INFORMATION                                                                                                                              15-Jan-2014

*All dimensions are nominal

Device                       Package Package Pins  SPQ   Reel Reel A0 B0 K0 P1 W             Pin1
                               Type Drawing
                                                   2000  Diameter Width (mm) (mm) (mm) (mm) (mm) Quadrant
                                                   3000
                                                   250   (mm) W1 (mm)

TLC5928PWR                   TSSOP PW 24                 330.0 16.4 6.95 8.3 1.6 8.0 16.0    Q1
TLC5928RGER                  VQFN RGE 24
TLC5928RGET                  VQFN RGE 24                 330.0 12.4 4.25 4.25 1.15 8.0 12.0  Q2

                                                         180.0 12.4 4.25 4.25 1.15 8.0 12.0  Q2

                                                   Pack Materials-Page 1
www.ti.com                                      PACKAGE MATERIALS INFORMATION

                                                                                                                                              15-Jan-2014

*All dimensions are nominal  Package Type  Package Drawing Pins  SPQ   Length (mm)  Width (mm)  Height (mm)
              Device             TSSOP                           2000       367.0       367.0        38.0
                                  VQFN     PW   24               3000       367.0       367.0        35.0
         TLC5928PWR               VQFN                           250        210.0       185.0        35.0
        TLC5928RGER                        RGE  24
        TLC5928RGET
                                           RGE  24

                                                Pack Materials-Page 2
                                                      IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, enhancements, improvements and other
changes to its semiconductor products and services per JESD46, latest issue, and to discontinue any product or service per JESD48, latest
issue. Buyers should obtain the latest relevant information before placing orders and should verify that such information is current and
complete. All semiconductor products (also referred to herein as "components") are sold subject to TI's terms and conditions of sale
supplied at the time of order acknowledgment.

TI warrants performance of its components to the specifications applicable at the time of sale, in accordance with the warranty in TI's terms
and conditions of sale of semiconductor products. Testing and other quality control techniques are used to the extent TI deems necessary
to support this warranty. Except where mandated by applicable law, testing of all parameters of each component is not necessarily
performed.

TI assumes no liability for applications assistance or the design of Buyers' products. Buyers are responsible for their products and
applications using TI components. To minimize the risks associated with Buyers' products and applications, Buyers should provide
adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any patent right, copyright, mask work right, or
other intellectual property right relating to any combination, machine, or process in which TI components or services are used. Information
published by TI regarding third-party products or services does not constitute a license to use such products or services or a warranty or
endorsement thereof. Use of such information may require a license from a third party under the patents or other intellectual property of the
third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of significant portions of TI information in TI data books or data sheets is permissible only if reproduction is without alteration
and is accompanied by all associated warranties, conditions, limitations, and notices. TI is not responsible or liable for such altered
documentation. Information of third parties may be subject to additional restrictions.

Resale of TI components or services with statements different from or beyond the parameters stated by TI for that component or service
voids all express and any implied warranties for the associated TI component or service and is an unfair and deceptive business practice.
TI is not responsible or liable for any such statements.

Buyer acknowledges and agrees that it is solely responsible for compliance with all legal, regulatory and safety-related requirements
concerning its products, and any use of TI components in its applications, notwithstanding any applications-related information or support
that may be provided by TI. Buyer represents and agrees that it has all the necessary expertise to create and implement safeguards which
anticipate dangerous consequences of failures, monitor failures and their consequences, lessen the likelihood of failures that might cause
harm and take appropriate remedial actions. Buyer will fully indemnify TI and its representatives against any damages arising out of the use
of any TI components in safety-critical applications.

In some cases, TI components may be promoted specifically to facilitate safety-related applications. With such components, TI's goal is to
help enable customers to design and create their own end-product solutions that meet applicable functional safety standards and
requirements. Nonetheless, such components are subject to these terms.

No TI components are authorized for use in FDA Class III (or similar life-critical medical equipment) unless authorized officers of the parties
have executed a special agreement specifically governing such use.

Only those TI components which TI has specifically designated as military grade or "enhanced plastic" are designed and intended for use in
military/aerospace applications or environments. Buyer acknowledges and agrees that any military or aerospace use of TI components
which have not been so designated is solely at the Buyer's risk, and that Buyer is solely responsible for compliance with all legal and
regulatory requirements in connection with such use.

TI has specifically designated certain components as meeting ISO/TS16949 requirements, mainly for automotive use. In any case of use of
non-designated products, TI will not be responsible for any failure to meet ISO/TS16949.

Products                                              Applications
Audio
Amplifiers                    www.ti.com/audio        Automotive and Transportation  www.ti.com/automotive
Data Converters                                                                      www.ti.com/communications
DLP Products                 amplifier.ti.com        Communications and Telecom     www.ti.com/computers
DSP                                                                                  www.ti.com/consumer-apps
Clocks and Timers             dataconverter.ti.com    Computers and Peripherals      www.ti.com/energy
Interface                                                                            www.ti.com/industrial
Logic                         www.dlp.com             Consumer Electronics           www.ti.com/medical
Power Mgmt                                                                           www.ti.com/security
Microcontrollers              dsp.ti.com              Energy and Lighting            www.ti.com/space-avionics-defense
RFID                                                                                 www.ti.com/video
OMAP Applications Processors  www.ti.com/clocks       Industrial
Wireless Connectivity                                                                e2e.ti.com
                              interface.ti.com        Medical

                              logic.ti.com            Security

                              power.ti.com            Space, Avionics and Defense

                              microcontroller.ti.com  Video and Imaging

                              www.ti-rfid.com

                              www.ti.com/omap         TI E2E Community

                              www.ti.com/wirelessconnectivity

Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                     Copyright 2015, Texas Instruments Incorporated

小广播

TLC5928PW器件购买:

数量 单价(人民币) mouser购买
1 ¥10.20 购买
10 ¥8.63 购买
100 ¥6.93 购买
500 ¥6.04 购买
1000 ¥5.01 购买
2000 ¥4.66 购买
5000 ¥4.49 购买
10000 ¥4.32 购买

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved