电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

TDA7719

器件型号:TDA7719
器件类别:消费器件
文件大小:544.6KB,共0页
厂商名称:STMICROELECTRONICS [STMicroelectronics]
厂商官网:http://www.st.com/
下载文档

TDA7719在线购买

供应商 器件名称 价格 最低购买 库存  
TDA7719 ¥30 1 点击查看 点击购买

器件描述

2 CHANNEL(S), TONE CONTROL CIRCUIT,

2 通道, 音调控制电路,

参数

TDA7719功能数量 1
TDA7719端子数量 28
TDA7719最大工作温度 85 Cel
TDA7719最小工作温度 -40 Cel
TDA7719最大供电/工作电压 10 V
TDA7719最小供电/工作电压 7.5 V
TDA7719加工封装描述 ROHS COMPLIANT, MO-153交流, TSSOP-28
TDA7719无铅 Yes
TDA7719欧盟RoHS规范 Yes
TDA7719状态 ACTIVE
TDA7719工艺 BICMOS
TDA7719包装形状 矩形的
TDA7719包装尺寸 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
TDA7719表面贴装 Yes
TDA7719端子形式 GULL WING
TDA7719端子间距 0.6500 mm
TDA7719端子涂层 NOT SPECIFIED
TDA7719端子位置
TDA7719包装材料 塑料/环氧树脂
TDA7719温度等级 INDUSTRIAL
TDA7719波段数 3
TDA7719消费IC类型 音调控制电路
TDA7719信道分离 90 dB
TDA7719通道数 2

文档预览

TDA7719器件文档内容

                                                                         TDA7719

                                                         3 band car audio processor

Features                                                             TSSOP28

Input multiplexer                                 Mute functions
    Multiple input configuration for different       Direct mute
        application                                    Digitally controlled SoftMute with 4
                                                          programmable mute-times
Loudness
    2nd order frequency response                 Offset detection
    Programmable center frequency                   Offset voltage detection circuit for on-board
    15dB with 1dB steps                                 power amplifier failure diagnosis
    Selectable high frequency boost
    Selectable flat-mode                         Level meter
                                                       Provide rectified level voltage of main
Volume                                                   source signal (before loudness)
    +15dB to -15dB with 1dB step resolution
    Soft-step control with programmable blend    Rear seat selector
        times                                          Full source selector for rear seat output

Bass                                              Mixing selector
    2nd order frequency response
    Center frequency programmable in 4 steps    Description
    Q programmable 1.0/1.25/1.5/2.0
    DC gain programmable                        The TDA7719 is a high performance signal
    -15 to 15dB range with 1dB resolution       processor specifically designed for car radio
                                                  applications. The device includes a high
Middle                                           performance audioprocessor with fully integrated
    2nd order frequency response                audio filters and new Soft Step architecture. The
    Center frequency programmable in 4 steps    digital control allows programming in a wide range
    Q programmable 0.5/0.75/1.0/1.25            of filter characteristics. By the use of BCMOS-
    -15 to 15dB range with 1dB resolution       process and liner signal processing low distortion
                                                  and low noise are obtained.
Treble
    2nd order frequency response                Table 1. Device summary
    Center frequency programmable in 4 steps
    -15 to 15dB range with 1dB resolution              Order code  Package     Packing
                                                                                   Tube
Speaker                                                 TDA7719     TSSOP28
    4 independent soft step speaker controls                                Tape and reel
    0dB to -79dB with 1dB steps                        TDA7719TR   TSSOP28
    Direct mute

Subwoofer
    2nd order low pass filter with
        programmable cut off frequency
    2 independent soft step level control,

January 2008                                      Rev 2                       1/45

                                                                              www.st.com               1
Contents  TDA7719

Contents

1     Block circuit diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6

2     Pin connections and pin descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . 7

      2.1 Pin connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7

      2.2 Pin description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7

3     Electrical specifications and characteristics . . . . . . . . . . . . . . . . . . . . . 9

      3.1 Thermal data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9

      3.2 Absolute maximum ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9

      3.3 Electrical characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9

4     Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13

      4.1 Input stages . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13

      4.2 Mixing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15

      4.3 Loudness . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16

          4.3.1 Loudness attenuation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16

          4.3.2 Peak frequency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17

          4.3.3 High frequency boost . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17

          4.3.4 Flat mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18

      4.4 SoftMute . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18

      4.5 SoftStep volume . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18

      4.6 Bass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18

          4.6.1 Bass attenuation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19

          4.6.2 Bass center frequency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19

          4.6.3 Bass quality factors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20

          4.6.4 DC mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20

      4.7 Middle . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21

          4.7.1 Middle attenuation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21

          4.7.2 Middle center frequency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21

          4.7.3 Middle quality factors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22

      4.8 Treble . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22

          4.8.1 Treble attenuation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22

          4.8.2 Treble center frequency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23

2/45
TDA7719  Contents

         4.9 Subwoofer Filter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
         4.10 Softstep control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
         4.11 DC offset detector and level meter option . . . . . . . . . . . . . . . . . . . . . . . . 25
         4.12 DC offset detector . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
         4.13 Level meter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
         4.14 Output gain control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
         4.15 Audioprocessor testing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
         4.16 Test circuit (3 x QD + 1 x FD + DC offset detector) . . . . . . . . . . . . . . . . . 27

5        I2C Bus specification . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28

         5.1 Interface protocol . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28

         5.1.1 Receive mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28

         5.1.2 Transmission mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28

         5.1.3 Reset condition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28

         5.2 Data byte specification . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30

6        Package information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43

7        Revision history . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44

         3/45
List of tables  TDA7719

List of tables

Table 1.   Device summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
Table 2.   Pin description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Table 3.   Thermal data. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Table 4.   Absolute maximum ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Table 5.   Electrical characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Table 6.   Input pin configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Table 7.   Selector configuration matrix . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
Table 8.   Available sources for mixing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Table 9.   Subaddress (receive mode) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Table 10.  Input configuration / main selector (0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Table 11.  2nd Source selector / direct path (1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Table 12.  Mixing source / mixing gain (2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Table 13.  Mix control / level meter / dc offset detector configure (3) . . . . . . . . . . . . . . . . . . . . . . . . . 33
Table 14.  Soft mute / others (4) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Table 15.  SoftStep I (5). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Table 16.  SoftStep II / DC detector (6) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Table 17.  Loudness (7) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Table 18.  Volume / output gain (8) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Table 19.  Treble filter (9) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Table 20.  Middle filter (10) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Table 21.  Bass filter (11). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Table 22.  Subwoofer / middle / bass (12) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Table 23.  Speaker attenuation (LF/RF/LR/RR) (13-16) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Table 24.  Subwoofer attenuation (subwoofer L/subwoofer R) (17-18) . . . . . . . . . . . . . . . . . . . . . . . . 40
Table 25.  Testing audio processor 1 (19) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Table 26.  Testing audio processor 2 (20) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
Table 27.  Document revision history . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44

4/45
TDA7719          List of figures

List of figures

Figure 1.   Block circuit diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
Figure 2.   Pin connections (top view) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Figure 3.   QD and FD configuration of QD4/FD4 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Figure 4.   Block diagram of mixing stage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Figure 5.   Loudness attenuation @ fP = 400Hz. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Figure 6.   Loudness center frequencies @ Attn. = 15dB. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Figure 7.   Loudness attenuation, fc=2.4kHz . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Figure 8.   Softmute timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Figure 9.   Bass Control @ fC = 80Hz, Q = 1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Figure 10.  Bass center frequencies @ gain = 14dB, Q = 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Figure 11.  Bass quality factors @ gain = 14dB, fC = 80Hz . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Figure 12.  Bass normal and DC mode @ Gain = 14dB, fc = 80Hz . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Figure 13.  Middle control @ fC = 1 kHz, Q = 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Figure 14.  Middle center frequencies @ gain = 14dB, Q = 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Figure 15.  Middle quality factors @ gain = 14dB, fc = 1kHz . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Figure 16.  Treble Control @ fC = 17.5kHz. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Figure 17.  Treble center frequencies @ gain = 14dB . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Figure 18.  Subwoofer control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Figure 19.  DC offset detection circuit (simplified) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Figure 20.  Test circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Figure 21.  TSSOP28 mechanical data and package dimensions . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43

                 5/45
6/45                                                                                                                                                                                   1                      Block circuit diagram

                                                                MUTE                                                                                  Figure 1. Block circuit diagram  Block circuit diagram

       QD1L                          MAIN       LOUDNESS        SOFT  VOLUME TREBLE MIDDLE  BASS                             MONO         MIX  OUTLF
       QD1G                      SELECTOR                       MUTE                                                         FADER             OUTRF
       QD1R                                                                                                                                    OUTLR
       QD2L                        DIRECT                                                                                    MONO         MIX  OUTRR
       QD2G                          PATH                                                                                    FADER             OUTL2
       QD2R                                                                                                                                    OUTR2
       QD3L   INPUT MULTIPLEXER     REAR                                                                                     MONO         MIX
       QD3G                      SELECTOR                                                                                    FADER
       QD3R
                                      MIX                                                                                    MONO         MIX
      FDL+ /                     SELECTOR                                                                                    FADER
      QD4L
      FDL+ /                              BEEP                                              SUBWOOFER                        MONO         MIX
      QD4G                                                                                         LPF                       FADER
      FDR+ /
      QD4G                                                                                                                   MONO         MIX
      FDR+ /                                                                                                                 FADER
      QD4R

                                                                                                        INPUT MUX OUT     DC-Offset
                                                                                                                       Detector / Level
                                                        SUPPLY         DIGITAL  I2C BUS
                                                VDD CREF GND          CONTROL                                                Meter

                                                                                SCL SDA                 WIN_IN /       WIN_TC / DC_ERR /
                                                                                                          BEEP
                                                                                                                       VREF  LMOUT

                                                                                                                                                                                                              TDA7719
TDA7719                                              Pin connections and pin descriptions

2        Pin connections and pin descriptions

2.1      Pin connections

         Figure 2. Pin connections (top view)

2.2      Pin description

         Table 2. Pin description

         No.  Pin name                               Description                        I/O

         1 QD1L / SE1L / MD3+ QD1 left input or SE1 left or MD3 positive input          I/O

         2 QD1R / SE1R / MD3- QD1 right input or SE1 right input or MD3 negative input  I/O

         3    QD1G / SE2L          QD1 common input or SE2 left input                   I/O

         4    QD2G / SE2R          QD2 common input or SE2 right input                  I/O

         5    QD2L / SE3L          QD2 left input or SE3 left input                     I/O

         6    QD2R / SE3R          QD2 right input or SE3 right input                   I/O

         7    QD3L                 QD3 left input                                       I/O

         8    QD3G                 QD3 common input                                     I/O

         9    QD3R                 QD3 right input                                      I/O

                                                                                        7/45
Pin connections and pin descriptions                                            TDA7719

      Table 2. Pin description (continued)

      No.  Pin name                                          Description                              I/O

      10   QD4L / FD4+ / SE4L /       QD4 left input or FD4L positive input or SE4 left input or MD1  I/O
                     MD1+             positive input

      11   QD4G / FD4L- / SE4R / QD4 common input or FD4L negative input or SE4 right input           I/O

           MD1-                       or MD1 negative input

      12   QD4G / FD4R- / SE5L /      QD4 common input or FD4R negative input or SE5 left input or    I/O
                       MD2-           MD2 negative input

      13   QD4R / FD4R+ / SE5R / QD4 right input or FD4R positive input or SE5 right input or         I/O

           MD2+                       MD2 positive input

      14   CREF                       Reference capacitor                                             O

      15   GND                        Ground                                                          S

      16   OUTR2                      Subwoofer output / 2nd right output                             O

      17   OUTL2                      Subwoofer output / 2nd left output                              O

      18   OUTRF                      Front right output                                              O

      19   OUTRR                      Rear right output                                               O

      20   OUTLR                      Rear left output                                                O

      21   OUTLF                      Front left output                                               O

      22   WinTC / VREF               DC offset detector filter or Vref output                        O

      23   MUTE                       I2C bus data                                                    I/O

      24   VDD                        Supply                                                          S

      25   SCL                        I2C bus clock                                                   I

      26   SDA                        I2C bus data                                                    I/O

      27 DC_ERR / LMOUT DC offset detector output or Level meter output                               O

      28   WIN_IN / Beep              DC offset detector input or Beep input (Mono Single-Ended       I
                                      input)

8/45
TDA7719                                              Electrical specifications and characteristics

3          Electrical specifications and characteristics

3.1        Thermal data

           Table 3. Thermal data

                Symbol                  Description                       Value           Unit
                                                                           114            C/W
                Rth-j amb    Thermal resistance junction to ambient

3.2        Absolute maximum ratings

           Table 4. Absolute maximum ratings

                Symbol                  Parameter                         Value           Unit

                   VS        Operating supply voltage                     10.5            V
                Vin_max      Maximum voltage for signal input pins
                             Operating ambient temperature                7               V
                 Tamb        Storage temperature range
                  Tstg                                                    -40 to 85       C

                                                                          -55 to 150      C

3.3        Electrical characteristics

           VS = 8.5V; Tamb= 25C; RL= 10k; all gains = 0dB; f = 1kHz; unless otherwise specified

Table 5. Electrical characteristics

   Symbol       Parameter               Test condition               Min. Typ. Max. Unit

Supply

     Vs    Supply voltage                                            7.5  8.5         10      V

     Is    Supply current                                            25   35          45     mA

Input selector

     Rin   Input resistance             All single ended inputs(1)   70 100 130               k
                                        Input Gain = 0dB
     VCL   Clipping level                                            1.8  2               VRMS
                                                                                           dB
     SIN   Input separation                                          80 100

Differential stereo inputs

      Rin  Input resistance             Differential                 70 100 130               k
   CMRR1                                VCM=1 VRMS@ 1kHz
   CMRR2   Common mode rejection ratio  VCM=1 VRMS@ 10kHz            46                       dB
           for main source
     eNo                                VCM=1 VRMS@ 1kHz             46   60                  dB
           Common mode rejection ratio
           for 2nd source               20Hz-20kHz, A-weighted;      46   60                  dB
                                        all stages 0dB
           Output noise @ speaker                                         12          30      V
           outputs

                                                                                                  9/45
Electrical specifications and characteristics                                        TDA7719

Table 5. Electrical characteristics (continued)

Symbol                  Parameter              Test condition        Min. Typ. Max. Unit

Loudness control

AMAX          Max attenuation                                        17   15   13    dB
ASTEP         Step resolution
                                                                     0.5  1    1.5   dB

                                         fP1                         360 400 440     Hz

fPeak(2) Peak frequency                  fP2                         720 800 880     Hz

                                         fP3                         2200 2400 2600  Hz

Volume control

GMAX          Max gain                                               13   15   17    dB
AMAX          Max attenuation
ASTEP         Step resolution                                        -17 -15 -13     dB
              Attenuation set error
  EA          Tracking error                                         0.5  1    1.5   dB
  ET
                                                                     -0.75 0 +0.75 dB

                                                                               2     dB

VDC           DC steps                   Adjacent attenuation steps       0.1  3     mV

                                         From 0dB to GMIN                 0.5  5     mV

Soft mute     Mute attenuation                                       80   100        dB
    AMUTE

                                         T1                          0.16 0.48 0.80  ms

       TD     Delay time                 T2                          0.32 0.96 1.6   ms

                                         T3                          3    8    13    ms

                                         T4                          10   16   20    ms

VTH Low       Low threshold for SM pin                                         0.6   V
VTH High      High threshold for SM pin
              Internal pull-up resistor                              2.7             V
  RPU         Internal pull-up Voltage
  VPU                                                                32   45   58    k

                                                                     3.1  3.3  3.5   V

Bass control

                                         fC1                         54   60   66    Hz
                                         fC2
       Fc     Center frequency           fC3                         72   80   88    Hz
                                         fC4
                                         Q1                          90   100 110    Hz
                                         Q2
                                         Q3                          180 200 220     Hz
                                         Q4
                                                                     0.9  1    1.1
                                         DC = off
QBASS(2) Quality factor                                              1.1 1.25 1.4
                                         DC = on, Gain = 15dB
                                                                     1.3  1.5  1.7

                                                                     1.8  2    2.2

CRANGE        Control range                                          14 15 16     dB
ASTEP        Step resolution
                                                                     0.5  1    1.5   dB
DCGAIN        Bass-DC-gain
                                                                     -1   0    +1    dB

                                                                     3.5 4.4 5.5    dB

10/45
TDA7719                                          Electrical specifications and characteristics

Table 5. Electrical characteristics (continued)

Symbol                Parameter  Test condition              Min. Typ. Max. Unit

Middle control

CRANGE   Control range                                       14 15 16     dB
ASTEP   Step resolution
                                                             0.5  1    1.5   dB

                                 fC1                         400 500 600     Hz
                                 fC2
fc(2)    Center frequency        fC3                         0.8  1    1.2   kHz
                                 fC4
                                 Q1                          1.2  1.5  1.8   kHz
                                 Q2
                                 Q3                          2    2.5  3     kHz
                                 Q4
                                                             0.45 0.5 0.55
                                 fC1
QBASS(2) Quality factor          fC2                         0.65 0.75 0.85
                                 fC3
                                 fC4                         0.9  1    1.1

                                 Adjacent attenuation steps  1.1 1.25 1.4

Treble control                   d = 0.3%; Byte8_D6=1
                                 d = 1%; Byte8_D6=0
CRANGE   Clipping level                                      14 15 16     dB
ASTEP   Step resolution
                                                             0.5  1    1.5   dB

                                                             8    10   12    kHz

fc(2)    Center frequency                                    10 12.5 15      kHz

                                                             12   15   18    kHz

                                                             14 17.5 21      kHz

Speaker attenuators

AMIN    Min attenuation                                     -1   0    1     dB
AMAX     Max attenuation
ASTEP    Step resolution                                     -89 -79 -69     dB
AMUTE    Mute attenuation
         Attenuation set error                               0.5  1    1.5   dB
  EE     DC steps
VDC                                                         80   90         dB

                                                                       2     dB

                                                                  0.1  5     mV

Audio outputs

VCL      Clipping level                                      2               VRMS

                                                             2.2             VRMS

ROUT     Output impedance                                         30   100   
RL      Output load resistance
CL      Output load capacitor                               2               k
VDC      DC voltage level
                                                                       10    nF

                                                             3.8  4.0  4.2   V

Subwoofer attenuator

GMAX     Max gain                                            14   15   16    dB
AMAX     Max attenuation
ASTEP    Step resolution                                     -89 -79 -69     dB
AMUTE    Mute attenuation
         Attenuation set error                               0.5  1    1.5   dB
  EE
                                                             80   90         dB

                                                                       2     dB

                                                                             11/45
Electrical specifications and characteristics                                                                 TDA7719

Table 5. Electrical characteristics (continued)

Symbol                   Parameter                Test condition         Min. Typ. Max. Unit

VDC          DC steps                       Adjacent attenuation steps         0.1                       5    mV

Subwoofer lowpass

                                            fLP1                         72    80                        88   Hz

fLP(2)       Lowpass corner frequency       fLP2                         108 120 132                          Hz

                                            fLP3                         144 160 176                          Hz

DC offset detection circuit

                                            V2                           20 50 80                          mV

       Vth   Zero comp window size          V3                           30 75 110 mV

                                            V4                           60 100 140 mV

                                                                         5     11                        25   s

       tsp   Max rejected spike length                                   10    22                        50   s

                                                                         15    33                        75   s

                                                                         20    44   100                       s

ICHDCErr     DCErr charge current                                        1     5                         10   A
IDISDCErr    DCErr discharge current
             DCErr high volotage                                         3.5   5                         6.5  mA
  VOutH      DCErr low voltage
  VOutH                                                                  3     3.3                       3.6  V

                                                                               100 300                        mV

Level meter

     Vout    Output voltage range                                        0                               3.4  V
             Output level
   VLEVEL    Analog output delay time       Vin = 1Vrms                  1.2   1.6                       2.0  V
     TDEL                                   Vin = AC Grounded
General                                                                  -0.5  0                         0.5  V

                                                                               2                              s

                                            BW=20Hz to 20kHz A-                12                        30   V
                                            Weighted, all gain = 0dB
eNO          Output noise
                                            BW=20Hz - 20kHz A-
                                            Weighted, Output muted             6                         25   V

S/N          Signal to noise ratio          all gain = 0dB, A-weighted;        104                            dB
                                            Vo = 2VRMS

       D     Distortion                     VIN =1VRMS; all stages 0dB         0.01 0.2                       %

       SC    Channel separation left/right                               80    90                             dB

1. When DC offset detector is not used, the impedance of mono single-ended input is 50k instead of 100k

2. Minimun, typical and maximum are calculate in according to simulation result. Functionality is guaranteed by measuring a
     directly correlated parameter.

12/45
TDA7719                                                                                    Description

4        Description

4.1      Input stages

Note:    The input stage (Main source and 2nd source) is configurable to adapt to different
         application. There are 7 different configurations which provide different input structure and
         different number of input sources as shown below.
          4 x QD,
          2 x QD + 3 x SE,
          1 x QD + 5 x SE,
          1 x QD + 3 x SE + 2 x MD,
          3 x QD + 1 x FD,
          3 x QD + 2 x SE,
          1 x QD + 2 x SE + 1 x FD + 1 x MD,
          1 x QD + 3 x SE + 1 x FD

         QD = Quasi-Differential, SE = Single-ended input, FD = Full Differential, MD = mono
         Differential
         The configuration of the input stage is controlled by `Input Configuration' bits in I2C control
         table (Byte0 Bit5~Bit7). The table blow shows the configuration of input pins in different
         configurations.

Table 6. Input pin configuration

                                       Configuration bits (Byte0 Bit7~Bit5)

Pin Pin name "000"          "001"      "010"      "011"      "100"       "101"      "110"       "111"

                 CFG0       CFG1       CFG2       CFG3       CFG4        CFG5       CFG6        CFG7

1   QD1L_SE1L    QD1L       SE1L       SE1L       SE1L       QD1L        QD1L       MD3+        SE1L
    _MD3+

                                  IN0        IN0        IN0                                IN7         IN0

2   QD1R_SE1R    QD1R IN0 SE1R         SE1R       SE1R       QD1R IN0 QD1R IN0 MD3-             SE1R
    _MD3-

3 QD1G_SE2L      QD1G       SE2L       SE2L       SE2L       QD1G        QD1G       SE2L        SE2L
4 QD2G_SE2R      QD2G                                                    QD2G
                                  IN4        IN4        IN4                                IN4         IN4

                            SE2R       SE2R       SE2R       QD2G                   SE2R        SE2R

5 QD2L_SE3L      QD2L IN1 SE3L         SE3L       SE3L       QD2L IN1 QD2L IN1 SE3L             SE3L
6 QD2R_SE3R
                                  IN1        IN1        IN1                                IN1         IN1

                 QD2R       SE3R       SE3R       SE3R       QD2R        QD2R       SE3R        SE3R

7 QD3L           QD3L       QD3L       QD3L       QD3L       QD3L        QD3L       QD3L        QD3L

8 QD3G           QD3G IN2 QD3G IN2 QD3G IN2 QD3G IN2 QD3G IN2 QD3G IN2 QD3G IN2 QD3G IN2

9 QD3R           QD3R       QD3R       QD3R       QD3R       QD3R        QD3R       QD3R        QD3R

10  QD4L_FD4+    QD4L       QD4L       SE4L       MD1+       FD4L+       SE4L       FD4L+       FD4L+ IN3
    _SE4L_MD1+

                                             IN5        IN3                    IN5

11  QD4G_FD4L    QD4G       QD4G       SE4R       MD1-       FD4L-       SE4R       FD4L-       FD4L-
    _SE4R_MD1-

                       IN3        IN3                               IN3                    IN3

12  QD4G_FD4R_S  QD4G       QD4G       SE5L       MD2-       FD4R-       SE5L       FD4R-       FD4R-
    E5L_MD2-

                                             IN6        IN3                    IN6

13  QD4R_FD4R+_  QD4R       QD4R       SE5R       MD2+       FD4R        SE5R       FD4R+       FD4R+
    SE5R_MD2+                                                   +

                                                                                                       13/45
Description                                                              TDA7719

             With different input configuration, the input source can be selected with input selector
             (Byte0/1 Bit0~Bit2). The following matrix defines the selector configuration of different input
             sources dependant on the configuration bits.

             Table 7. Selector configuration matrix

             Selector Bits 000  001  010             011  100  101  110  111

             (Byte0/1

             Bit2~Bit0)  IN0    IN1  IN2             IN3  IN4  IN5  IN6  IN7

             CFG0        QD1    QD2 QD3 QD4               NA   NA   NA   NA
             CFG1        SE1
             CFG2        SE1    SE3  QD3             QD4  SE2  NA   NA   NA
             CFG3        SE1
             CFG4        QD1    SE3  QD3             NA   SE2  SE4  SE5  NA
             CFG5        QD1
             CFG6        NA     SE3  QD3 MD1/2 SE2             NA   NA   NA
             CFG7        SE1
                                QD2 QD3              FD   NA   NA   NA   NA

                                QD2 QD3              NA   NA   SE4  SE5  NA

                                SE3  QD3             FD   SE2  NA   NA   MD3

                                SE3  QD3             FD   SE2  NA   NA   NA

Note:        In each configuration, only the green cells are allowed. The red cells is not allowed.
             MD1/MD2 selection is defined by extra bit `MD1/2 selection' in I2C control table (Bit3 of
             Byte0/1).

             The input stage can be configured to 0dB or 3dB gain with I2C bus. The 0dB configuration
             allows up to 2Vrms input signal level, while with 3dB gain, the internal signal will start to clip
             when input signal level is higher than 1.414Vrms.

             The Pin10~Pin13 can be configured as full differential input stage or quasi-differential input.
             When it is configured as quasi-differential input, both Pin11 and Pin12 are used as the QD
             common input pins. These two pins must be connected together externally in application. In

             this case the input impedance of QD4 common is reduced to 50k (half of QD4 left and

             right input). The diagram below shows both QD and FD configuration of QD4/FD4.

14/45
TDA7719                                                                                                       Description

         Figure 3. QD and FD configuration of QD4/FD4                 QUASI DIFFERENTIAL

                                                   FULL DIFFERENTIAL

         FD4L+        1                           QD4L                1

                100k                                    100k

                         +                                                                                 +

                         -         OUTL                                                                    -  OUTL

         FD4L-        2                           QD4G
                                                                                2
                100k
                                                            100k

         FD4R+        1                                                                                 1
                                                                          QD4G
                100k
                                                                                     100k
                                                                                                           +
                         +                                                                                                           OUTR
                                                   OUTR
                                                                                                           -
                         -

         FD4R-        2                           QD4R                2

                100k                                    100k

4.2      Mixing

         The device provides mixing function which allows the mixing source mixed into front and
         rear speaker output independently. The mixing source can be any single-ended input,
         mono-differential input or beep input (Mono single-ended input when DC offset detector is
         not used). In order to adjust the level of mixing signal, the mixing selector is followed with a
         0dB~-31dB attenuator. The maximum mixing input signal level is 1.6Vrms for single-ended
         input and mono-differential input. For beep input, the maximum input signal level is about
         1.4Vrms. The block diagram of the mixing function is shown below.

         Figure 4. Block diagram of mixing stage

          SE Inputs      Mixing
         MD Inputs       Selector

                Beep

                                         0~-31dB

                                                                       Speaker
                                                                      Attenuator

                                                                                                                                           15/45
Description                                                                                  TDA7719

             Since the input stage of this device has different configurations, the corresponding sources
             for mixing selector are also different according to the configurations. The following table
             defines the available sources for mixing under different configurations.

             Table 8. Available sources for mixing

             Mix selector bits 000  001  010        011  100  101                     110    111

             (Byte2 Bit2~Bit0) MixIN0 MixIN1 MixIN2 MixIN3 MixIN4 MixIN5 MixIN6 MixIN7

             CFG0  NA               NA   NA         NA   NA   NA                      Beep Mute

             CFG1  SE1              SE2  SE3        NA   NA   NA                      Beep Mute

             CFG2  SE1              SE2  SE3        SE4  SE5  NA                      Beep Mute

             CFG3  SE1              SE2  SE3 MD1         NA   MD2 Beep Mute

             CFG4  NA               NA   NA         NA   NA   NA                      Beep Mute

             CFG5  NA               NA   NA         SE4  SE5  NA                      Beep Mute

             CFG6  MD3              SE2  SE3        NA   NA   NA                      Beep Mute

             CFG7  SE1              SE2  SE3        NA   NA   NA                      Beep Mute

Note:        Only green cells are allowed mixing input. The red cells are not allowed.
             The beep input is available only when DC offset detector function is not used.

4.3          Loudness

4.3.1        There are four parameters programmable in the loudness stage:

             Loudness attenuation

             Figure 5 shows the attenuation as a function of frequency at fP = 400Hz
             Figure 5. Loudness attenuation @ fP = 400Hz.

16/45
TDA7719                                                                               Description

4.3.2    Peak frequency

         Figure 6 shows the four possible peak-frequencies at 400, 800 and 2400Hz
         Figure 6. Loudness center frequencies @ Attn. = 15dB.

4.3.3    High frequency boost

         Figure 7 shows the different Loudness shapes in low & high frequency boost.
         Figure 7. Loudness attenuation, fc=2.4kHz

                                                                                      17/45
Description                                                                             TDA7719

4.3.4        Flat mode

             In flat mode the loudness stage works as a 0dB to -15dB attenuator.

4.4          SoftMute

             The digitally controlled SoftMute stage allows muting/demuting the signal with a I2C-bus
             programmable slope. The mute process can either be activated by the SoftMute pin or by
             the I2C-bus. This slope is realized in a special S-shaped curve to mute slow in the critical
             regions (see Figure 8).

             For timing purposes the Bit0 of the I2C-bus output register is set to 1 from the start of muting
             until the end of demuting.

             Figure 8. Softmute timing

                               1
                       EXT.
                       MUTE

                       +SIGNAL

                             REF

                       -SIGNAL

                                 1
                       I2C BUS

                          OUT

                                        D97AU634                                  Time

Note:        A started Mute action is always terminated and could not be interrupted by a change of the
             mute signal
4.5
             SoftStep volume
4.6
             When the volume-level is changed audible clicks could appear at the output. The root cause
             of those clicks could either be a DC Offset before the volume-stage or the sudden change of
             the envelope of the audio signal. With the SoftStep feature both kinds of clicks could be
             reduced to a minimum and are no more audible. The blend-time from one step to the next is
             programmable as 5ms or 10ms. The softstep control is described in detail in Chapter 4.10.

             Bass

             There are four parameters programmable in the bass stage:

18/45
TDA7719                                                                               Description

4.6.1    Bass attenuation

         Figure 9 shows the attenuation as a function of frequency at a center frequency of 80Hz.
         Figure 9. Bass Control @ fC = 80Hz, Q = 1

4.6.2    Bass center frequency

         Figure 10 shows the four possible center frequencies 60, 80, 100 and 200Hz.
         Figure 10. Bass center frequencies @ gain = 14dB, Q = 1

                                                                                      19/45
Description                                                                         TDA7719

4.6.3        Bass quality factors

             Figure 11 shows the four possible quality factors 1, 1.25, 1.5 and 2.
             Figure 11. Bass quality factors @ gain = 14dB, fC = 80Hz

4.6.4        DC mode

             In this mode the DC gain is increased by 4.4dB. In addition the programmed center
             frequency and quality factor is decreased by 25% which can be used to reach alternative
             center frequencies or quality factors.

             Figure 12. Bass normal and DC mode @ Gain = 14dB, fc = 80Hz

             The center frequency, Q and DC-mode can be set fully independently.

20/45
TDA7719  Description

4.7      Middle

4.7.1    There are three parameters programmable in the middle stage:

         Middle attenuation

         Figure 13 shows the attenuation as a function of frequency at a center frequency of 1kHz.
         Figure 13. Middle control @ fC = 1 kHz, Q = 1

4.7.2    Middle center frequency

         Figure 14 shows the four possible center frequencies 500Hz, 1kHz, 1.5kHz and 2.5kHz.
         Figure 14. Middle center frequencies @ gain = 14dB, Q = 1

         21/45
Description                                                                            TDA7719

4.7.3        Middle quality factors

             Figure 15 shows the four possible quality factors 0.5, 0.75, 1 and 1.25.
             Figure 15. Middle quality factors @ gain = 14dB, fc = 1kHz

4.8          Treble

4.8.1        There are two parameters programmable in the treble stage:

             Treble attenuation

             Figure 16 shows the attenuation as a function of frequency at a center frequency of 17.5kHz
             Figure 16. Treble Control @ fC = 17.5kHz.

22/45
TDA7719                                Description

4.8.2    Treble center frequency

         Figure 17 shows the four possible center frequencies 10k, 12.5k, 15k and 17.5kHz.
         Figure 17. Treble center frequencies @ gain = 14dB

4.9      Subwoofer Filter

         The subwoofer lowpass filter has Butterworth characteristics with programmable cut-off
         frequency (80 / 120 / 160Hz). The output phase can be selected between 0deg and 180deg.
         The input of subwoofer takes signal from bass filter output or output of input mux.

         Figure 18. Subwoofer control

                                                                                            23/45
Description                                                             TDA7719

4.10         Softstep control

             In this device, the softstep function is available for volume, speaker, loudness, treble, middle
             and bass block. With softstep function, the audible noise of DC offset or the sudden change
             of signal can be avoided when adjusting gain setting of the block.

             For each block, the softstep function is controlled by softstep on/off control bit in the control
             table. The softstep transient time selection (5ms or 10ms) is common for all blocks and it is
             controlled by softstep time control bit. The softstep operation of all blocks has a common
             centralized control. In this case, a new softstep operation can not be started before the
             completion previous softstep.

             There are two different modes to activate the softstep operation. The softstep operation can
             be started right after I2C data sending, or the softstep can be activated in parallel after data
             sending of several different blocks. The two modes are controlled by the `act bit' (it is
             normally bit7 of the byte.) of each byte. When act bit is `0', which means action, the softstep
             is activated right after the date byte is sent. When the act bit is `1', which means wait, the
             block goes to wait for softstep status. In this case, the block will wait for some other block to
             activate the operation. The softstep operation of all blocks in wait status will be done
             together with the block which activate the softstep. With this mode, all specific blocks can do
             the softstep in parallel. This avoids waiting when the softstep is operated one by one.

             Chip Addr Sub Addr 0xxxxxxx

                                                 | Softstep start here

             Chip Addr Sub Addr 1xxxxxxx 1xxxxxxx  ...... 0xxxxxxx

                                                                          | Softstep start

                                                                        here for all

             1. It is not allowed to cross 0dB with softstep directly. From plus gain to minus gain, it must
                   go to +0dB first, then destination. From minus gain to plus gain, it must go to -0dB first,
                   and then destination.

             2. When one block is in `wait for softstep' status, it is not allowed to send data to this block
                   again before its softstep is completed.

             3. To know if there is a softstep in operation, it is possible to monitor the `busy' signal by
                   I2C transmission mode (Section 5.1.2). When softstep is busy (busy=0), it is better to
                   wait before sending new data until it is free (busy=1).

24/45
TDA7719   Description

4.11      DC offset detector and level meter option

Caution:  This device provide DC offset detector function and level meter function option. In one
          specific application, only one of the function can be used. The configuration of the function
          is controlled by I2C bus (Byte3 Bit7).

          When the device uses DC offset detector function, Pin22, Pin27 and Pin28 are used as
          WinTC, DCErr and WinIN for DC offset detector. When it is configured as level meter, DCErr
          becomes level meter output. In the mean time, WinIN is used as beep input (Mono single-
          ended input for mixing), and WinTC becomes a reference voltage output (4V external DC
          voltage or 3.3V internal reference voltage).

          DC offset detector and level meter / Vref output / Beep / (mono single sided input) can not
          be used at the same time.

4.12      DC offset detector

          Using the DC offset detection circuit (Figure 19) an offset voltage difference between the
          audio power amplifier and the APR's Front and Rear outputs can be detected, preventing
          serious damage to the loudspeakers. The circuit compares whether the signal crosses the
          zero level inside the audio power at the same time as in the speaker cell. The output of the
          zero-window-comparator of the power amplifier must be connected with the WinIn-input of
          the APR. The WinIn-input has an internal pull-up resistor connected to 5.5Volts. It is
          recommended to drive this pin with open-collector outputs only.

          To compensate for errors at low frequencies the WinTC-pin are implemented, with external
          capacitors introducing the same delay  = 7.5k * Cext as the AC-coupling between the APR
          and the power amplifier introduces. For the zero window comparators, the time constant for
          spike rejection as well as the threshold are programmable.

          For electrical characteristics see Chapter 3 on page 9.

          A low-active DC-offset error signal appears at the DCErr output if the next conditions are
          both true:

                a) Front and rear outputs are inside zero crossing windows.
                b) The Input voltage VWinIn is logic low whenever at least one output of the power

                      amplifier is outside the zero crossing windows.

          After power-on, the external attached capacitor is rapidly charged (fast-charge) to overcome
          a false indication.

          25/45
Description                                                           TDA7719
                 Figure 19. DC offset detection circuit (simplified)

4.13   Level meter

       In case of not using DC offset detector, the three pins used for this function can be
       configured as other functions. Pin27 (DC_Err / LMOUT) then becomes the level meter
       output. The level meter block takes signal after main input selector and mix signal into mono,
       then rectify the signal and detect the peak of the signal. The output stage of level meter
       removes the DC voltage of the signal and the output voltage level shows exactly the Vpeak
       of signal. Since the discharge time constant of the level meter is quite slow, it is necessary to
       reset level meter regularly (with I2C bus control Byte3 Bit6) to get correct peak information of
       the signal.

4.14   Output gain control

       The output stage of the device can provide a option to have additional 1dB gain in order to
       boost the maximum output level to 2.2Vrms with maximum 1% distortion.

4.15   Audioprocessor testing

       In the test mode, which can be activated by setting bit D7 of the I2C subaddress byte and bit
       D0 of the testing-audioprocessor byte, several internal signals are available at the QD1L pin.
       In this mode, the input resistance of 100kOhm is disconnected from the pin. Internal signals
       available for testing are listed in the data-byte specification.

26/45
TDA7719                                                       Description

4.16     Test circuit (3 x QD + 1 x FD + DC offset detector)

         Figure 20. Test circuit

                                                              27/45
I2C Bus specification                                                     TDA7719

5      I2C Bus specification

5.1    Interface protocol

5.1.1  The interface protocol comprises:
        a start condition (S)
        a chip address byte (the LSB determines read/write transmission)
        a subaddress byte
        a sequence of data (N-bytes + acknowledge)
        a stop condition (P)
        the max. clock speed is 500kbits/s
        3.3V logic compatible

       Receive mode

S 1 0 0 0 1 0 0 R/W ACK TS X AI A4 A3 A2 A1 A0 ACK DATA ACK P

               S = Start
               R/W = "0" -> Receive Mode (Chip can be programmed by P)

                             "1" -> Transmission Mode (Data could be received by P)
               ACK = Acknowledge
               P = Stop

5.1.2  TS = Testing mode
       AI = Auto increment

       Transmission mode

   S 1 0 0 0 1 0 0 R/W ACK X X X X X X BZ SM ACK P

                 SM = Soft mute activated for main channel
                 BZ = Softstep Busy (`0' = Busy)
                 X = Not Used
                 The transmitted data is automatic updated after each ACK. Transmission can be repeated
                 without new chip address.

5.1.3  Reset condition

       A Power-On-Reset is invoked if the supply voltage is below than 3.5V. After that the registers
       are initialized to the default data written in following tables.

28/45
TDA7719                                                                  I2C Bus specification

Table 9. Subaddress (receive mode)

MSB                                 LSB

                                                              Function

I2 I1 I0 A4 A3 A2 A1 A0

                                         Testing Mode

0                                        Off

1                                        On

     x                                   Not Used

                                         Auto Increment Mode

         0                               Off

         1                               On

            0  0  0  0              0 Input Configuration / Main Source Selector

            0  0  0  0              1 2nd Source Selector / Direct Path

            0  0  0  1              0 Mixing Source / Mixing Gain

            0  0  0  1              1 Mix Control / Level Meter / DC Offset Detector Config

            0  0  1  0              0 Soft Mute / Others

            0  0  1  0              1 Soft Step I

            0  0  1  1              0 Soft Step II / DC-detector

            0  0  1  1              1 Loudness

            0  1  0  0              0 Volume / Output Gain

            0  1  0  0              1 Treble

            0  1  0  1              0 Middle

            0  1  0  1              1 Bass

            0  1  1  0              0 Subwoofer / Middle / Bass

            0  1  1  0              1 Speaker Attenuator Left Front

            0  1  1  1              0 Speaker Attenuator Right Front

            0  1  1  1              1 Speaker Attenuator Left Rear

            1  0  0  0              0 Speaker Attenuator Right Rear

            1  0  0  0              1 Subwoofer Attenuator Left

            1  0  0  1              0 Subwoofer Attenuator Right

            1  0  0  1              1 Testing Audio Processor 1

            1  0  1  0              0 Testing Audio Processor 2

                                                                                  29/45
I2C Bus specification                                                                        TDA7719

5.2       Data byte specification

          The default power on status of the registers is written with underline.

Table 10. Input configuration / main selector (0)  LSB
  MSB                                               D0

                                                                                   Function

D7     D6  D5          D4  D3  D2  D1

                               0   0                       Main source selector
                                                   0 IN0
                               0   0               1 IN1
                                                   0 IN2
                               0   1               1 IN3
                                                   0 IN4
                               0   1               1 IN5
                                                   0 IN6
                               1   0               1 IN7

                               1   0                       MD1/2 configuration for main selector
                                                           MD1
                               1   1                       MD2

                               1   1                       Main source input gain select
                                                           0dB
                           0                               3dB
                           1
                                                           Input configuration
                       0                                   CFG0
                       1                                   CFG1
                                                           CFG2
0      0   0                                               CFG3
                                                           CFG4
0      0   1                                               CFG5
                                                           CFG6
0      1   0                                               CFG7

0      1   1

1      0   0

1      0   1

1      1   0

1      1   1

Note:     For detailed input source and input stage configuration, please refer to Section 4.1.

30/45
TDA7719                                                   I2C Bus specification

Table 11. 2nd Source selector / direct path (1)      LSB
  MSB                                                 D0

                                                          Function

D7       D6  D5  D4  D3  D2                      D1

                         0                       0           2nd Source Selector
                                                     0 IN0
                         0                       0   1 IN1
                                                     0 IN2
                         0                       1   1 IN3
                                                     0 IN4
                         0                       1   1 IN5
                                                     0 IN6
                         1                       0   1 IN7

                         1                       0           MD1/2 Configuration for 2nd Selector
                                                             MD1
                         1                       1           MD2
                                                             2nd Source Input Gain Select
                         1                       1           0dB
                                                             3dB
                     0
                     1                                       QD2 Bypass (Front)
                                                             on
                 0                                           Off
                 1
                                                             QD3 Bypass (Rear)
             0                                               on
             1                                               Off

         0                                                   QD4 Bypass (Subwoofer)
         1                                                   on
                                                             Off
0
1

Note:       For detailed input source and input stage configuration, please refer to Section 4.1.
            To active QD3 Bypass (Rear) function, it needs to set Byte3_D4 to "Direct Path / 2nd Source"
            also.

                                                                    31/45
I2C Bus specification                                                       TDA7719

Table 12. Mixing source / mixing gain (2)      LSB
  MSB

                                                      Function

D7     D6  D5          D4  D3  D2          D1  D0

                                                    Mixing Source Selector

                               0           0   0 IN0
                               0
                               0           0   1 IN1
                               0
                               1           1   0 IN2
                               1
                               1           1   1 IN3
                               1
                                           0   0 IN4

                                           0   1 IN5

                                           1   0 IN6

                                           1   1 IN7

0      0   0           0   0                        Mixing Attenuator
                                                    0dB
0      0   0           0   1                        -1dB
                                                    -2dB
0      0   0           1   0                        -3dB
                                                    -4dB
0      0   0           1   1                        -5dB
                                                    -6dB
0      0   1           0   0                        -7dB
                                                    -8dB
0      0   1           0   1                        -9dB
                                                    -10dB
0      0   1           1   0                        -11dB
                                                    -12dB
0      0   1           1   1                        -13dB
                                                    -14dB
0      1   0           0   0                        -15dB
                                                    -16dB
0      1   0           0   1                        -17dB
                                                    -18dB
0      1   0           1   0                        -19dB
                                                    -20dB
0      1   0           1   1                        -21dB
                                                    -22dB
0      1   1           0   0                        -23dB
                                                    -24dB
0      1   1           0   1                        -25dB
                                                    -26dB
0      1   1           1   0                        -27dB
                                                    -28dB
0      1   1           1   1                        -29dB
                                                    -30dB
1      0   0           0   0                        -31dB

1      0   0           0   1

1      0   0           1   0

1      0   0           1   1

1      0   1           0   0

1      0   1           0   1

1      0   1           1   0

1      0   1           1   1

1      1   0           0   0

1      1   0           0   1

1      1   0           1   0

1      1   0           1   1

1      1   1           0   0

1      1   1           0   1

1      1   1           1   0

1      1   1           1   1

32/45
TDA7719                                                                          I2C Bus specification

Table 13. Mix control / level meter / dc offset detector configure (3)

MSB                                                                         LSB

                                                                                 Function

D7       D6  D5  D4  D3  D2  D1                                             D0

                                                                                    Mix To Front Left
                                                                            0 On
                                                                            1 Off

                                                                         0       Mix To Front Right
                                                                         1       On
                                                                                 Off
                                                            0
                                                            1                    Mix To Rear Left
                                                                                 On
                                                0                                Off
                                                1
                                                                                 Mix To Rear Right
                                    0                                            On
                                    1                                            Off

                        0                                                        Rear Speaker Input Configuration
                        1                                                        Direct Path / 2nd Source
                                                                                 Main Signal
            0
            1                                                                    Reference Output Select
                                                                                 Internal Vref (3.3V)
0                                                                                External Vref (4V)
1
                                                                                 Level Meter Reset
                                                                                 Normal
                                                                                 Reset

                                                                                 DC Offset Detector / Level Meter Config
                                                                                 Level Meter
                                                                                 DC Offset Detector

                                                                                                       33/45
I2C Bus specification                                                      TDA7719

Table 14. Soft mute / others (4)

MSB                                           LSB

                                                                 Function

D7     D6      D5      D4         D3  D2  D1  D0

                                                      Soft Mute
                                              0 On
                                              1 Off

                                          0        Pin Influence for Mute
                                          1        Pin and IIC
                                                   IIC
                                  0   0
                                                   Soft Mute Time
                                  0   1            0.48ms
                                                   0.96ms
                                  1   0            7.68ms
                                                   15.36ms
                                  1   1

                           0                       Subwoofer Input Configuration
                           1                       Input Mux
                                                   Bass Output
               0
               1                                   Subwoofer Enable (OUTL3 & OUTR3)
                                                   On
                                                   Off

            0                                      Fast Charge
            1                                      On
                                                   Off
0
1                                                  Anti-Alias Filter
                                                   On
                                                   Off (bypass)

34/45
TDA7719                                                        I2C Bus specification

Table 15. SoftStep I (5)

MSB                                       LSB

                                                               Function

D7       D6  D5           D4  D3  D2  D1  D0

                                                  Loudness Soft Step
                                          0 On
                                          1 Off

                                               Volume Soft Step

                                      0        On

                                      1        Off

                                               Treble Soft Step

                                  0            On

                                  1            Off

                                               Middle Soft Step

                              0                On

                              1                Off

                                               Bass Soft Step

                          0                    On

                          1                    Off

                                               Speaker LF Soft Step

             0                                 On

             1                                 Off

                                               Speaker RF Soft Step

         0                                     On

         1                                     Off

                                               Speaker LR Soft Step

0                                              On

1                                              Off

                                                                         35/45
I2C Bus specification                                                                TDA7719

Table 16. SoftStep II / DC detector (6)          LSB
  MSB

                                                                      Function

D7     D6  D5          D4  D3            D2  D1  D0

                                                         Speaker RR Soft Step
                                                 0 on
                                                 1 off

                                                      Subwoofer Left Soft Step

                                             0        on

                                             1        off

                                         0            Subwoofer Right Soft Step
                                         1            on
                                                      off

                           0                          Soft Step Time
                           1                          5ms
                                                      10ms

           0           0                              Zero-comparator Window size
                                                      100mV
           0           1                              75mV
                                                      50mV
           1           0

0      0                                              Spike rejection time constant
                                                      11s
0      1                                              22 s
                                                      33 s
1      0                                              44 s

1      1

36/45
TDA7719                                                       I2C Bus specification

Table 17. Loudness (7)                      LSB
  MSB

                                                              Function

D7       D6    D5       D4  D3      D2  D1  D0

                                                 Attenuation

                            0       0   0   0 0dB

                            0       0   0   1 -1dB

                            :       :   :   ::

                            1       1   1   0 -14dB

                            1       1   1   1 -15dB

               0        0                        Center Frequency
                                                 Flat
               0        1                        400Hz
                                                 800Hz
               1        0                        2400Hz

               1        1

         0                                       High Boost
         1                                       on
                                                 off

0                                                Soft Step Action
1                                                act
                                                 wait

Table 18. Volume / output gain (8)          LSB
  MSB

                                                              Function

D7       D6    D5       D4  D3      D2  D1  D0

                                                 Gain/Attenuation

                        0   0       0   0   0 -15dB

                        0   0       0   0   1 -14dB

                        :   :       :   :   ::

                        0   1       1   1   0 -1dB

                        0   1       1   1   1 0dB

                        1   1       1   1   1 0dB

                        1   1       1   1   0 +1dB

                        :   :       :   :   ::

                        1   0       0   0   1 +14dB

                        1   0       0   0   0 +15dB

               x                                 Not used

            0                                    Output Gain
            1                                    1dB
                                                 0dB
0
1                                                Soft Step Action
                                                 act
                                                 wait

                                                                        37/45
I2C Bus specification                                                   TDA7719

Table 19. Treble filter (9)

MSB                                       LSB

                                                     Function

D7     D6  D5          D4     D3  D2  D1  D0

                                               Gain/Attenuation

                       0      0   0   0   0 -15dB

                       0      0   0   0   1 -14dB

                       :      :   :   :   ::

                       0      1   1   1   0 -1dB

                       0      1   1   1   1 0dB

                       1      1   1   1   1 0dB

                       1      1   1   1   0 +1dB

                       :      :   :   :   ::

                       1      0   0   0   1 +14dB

                       1      0   0   0   0 +15dB

       0   0                                   Treble Center Frequency
                                               10.0kHz
       0   1                                   12.5kHz
                                               15.0kHz
       1   0                                   17.5kHz

       1   1

                                               Soft Step Action

0                                              act

1                                              wait

Table 20. Middle filter (10)

MSB                                       LSB

                                                     Function

D7     D6  D5          D4     D3  D2  D1  D0

                                               Gain/Attenuation

                       0      0   0   0   0 -15dB

                       0      0   0   0   1 -14dB

                       :      :   :   :   ::

                       0      1   1   1   0 -1dB

                       0      1   1   1   1 0dB

                       1      1   1   1   1 0dB

                       1      1   1   1   0 +1dB

                       :      :   :   :   ::

                       1      0   0   0   1 +14dB

                       1      0   0   0   0 +15dB

       0   0                                   Middle Q Factor
                                               0.5
       0   1                                   0.75
                                               1
       1   0                                   1.25

       1   1

                                               Soft Step Action

0                                              act

1                                              wait

38/45
TDA7719                                                           I2C Bus specification

Table 21. Bass filter (11)

MSB                                           LSB

                                                                  Function

D7       D6  D5  D4            D3  D2     D1  D0

                                                   Gain/Attenuation

                 0             0   0      0   0 -15dB

                 0             0   0      0   1 -14dB

                            :  :   :      :   ::

                 0             1   1      1   0 -1dB

                 0             1   1      1   1 0dB

                 1             1   1      1   1 0dB

                 1             1   1      1   0 +1dB

                            :  :   :      :   ::

                 1             0   0      0   1 +14dB

                 1             0   0      0   0 +15dB

                                                   Bass Q Factor

         0   0                                     1.0

         0   1                                     1.25

         1   0                                     1.5

         1   1                                     2.0

                                                   Soft Step Action

0                                                  act
1
                                                   wait

Table 22. Subwoofer / middle / bass (12)

MSB                                           LSB

                                                                  Function

D7       D6  D5  D4            D3  D2     D1  D0

                                                   Subwoofer Cut-off Frequency

                                          0   0 flat

                                          0   1 80Hz

                                          1   0 120Hz

                                          1   1 160Hz

                                                   Subwoofer Output Phase

                                   0               180 deg
                                   1
                                                   0 deg

                                                   Middle Center Frequency

                 0             0                   500Hz

                 0             1                   1000Hz

                 1             0                   1500Hz

                 1             1                   2500Hz

                                                   Bass Center Frequency

         0   0                                     60Hz

         0   1                                     80Hz

         1   0                                     100Hz

         1   1                                     200Hz

                                                   Bass DC Mode

0                                                  on
1
                                                   off

                                                                                39/45
I2C Bus specification                                                        TDA7719

Table 23. Speaker attenuation (LF/RF/LR/RR) (13-16)

MSB                                                  LSB

                                                                   Function

D7     D6  D5          D4  D3  D2  D1                D0

                                                          Gain/Attenuation

       0   0           0   0   0   0                 0 0dB

       0   0           0   0   0   0                 1 0dB

       :   :           :   :   :   :                 ::

       0   0           0   1   1   1                 1 0dB

       0   0           1   0   0   0                 0 0dB

       0   0           1   0   0   0                 1 -1dB

       :   :           :   :   :   :                 ::

       1   0           1   1   1   1                 0 -78dB

       1   0           1   1   1   1                 1 -79dB

       1   1           x   x   x   x                 x mute

                                                          Soft Step Action

0                                                         act

1                                                         wait

Table 24. Subwoofer attenuation (subwoofer L/subwoofer R) (17-18)

MSB                                                  LSB

                                                                   Function

D7     D6  D5          D4  D3  D2  D1                D0

                                                          Gain/Attenuation

       0   0           0   0   0   0                 0 +0dB

       0   0           0   0   0   0                 1 +1dB

       :   :           :   :   :   :                 ::

       0   0           0   1   1   1                 1 +15dB

       0   0           1   0   0   0                 0 -0dB

       0   0           1   0   0   0                 1 -1dB

       :   :           :   :   :   :                 ::

       1   0           1   1   1   1                 0 -78dB

       1   0           1   1   1   1                 1 -79dB

       1   1           x   x   x   x                 x mute

                                                          Soft Step Action

0                                                         act

1                                                         wait

40/45
TDA7719                                                                                 I2C Bus specification

Table 25. Testing audio processor 1 (19)

MSB                                           LSB

                                                                                        Function

D7       D6  D5  D4  D3  D2               D1  D0

                                                      Audio Processor Testing Mode
                                              0 off
                                              1 on

                 0   0   0                0                                 Test Multiplexer at QD1L (1)
                                                                            DCDet Vth High
                 0   0   0                1                                 DCDet Vth Low
                                                                            VolumeoutL
                 0   0   1                0

                 0   0   1                1                                 IntZeroErr
                                                                            InGainL
                 0   1   0                0                                 LoudoutL
                                                                            BassoutL
                 0   1   0                1                                 MidoutL
                                                                            Ref5V5
                 0   1   1                0                                 VGB1.26
                                                                            SMCLK
                 0   1   1                1

                 1   0   0                0

                 1   0   0                1

                 1   0   1                0

                 1   0   1                1                                 TrebleoutL
                                                                            SSCLK
                 1   1   0                0                                 Clock200k
                                                                            REQ
                 1   1   0                1                                 SDCLK

                 1   1   1                0

                 1   1   1                1

                                                                            Clock Fast Mode (2)

             0                                                              on

             1                                                              Off

                                                                            Clock Source (2)

         0                                                                  external (at mute pin)

         1                                                                  Internal (200kHz)

x                                                                           Not Used

1. The control bit needs both I2C test mode on & sub-address test mode on.
2. The control bit does not depend on test mode.

                                                                                                          41/45
I2C Bus specification                                                                          TDA7719

Table 26. Testing audio processor 2 (20)                   LSB
  MSB

                                                                          Function

D7     D6  D5          D4  D3                      D2  D1  D0

                                                                   Test Architecture (1)
                                                           0 normal
                                                           1 Split

                                                                Oscillator Clock (2)

                                                       0        400kHz

                                                       1        800kHz

                                                   0            Softstep Curve (2)
                                                   1            S-Curve
                                                                Linear Curve

                       0   0                                    Manual Set Busy Signal (1)
                                                                Auto
                       0   1                                    Auto
                                                                0
                       1   0

                       1   1                                    1

                       0   0                                    Request for Clk Generator (1)
                                                                Allow
                       0   1                                    Allow
                                                                Stopped
                       1   0                                    Stopped

                       1   1

x      x   x                                                    Not Used

1. The control bit needs sub-address test mode on
2. The control bit does not depend on test mode.

42/45
TDA7719                                                                  Package information

6        Package information

         In order to meet environmental requirements, ST (also) offers these devices in ECOPACK
         packages. ECOPACK packages are lead-free. The category of second Level Interconnect
         is marked on the package and on the inner box label, in compliance with JEDEC Standard
         JESD97. The maximum ratings related to soldering conditions are also marked on the inner
         box label.

         ECOPACK is an ST trademark. ECOPACK specifications are available at: www.st.com.

         Figure 21. TSSOP28 mechanical data and package dimensions

         DIM.        mm                    inch                                        OUTLINE AND
                     TYP. MAX. MIN.        TYP. MAX.                              MECHANICAL DATA
               MIN.
                                                                                      TSSOP28
         A                  1.200               0.047
                                                                         Thin Shrink Small Outline Package
         A1 0.050           0.150 0.002         0.006
                                                                                          JEDEC MO-153-AC
         A2 0.800 1.000 1.050 0.031 0.039 0.041

         b 0.190            0.300 0.007         0.012

         c 0.090            0.200 0.004         0.008

         D 1 9.600 9.700 9.800 0.378 0.382 0.386

         E 6.200 6.400 6.600 0.244 0.252 0.260

         E11 4.300 4.400 4.500 0.170 0.173 0.177

         e           0.650               0.026

         L 0.450 0.600 0.750 0.018 0.024 0.030

         L1          1.000               0.039

         k           0 (min.), 8 (max.)

         aaa                0.100               0.004

         Note: 1. D and E1 does not include mold flash or protrusions.
                       Mold flash or potrusions shall not exceed 0.15mm
                       (.006inch) per side.

                                                                         0128292 B

                                                                                           43/45
Revision history                                                                           TDA7719

7      Revision history

       Table 27. Document revision history

                  Date  Revision                    Changes

       16-Jul-2007      1         Initial release.

                                  Added and updated the values on the Table 5: Electrical

       7-Jan-2007       2         characteristics.

                                  Document status promoted from preliminary data to datasheet.

44/45
TDA7719

                                                                            Please Read Carefully:

Information in this document is provided solely in connection with ST products. STMicroelectronics NV and its subsidiaries ("ST") reserve the
right to make changes, corrections, modifications or improvements, to this document, and the products and services described herein at any
time, without notice.
All ST products are sold pursuant to ST's terms and conditions of sale.
Purchasers are solely responsible for the choice, selection and use of the ST products and services described herein, and ST assumes no
liability whatsoever relating to the choice, selection or use of the ST products and services described herein.
No license, express or implied, by estoppel or otherwise, to any intellectual property rights is granted under this document. If any part of this
document refers to any third party products or services it shall not be deemed a license grant by ST for the use of such third party products
or services, or any intellectual property contained therein or considered as a warranty covering the use in any manner whatsoever of such
third party products or services or any intellectual property contained therein.

UNLESS OTHERWISE SET FORTH IN ST'S TERMS AND CONDITIONS OF SALE ST DISCLAIMS ANY EXPRESS OR IMPLIED
WARRANTY WITH RESPECT TO THE USE AND/OR SALE OF ST PRODUCTS INCLUDING WITHOUT LIMITATION IMPLIED
WARRANTIES OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE (AND THEIR EQUIVALENTS UNDER THE LAWS
OF ANY JURISDICTION), OR INFRINGEMENT OF ANY PATENT, COPYRIGHT OR OTHER INTELLECTUAL PROPERTY RIGHT.
UNLESS EXPRESSLY APPROVED IN WRITING BY AN AUTHORIZED ST REPRESENTATIVE, ST PRODUCTS ARE NOT
RECOMMENDED, AUTHORIZED OR WARRANTED FOR USE IN MILITARY, AIR CRAFT, SPACE, LIFE SAVING, OR LIFE SUSTAINING
APPLICATIONS, NOR IN PRODUCTS OR SYSTEMS WHERE FAILURE OR MALFUNCTION MAY RESULT IN PERSONAL INJURY,
DEATH, OR SEVERE PROPERTY OR ENVIRONMENTAL DAMAGE. ST PRODUCTS WHICH ARE NOT SPECIFIED AS "AUTOMOTIVE
GRADE" MAY ONLY BE USED IN AUTOMOTIVE APPLICATIONS AT USER'S OWN RISK.

Resale of ST products with provisions different from the statements and/or technical features set forth in this document shall immediately void
any warranty granted by ST for the ST product or service described herein and shall not create or extend in any manner whatsoever, any
liability of ST.

                                  ST and the ST logo are trademarks or registered trademarks of ST in various countries.
                                 Information in this document supersedes and replaces all information previously supplied.
            The ST logo is a registered trademark of STMicroelectronics. All other names are the property of their respective owners.

                                                             2008 STMicroelectronics - All rights reserved
                                                                  STMicroelectronics group of companies

  Australia - Belgium - Brazil - Canada - China - Czech Republic - Finland - France - Germany - Hong Kong - India - Israel - Italy - Japan -
               Malaysia - Malta - Morocco - Singapore - Spain - Sweden - Switzerland - United Kingdom - United States of America
                                                                                    www.st.com

                                                                                                                                                   45/45
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

TDA7719器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved