电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

TDA75610LV

器件型号:TDA75610LV
器件类别:半导体    模拟混合信号IC   
厂商名称:STMICROELECTRONICS
厂商官网:http://www.st.com/
下载文档 在线购买

TDA75610LV在线购买

供应商 器件名称 价格 最低购买 库存  
TDA75610LV ¥50.60 1 点击查看 点击购买

器件描述

Audio Amplifiers ABD AUDIO & POWER

参数
产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
STMicroelectronics
产品种类:
Product Category:
Audio Amplifiers
系列:
Series:
TDA75610LV
产品:
Product:
Audio Amplifiers
资格:
Qualification:
AEC-Q100
商标:
Brand:
STMicroelectronics
NumOfPackaging:1
工厂包装数量:
Factory Pack Quantity:
357

TDA75610LV器件文档内容

                                                                                      TDA75610LV

   4 x 45 W power amplifier with                                   full I2C diagnostics, high efficiency

                                                                                      and low voltage operation

                                                                                      Datasheet - production data

                                                                     Improved SVR suppression during battery

                                                                      transients

                                                                     Capable to operate down to 6 V (e.g. “Start-stop”)

                                                      '!0'03

               '!0'03

   Flexiwatt27 (Horiz.)        Flexiwatt27 (SMD)                   Description

                                                                   The TDA75610LV is a new quad bridge car radio

                                                      '!0'03  amplifier, designed in BCD technology, in order to

               '!0'03

   Flexiwatt27 (Vert.)         PowerSO36                           include a wide range of innovative features in a

                                                                   very compact and flexible device.

Features                                                           The TDA75610LV is equipped with the most

                                                                   complete diagnostics array that communicates

  Multipower BCD technology                                       the status of each speaker through the I2C bus.

  MOSFET output power stage                                       The dissipated output power under average

  DMOS power output                                               listening condition is significantly reduced when

  High efficiency (class SB)                                      compared to the conventional class AB solutions,

                                                                   thanks to the patented 'class SB' efficiency

  High output power capability 4x25 W/4 Ω @                       concept. TDA75610LV has been designed to be

   14.4 V, 1 kHz, 10% THD, 4 x 45 W max power                      very robust against several kinds of

  2 Ωdriving capability (64 W max power)                         misconnections. It is moreover compliant to the

  Full I2C bus driving:                                           most recent OEM specifications for low voltage

                                                                   operation (so called 'start-stop' battery profile

   –  Standby                                                      during engine stop), helping car manufacturers to

   –  Independent front/rear soft play/mute                        reduce the overall emissions and thus

   –  Selectable gain 26 dB /16 dB (for low noise                  contributing to environment protection. The ST

      line output function)                                        BCD in combination with 'class SB' efficiency and

   –  High efficiency enable/disable                               'intelligent power' has been sold in million of units

   –  I2C bus digital diagnostics (including DC                    to most known car manufacturers, the

      and AC load detection)                                       TDA75610LV is the last and most compact

  Flexible fault detection through integrated                     member of this power amplifiers family.

   diagnostic                                                                         Table 1. Device summary

  DC offset detection                                                Order code      Package                  Packing

  Four independent short circuit protection                          TDA75610LVSM    Flexiwatt27                Tube

  Clipping detector pin with selectable threshold                 TDA75610LVSMTR     (SMD)                    Tape and reel

   (2 %/10 %)                                                         TDA75610LV      Flexiwatt27 (vert.)        Tube

  Standby/mute pin

  Linear thermal shutdown with multiple thermal                      TDA75610LVH     Flexiwatt27                Tube

                                                                                      (horiz.)

   warning

  ESD protection                                                     TDA75610LVPD                               Tube

                                                                                      PowerSO36

  Very robust against misconnections                              TDA75610LVPDTR                              Tape and reel

December 2014                                                      DocID024173 Rev 8                                   1/42

This is information on a product in full production.                                                             www.st.com
Contents                                                                                                                TDA75610LV

Contents

1         Block diagram and application circuits                        .  .  .  .  .  .  ...   .  .  .  .  .  .  .  .  ....   .  .  .  .6

2         Pin description  ....................                         .  .  .  .  .  .  ...   .  .  .  .  .  .  .  .  ....   .  .  .  .8

3         Electrical specifications . . . . . . . . . . . . .           .  .  .  .  .  .  ...   .  .  .  .  .  .  .  .  ....   .  .  .  10

          3.1  Absolute maximum ratings . . . . . . . . . .             .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  10

          3.2  Thermal data   ....................                      .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  10

          3.3  Electrical characteristics . . . . . . . . . . . .       .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  11

          3.4  Typical electrical characteristics curves                .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  15

4         Diagnostics functional description . . . .                    .  .  .  .  .  .  ...   .  .  .  .  .  .  .  .  ....   .  .  .  18

          4.1  Turn-on diagnostic   ................                    .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  18

          4.2  Permanent diagnostics . . . . . . . . . . . . .          .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  20

          4.3  Output DC offset detection . . . . . . . . . .           .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  21

          4.4  AC diagnostic . . . . . . . . . . . . . . . . . . . .    .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  21

5         Multiple faults  .....................                        .  .  .  .  .  .  ...   .  .  .  .  .  .  .  .  ....   .  .  .  23

          5.1  Faults availability  .................                   .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  23

6         Thermal protection        .................                   .  .  .  .  .  .  ...   .  .  .  .  .  .  .  .  ....   .  .  .  24

          6.1  Fast muting . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  24

7         Battery transitions management . . . . . .                    .  .  .  .  .  .  ...   .  .  .  .  .  .  .  .  ....   .  .  .  25

          7.1  Low voltage operation (“start stop”)    ...              .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  25

          7.2  Advanced battery management        ......                .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  26

8         Application suggestion . . . . . . . . . . . . . .            .  .  .  .  .  .  ...   .  .  .  .  .  .  .  .  ....   .  .  .  27

          8.1  Inputs impedance matching . . . . . . . . .              .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  27

          8.2  High efficiency introduction  .........                  .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  28

9         I2C bus  ...........................                          .  .  .  .  .  .  ...   .  .  .  .  .  .  .  .  ....   .  .  .  29

          9.1  I2C programming/reading sequences . .                    .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  29

          9.2  Address selection and I2C disable     ....               .  .  .  .  .  .  ....  .  .  .  .  .  .  .  .  .....  .  .  .  29

2/42                                DocID024173 Rev 8
TDA75610LV                                                                                         Contents

    9.3     I2C bus interface . . . . . . . . . . . . . . . . . . .   .  .  .  ........   .  .  .  . . . . . . . . . . . 29

            9.3.1  Data validity . . . . . . . . . . . . . . . . . .  .  .  .  .........  .  .  .  . . . . . . . . . . . . . 29

            9.3.2  Start and stop conditions . . . . . . . .          .  .  .  .........  .  .  .  . . . . . . . . . . . . . 30

            9.3.3  Byte format  ..................                    .  .  .  .........  .  .  .  . . . . . . . . . . . . . 30

            9.3.4  Acknowledge  .................                     .  .  .  .........  .  .  .  . . . . . . . . . . . . . 30

10  Software specifications     ..............                        .  .  .  .......    .  .  .  . . . . . . . . . . 31

11  Examples of bytes sequence . . . . . . . . . .                    .  .  .  .......    .  .  .  . . . . . . . . . . 36

12  Package information . . . . . . . . . . . . . . . . .             .  .  .  .......    .  .  .  . . . . . . . . . . 37

13  Revision history  ....................                            .  .  .  .......    .  .  .  . . . . . . . . . . 41

                                DocID024173 Rev 8                                                  3/42

                                                                                                                                 3
List of tables                                                                                                                                                     TDA75610LV

List of tables

Table  1.   Device summary . . . . . . . . . . . . . . . . . .           .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .1

Table  2.   Pin list description . . . . . . . . . . . . . . . . .       .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .9

Table  3.   Absolute maximum ratings . . . . . . . . . .                 .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  10

Table  4.   Thermal data. . . . . . . . . . . . . . . . . . . . .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  10

Table  5.   Electrical characteristics . . . . . . . . . . . .           .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  11

Table  6.   Double fault table for turn on diagnostic                    .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  23

Table  7.   IB1  ............................                            .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  31

Table  8.   IB2  ............................                            .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  32

Table  9.   DB1 . . . . . . . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  32

Table  10.  DB2 . . . . . . . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  33

Table  11.  DB3 . . . . . . . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  34

Table  12.  DB4 . . . . . . . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  35

Table  13.  Document revision history. . . . . . . . . . .               .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  41

4/42             DocID024173 Rev                                                           8
TDA75610LV                                                                                                                     List of figures

List of figures

Figure 1.   Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  .  .  .  .  .  .6

Figure 2.   Application circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  .  .  .  .  .  .  .  .  .  .6

Figure 3.   Application circuit (TDA75610LVPD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                 .  .  .  .  .  .  .  .  .  .7

Figure 4.   Pin connection diagram of the Flexiwatt27 (top of view). . . . . . . . . . . . . . . . . .                         .  .  .  .  .  .  .  .  .  .8

Figure 5.   Pin connection diagram of the PowerSO36 slug up (top of view). . . . . . . . . . .                                 .  .  .  .  .  .  .  .  .  .8

Figure 6.   Quiescent current vs. supply voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .               .  .  .  .  .  .  .  .  .  15

Figure 7.   Output power vs. supply voltage (4 Ω) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                .  .  .  .  .  .  .  .  .  15

Figure 8.   Output power vs. supply voltage (2 Ω) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                .  .  .  .  .  .  .  .  .  15

Figure 9.   Distortion vs. output power (4 Ω, STD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .               .  .  .  .  .  .  .  .  .  15

Figure 10.  Distortion vs. output power (4 Ω, HI-EFF). . . . . . . . . . . . . . . . . . . . . . . . . . . . .                 .  .  .  .  .  .  .  .  .  15

Figure 11.  Distortion vs. output power (2 Ω, STD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .               .  .  .  .  .  .  .  .  .  15

Figure 12.  Distortion vs. output power (2 Ω, HI-EFF). . . . . . . . . . . . . . . . . . . . . . . . . . . . .                 .  .  .  .  .  .  .  .  .  16

Figure 13.  Distortion vs. output power Vs = 6 V (4 Ω, STD). . . . . . . . . . . . . . . . . . . . . . . .                     .  .  .  .  .  .  .  .  .  16

Figure 14.  Distortion vs. frequency (4 Ω) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .         .  .  .  .  .  .  .  .  .  16

Figure 15.  Distortion vs. frequency (2 Ω) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .         .  .  .  .  .  .  .  .  .  16

Figure 16.  Crosstalk vs. frequency. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .       .  .  .  .  .  .  .  .  .  16

Figure 17.  Supply voltage rejection vs. frequency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .               .  .  .  .  .  .  .  .  .  16

Figure 18.  Power dissipation vs. average output power (audio program simulation, 4 Ω).                                        .  .  .  .  .  .  .  .  .  17

Figure 19.  Power dissipation vs. average output power (audio program simulation, 2 Ω).                                        .  .  .  .  .  .  .  .  .  17

Figure 20.  Total power dissipation and efficiency vs. output power (4 Ω, HI-EFF, Sine). .                                     .  .  .  .  .  .  .  .  .  17

Figure 21.  Total power dissipation and efficiency vs. output power (4 Ω, STD, Sine) . . . .                                   .  .  .  .  .  .  .  .  .  17

Figure 22.  ITU R-ARM frequency response, weighting filter for transient pop. . . . . . . . . .                                .  .  .  .  .  .  .  .  .  17

Figure 23.  Turn-on diagnostic: working principle . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .              .  .  .  .  .  .  .  .  .  18

Figure 24.  SVR and output behavior (Case 1: without turn-on diagnostic) . . . . . . . . . . . .                               .  .  .  .  .  .  .  .  .  18

Figure 25.  SVR and output pin behavior (Case 2: with turn-on diagnostic) . . . . . . . . . . . .                              .  .  .  .  .  .  .  .  .  19

Figure 26.  Short circuit detection thresholds . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .           .  .  .  .  .  .  .  .  .  19

Figure 27.  Load detection thresholds - high gain setting . . . . . . . . . . . . . . . . . . . . . . . . . .                  .  .  .  .  .  .  .  .  .  19

Figure 28.  Load detection threshold - low gain setting. . . . . . . . . . . . . . . . . . . . . . . . . . . .                 .  .  .  .  .  .  .  .  .  19

Figure 29.  Restart timing without diagnostic enable (permanent) - Each 1 mS time,

            a sampling of the fault is done . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .          .  .  .  .  .  .  .  .  .  20

Figure 30.  Restart timing with diagnostic enable (permanent). . . . . . . . . . . . . . . . . . . . . .                       .  .  .  .  .  .  .  .  .  20

Figure 31.  Current detection high: load impedance |Z| vs. output peak voltage . . . . . . . .                                 .  .  .  .  .  .  .  .  .  22

Figure 32.  Current detection low: load impedance |Z| vs. output peak voltage . . . . . . . . .                                .  .  .  .  .  .  .  .  .  22

Figure 33.  Thermal foldback diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .           .  .  .  .  .  .  .  .  .  24

Figure 34.  Worst case battery cranking curve sample 1 . . . . . . . . . . . . . . . . . . . . . . . . . .                     .  .  .  .  .  .  .  .  .  25

Figure 35.  Worst case battery cranking curve sample 2 . . . . . . . . . . . . . . . . . . . . . . . . . .                     .  .  .  .  .  .  .  .  .  25

Figure 36.  Upwards fast battery transitions diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . .                 .  .  .  .  .  .  .  .  .  26

Figure 37.  Inputs impedance matching circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .              .  .  .  .  .  .  .  .  .  27

Figure 38.  High efficiency - basic structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .          .  .  .  .  .  .  .  .  .  28

Figure 39.  Data validity on the I2C bus  .......................................                                              .  .  .  .  .  .  .  .  .  30

Figure 40.  Timing diagram on the I2C bus . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .            .  .  .  .  .  .  .  .  .  30

Figure 41.  Acknowledge on the I2C bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .            .  .  .  .  .  .  .  .  .  30

Figure 42.  Flexiwatt27 (horizontal) mechanical data and package dimensions. . . . . . . . .                                   .  .  .  .  .  .  .  .  .  37

Figure 43.  Flexiwatt27 (vertical) mechanical data and package dimensions . . . . . . . . . . .                                .  .  .  .  .  .  .  .  .  38

Figure 44.  Flexiwatt27 (SMD) mechanical data and package dimensions . . . . . . . . . . . .                                   .  .  .  .  .  .  .  .  .  39

Figure 45.  PowerSO36 (slug up) mechanical data and package dimensions . . . . . . . . . .                                     .  .  .  .  .  .  .  .  .  40

                                          DocID024173 Rev 8                                                                                            5/42

                                                                                                                                                              5
Block  diagram and application circuits                                                                                        TDA75610LV

1      Block diagram and application circuits

                                                Figure 1. Block diagram

                                         #,+    $!4!             6##  6##

       34
"9-54%                                                               4HERMAL                          #LIP              #$?/54

                                            )#"53                              0ROTECTION      2EFERENCE        $ETECTOR

                                         -UTE  -UTE                           $UMP

       ).              &                                                                                                          /54

                                                    D"

                                                                                          3HORT#IRCUIT                            /54

                                                                                          0ROTECTION

       ).                                                                                $IAGNOSTIC

                        2                                                                                                          /54

                                                       D"

                                                                                          3HORT#IRCUIT                            /54

                                                                                          0ROTECTION

       ).              &                                                                 $IAGNOSTIC

                                                                                                                                   /54

                                                       D"

                                                                                          3HORT#IRCUIT                            /54

                                                                                          0ROTECTION

       ).         2                                                                      $IAGNOSTIC                               /54

                                                    D"

                                                                                          3HORT#IRCUIT                            /54

                                                                                          0ROTECTION                 !$SEL

                                                                                          $IAGNOSTIC

                   362           !#?'.$                                                     4! "              3'.$         !$3%,

                                                                                                                           )#$)3

                                                                 07 ?'.$                                                           '!0'03

                                               Figure 2. Application circuit

                           6S

                                         #              #

                                       —&       —&

                   666CC                                  6CC           6CC

                                 K7    34
"9                                                        

                                                                                           

                                                                                                                         /54

                                 $!4!                                                                

            )#"53                                                                                      

                                 #,+                                                      

                                                                                                                         /54

            ).                 #—&                                                

                                                                                                         

                                 #—&                     4$!,6                             

            ).                                

                                                                                                                          /54

            ).                 #—&                                                

                                                                                                         

                                 #—&                                                              

            ).                                                                                                         /54

                                                                                            

                                                                                                        

                                         3'.$                                                               !$3%,)#$)3 


                                                

                                                                                                   4!"

                                                !#'.$                  362                  2K7

                                                    #          #                                          6

                                                —&           —&

                                                                                      #$

            
     2EFERTOCHAPTERFORCONNECTIONSUGGESTIONS                                                                   '!0'03

6/42                                         DocID024173 Rev 8
TDA75610LV                                                                  Block diagram and application             circuits

                      Figure 3. Application circuit (TDA75610LVPD)

                  6S

                      

     #           #

                              —&         —&

                666CC                         6CC    6CC     6CC      6CC

                              K7   34
"9                                             

                                                                                        

                                                                                                     /54

                      $!4!                                                                 

            )#"53                                                                           

                              #,+                                                        

                                                                                                      /54

            ).              #—&                                                 

                                                                                             

                              #—&              7'$/93'                           

            ).                            

                                                                                                     /54

            ).              #—&                                                 

                                                                                             

                              #—&                                                     

            ).                                                                                     /54

                                                                                          

                                                                                            

                                    3'.$                                                           !$3%,)#$)3


                                            

                                                                                       4!"

                                            !#'.$            362                          2K7

                                            #              #                                    6

                                            —&         —&

                                                                                #$

            
  2EFERTOCHAPTERFORCONNECTIONSUGGESTIONS

            

—&ISTHEMINIMUMRECOMENDEDVALUE —&SUGGESTEDASWELL                                   '!0'03

                                         DocID024173 Rev 8                                                            7/42

                                                                                                                                   41
Pin   description                                                                                        TDA75610LV

2     Pin description

      For          channel name reference: CH1 = LF, CH2 =             LR, CH3 = RF and CH4 = RR.

                   Figure 4. Pin connection diagram                    of the Flexiwatt27 (top of view)

                                                !$3%,)#$)3                                         !$3%,)#$)3

                                                $!4!                                                 $!4!

                                                07'.$                                              07'.$

                                                /54
                                               /54

                                                #+                                                   #+

                                                /54                                                /54

                                                6##                                                 6##

                                                /54
                                               /54

                                                07'.$                                              07'.$

                                                /54                                                /54

                                                !#'.$                                               !#'.$

                                                ).                                                 ).

                                                ).                                                 ).

                                                3'.$                                                 3?'.$

                                                ).                                                 ).

                                                ).                                                 ).

                                                362                                                  362

                                                /54                                                /54

                                                 07'.$                                               07'.$

                                                 /54
                                                /54

                                                 6##                                                  6##

                                                 /54                                                 /54

                                                 #$
/54                                                #$
/54

                                                 /54
                                                /54

                                                 07'.$                                               07'.$

                                                 34"9                                                  34"9

                                                 4!"                                                   4!"

                           &LEXIWATTVERTICAL          '!0'03       &LEXIWATTHORIZONTAL3-$          '!0'03

                   Figure  5.  Pin  connection    diagram       of     the  PowerSO36  slug up   (top    of  view)

                                    /54
                                           4!"

                                    6##                                            /54

                                    07'.$                                          #+

                                    /54                                            07'.$

                                    !#'.$                                           .#

                                    ).                                             6##

                                    ).                                             $!4!

                                    3'.$                                            /54

                                    .#                                              !$3%,

                                    ).                                            /54

                                    .#                                             34"9

                                    ).                                            6##

                                    362                                            07'.$

                                    .#                                             .#

                                    /54                                           .#

                                    07'.$                                         #$

                                    6##                                           /54

                                    /54
                                          .#

                                                                                                                  '!0'03

8/42                                              DocID024173 Rev 8
TDA75610LV                                                                               Pin description

                                        Table 2.  Pin list description

            Pin #        Pin #          Pin name                            Function

            (PowerSo36)  (Flexiwatt27)

            1            1              TAB       -

            2            22             OUT4+     Channel 4, + output

            3            23             CK        I2C bus clock/HE selector

            4            25             PWGND4    Channel 4 output power ground

            5            -              NC        Not connected

            6            -              VCC4      Supply voltage pin4

            7            26             DATA      I2C bus data pin/gain selector

            8            24             OUT4-     Channel 4, - output

            9            27             ADSEL     Address selector pin/ I2C bus disable  (legacy select)

            10           4              OUT2-     Channel 2, - output

            11           2              STBY      Standby pin

            12           21             VCC2      Supply voltage pin2

            13           3              PWGND2    Channel 2 output power ground

            14           -              NC        Not connected

            15           -              NC        Not connected

            16           5              CD        Clip detector output pin

            17           6              OUT2+     Channel 2, + output

            18           -              NC        Not connected

            19           8              OUT1-     Channel 1, - output

            20           7              VCC1      Supply voltage pin1

            21           9              PWGND1    Channel 1 output power ground

            22           10             OUT1+     Channel 1, + output

            23           -              NC        Not connected

            24           11             SVR       SVR pin

            25           12             IN1       Input pin, channel 1

            26           -              NC        Not connected

            27           13             IN2       Input pin, channel 2

            28           -              NC        Not connected

            29           14             SGND      Signal ground pin

            30           15             IN4       Input pin, channel 4

            31           16             IN3       Input pin, channel 3

            32           17             AC GND    AC ground

            33           18             OUT3+     Channel 3, + output

            34           19             PWGND3    Channel 3 output power ground

            35           -              VCC3      Supply voltage pin3

            36           20             OUT3-     Channel 3, - output

                                        DocID024173 Rev 8                                9/42

                                                                                                          41
Electrical  specifications                                                                                            TDA75610LV

3           Electrical specifications

3.1         Absolute maximum ratings

                            Table 3. Absolute maximum ratings

                Symbol                             Parameter                                             Value           Unit

                Vop         Operating supply voltage(1)                                                  18              V

                VS          DC supply voltage                                                            28              V

                Vpeak       Peak supply voltage (for tmax = 50 ms)                                       50              V

                GNDmax      Ground pins voltage                                                          -0.3 to 0.3     V

                VCK, VDATA  CK and DATA pin voltage                                                      -0.3 to 6       V

                Vcd         Clip detector voltage                                                        -0.3 to 5.5     V

                Vstby       STBY pin voltage                                                          -0.3 to Vop        V

                            Output peak current (not repetitive tmax = 100ms)                            8

                IO                                                                                                       A

                            Output peak current (repetitive f > 10 kHz)                                  6

                Ptot        Power dissipation Tcase = 70°C                                               85              W

                Tstg, Tj    Storage and junction temperature(2)                                          -55 to 150      °C

                Tamb        Operative temperature range                                                  -40 to 105      °C

            1.  For RL = 2 Ω the output current limit might be reached for VOP > 16 V; thus triggering sel-protection.

            2.  A suitable dissipation system should be used to keep Tj inside the specified limits.

3.2         Thermal data

                                                   Table 4. Thermal data

                Symbol                        Parameter                        PowerSO                      Flexiwatt    Unit

                Rth j-case  Thermal resistance junction-to-caseMax.                                   1               1  °C/W

10/42                       DocID024173 Rev 8
TDA75610LV                                                                               Electrical specifications

3.3      Electrical characteristics

         Refer to the test circuit, VS = 14.4 V; RL = 4 Ω; f = 1 kHz; GV = 26 dB; Tamb = 25 °C; unless

         otherwise specified.

         Tested at Tamb = 25 °C and Thot = 105 °C; functionality guaranteed for Tj = -40 °C to 150 °C.

                                     Table 5. Electrical characteristics

Symbol                Parameter                        Test condition               Min.  Typ.  Max.    Unit

General characteristics

                                             RL = 4 Ω                               6     -     18

VS       Supply voltage range                                                                   16 (1)  V

                                             RL = 2 Ω                               6     -

     Id  Total quiescent drain current       -                                      -     165   250     mA

RIN      Input impedance                     -                                      45    60    70      kΩ

                                             IB1(D7) = 1                            7     -     8

                                             Signal attenuation -6 dB

VAM      Min. supply mute threshold          IB1(D7) = 0 (default);(2)                                  V

                                             Signal attenuation -6 dB               5     -     5.8

VOS      Offset voltage                      Mute & play                            -80   0     80      mV

Vdth     Dump threshold                      -                                      18.5  -     20.5    V

ISB      Standby current                     Vstandby = 0                           -     1     5       μA

SVR      Supply voltage rejection            f = 100 Hz to 10 kHz; Vr   =  1  Vpk;  60    70    -       dB

                                             Rg = 600 Ω

TON      Turn on timing (Mute play           D2/D1 (IB1) 0 to 1                     -     25    50      ms

         transition)

TOFF     Turn off timing (Play mute          D2/D1 (IB1) 1 to 0                     -     25    50      ms

         transition)

THWARN1  Average junction temperature   for  DB1 (D7) = 1                           -     160   -

         TH warning 1

THWARN2  Average junction temperature   for  DB4 (D7) = 1                           -     145   -       °C

         TH warning 2

THWARN3  Average junction temperature   for  DB4 (D6) = 1                           -     125   -

         TH warning 3

Audio performances

                                             Max. power(3) Vs = 15.2 V, RL = 4 Ω    -     45    -       W

                                             THD = 10 %, RL = 4 Ω                   23    25    -       W

                                             THD = 1 %, RL = 4 Ω                    -     22            W

PO       Output power                        RL = 2 Ω; THD 10 %                           44            W

                                             RL = 2 Ω; THD 1 %                      -     33    -       W

                                             RL = 2 Ω; Max. power(3) Vs = 14.4 V          64            W

                                             Max power@ Vs = 6 V, RL = 4 Ω          -     5     -       W

                                             DocID024173 Rev 8                                          11/42

                                                                                                                    41
Electrical specifications                                                                  TDA75610LV

                             Table 5. Electrical characteristics (continued)

Symbol              Parameter              Test condition                     Min.  Typ.   Max.  Unit

                                        PO = 1 W to 10 W; STD mode                  0.015  0.1   %

                                        HE MODE; PO = 1.5 W                   -     0.05   0.1   %

                                        HE MODE; PO = 8 W                           0.1    0.5   %

THD     Total harmonic distortion       PO = 1-10 W, f = 10 kHz               -     0.15   0.5   %

                                        GV = 16 dB; STD Mode                  -     0.02   0.05  %

                                        VO = 0.1 to 5 VRMS

CT      Cross talk                      f = 1 kHz to 10 kHz, Rg = 600 Ω       50    65     -     dB

GV1     Voltage gain 1                  -                                     25    26     27    dB

GV1    Voltage gain match 1            -                                     -1    -      1     dB

GV2     Voltage gain 2                  -                                     15    16     17    dB

GV2    Voltage gain match 2            -                                     -1    -      1     dB

EIN1    Output noise voltage 1          Rg = 600 Ω 20 Hz to 22 kHz            -     45     60    μV

EIN2    Output noise voltage 2          Rg = 600 Ω; GV = 16 dB                -     20     30    μV

                                        20 Hz to 22 kHz

BW      Power bandwidth                 -                                     100   -      -     kHz

CMRR    Input CMRR                      VCM = 1 Vpk-pk; Rg = 0 Ω              -     70     -     dB

                                        Standby to Mute and

                                        Mute to Standby transition

                                        Tamb = 25 °C,                         -7.5  -      +7.5  mV

                                        ITU-R 2K, Csvr = 10 μF

                                        Vs = 14.4 V

ΔVOITU  ITU Pop filter output voltage   Mute to Play transition

                                        Tamb = 25 °C,                         -7.5  -      +7.5  mV

                                        ITU-R 2K, Vs = 14.4 V (4)

                                        Play to Mute transition

                                        Tamb = 25 °C,                         -7.5  -      +7.5  mV

                                        ITU-R 2K, Vs = 14.4 V (5)

Clip detector

CDLK    Clip det. high leakage current  CD off / VCD = 6 V                    -     0      5     μA

CDSAT   Clip det sat. voltage           CD on; ICD = 1 mA                     -     -      300   mV

                                        D0 (IB1) = 1                          5     10     15    %

CDTHD   Clip det THD level

                                        D0 (IB1) = 0                          1     2      3     %

Control pin characteristics

VSBY    Standby/mute pin for standby    -                                     0     -      1.2   V

VMU     Standby/mute pin for mute       -                                     2.9   -      3.5   V

VOP     Standby/mute pin for operating  -                                     4.5   -      18    V

                                        Vst-by/mute = 4.5 V                   -     1      5     μA

IMU     Standby/mute pin current

                                        Vst-by/mute < 1.2 V                   -     0      5     μA

12/42                                   DocID024173 Rev 8
TDA75610LV                                                                          Electrical  specifications

                           Table 5. Electrical characteristics (continued)

Symbol      Parameter                           Test condition                 Min.     Typ.    Max.     Unit

ASB     Standby attenuation                  -                                 90       110     -        dB

AM      Mute attenuation                     -                                 80       100     -        dB

Turn on diagnostics 1 (Power amplifier mode)

        Short to GND det. (below this

Pgnd    limit, the Output is considered in                                     -        -       1.2      V

        short circuit to GND)

        Short to Vs det. (above this limit,

Pvs     the output is considered in short                                      Vs -1.2  -       -        V

        circuit to Vs)

        Normal operation thresholds.         Power amplifier in standby

Pnop    (Within these limits, the output is                                    1.8      -       Vs -1.8  V

        considered without faults).

Lsc     Shorted load det.                                                      -        -       0.5      Ω

Lop     Open load det.                                                         85       -       -        Ω

Lnop    Normal load det.                                                       1.5      -       45       Ω

Turn on diagnostics 2 (Line driver mode)

        Short to GND det. (below this

Pgnd    limit, the output is considered in   Power amplifier in standby        -        -       1.2      V

        short circuit to GND)

        Short to Vs det. (above this limit,

Pvs     the output is considered in short    -                                 Vs -1.2  -       -        V

        circuit to Vs)

        Normal operation thresholds.

Pnop    (Within these limits, the output is  -                                 1.8      -       Vs -1.8  V

        considered without faults).

Lsc     Shorted load det.                    -                                 -        -       1.5      Ω

Lop     Open load det.                       -                                 330      -       -        Ω

Lnop    Normal load det.                     -                                 7        -       180      Ω

Permanent diagnostics 2 (Power amplifier mode or line driver mode)

        Short to GND det. (below this

Pgnd    limit, the Output is considered in                                     -        -       1.2      V

        short circuit to GND)

        Short to Vs det. (above this limit,  Power amplifier in mute or play,

Pvs     the output is considered in short    one or more short circuits        Vs -1.2  -       -        V

        circuit to Vs)                       protection activated

        Normal operation thresholds.

Pnop    (Within these limits, the output is                                    1.8      -       Vs -1.8  V

        considered without faults).

                                             Power amplifier mode              -        -       0.5      Ω

LSC     Shorted load det.

                                             Line driver mode                  -        -       1.5      Ω

                                              DocID024173 Rev 8                                          13/42

                                                                                                                41
Electrical specifications                                                                                       TDA75610LV

                                       Table 5. Electrical characteristics (continued)

    Symbol         Parameter                                Test condition                          Min.  Typ.  Max.  Unit

    VO      Offset detection               Power amplifier in play,                                 ±1.5  ±2    ±2.5  V

                                           AC input signals = 0

    INLH    Normal load current detection                                                           500   -       -   mA

    IOLH    Open load current detection    VO < (VS-5)pk, IB2 (D7) = 0                              -     -     250   mA

    INLL    Normal load current detection                                                           250   -       -   mA

    IOLL    Open load current detection    VO < (VS-5)pk, IB2 (D7) = 1                              -     -     125   mA

I2C bus interface

    SCL     Clock frequency                -                                                        -     -     400   kHz

    VIL     Input low voltage              -                                                        -     -     1.5   V

    VIH     Input high voltage             -                                                        2.3   -       -   V

1.  When VS > 16 V the output current limit is reached (triggering embedded internal protections).

2.  In legacy mode only low threshold option is available.

3.  Saturated square wave output.

4.  Voltage ramp on STBY pin:

    from 3.3 V to 4.2 V in t ≥ 40 ms.
    In case of I2C mode command IB1(D1) = 1 (Mute → Unmute rear channels) and/or IB1(D2) = 1 (Mute → Unmute front

    channels) must be transmitted before to start the voltage ramp on STBY pin.

5.  Voltage ramp on STBY pin:

    from 4.05 V to 3.55 V in t ≥ 40 ms.
    In case of I2C mode command IB1(D1) = 0 Unmute → Mute rear channels) and/or IB1(D2) = 0 (Unmute → Mute front

    channels) must be NOT transmitted before to start the voltage ramp on STBY pin.

14/42                                      DocID024173 Rev 8
TDA75610LV                                                                                                                                        Electrical specifications

3.4                     Typical electrical characteristics curves

Figure 6. Quiescent current vs. supply voltage                                                   Figure 7. Output power vs. supply voltage (4 Ω)

                ,T P $                                                                             3R : 

                                                                                              

                                                                                              

                             9LQ                                                                            5/  7                                             3R P D[

                          12 /2$'6                                                                        I  N+]

                                                                                                 

           

                                                                                                                                                                7+'     

                                                                                              

                                                                                                                                                                           7+'   

           

                                                                                                 

           

                                                                                               

                                                                                                                                                            

                                                    9V 9                                                                                   9V 9 

                                                                                    *$3*36                                                                                          *$3*36

Figure 8.       Output power                        vs. supply         voltage (2 Ω)             Figure 9. Distortion                    vs. output          power (4 Ω, STD)

        3R :                                                                                                7+ '   

                                                                                                     

                                                                                                                 67$1 ' $5 ' 0 2 ' (

                                                                                                                   9V         9 

                                                                                                                 5/      7

                   5/   7                                        3R P D[                        

                     I  N +]

                                                                         7+'  

                                                                                                                                    I N + ]



                                                                         7+'                                                                       I N + ]

                                                                                                     





                                                                                                

                                                                                                                                                   

                                                 9 V 9                        *$3*36                                                   3R : 

                                                                                                                                                                                         *$3*36

        Figure 10. Distortion vs. output                                   power                     Figure 11. Distortion vs.                               output          power

                                        (4 Ω, HI-EFF)                                                                                    (2 Ω, STD)

                7 + '                                                                                        7+ '   

           

                        +, () ) 02' (                                                                          67$1 ' $5 ' 0 2 ' (

                        9V      9                                                                            9V 9 

                       5/   7                                                                                5/     7 

                                  I      N+]                                                                                            I   N+ ]

                                                                                                  

                                                                                                                                               I   N+ ]

                                             I      N+] 

                                                                                                 

                                                                                            

                                                                                                                                                           

                                                    3R :                                                                                     3R : 

                                                                                    *$3*36                                                                                          *$3*36

                                                                                DocID024173 Rev 8                                                                                        15/42

                                                                                                                                                                                                      41
Electrical specifications                                                                                                                           TDA75610LV

       Figure 12. Distortion vs. output                                 power               Figure   13. Distortion vs. output                 power      Vs  =    6  V

                                      (2 Ω, HI-EFF)                                                                         (4 Ω, STD)

                   7+'                                                                              7+ '   

       

                                                                                                          6 7$ 1 ' $ 5 ' 0 2' (

                        +, ( )) 0 2' (                                                                 9V     9 

                       9V    9                                                                    5/    7 

                        5/     7

                                                  I   N+]

                                                                                                                         I   N + ]

                                                                                            

                                               I      N+]                                                                    I  N + ]

                                                                                        

                                                                                       

                                                                                                                                                    

                                                     3 R :                                                                      3R : 

                                                                               *$3*36                                                                    *$3*36

Figure 14. Distortion vs.                                     frequency  (4   Ω)            Figure 15. Distortion vs. frequency                       (2      Ω)

               7+'                                                                               7+' 

       

                        67$1'$5'02'(                                                                     67$1'$5'02'(

                        9V  9                                                                      9V   9

                        5/  7                                                                         5/   7
                                                                                                                :
                       3R   :                                                                      3R

                                                                                             

                                                                                        

                                                                                       

                                                                                                                                     

                                               I +]                                                                              I +]                       *$3*36

                                                                               *$3*36

       Figure 16. Crosstalk                               vs.      frequency                Figure 17. Supply voltage                          rejection  vs.

                                                                                                                            frequency

                   &52667$/. G%                                                              695 G%

                67$1'$5'02'(

                   5/  7                                                                            67'  02'(

                 3R   :                                                                          5J  7

                   5J  7                                                                          9ULSSOH  9UPV

                                                                                          

                                                                                          

                                                                                            

                                                                                          

                                                                                          

                                                                                            

                                                                                          

                                                                                          

                                                                                                                                        

                                               I +]                                                                              I +]

                                                                              *$3*36                                                                     *$3*36

16/42                                                                    DocID024173 Rev 8
TDA75610LV                                                                                                                         Electrical specifications

Figure 18. Power dissipation vs. average output                                      Figure 19. Power dissipation vs. average output

    power (audio program simulation, 4 Ω)                                            power (audio program simulation, 2 Ω)

         3WRW :                                                                          3WRW :

                                                                                     

             9V   9                                                                     9V    9

               5/   7                                                                    5/    7

               *$866,$112,6(                                                                  *$866,$112,6(

                                                                                   

                                                      67'02'(                                                                                     67'02'(

                                                                                     

                                                                                   

                                                 &/,3   +,())02'(                                                                         &/,3     +,())02'(

                                               67$57                                                                                    67$57

                                                                                   

                                                                                   

                                                                                    

                                                                                    

                                                                                                                                                               

                                   3R :                              '!0'03                                                3R :                            '!0'03

       Figure 20. Total power dissipation and                                            Figure 21. Total power dissipation and

efficiency vs. output power (4 Ω, HI-EFF, Sine)                                      efficiency vs. output power (4 Ω, STD, Sine)

        3WRW :                                                         H                 0TOT7                                                                 H

                                                                                                                                                                    

         9V    9                                                                                                                                               

           5/    7                                            H                                      6S 6                                     H

         I  N+]                                                                                2, 7

           +(PRGH                                                                                       FK(Z                                                        

                                                                                                                                                                    

                                                                                                                                                                    

                                                                3WRW                                                                                                

                                                                                                                                                     0TOT

                                                                                                                                                              

                                                                                                                                                                    

                                                                                                                                                              

                                                                                                                                                                       

                                                                                                                                         

                                         3R :                          '!0'03                                               0O7                             '!0'03

Figure 22. ITU R-ARM frequency response,

               weighting filter for transient pop

         /UTPUTATTENUATIOND"

    

    

    

        

   


   


   


   


   


                                                          

                                         (Z                             '!0'03

                                                                        DocID024173 Rev 8                                                                                    17/42

                                                                                                                                                                                    41
Diagnostics functional description                                                                                                           TDA75610LV

4      Diagnostics functional description

4.1    Turn-on diagnostic

       It is recommended to activate this function at the turn-on (standby out) through an I2C bus

       request. Detectable output faults are:

         SHORT TO GND

         SHORT TO VS

         SHORT ACROSS THE SPEAKER

         OPEN SPEAKER

       To verify if any of the above misconnections are in place, a subsonic (inaudible) current

       pulse (Figure 23) is internally generated, sent through the speaker(s) and sunk back.The

       Turn On diagnostic status is internally stored until a successive diagnostic pulse is

       requested (after a I2C reading).

       If the "standby out" and "diag. enable" commands are both given through a single

       programming step, the pulse takes place first (during the pulse the power stage stays 'off',

       showing high impedance at the outputs).

       Afterwards, when the amplifier is biased, the PERMANENT diagnostic takes place. The

       previous turn-on state is kept until a short appears at the outputs.

                       Figure 23. Turn-on diagnostic: working principle

                                                         9Va9  , P$

                                                ,VRXUFH         ,VRXUFH

                                                                ,VLQN

                                                ,VLQN                                  aPV                             W PV

                                                                                       0HDVXUHWLPH

                                                                                                                                                '!0'03

       Figure 24 and 25 show SVR and OUTPUT waveforms at the turn-on (standby out) with and

       without turn-on diagnostic.

          Figure 24. SVR and output behavior (Case 1: without turn-on diagnostic)

          6SVR

          /UT

                                                                                       0ERMANENTDIAGNOSTIC

                                                                                       ACQUISITIONTIMEMS4YP

                                                                                                                                             T

                     "IASPOWER AMPT URN
ON                  $IAGNOSTIC %NABLE     &! 5,4

                                                                0ERMANENT             EVENT                                      2EAD$ATA

          )#"$!4!                                                                    0ERMANENT$IAGNOSTICSDATAOUPUT

                                                                                               PERMITTEDTIME                                   '!0'03

18/42                                                    DocID024173 Rev            8
TDA75610LV                                                                                     Diagnostics functional description

            Figure 25. SVR and                      output  pin         behavior         (Case 2: with turn-on diagnostic)

6SVR

/UT                    4U RN
OND IAGNOSTIC

            ACQU ISI TIONTIM EMS 4YP                                                                    0ERMANENTDIAGN OST IC

                                                                                                               ACQUI SIT IONTIMEMS 4YP

                                                                                                                                                  T

            $IAGNOST IC%NABLE      4URN
ON $IAGN OST ICS DATAOUT PU T              $IAGN OST IC% NABLE       &! 5,4

            4UR N
ON                               PER MITT EDTI ME                    0ERMAN ENT               EVENT

                       "IASPOWERAMP TURN
ON                               2EAD$ATA                 0ERMANENT$IAGNO ST ICS DAT AOUT PUT

                                 PERMITTE DT IME                                                             PERMITTE DTIME

)#"$!4!

                                                                                                                                                     '!0'03

           The information related to the outputs status is read and memorized at the end of the

           current pulse plateau. The acquisition time is 100 ms (typ.). No audible noise is generated in

           the process. As for SHORT TO GND / Vs the fault-detection thresholds remain unchanged

           from 26 dB to 16 dB gain setting. They are as follows:

                                                    Figure 26. Short circuit detection thresholds

                                     3#TO'.$            X           .ORMAL/PERATION       X        3#TO6S

                                 6                 6                6  63
6             63
6           63

                                                                                                                                                     '!0'03

           Concerning SHORT ACROSS THE SPEAKER / OPEN SPEAKER, the threshold varies

           from 26 dB to 16 dB gain setting, since different loads are expected (either normal speaker's

           impedance or high impedance). The values in case of 26 dB gain are as follows:

                                 Figure 27. Load detection thresholds - high gain setting

                                     3#ACROSS,OAD       X           .ORMAL/PERATION       X       /PEN,OAD

                                 6                 7                7  7                 7               )NFINITE

                                                                                                                                                     '!0'03

           If the Line-Driver mode (Gv= 16 dB and Line Driver Mode diagnostic = 1) is selected, the

           same thresholds will change as follows:

                                 Figure 28. Load detection threshold - low gain setting

                                     3#ACROSS,OAD       X           .ORMAL/PERATION       X       /PEN,OAD

                                 7                 7                7               7     7              INFINITE

                                                                                                                                                     '!0'03

                                                    DocID024173 Rev 8                                                                                19/42

                                                                                                                                                                  41
Diagnostics functional description                                                                            TDA75610LV

4.2    Permanent diagnostics

       Detectable conventional faults are:

            –  Short to GND

            –  Short to Vs

            –  Short across the speaker

       The following additional feature is provided:

            –  Output offset detection

       The  TDA75610LV has 2 operating status:

       1.   RESTART mode. The diagnostic is not enabled. Each audio channel operates

            independently of each other. If any of the a.m. faults occurs, only the channel(s)

            interested is shut down. A check of the output status is made every 1 ms (Figure 29).

            Restart takes place when the overload is removed.

       2.   DIAGNOSTIC mode. It is enabled via I2C bus and it self activates if an output overload

            (such as to cause the intervention of the short-circuit protection) occurs to the speakers

            outputs. Once activated, the diagnostics procedure develops as follows (Figure 30):

            –  To avoid momentary re-circulation spikes from giving erroneous diagnostics, a

               check of the output status is made after 1ms: if normal situation (no overloads) is

               detected, the diagnostic is not performed and the channel returns active.

            –  Instead, if an overload is detected during the check after 1 ms, then a diagnostic

               cycle having a duration of about 100 ms is started.

            –  After a diagnostic cycle, the audio channel interested by the fault is switched to

               RESTART mode. The relevant data are stored inside the device and can be read

               by the microprocessor. When one cycle has terminated, the next one is activated

               by an I2C reading. This is to ensure continuous diagnostics throughout the car-

               radio operating time.

            –  To check the status of the device a sampling system is needed. The timing is

               chosen at microprocessor level (over half a second is recommended).

       Figure 29. Restart timing without diagnostic enable (permanent) - Each 1 mS time, a

                                                     sampling of the fault is done

                                                                                                                                    /UT

                                              
M3         M3  M3        M3  M3

                                                                                           T

               /VERCUR RENTAND SHOR T

               CIRCUIT PROTECT IONI NTERVENT ION                              3HOR TCI RCUI TREMOVED

               IESHOR TCIRCUI TT O'.$                                                                                             '!0'03

               Figure 30. Restart                           timing with     diagnostic enable (permanent)

                                                     
M3       M3            M3  M3

                                                                                                           T

               /VERCURRENT ANDSHORT                                                                      3HO RTCIRCUIT REMOVED

               CIRCUITPROTECTI ON IN TERVENTI ON

               IES HORTC IRCUI TTO'.$                                                                                             '!0'03

20/42                                                DocID024173 Rev 8
TDA75610LV                                                    Diagnostics functional description

4.3  Output DC offset detection

     Any DC output offset exceeding ±2 V are signalled out. This inconvenient might occur as a

     consequence of initially defective or aged and worn-out input capacitors feeding a DC

     component to the inputs, so putting the speakers at risk of overheating.

     This diagnostic has to be performed with low-level output AC signal (or Vin = 0).

     The test is run with selectable time duration by microprocessor (from a "start" to a "stop"

     command):

            –    START = Last reading operation or setting IB1 - D5 - (OFFSET enable) to 1

            –    STOP = Actual reading operation

     Excess offset is signalled out if it is persistent of all the assigned testing time. This feature is

     disabled if any overloads leading to activation of the short-circuit protection occurs in the

     process.

4.4  AC diagnostic

     It is targeted at detecting accidental disconnection of tweeters in 2-way speaker and, more

     in general, presence of capacitive (AC) coupled loads.

     This diagnostic is based on the notion that the overall speaker's impedance (woofer +

     parallel tweeter) will tend to increase towards high frequencies if the tweeter gets

     disconnected, because the remaining speaker (woofer) would be out of its operating range

     (high impedance). The diagnostic decision is made according to peak output current

     thresholds, and it is enabled by setting (IB2-D2) = 1. Two different detection levels are

     available:

            –    High current threshold IB2 (D7) = 0

                 Iout > 500 mApk = normal status

                 Iout < 250 mApk = open tweeter

            –    Low current threshold IB2 (D7) = 1

                 Iout > 250 mApk = normal status

                 Iout < 125 mApk = open tweeter

     To correctly implement this feature, it is necessary to briefly provide a signal tone (with the

     amplifier in "play") whose frequency and magnitude are such as to determine an output

     current higher than 500 mApk with IB2(D7) = 0 (higher than 250 mApk with IB2(D7) = 1) in

     normal conditions and lower than 250 mApk with IB2(D7) = 0 (lower than 125 mApk with

     IB2(D7)=1) should the parallel tweeter be missing.

     The test has to last for a minimum number of 3 sine cycles starting from the activation of the

     AC diagnostic function IB2) up to the I2C reading of the results (measuring period). To

     confirm presence of tweeter, it is necessary to find at least 3 current pulses over the above

     threadless over all the measuring period, else an "open tweeter" message will be issued.

     The frequency / magnitude setting of the test tone depends on the impedance

     characteristics of each specific speaker being used, with or without the tweeter connected

     (to be calculated case by case). High-frequency tones (> 10 kHz) or even ultrasonic signals

     are recommended for their negligible acoustic impact and also to maximize the impedance

     module's ratio between with tweeter-on and tweeter-off.

     Figure 31 and 32 shows the load impedance as a function of the peak output voltage and

     the relevant diagnostic fields.

                                      DocID024173 Rev 8                                                    21/42

                                                                                                                  41
Diagnostics functional description                                                                                          TDA75610LV

       It is recommended to keep output voltage always below 8 V (high threshold case) or 4 V

       (low threshold case) to avoid the circuit to saturate (causing wrong detection cases).

       This feature is disabled if any overloads leading to activation of the short-circuit protection

       occurs in the process.

       Figure  31. Current detection high:                  load         impedance         |Z|  vs.  output peak            voltage

               /RDG_]_ 2KP

               

                                                                                                        ,RXW SHDN P$

                    /RZFXUUHQWGHWHFWLRQDUHD

                                     2SHQORDG                                                          ,RXW SHDN !P$

                       '        RIWKH'%[E\UHV

                                                                                                   ,% '   

                                                           +LJKFXUUHQWGHWHFWLRQDUHD

                                                                      1RUPDOORDG

                                                            '       RIWKH'%[E\WHV

               

               

               

                                                                                              

                                                         9RXW 3HDN                                                         *$3*36

       Figure  32. Current detection low:                   load      impedance            |Z|  vs.  output peak            voltage

               ,OAD\Z\/HM

               

                                                                                                        )OUTPEAK M!

                       ,OWCURRENTDETECTIONAREA

                                    /PENLOAD                                                          )OUTPEAK M!

                       $OFTHE$"XBYRES

                                                                                                      )"$ 

                                                           (IGHCURRENTDETECTIONAREA

                                                                      .ORMALLOAD

                                                            $OFTHE$"XBYTES

                   

                   

                   

                                                                                      

                                                         6OUT0EAK                                                         '!0'03

22/42                                            DocID024173 Rev 8
TDA75610LV                                                                            Multiple faults

5    Multiple faults

     When more misconnections are simultaneously in place at the audio outputs, it is

     guaranteed that at least one of them is initially read out. The others are notified after

     successive cycles of I2C reading and faults removal, provided that the diagnostic is enabled.

     This is true for both kinds of diagnostic (Turn on and Permanent).

     The table below shows all the couples of double-fault possible. It should be taken into

     account that a short circuit with the 4 ohm speaker unconnected is considered as double

     fault.

                          Table 6. Double fault table for turn on diagnostic

                                   S. GND  S. Vs                   S. Across L.         Open L.

             S. GND                S. GND  S. Vs + S. GND          S. GND               S. GND

             S. Vs                 /       S. Vs                   S. Vs                        S. Vs

            S. Across L.           /       /                       S. Across L.                 N.A.

             Open L.               /       /                             /              Open L. (*)

     In Permanent Diagnostic the table is the same, with only a difference concerning Open

     Load(*), which is not among the recognizable faults. Should an Open Load be present

     during the device's normal working, it would be detected at a subsequent Turn on

     Diagnostic cycle (i.e. at the successive Car Radio Turn on).

5.1  Faults availability

     All the results coming from I2C bus, by read operations, are the consequence of

     measurements inside a defined period of time. If the fault is stable throughout the whole

     period, it will be sent out.

     To guarantee always resident functions, every kind of diagnostic cycles (Turn on,

     Permanent, Offset) will be reactivate after any I2C reading operation. So, when the micro

     reads the I2C, a new cycle will be able to start, but the read data will come from the previous

     diag. cycle (i.e. The device is in Turn On state, with a short to Gnd, then the short is

     removed and micro reads I2C. The short to Gnd is still present in bytes, because it is the

     result of the previous cycle. If another I2C reading operation occurs, the bytes do not show

     the short). In general to observe a change in Diagnostic bytes, two I2C reading operations

     are necessary.

                                      DocID024173 Rev 8                                                23/42

                                                                                                              41
Thermal  protection                                                                                                                                           TDA75610LV

6        Thermal protection

         Thermal protection is implemented through thermal foldback (Figure 33).

         Thermal foldback begins limiting the audio input to the amplifier stage as the junction

         temperatures rise above the normal operating range. This effectively limits the output power

         capability of the device thus reducing the temperature to acceptable levels without totally

         interrupting the operation of the device.

         The output power will decrease to the point at which thermal equilibrium is reached.

         Thermal equilibrium will be reached when the reduction in output power reduces the

         dissipated power such that the die temperature falls below the thermal foldback threshold.

         Should the device cool, the audio level will increase until a new thermal equilibrium is

         reached or the amplifier reaches full power. Thermal foldback will reduce the audio output

         level in a linear manner.

         Three thermal warning are available through the I2C bus data. After thermal shut down

         threshold is reached, the CD could toggle (as shown in Figure 33) or stay low, depending on

         signal level.

                                    Figure 33. Thermal foldback diagram

                        6OUT        4(7! 2.4(7!2. 4(7!2. 

                                    /.    /.        /.

                        6OUT                    4(3(                                                                  4(3(              4J  #

                                    4YP  4YP      4YP  34!24                                                                                  %.$

                                          43$                                                                            3$ WITHSAMEINPUT         4J  #

                        #$OUT                                                                                             SIGNAL

                                                                                                                                                        4J  #   '!0'03

6.1      Fast muting

         The muting time can be shortened to less than 1.5 ms by setting (IB2) D5 = 1. This option

         can be useful in transient battery situations (i.e. during car engine cranking) to quickly

         turnoff the amplifier to avoid any audible effects caused by noise/transients being injected

         by preamp stages. The bit must be set back to “0” shortly after the mute transition.

24/42                                     DocID024173 Rev 8
TDA75610LV                                                     Battery transitions management

7    Battery       transitions             management

7.1  Low voltage operation (“start stop”)

     The most recent OEM specifications are requiring automatic stop of car engine at traffic

     light, in order to reduce emissions of polluting substances. The TDA75610LV, thanks to its

     innovating design, allows to go on playing sound when battery falls down to 6/7V during

     such conditions, without producing pop noise. The maximum system power will be reduced

     accordingly.

     Supported battery cranking curves are shown below, indicating the shape and durations of

     allowed battery transitions.

                       Figure 34. Worst case battery cranking curve sample 1

                       9EDWW 9

                   9

                   9

                   9

                   9

                                   W  W  W  W  W      W  W                   W V

                                                                                           *$3*36

     V1 = 12 V; V2 = 6 V; V3 = 7 V; V4 = 8 V

     t1 = 2 ms; t2 = 50 ms; t3 = 5 ms; t4 = 300 ms; t5 =10 ms; t6 = 1 s; t7 = 2 ms

                       Figure 35. Worst case battery cranking curve sample 2

                       9EDWW 9

                   9

                   9

                   9

                                   W  W  W          W      W                   W V

                                                                                           *$3*36

     V1 = 12 V; V2 = 6 V;   V3 = 7 V

     t1 = 2 ms; t2 = 5 ms;  t3 = 15 ms; t5 = 1 s; t6 = 50  ms

                                       DocID024173 Rev 8                                         25/42

                                                                                                        41
Battery  transitions management                               TDA75610LV

7.2      Advanced battery management

         In addition to compatibility with low Vbatt, the TDA75610LV is able to sustain upwards fast

         battery transitions (like the one showed in Figure 36) without causing unwanted audible

         effect, thanks to the innovative circuit topology.

         Figure 36. Upwards fast battery transitions diagram

                                                                                                  '!0'03

26/42                            DocID024173 Rev 8
TDA75610LV                                                            Application suggestion

8    Application suggestion

8.1  Inputs impedance matching

                            Figure 37. Inputs impedance matching circuit

                            )N              6).       0LAY

                                             6!#
'.$         '

                            !#'.$

                                                             0-

                                    K7

                                             K7

                                                       362CHARGE

                                                             CIRCUIT

                                    362

                                                                                          '!0'03

     The above is a simplified input stage where it is visible that the AC-GND impedance (60 k)

     is the same as the input one.

     During battery variations the SVR voltage is moved and VIN and VAC-GND tracks it through

     the two R-C networks.

     Any differences of this two time constants can produce a differential input voltage, which can

     produce a noise.

     Consequently, any additional passive components at the inputs (other than the input

     capacitors) such as series resistance or R dividers must be compensated for at AC-GND

     level by connecting the same equivalent resistance in series to CAC-GND.

     A good 1:1 matching (ZAC-GND = ZIN) is therefore recommended to minimize pop. This rule

     applies to both "4-CH operation" and "2-CH operation", as any unused input has be AC-

     grounded (through the same CIN value).

                                    DocID024173 Rev 8                                                27/42

                                                                                                            41
Application suggestion                                                                      TDA75610LV

8.2    High efficiency introduction

       Thanks to its operating principle, the TDA75610LV obtains a substantial reduction of power

       dissipation from traditional class-AB amplifiers without being affected by the massive

       radiation effects and complex circuitry normally associated with class-D solutions.

       The high efficiency operating principle is based on the use of bridge structures which are

       connected by means of a power switch. In particular, as shown in Figure 1, Ch1 is linked to

       Ch2, while Ch3 to Ch4. The switch, controlled by a logic circuit which senses the input

       signals, is closed at low volumes (output power steadily lower than 2.5 W) and the system

       acts like a "single bridge" with double load. In this case, the total power dissipation is a

       quarter of a double bridge.

       Due to its structure, the highest efficiency level can be reached when symmetrical loads are

       applied on channels sharing the same switch.

                               Figure 38. High efficiency - basic structure

                                       &0                                2-

                                                                                 n

                                                  )?&         )?2

                                          &RONT                    2EAR

                        6IN&                                                         6IN2

                                       &-                                20

                                    n                                            

                                                                   )?20

                               &
CHANNEL                                 2
CHANNEL

                                       (IGH

                                       IMPEDANCE  #/.42/,                "UFFER

                                                       ,/')#

                                                                                                     '!0'03

       When the power demand increases to more than 2.5 W, the system behavior is switched

       back to a standard double bridge in order to guarantee the maximum output power, while in

       the 6 V start-stop devices the High Efficiency mode is automatically disabled at low VCC

       (7.3 V ±0.3 V). No need to re-program it when VCC goes back to normal levels.

       In the range 2-4 W (@ VCC = 14.4 V, RL = 4 Ω), with the High Efficiency mode, the

       dissipated power gets up to 50 % less than the value obtained with the standard mode.

28/42                                  DocID024173 Rev 8
TDA75610LV                                                                                      I2C bus

9      I2C bus

9.1    I2C programming/reading sequences

       A correct turn on/off sequence with respect to the diagnostic timings and producing no

       audible noises could be as follows (after battery connection):

            –      TURN-ON: PIN2 > 4.5 V --- 10 ms --- (STAND-BY OUT + DIAG ENABLE) ---

                   1 s (min) --- MUTING OUT

            –      TURN-OFF: MUTING IN - wait for 50 ms - HW ST-BY IN (ST-BY pin ≤ 1.2 V)

            –      Car Radio Installation: PIN2 > 4.5 V --- 10 ms DIAG ENABLE (write) --- 200 ms ---

                   I2C read (repeat until All faults disappear).

            –      OFFSET TEST: Device in Play (no signal) -- OFFSET ENABLE - 30 ms - I2C

                   reading (repeat I2C reading until high-offset message disappears).

9.2    Address selection and I2C disable

       When the ADSEL/I2CDIS pin is left open the I2C bus is disabled and the device can be

       controlled by the STBY/MUTE pin.

       In this status (no - I2C bus) the CK pin enables the HIGH-EFFICIENCY MODE (0 = STD

       MODE; 1 = HE MODE) and the DATA pin sets the gain (0 = 26 dB; 1 = 16 dB).

       When the ADSEL/I2CDIS pin is connected to GND the I2C bus is active with address

       <1101100-x>.

       To select the other I2C address a resistor must be connected to ADSEL/I2CDIS pin as

       following:

       0 < R < 1 kΩ: I2C bus active with address <1101100x>

       11 kΩ < R < 21 kΩ: I2C bus active with address <1101101x>

       40 kΩ < R < 70 kΩ: I2C bus active with address <1101110x>

       R > 120 kΩ Legacy mode

       (x: read/write bit sector)

9.3    I2C bus interface

       Data transmission from microprocessor to the TDA75610LV and viceversa takes place

       through the 2 wires I2C bus interface, consisting of the two lines SDA and SCL (pull-up

       resistors to positive supply voltage must be connected).

9.3.1  Data validity

       As shown by Figure 39, the data on the SDA line must be stable during the high period of

       the clock. The HIGH and LOW state of the data line can only change when the clock signal

       on the SCL line is LOW.

                                   DocID024173 Rev 8                                             29/42

                                                                                                         41
I2C bus                                                                                     TDA75610LV

9.3.2    Start and stop conditions

         As shown by Figure 40 a start condition is a HIGH to LOW transition of the SDA line while

         SCL is HIGH. The stop condition is a LOW to HIGH transition of the SDA line while SCL is

         HIGH.

9.3.3    Byte format

         Every byte transferred to the SDA line must contain 8 bits. Each byte must be followed by an

         acknowledge bit. The MSB is transferred first.

9.3.4    Acknowledge

         The transmitter* puts a resistive HIGH level on the SDA line during the acknowledge clock

         pulse (see Figure 41). The receiver** has to pull-down (LOW) the SDA line during the

         acknowledge clock pulse, so that the SDA line is stable LOW during this clock pulse.

         * Transmitter

         –      master (μP) when it writes an address to the TDA75610LV

         –      slave (TDA75610LV) when the μP reads a data byte from TDA75610LV

         ** Receiver

         –      slave (TDA75610LV) when the μP writes an address to the TDA75610LV

         –      master (μP) when it reads a data byte from TDA75610LV

                                    Figure 39. Data validity on the I2C bus

                        3$!

                        3#,

                                       $!4!,).%         #(!.'%

                                    34!",% $!4!         $!4!

                                         6!,)$     !,,/7%$                                     '!0'03

                                    Figure 40. Timing diagram on the I2C bus

                        3#,

                                                                                    )#"53

                        3$!

                             34!24                                            34/0             '!0'03

                                    Figure 41. Acknowledge on the I2C bus

                        3#,                                              

                        3$!

                                    -3"

                             34!24                                     !#+./7,%$'-%.4

                                                                             &2/-2%#%)6%2     '!0'03

30/42                                    DocID024173 Rev 8
TDA75610LV                                                                              Software specifications

10  Software specifications

    All the functions of the TDA75610LV are activated by I2C interface.

    The bit 0 of the "ADDRESS BYTE" defines if the next bytes are write                       instruction  (from μP to

    TDA75610LV) or read instruction (from TDA75610LV to μP).

    Chip address

            D7                                                                                D0

            1    1               0            1    1             (*)                    (*)   X            D8 Hex

    X = 0 Write to device

    X = 1 Read from device

    If R/W = 0, the μP sends 2 "Instruction Bytes": IB1 and IB2.

    (*) address selector bit, please refer to address selection description on Chapter  9.2.

                                                   Table 7. IB1

            Bit                                    Instruction decoding  bit

            D7   Supply transition mute threshold high (D7 = 1)

                 Supply transition mute threshold low (D7 = 0)

            D6   Diagnostic enable (D6 = 1)

                 Diagnostic defeat (D6 = 0)

            D5   Offset Detection enable (D5 = 1)

                 Offset Detection defeat (D5 = 0)

                 Front Channel (CH1, CH3)

            D4   Gain = 26 dB (D4 = 0)

                 Gain = 16 dB (D4 = 1)

                 Rear Channel (CH2, CH4)

            D3   Gain = 26 dB (D3 = 0)

                 Gain = 16 dB (D3 = 1)

            D2   Mute front channels (D2 = 0)

                 Unmute front channels (D2 = 1)

            D1   Mute rear channels (D1 = 0)

                 Unmute rear channels (D1 = 1)

            D0   CD 2% (D0 = 0)

                 CD 10% (D0 = 1)

                                        DocID024173 Rev 8                                                  31/42

                                                                                                                        41
Software specifications                                                                      TDA75610LV

                                                Table 8. IB2

           Bit                                  Instruction decoding bit

                   Current detection threshold

           D7      High th (D7 = 0)

                   Low th (D7 =1)

           D6      0

           D5      Normal muting time (D5 = 0)

                   Fast muting time (D5 = 1)

           D4      Stand-by on - Amplifier not working - (D4 = 0)

                   Stand-by off - Amplifier working - (D4 = 1)

           D3      Power amplifier mode diagnostic (D3 = 0)

                   Line driver mode diagnostic (D3 = 1)

           D2      Current Detection Diagnostic Enabled (D2 =1)

                   Current Detection Diagnostic Defeat (D2 =0)

           D1      Right Channel Power amplifier working in standard mode (D1 = 0)

                   Power amplifier working in high efficiency mode (D1 = 1)

           D0      Left Channel Power amplifier working in standard mode (D0 = 0)

                   Power amplifier working in high efficiency mode (D0 = 1)

       If  R/W  =  1, the TDA75610LV sends 4 "Diagnostics Bytes" to μP: DB1,        DB2,     DB3  and  DB4.

                                                Table 9. DB1

Bit                                             Instruction decoding bit

D7     Thermal warning 1 active (D7 = 1), Tj = 160 °C (Typ)  -

D6     Diag. cycle not activated or not terminated (D6 = 0)  -

       Diag. cycle terminated (D6 = 1)

       Channel LF (CH1)                                      Channel LF (CH1)

D5     Current detection IB2 (D7) = 0                        Current detection IB2 (D7) = 1

       Output peak current < 250 mA - Open load (D5 = 1)     Output peak current < 125 mA - Open load (D5 = 1)

       Output peak current > 500 mA - Normal load (D5 = 0)   Output peak current > 250 mA - Normal load (D5 = 0)

       Channel LF (CH1)

D4     Turn-on diagnostic (D4 = 0)                           -

       Permanent diagnostic (D4 = 1)

       Channel LF (CH1)

D3     Normal load (D3 = 0)                                  -

       Short load (D3 = 1)

       Channel LF (CH1)

       Turn-on diag.: No open load (D2 = 0)

D2     Open load detection (D2 = 1)                          -

       Offset diag.: No output offset (D2 = 0)

       Output offset detection (D2 = 1)

32/42                                           DocID024173 Rev 8
TDA75610LV                                                                  Software specifications

                                       Table 9. DB1 (continued)

Bit                                           Instruction decoding bit

     Channel LF (CH1)

D1   No short to Vcc (D1 = 0)                             -

     Short to Vcc (D1 = 1)

     Channel LF (CH1)

D0   No short to GND (D1 = 0)                             -

     Short to GND (D1 = 1)

                                              Table 10. DB2

Bit                                           Instruction decoding bit

D7   Offset detection not activated (D7 = 0)              -

     Offset detection activated (D7 = 1)

D6   X                                                    -

     Channel LR (CH2)                                     Channel LR (CH2)

D5   Current detection IB2 (D7) = 0                       Current detection IB2 (D7) = 1

     Output peak current < 250 mA - Open load (D5 = 1)    Output peak current < 125 mA - Open load (D5 = 1)

     Output peak current > 500 mA - Normal load (D5 = 0)  Output peak current > 250 mA - Normal load (D5 = 0)

     Channel LR (CH2)

D4   Turn-on diagnostic (D4 = 0)                          -

     Permanent diagnostic (D4 = 1)

     Channel LR (CH2)

D3   Normal load (D3 = 0)                                 -

     Short load (D3 = 1)

     Channel LR (CH2)

     Turn-on diag.: No open load (D2 = 0)

D2   Open load detection (D2 = 1)                         -

     Permanent diag.: No output offset (D2 = 0)

     Output offset detection (D2 = 1)

     Channel LR (CH2)

D1   No short to Vcc (D1 = 0)                             -

     Short to Vcc (D1 = 1)

     Channel LR (CH2)

D0   No short to GND (D1 = 0)                             -

     Short to GND (D1 = 1)

                                           DocID024173 Rev 8                              33/42

                                                                                                               41
Software  specifications                                                                       TDA75610LV

                                                Table 11. DB3

Bit                                             Instruction decoding bit

D7        Standby status (= IB2 - D4)                          -

D6        Diagnostic status (= IB1 - D6)                       -

          Channel RF (CH3)                                     Channel RF (CH3)

D5        Current detection IB2 (D7) = 0                       Current detection IB2 (D7) = 1

          Output peak current < 250 mA - Open load (D5 = 1)    Output peak current < 125 mA    - Open load (D5 = 1)

          Output peak current > 500 mA - Normal load (D5 = 0)  Output peak current > 250 mA -  Normal load (D5 = 0)

          Channel RF (CH3)

D4        Turn-on diagnostic (D4 = 0)                          -

          Permanent diagnostic (D4 = 1)

          Channel RF (CH3)

D3        Normal load (D3 = 0)                                 -

          Short load (D3 = 1)

          Channel RF (CH3)

          Turn-on diag.: No open load (D2 = 0)

D2        Open load detection (D2 = 1)                         -

          Permanent diag.: No output offset (D2 = 0)

          Output offset detection (D2 = 1)

          Channel RF (CH3)

D1        No short to Vcc (D1 = 0)                             -

          Short to Vcc (D1 = 1)

          Channel RF (CH3)

D0        No short to GND (D1 = 0)                             -

          Short to GND (D1 = 1)

34/42                                           DocID024173 Rev 8
TDA75610LV                                                                   Software specifications

                                           Table 12. DB4

Bit                                        Instruction decoding bit

D7   Thermal warning 2 active (D7 = 1), Tj = 145 °C (Typ)  -

D6   Thermal warning 3 active (D6 = 1) Tj = 125 °C (Typ)   -

     Channel RR (CH4)                                      Channel RR (CH4)

D5   Current detection IB2 (D7) = 0                        Current detection IB2 (D7) = 1

     Output peak current < 250 mA - Open load (D5 = 1)     Output peak current < 125 mA - Open load (D5 = 1)

     Output peak current > 500 mA - Normal load (D5 = 0)   Output peak current > 250 mA - Normal load (D5 = 0)

     Channel RR (CH4)

D4   Turn-on diagnostic (D4 = 0)                           -

     Permanent diagnostic (D4 = 1)

     Channel R (CH4)

D3   R Normal load (D3 = 0)                                -

     Short load (D3 = 1)

     Channel RR (CH4)

     Turn-on diag.: No open load (D2 = 0)

D2   Open load detection (D2 = 1)                          -

     Permanent diag.: No output offset (D2 = 0)

     Output offset detection (D2 = 1)

     Channel RR (CH4)

D1   No short to Vcc (D1 = 0)                              -

     Short to Vcc (D1 = 1)

     Channel RR (CH4)

D0   No short to GND (D1 = 0)                              -

     Short to GND (D1 = 1)

                                           DocID024173 Rev 8                               35/42

                                                                                                                41
Examples  of bytes sequence                                                                  TDA75610LV

11        Examples of bytes sequence

          1 - Turn-On diagnostic - Write operation

                Start  Address byte with D0 = 0       ACK  IB1 with D6 = 1    ACK  IB2       ACK   STOP

          2 - Turn-On diagnostic - Read operation

             Start     Address byte with D0 = 1  ACK  DB1  ACK      DB2  ACK  DB3  ACK  DB4  ACK   STOP

          The delay from 1 to 2 can be selected by software, starting from 1ms

          3a - Turn-On of the power amplifier with 26dB gain, mute on, diagnostic defeat, CD = 2%

             .

                Start  Address byte with D0 = 0       ACK           IB1     ACK    IB2       ACK   STOP

                                                           X0000000                XXX1XX11

          3b - Turn-Off of the power amplifier

                Start  Address byte with D0 = 0       ACK           IB1     ACK    IB2       ACK   STOP

                                                           X0XXXXXX                XXX0XXXX

          4 - Offset detection procedure enable

                Start  Address byte with D0 = 0       ACK           IB1     ACK    IB2       ACK   STOP

                                                           XX1XX11X                XXX1XXXX

          5 - Offset detection procedure stop and reading operation (the results are valid only for the

          offset detection bits (D2 of the bytes DB1, DB2, DB3, DB4)

             .

          Start        Address byte with D0 = 1  ACK  DB1  ACK      DB2  ACK  DB3  ACK  DB4  ACK   STOP

               The purpose of this test is to check if a D.C. offset (2V typ.) is present on the outputs,

                produced by input capacitor with anomalous leakage current or humidity between pins.

               The delay from 4 to 5 can be selected by software, starting from 1ms

36/42                                            DocID024173 Rev 8
TDA75610LV                                                                                                 Package information

12  Package information

    In order to meet environmental requirements, ST offers these devices in different grades of

    ECOPACK® packages, depending on their level of environmental compliance. ECOPACK®

    specifications, grade definitions and product status are available at: www.st.com.

    ECOPACK® is an ST trademark.

            Figure 42. Flexiwatt27 (horizontal) mechanical                                 data and package dimensions

            ',0                  PP                        LQFK

                       0,1       7<3   0$;   0,1       7<3   0$;                         287/,1($1'

            $                               

            %                                                       0(&+$1,&$/'$7$

            &                                       

            '                                       

            (                               

            )                                               

            *                              

            *                          

            +                          

            +                                     

            +                                     

            +                                      

            /                          

            /                             

            /                         

            /                              

            /                                         

            /                              

            /                              

            0                               

            0                                      

            0                                      

            1                                       

            3                               

            5                                       

            5                                          

            5                                          

            5                                      

            5                                                                         )OH[LZDWW

            9                               ƒ 7\S                                            +RUL]RQWDO

            9                              ƒ 7\S

            9                              ƒ 7\S

            9                              ƒ 7\S

              GDPEDUSURWXVLRQQRWLQFOXGHG  PROGLQJSURWXVLRQLQFOXGHG

                       9

                                                                                           &

                    %

                                                        +                                  9

                              9                                  +

                                                        +

                                            +

                   '                                              5

                                                                                    5

                   /                                                                                              9

                                                                                        5  5

            /                                                                   1

                                                                                               9

                                                                                                                              /

                   /                                                               9                         0

                                                                                                                          /

                                                                                                               /

                                                                                                   /      0

                                                                                                       5

                                                                                                                       (  3

                                         *              *        )                                    5  0

                                                                                                                          &

                                                                                                                                     '!0'03

                                                DocID024173 Rev                  8                                                   37/42

                                                                                                                                                  41
Package  information                                                                                                   TDA75610LV

         Figure 43. Flexiwatt27 (vertical) mechanical                                 data and package dimensions

         $)-                            MM                  INCH

                              -).       490  -!8   -).   490   -!8                  /54,).%!.$

                      !                       

                      "                                    -%#(!.)#!,$!4!

                      #                                  

                      $                       

                      %                       

         &                                                   

                      '                       

                      '                   

         (                              

                      (                                

                      (                                

                      (                                 

         ,                              

                      ,                   

         ,                             

                      ,                      

                      ,                                    

                      ,                                  

                      -                       

                      -                      

                      .                                  

                      /                                     

                      2                                  

                      2                                  

                      2                                  

                      2                                 

                      2                                 

                      6                        ƒ 7\S                               &LEXIWATTVERTICAL

                      6                       ƒ 7\S

                      6                       ƒ 7\S

                      6                       ƒ 7\S

          DAM
BARPROTUSIONNOTINCLUDED

          MOLDINGPROTUSIONINCLUDED

                                  6

                                                                                          #

                              "

                                                                                      6

                                                             (

                                         6                  (

                                                      (                   (                                  !

                              /                                     2

                              ,                                                  2

                                                                                                                   6

                                                                               .      2

                          ,                                                          2

                                                                                             ,  ,     6

                              ,                                                  6

                                                                                         2                2          $

                                                                                                       ,      2  2

                                  0IN                                                                            %

                                               '             '            &                 &,%8-%

                                                                                                               -   -

                                                                                                                       

                                                                                                                                '!0'03

38/42                                                 DocID024173 Rev 8
TDA75610LV                                                                                                                                                 Package information

            Figure 44. Flexiwatt27 (SMD)                                           mechanical                 data and package dimensions

            $)-                       MM                                INCH

                          -).         490   -!8         -).          490      -!8

            !                                                                                 /54,).%!.$

            "                                                                              -%#(!.)#!,$!4!

            #                                                     

            $                                                     

            %                                              

            &

                                           

            '
                                            

            '                                          

            '
                                            

            (

                                        

            (                                                   

            (                                                   

            (                                                    

            ,

                                        

            ,                                             

            ,                                          

            ,                                          

            ,                                             

            ,                                             

            ,                                             

            -                                                     

            .                                                     

            .                                             

            .
                                           

            0
                                            

            2                                                     

            2                                                    

            2                                             

            2                                             

            2                                                    

            4
           
                    
                     

            AAA
                                                  

            6                          ƒ                               ƒ

            6                         ƒ                                ƒ                                                 &LEXIWATT

            6             ƒ          ƒ     ƒ           ƒ            ƒ        ƒ

            6            ƒ          ƒ    ƒ          ƒ           ƒ       ƒ                                              3-$

            6                         ƒ                                ƒ

            6                         ƒ                               ƒ

            
'OLDENPARAMETERS

            

n$IMENSIONh&vDOESNTINCLUDEDAM
BARPROTRUSION

            n$IMENSIONS(vANDh,INCLUDEMOLDFLASHORPROTRUSIONS

                                                                                                                                    'HWDLO´$´

                                                                                               9                                   5RWDWHGƒ&&:

                                                                                                                                    /

                                                                                                                                /                     9

                      $                                                                                       67$1'2))

                                                                                                       &   %

                                                                                                                                5                                      6($7,1*3/$1(

                                   +                                                          9                                           5             *$8*(3/$1(

                                                           +                                                                                                           6

                                                           +                                                                    9                         /

                                                                                                                                                1

                                                                                                              7                                                        DDD 6

                                                                               +                                                           1

                           9                                                                                                                        3

                                                                                                   9                       9

                   '

                                                                /                         5

                                                                                           5           9                   9

                                                                                   1

                      5                               /                                                                0

                   /                                                                      9

                  /HDG                                                                      /HDG

                                                                                                              (             6HHGHWDLO$

                                   *               *                         )

                                                           *                                                                                                           #

                                                                                                                                                                                       '!0'03

                                                           DocID024173 Rev 8                                                                                                           39/42

                                                                                                                                                                                                    41
Package  information                                                                                       TDA75610LV

         Figure 45. PowerSO36 (slug up) mechanical data and package dimensions

         $)-                     MM                      INCH

                          -).    490    -!8    -).    490       -!8              /54,).%!.$

                      !      
                   
              -%#(!.)#!,$!4 !

                      !     
                   
  

                      !     
                   
  

                      !  
          
           
                     

                      A     
      
           
  


                      B      
                   
  

                      C      
                   
  

                      $     
                  
  

                      $     
            
          

                      $  
          
           
                     

                      %     
                  
  

                      %    
                  
  

                      %  
      
             
           
  

                      %     
                   
  

                      %     
                   
  

                      E   
          
           
                     

                      E  
         
           
                     

                      '         
                         
  

                      (     
                  
  

                      H   
      
             
           
  

                      ,      
                   
  

                      .   
      
       ƒ         
           
  ƒ

                      S   
      
       ƒ         
           
                ƒ  0OWER3/3,5'50

          h$AND%vDONOTINCLUDEMOLDFLASHORPROTUSIONS

                      -OLDFLASHORPROTUSIONSSHALLNOTEXCEEDMMv 

          .OINTRUSIONALLOWEDINWARDSTHELEADS

                                                                                                         '

                                                                                                                    '!0'03

40/42                                                 DocID024173 Rev 8
TDA75610LV                                                          Revision history

13  Revision             history

                            Table  13. Document revision history

            Date         Revision                       Changes

            18-Jan-2013  1         Initial release.

            25-Jan-2013  2         Updated Chapter 8.2: High efficiency introduction on page 28.

            18-Sep-2013  3         Updated Disclaimer.

            10-Feb-2014  4         Updated Table 5: Electrical characteristics and Section 9.1: I2C

                                   programming/reading sequences.

            10-Mar-2014  5         Updated Figure 2, Figure 3 and Table 5: Electrical

                                   characteristics (ΔVOITU parameter on page 12).

            28-Apr-2014  6         Updated Section 9.2: Address selection and I2C disable on

                                   page 29.

            18-Sep-2014  7         Updated Section 9.1: I2C programming/reading sequences on

                                   page 29.

            15-Dec-2014  8         Corrected Figure 31 on page 22.

                                   DocID024173 Rev 8                                          41/42

                                                                                                     41
                                                                                                                              TDA75610LV

                                     IMPORTANT NOTICE – PLEASE READ CAREFULLY

STMicroelectronics NV and its subsidiaries (“ST”) reserve the right to make changes, corrections, enhancements, modifications, and

improvements to ST products and/or to this document at any time without notice. Purchasers should obtain the latest relevant information on

ST products before placing orders. ST products are sold pursuant to ST’s terms and conditions of sale in place at the time of order

acknowledgement.

Purchasers are solely responsible for the choice, selection, and use of ST products and ST assumes no liability for application assistance or

the design of Purchasers’ products.

No license, express or implied, to any intellectual property right is granted by ST herein.

Resale of ST products with provisions different from the information set forth herein shall void any warranty granted by ST for such product.

ST and the ST logo are trademarks of ST. All other product or service names are the property of their respective owners.

Information in this document supersedes and replaces information previously supplied in any prior versions of this document.

                                     © 2014 STMicroelectronics – All rights reserved

42/42                                DocID024173 Rev 8
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory,  Delivery  &  Lifecycle  Information:

STMicroelectronics:

TDA75610LV  TDA75610LVPDTR
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved