电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

Si4827-A10-CS

器件型号:Si4827-A10-CS
器件类别:热门应用    无线_射频_通信   
文件大小:2838.44KB,共10页
厂商名称:Silicon
标准:  
下载文档

器件描述

RF receiver AM/FM/SW RX,16p soic

参数

Manufacturer: Silicon Laboratories
Product Category: RF Receiver
RoHS: Yes
Type: Radio Receiver
Operating Frequency: 64 MHz to 109 MHz
Operating Supply Voltage: 2 V to 3.6 V
Maximum Operating Temperature: + 70 C
Minimum Operating Temperature: 0 C
Package / Case: SOIC-16
Mounting Style: SMD/SMT
Packaging: Tube
Brand: Silicon Labs
Series: Si4827
Factory Pack Quantity: 56
Supply Current: 21 mA
Supply Voltage - Max: 3.6 V
Supply Voltage - Min: 2 V

Si4827-A10-CS器件文档内容

                                                                                                        Si4827-A10

BROADCAST                         ANALOG                TUNING                      DIGITAL             DISPLAY

AM/FM/SW                          RADIO           RECEIVER

Features

  Worldwide FM band support                  Minimal BOM components with no

   (64–109 MHz)                                manual alignment

  Worldwide AM band support                  Excellent real-world performance

   (504–1750 kHz)                             China TV channels audio carrier

  SW band support (2.3–28.5 MHz)              reception in FM band

  Selectable support for all AM/FM/SW        2.0 to 3.6 V supply voltage

   regional bands                             Wide range of ferrite loop sticks and

  Enhanced FM/SW band coverage                air loop antenna support

  2-wire control interface                   16-pin SOIC package                                                 Ordering Information:

  Mono output                                RoHS compliant                                                            See page 19.

  Valid station indicator                    Not EN55020 compliant *

  Digital volume support                 *Note:        For   consumer              applications  that

  Bass/Treble support                    require       EN         55020  compliance,             use

                                          Si4844-B.                                                                 Pin Assignments

Applications                                                                                                       Si4827-A10 (SOIC)

  Table and portable radios                  Modules for consumer electronics

  Boom boxes                                 Toys, lamps, and any application

  Clock radios                                needing an AM/FM/SW radio                                     IRQ    1          16         AOUT

                                                                                                        TUNE1       2          15         GND

Description                                                                                             TUNE2       3          14         VDD

                                                                                                        BAND        4          13         XTALI

The Si4827 is an entry level analog-tuned digital-display digital CMOS AM/FM/SW                               NC    5          12         XTALO/LNA_EN

radio receiver IC that integrates the complete receiver function from antenna input                           FMI   6          11         SCLK

to audio output. Working with Host MCU (I2C-compatible 2-wire control interface),                       RFGND       7          10         SDIO

frequencies information can be displayed on LCD while the analog-tune features                                AMI   8              9      RST

are kept. The Si4827 enhances the FM and SW band coverage, and further

supports China TV channels audio reception in FM band. The superior control                             This  product,   its  features,        and/or   its

algorithm integrated in the Si4827 provides an easy and reliable control interface                      architecture is covered by one or more of

while eliminating all the manual tuned external components used in traditional                          the   following  patents,     as  well   as  other

solutions.                                                                                              patents,    pending   and         issued,    both

Functional Block Diagram                                                                                foreign    and   domestic:        7,127,217;

                                                                                                        7,272,373;       7,272,375;       7,321,324;

                                                                   Si4S8i438207/34                      7,355,476;       7,426,376;       7,471,940;

                      AMI                 ADC                                                           7,339,503; 7,339,504.

   AM                 RFGND  LNA                        DSP        DAC              AOUT

   ANT

                                          ADC

            FM               AGC

            ANT       FMI

                                  0/90                                              TUNE1/2

                                                                   ADC

                 XTALI       AFC        CONTROL INTERFACE

                                                                                    BAND

            2.0~3.6V  VDD         XTAL

                             REG  OSC

                                             IRQ  SCLK  SDIO  RST

Rev. 1.0 5/13                             Copyright © 2013 by Silicon Laboratories                                                        Si4827-A10
Si4827-A10

2           Rev. 1.0
                                                                                                                                    Si482                   7-   A10

TABLE    OF  CONTENTS

Section                                                                                                                                                          Page

1. Electrical Specifications  ............                     .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . .4

2. Typical Application Schematic . . . . . . .                 .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 11

3. Bill of Materials  ...................                      .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 12

4. Functional Description     .............                    .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 13

4.1. Overview . . . . . . . . . . . . . . . . . . . .          .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 13

4.2. FM Receiver      .................                        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 14

4.3. AM Receiver      .................                        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 14

4.4. SW Receiver . . . . . . . . . . . . . . . . .             .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 14

4.5. Frequency Tuning . . . . . . . . . . . . .                .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 14

4.6. Band Select . . . . . . . . . . . . . . . . . .           .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 14

4.7. Bass and Treble          ..............                   .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 15

4.8. Volume Control        ...............                     .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 15

4.9. High Fidelity DAC        .............                    .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 15

4.10. Soft Mute . . . . . . . . . . . . . . . . . . .          .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 15

4.11. Reference Clock         .............                    .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 15

4.12. Reset, Powerup, and Powerdown                            .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 15

4.13. Memorizing Status       ...........                      .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 15

4.14. Programming with Commands                            ..  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 15

5. Commands and Properties       ..........                    .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 16

6. Pin Descriptions: Si4827-A10  ........                      .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 18

7. Ordering Guide . . . . . . . . . . . . . . . . . . . .      .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 19

8. Package Outline: Si4827-A10   ........                      .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 20

9. PCB Land Pattern: Si4827-A10  .......                       .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 21

10. Top Markings      ....................                     .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 22

10.1. Si4827-A10 Top Marking        ......                     .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 22

10.2. Top Marking Explanation       ......                     .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 22

11. Additional Reference Resources  ....                       .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 23

Document Change List       ...............                     .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 24

Contact Information . . . . . . . . . . . . . . . . . .        .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  .  ...  .  .  .  . 25

                                                           Rev. 1.0                                                                                                       3
Si4827-A10

1.  Electrical Specifications

Table 1. Recommended Operating Conditions1,2

            Parameter                     Symbol             Test Condition  Min                          Typ       Max  Unit

Supply Voltage3                           VDD                                2.0                          —         3.6  V

Power Supply Powerup Rise Time            VDDRISE                            10                           —         —    µs

Ambient Temperature Range                 TA                                                      0       25        70   °C

Notes:

    1.  Typical values in the data sheet apply at VDD = 3.3 V and 25 °C unless otherwise stated.

    2.  All minimum and maximum specifications in the data sheet apply across the recommended operating conditions for

        minimum VDD = 2.7 V.

    3.  Operation at minimum VDD is guaranteed by characterization when VDD voltage is ramped down to 2.0 V. Part

        initialization may become unresponsive below 2.3 V.

Table 2. DC Characteristics

(VDD = 2.7 to 3.6 V, TA = 0 to 70 °C)

        Parameter             Symbol      Test Condition               Min                           Typ       Max       Unit

FM Mode

Supply Current*               IFM                                      —                          21.0         —         mA

AM/SW Mode

Supply Current*               IAM                                      —                          20.0         —         mA

Supplies and Interface

VDD Powerdown                 IDDPD                                    —                             10        —         µA

Current

*Note:  Specifications are guaranteed by  characterization.

4                                                            Rev. 1.0
                                                                                              Si4827-A10

Table 3.  Reset Timing Characteristics

(VDD = 2.7 to 3.6 V, TA = 0 to 70 °C)

                         Parameter                          Symbol         Min                Typ  Max               Unit

RSTB Pulse Width                                            tPRST          100                —    —                 µs

2-wire Bus Idle Time After RSTB Rises                       tSDIO          100                —    —                 µs

2-wire Bus Idle Time Before RSTB Rises, and VDD Valid       tSRST          100                —    —                 µs

Time Before RSTB Rises

RSTB Low Time Before VDD Becomes Invalid                    tRRST          0                  —    —                 µs

Notes:

1.    RSTB must be held low for at least 100 µs after the voltage supply has been ramped up.

2.    RSTB needs to be asserted (pulled low) prior to the supply voltage being ramped down.

                  tSRST                                     tPRST

VDD                      tSDIO                                      tSDIO                                     tRRST

RSTB

SCLK

                                       POWER_UP  Normal                         POWER_UP           Normal

                                                 Operation                                         Operation

SDIO

                                        Figure 1. Reset Timing

                                                 Rev. 1.0                                                                  5
Si4827-A10

Table 4. 2-Wire Control Interface Characteristics1,2,3

(VDD = 2.7 to 3.6 V, TA = 0 to 70 °C)

         Parameter                              Symbol   Test Condition    Min                      Typ  Max                Unit

SCLK Frequency                                  fSCLK                      0                        —    400                kHz

SCLK Low Time                                   tLOW                       1.3                      —    —                  µs

SCLK High Time                                  tHIGH                      0.6                      —    —                  µs

SCLK Input to SDIO  Setup                      tSU:STA                    0.6                      —    —                  µs

(START)

SCLK Input to SDIO  Hold                       tHD:STA                    0.6                      —    —                  µs

(START)

SDIO Input to SCLK  Setup                      tSU:DAT                    100                      —    —                  ns

SDIO Input to SCLK  Hold4,5                    tHD:DAT                    0                        —    900                ns

SCLK input to SDIO  Setup                      tSU:STO                    0.6                      —    —                  µs

(STOP)

STOP to START Time                              tBUF                       1.3                      —    —                  µs

SDIO Output Fall Time                           tf:OUT                                              —    250                ns

                                                                           20 + 0.11--C--p---b-F--

SDIO Input, SCLK Rise/Fall Time                 tf:IN                                               —    300                ns

                                                tr:IN                      20 + 0.11--C--p---b-F--

SCLK, SDIO Capacitive Loading                   Cb                         —                        —    50                 pF

Input Filter Pulse Suppression                  tSP                        —                        —    50                 ns

Notes:

   1.   When VD = 0 V, SCLK and SDIO are low impedance.

   2.   When selecting 2-wire mode, the user must ensure that a 2-wire start condition (falling edge of SDIO while SCLK is

        high) does not occur within 300 ns before the rising edge of RST.

   3.   When selecting 2-wire mode, the user must ensure that SCLK is high during the rising edge of RST, and stays high

        until after the first start condition.

   4.   The Si4827 delays SDIO by a minimum of 300 ns from the VIH threshold of SCLK to comply with the minimum tHD:DAT

        specification.

   5.   The maximum tHD:DAT has only to be met when fSCLK = 400 kHz. At frequencies below 400 kHz, tHD:DAT may be

        violated as long as all other timing parameters are met.

6                                                        Rev. 1.0
                                                                                          Si48           27-    A  1  0

             tSU:STA  tHD:STA  tLOW   tHIGH           tr:IN    tf:IN       tSP            tSU:STO  tBUF

SCLK  70%

      30%

SDIO  70%

      30%

             START             tr:IN         tHD:DAT  tSU:DAT                     tf:IN,  STOP           START

                                                                                  tf:OUT

             Figure 2. 2-Wire         Control Interface        Read   and  Write  Timing  Parameters

SCLK

SDIO                  A6-A0,                          D7-D0                       D7-D0

                      R/W

      START  ADDRESS + R/W            ACK             DATA                 ACK    DATA             ACK          STOP

             Figure 3. 2-Wire Control Interface Read and Write Timing Diagram

                                                      Rev. 1.0                                                        7
Si4827-A10

Table 5. FM Receiver Characteristics1,2

(VDD = 2.7 to 3.6 V, TA = 0 to 70 °C)

              Parameter                       Symbol  Test Condition     Min  Typ  Max                                      Unit

Input Frequency                               fRF                        64   —    109                                      MHz

Sensitivity with Headphone                            (S+N)/N = 26 dB    —    4.0  —                          µV EMF

Network3

LNA Input Resistance4,5                                                  —    4    —                                        k

LNA Input Capacitance4,5                                                 —    5    —                                        pF

AM Suppression4,5,6,7                                          m = 0.3   —    50   —                                        dB

Input IP34,8                                                             —    105  —                          dBµV EMF

Adjacent Channel Selectivity4                         ±200 kHz           —    45   —                                        dB

Alternate Channel Selectivity4                        ±400 kHz           —    60   —                                        dB

Audio Output Voltage5,6,7,12                                             —    72   —                          mVRMS

Audio Mono S/N5,6,7,9,10                                                 —    45   —                                        dB

Audio Frequency Response Low4                                     –3 dB  —    —    30                                       Hz

Audio Frequency Response High4                                    –3 dB  15   —    —                                        kHz

Audio THD5,6,11                                                          —    0.1  0.5                                      %

Audio Output Load Resistance4,10              RL      Single-ended       10   —    —                                        k

Audio Output Load Capacitance4,10             CL      Single-ended       —    —    50                                       pF

Notes:

   1.   Additional testing information is available in “AN603: Si4822/26/27/40/44-DEMO Board Test Procedure”

        Volume = maximum for all tests. Tested at RF = 98.1 MHz.

   2.   To ensure proper operation and receiver performance, follow the guidelines in “AN602: Si4822/26/27/40/44 Antenna,

        Schematic, Layout, and Design Guidelines.” Silicon Laboratories will evaluate schematics and layouts for qualified

        customers.

   3.   Frequency is 64~109 MHz.

   4.   Guaranteed by characterization.

   5.   VEMF = 1 mV.

   6.   FMOD = 1 kHz, MONO, and L = R unless noted otherwise.

   7.   f = 22.5 kHz.

   8.   |f2 – f1| > 2 MHz, f0 = 2 x f1 – f2.

   9.   BAF = 300 Hz to 15 kHz, A-weighted.

   10. At AOUT pin.
   11. f = 75 kHz.

   12. Tested in Digital Volume Mode.

8                                                     Rev. 1.0
                                                                                   Si4827-A10

Table 6. AM/SW Receiver Characteristics1, 2

(VDD = 2.7 to 3.6 V, TA = 0 to 70 °C)

        Parameter                        Symbol      Test Condition           Min  Typ     Max                            Unit

Input Frequency                          fRF         Medium Wave (AM)         504  —       1750                             kHz

                                                     Short Wave (SW)          2.3  —       28.5                           MHz

Sensitivity3,4,5                                     (S+N)/N = 26 dB            —  30      —                         µV EMF

Large Signal Voltage Handling5                                 THD < 8%         —  300     —                         mVRMS

Power Supply Rejection Ratio5                    ∆VDD = 100 mVRMS, 100 Hz       —  40      —                                dB

Audio Output Voltage3,6,8                                                       —  54      —                         mVRMS

Audio S/N3,4,6                                                                  —  45      —                                dB

Audio THD3,6                                                                    —  0.1     —                                %

Antenna Inductance5,7                                                         180  —       450                              µH

Notes:

1.      Additional testing information is available in “AN603: Si4822/26/27/40/44 DEMO Board Test Procedure.”

        Volume = maximum for all tests. Tested at RF = 6 MHz.

2.      To ensure proper operation and receiver performance, follow the guidelines in “AN602: Si4822/26/27/40/44 Antenna,

        Schematic, Layout, and Design Guidelines.” Silicon Laboratories will evaluate schematics and layouts for qualified

        customers.

3.      FMOD = 1 kHz, 30% modulation, 2 kHz channel filter.

4.      BAF = 300 Hz to 15 kHz, A-weighted.

5.      Guaranteed by characterization.

6.      VIN = 5 mVrms.

7.      Stray capacitance on antenna and board must be < 10 pF to achieve full tuning range at higher inductance levels.

8.      Tested in Digital Volume Mode.

Table 7. Reference Clock and Crystal Characteristics

(VDD = 2.7 to 3.6 V, TA = 0 to 70 °C)

              Parameter                      Symbol  Test Condition        Min     Typ                         Max          Unit

                                                     Reference Clock

XTALI Supported Reference Clock                                            31.130  32.768  40,000                           kHz

Frequencies*

Reference Clock Frequency                                                  –100    —                           100          ppm

Tolerance for XTALI

REFCLK_PRESCALE                                                            1       —                           4095

REFCLK                                                                     31.130  32.768  34.406                           kHz

                                                 Crystal Oscillator

Crystal Oscillator Frequency                                               —       32.768                      —            kHz

Crystal Frequency Tolerance                                                –100    —                           100          ppm

Board Capacitance                                                          —       —                           3.5          pF

*Note:  The Si4827-A10 divides the RCLK input by REFCLK_PRESCALE to obtain REFCLK. There are some RCLK

        frequencies between 31.130 kHz and 40 MHz that are not supported. For more details, see Table 9 of "AN610:

        Si48xx ATDD Programming Guide.”

                                                     Rev. 1.0                                                                     9
Si4827-A10

Table 8. Thermal Conditions

        Parameter                        Symbol            Min               Typ              Max                            Unit

Thermal Resistance*                      JA               —                 80               —                              °C/W

Ambient Temperature                      TA                0                 25               70                             °C

Junction Temperature                     TJ                —                 —                77                             °C

*Note: Thermal resistance assumes a multi-layer PCB with the exposed pad soldered to a topside PCB pad.

Table 9. Absolute Maximum Ratings1,2

        Parameter                        Symbol                 Value                                    Unit

Supply Voltage                           VDD                    –0.5 to 5.8                                    V

Input Current3                           IIN                    10                                       mA

Operating Temperature                    TOP                    –40 to 95                                      °C

Storage Temperature                      TSTG                   –55 to 150                                     °C

RF Input Level4                                                 0.4                                      VPK

Notes:

    1.  Permanent device damage may occur if the above Absolute Maximum Ratings are exceeded. Functional operation

        should be restricted to the conditions as specified in the operational sections of this data sheet. Exposure beyond

        recommended operating conditions for extended periods may affect device reliability.

    2.  The Si4827-A10 devices are high-performance RF integrated circuits with certain pins having an ESD rating of

        < 2 kV HBM. Handling and assembly of these devices should only be done at ESD-protected workstations.

    3.  For input pins RST, SDIO, SCLK, XTALO/LNA_EN, XTALI, BAND, TUNE2, TUNE1 and IRQ.

    4.  At RF input pins, FMI, and AMI.

10                                               Rev. 1.0
                                                                                                                                                                                           Si4827-A10

2.  Typical Application Schematic

                                                                                                                                                                               TUNE1

                                                                                                                                                                                                         R1

                                                                                                                                                                                                         203k 1%

                                                                                                                                      TUNE1                                                          SW

                          FMI

                                                              2.5k/100M                                                                                                             S1                   R2

                                                                                                                                                       VR1                                               50k 1%

                                              B1                                                                                                       100k       BAND         1        2

                                                                                                                                                                                        3            AM

                                                                                                                                                                                        4

                          A MAaNntTe1nna                                                                                                                                                                 R3

                                                                                                                                                                                                         180k 1%

                                                                         C5                                                                                  IRQ  To host MCU

                                                                                                                                                                                                     FM

                                                                         0.47u        8     7     6     5             4      3       2       1

                                                                                      AMI   GND   FMI   NC            BAND   TUNE2    TUNE1      IRQ                                                     R4

                                                                                                                                                                                                         67k 1%

                                              C5                                                        XTALO/LNA_EN                                   U1

                                                                         AMI

                                              0.47u                                   RSTB  SDIO  SCLK                XTALI                      AOUT                                   Optional

                    ANT2                                                                                                     VDD      GND

                                              RFGND

                                          T1                                          9     10    11    12            13     14      15      16

                                                                                                                                                                                        AOUT

                                                                                C1
                                                                                0.1u

                               Optional: AM air loop antenna                                                                                 C4

                                                                                                                                         0.1u

                                                              RESET                                                                                                            VDD      2.0 TO 3.6V

                                              To host MCU     SDIO

                                                              SCLK

                                                                                                                                 Y1

                                                                                                                      32.768KHz

                                                                                                                      C3         C2

                                                                                                                      22p        22p

                                                                                                                      Optional

Notes:

    1.  Place C4 close to VDD and GND pins.

    2.  All grounds connect directly to GND plane on PCB.

    3.  Pin 5 leave floating.

    4.  To ensure proper operation and receiver performance, follow the guidelines in “AN602: Si4822/26/27/40/44 Antenna,

        Schematic, Layout, and Design Guidelines.” Silicon Labs will evaluate the schematics and layouts for qualified

        customers.

    5.  Pin 6 connects to the FM antenna interface and pin 8 connects to the AM antenna interface.

    6.  Place Si4827 as close as possible to antenna jack and keep the FMI and AMI traces as short as possible.

    7.  Recommend keeping the AM ferrite loop antenna at least 5 cm away from the Si4827.

    8.  Keep the AM ferrite loop antenna away from MCU, audio amplifier, and other circuits which have AM interference.

    9.  Place the transformer T1 away from any sources of interference and even away from the I/O signals of the Si4827.

                                                                                                Rev. 1.0                                                                                                          11
Si4827-A10

3.  Bill of Materials

                               Table 10. Si4827-A10 Bill of Materials

    Component(s)                         Value/Description                      Supplier

    C1            Reset capacitor 0.1 µF, ±20%, Z5U/X7R                         Murata

    C4            Supply bypass capacitor, 0.1 µF, ±20%, Z5U/X7R                Murata

    C5            Coupling capacitor, 0.47 µF, ±20%, Z5U/X7R                    Murata

    B1            Ferrite bead 2.5 k/100 MHz                                    Murata

    VR1           Variable resistor (POT), 100 k, ±10%                         Kennon

    U1            Si4827-A AM/FM/SW Analog Tune Digital Display Radio           Silicon Laboratories

                  Tuner

    ANT1          Ferrite stick,180–450 μH                                      Jiaxin

                                            Optional Components

    C2, C3        Crystal load capacitors, 22 pF, ±5%, COG                      Venkel

                  (Optional: for crystal oscillator option)

    Y1            32.768 kHz crystal (Optional: for crystal oscillator option)  Epson or equivalent

    ANT2          Air loop antenna, 10–20 μH                                    Various

    S1            Band switch                                                   Any, depends on

                                                                                customer

    R1            Resistor, 203 k                                         Venkel

    R2            Resistor, 50 k, ±1%,                                         Venkel

    R3            Resistor, 180 k, ±1%                                         Venkel

    R4            Resistor, 67 k, ±1%                                          Venkel

12                                            Rev. 1.0
                                                                                                             Si4827-A10

4.     Functional Description

                                                                                              Si4S8i438207/34

                           AMI                                       ADC

       AM              RFGND              LNA                                     DSP                 DAC                 AOUT

       ANT

                                                                     ADC

       FM                                 AGC

       ANT                 FMI

                                                      0/90                                                                TUNE1/2

                                                                                                      ADC

               XTALI                      AFC                        CONTROL INTERFACE

                                                                                                                          BAND

       2.0~3.6V            VDD                        XTAL

                                          REG         OSC

                                                                     IRQ    SCLK  SDIO   RST

                                     Figure 4. Si4827-A10 Functional Block Diagram

4.1.   Overview                                                      Like other successful audio products from Silicon Labs,

The Si4827-A10 is the entry level analog-tuned digital-              Si4827  offers     unmatched     integration        and   PCB   space

display digital CMOS AM/FM/SW radio receiver IC that                 savings with minimum external components and a small

integrates the complete receiver function from antenna               board area on a single side PCB. The high integration

input to audio output. Working with an external MCU                  and complete system production test simplifies design-

with LCD/LED driver, Si4827 can output the AM/FM/SW                  in,    increases       system         quality,       and  improves

frequencies and band and volume information to display               manufacturability.       The   receiver      has    very  low   power

on LCD/LED, while using a simple potentiometer at the                consumption, runs off two AAA batteries, and delivers

front  end     for      analog-tune.      Leveraging        Silicon  the  performance       benefits  of     high    performance      digital

Laboratories'  proven           and      patented     digital  low   radio  experience        with  digital   display     to   the  legacy

intermediate   frequency        (low-IF)  receiver    architecture,  analog-tuned radio market.

the    Si4827  delivers    superior       RF     performance   and   The Si4827 provides good flexibility in using the chip.

interference   rejection        in  AM,   FM     and  SW    bands.   The    frequency       range     of     FM/AM/SW          bands,     de-

Additionally, the digital core provides advanced audio               emphasis     value,    AM     tuning    step,   and  AM   soft    mute

conditioning for all environments, removing pops, clicks,            level/rate can be either configured by the MCU or by

and    loud    static  in  variable      signal  conditions.   The   using   external    hardware        to  make      a  selection.     The

superior control algorithm integrated in Si4827 provides             reference    clock   of  the   FM     tuner    can   be   provided   by

easy and reliable control interface while eliminating all            either the crystal or by the host MCU within tolerance.

the    manual  tuned       external       components  used     in    The Si4827 also has flexibility in selecting bands and

traditional solutions.                                               configuring  band        properties,    enabling     masked       Host

                                                                     MCU    for   multiple    projects,    and    reducing     the  cost  of

                                                                     development. Four tuning preferences are available to

                                                                     meet different tuning preference requirements.

                                                               Rev. 1.0                                                                   13
Si4827-A10

4.2.   FM Receiver                                                      4.4.  SW Receiver

The Si4827-A10 integrates a low noise amplifier                (LNA)    The Si4827 supports short wave band receptions from

supporting the worldwide FM broadcast band (64                    to    2.3 to 28.5 MHz in 5 kHz step size increments. It can

109 MHz)       and   the   TV    audio      stations  within      the   also be configured to have wide SW band that can be

frequency range in China area are also supported. The                   used in SW radio with 1 or 2 SW bands. The Si4827

FM band can also be configured to be wider range such                   supports extensive short wave features such as minimal

as 64–108 MHz in one band.                                              discrete components and no factory adjustments. The

Pre-emphasis and de-emphasis is a technique used by                     Si4827 supports using the FM antenna to capture short

FM broadcasters to improve the signal-to-noise ratio of                 wave     signals.    Refer    to      “AN610:      Si48xx      ATDD

FM receivers by reducing the effects of high frequency                  Programming Guide” and "AN602: Si4822/26/27/40/44

interference    and    noise.    When       the   FM      signal  is    Antenna,    Schematic,       Layout,   and  Design    Guidelines"

transmitted,    a    pre-emphasis       filter   is   applied     to    for more details.

accentuate the high audio frequencies. All FM receivers                 4.5.  Frequency Tuning

incorporate a de-emphasis filter which attenuates high

frequencies to restore a flat frequency response. Two                   A    valid  channel      can     be    found    by    tuning   the

time constants are used in various regions. The de-                     potentiometer      that  is  connected      to  the   TUNE1    and

emphasis       time constant can be chosen to be 50 or                  TUNE2 pin of the Si4827-A10 chip.

75 μs. Refer to "AN602: Si4822/26/27/40/44 Antenna,                     To offer easy tuning, the Si4827-A10 also outputs the

Schematic, Layout, and Design Guidelines."                              tuned information to the MCU with LCD/LED driver to

4.3.   AM Receiver                                                      display. It will light up the icon on display if the RF signal

The highly integrated Si4827-A10 supports worldwide                     quality passes a certain threshold when tuned to a valid

AM band reception from 504 to 1750 kHz with five sub-                   station. Refer to "AN610: Si48xx ATDD Programming

bands using a digital low-IF architecture with a minimum                Guide" for more details.

number     of   external   components           and   no  manual        4.6.  Band Select

alignment  required.      This   patented   architecture       allows   The Si4827-A10 supports worldwide AM band with five

for high-precision filtering, offering excellent selectivity            sub-bands, US/Europe/Japan/China FM band with five

and SNR with minimum variation across the AM band.                      sub-bands, and SW band with 16 sub-bands. Si4827-

Similar to the FM receiver, the Si4827-A10 optimizes                    A10 provides the flexibility to configure the band and

sensitivity and rejection of strong interferers, allowing               band     properties  at  either   the  MCU      side  or  the  tuner

better reception of weak stations.                                      side, enabling masked MCU for multiple projects. For

To  offer  maximum     flexibility,  the    receiver  supports    a     details     on  band         selection,     refer     to   "AN602:

wide range of ferrite loop sticks from 180–450 μH. An                   Si4822/26/27/40/44       Antenna,      Schematic,     Layout,  and

air loop antenna is supported by using a transformer to                 Design      Guidelines"      and      "AN610:      Si48xx      ATDD

increase   the  effective  inductance       from     the  air  loop.    Programming Guide".

Using   a  1:5   turn     ratio  inductor,  the      inductance   is

increased by 25 times and easily supports all typical AM

air loop antennas, which generally vary between 10 and

20 μH.

A 9, 10 kHz tuning step can be chosen by the external

resistor or host MCU according to the different regions,

and AM soft mute level can be programmed by the host

MCU to have different tuning experiences. One of the

AM bands can be configured as a universal AM band

that simultaneously supports 9 kHz and 10 kHz channel

spaces for all regional AM standards. Refer to “AN610:

Si48xx     ATDD     Programming      Guide”       and     "AN602:

Si4822/26/27/40/44        Antenna,   Schematic,       Layout,     and

Design Guidelines" for more details.

14                                                                Rev.  1.0
                                                                                                                    Si4827-A10

4.7.   Bass and Treble                                                   4.12.    Reset, Powerup, and Powerdown

The Si4827-A10 supports Bass/Treble tone control for                     Setting the RSTB pin low will disable analog and digital

superior sound quality. The Si4827-A10 can be set to be                  circuitry, reset the registers to their default settings, and

default normal, or programmed by the host MCU I2C-                       disable the bus. Setting the RSTB pin high will bring the

compatible       2-wire    mode.      FM      has     nine    levels     device out of reset.

Bass/Treble      effect   and      AM/SW      has    seven    levels     Figure 1     shows     typical    reset,    startup,      and    shutdown

Bass/Treble      effect.  For  further     configuration     details,    timings   for     the  Si4827.        RSTB         must    be    held    low

refer to "AN610: Si48xx ATDD Programming Guide".                         (asserted) during any power supply transitions and kept

4.8.   Volume Control                                                    asserted      as  specified       in  Figure 1        after      the   power

                                                                         supplies are ramped up and stable. Failure to assert

The   Si4827-A10      not  only       allows  users      to  use  the    RSTB     as    indicated     here     may      cause      the    device      to

traditional  PVR      wheel    volume      control      through   an     malfunction       and   may         result     in  permanent           device

external     speaker      amplifier,  it   also  supports     digital    damage.

volume control programmed by the host MCU. Si4827-                       A   powerdown          mode     is    available       to  reduce       power

A10 can be programmed to be Bass/Treble mode only                        consumption when the part is idle. Putting the device in

or digital volume mode only; it can also be programmed                   powerdown mode will disable analog and digital circuitry

to have the digital volume coexist with Bass/Treble in                   while keeping the bus active.

two    modes.      Refer       to     "AN610:      Si48xx     ATDD

Programming Guide" and "AN602: Si4822/26/27/40/44                        4.13.    Memorizing Status

Antenna,     Schematic,    Layout,    and     Design     Guidelines"     The    Si4827-A10      provides       the      feature       to  memorize

for more details.                                                        status from the last power down with a simple design on

4.9.   High Fidelity DAC                                                 PCB,     including     frequency      of    the    FM/AM/SW            station.

High-fidelity digital-to-analog converters (DACs)                 drive  Refer     to      "AN602:       Si4822/26/27/40/44               Antenna,

analog    audio  signals   onto       the  AOUT    pin.  The  audio      Schematic, Layout, and Design Guidelines" for details.

output may be muted.                                                     4.14.    Programming with Commands

4.10.   Soft Mute                                                        To   ease      development            time     and        offer  maximum

The soft mute feature is available to attenuate the audio                customization,         the  Si4827         provides       a      simple  yet

outputs and minimize audible noise in very weak signal                   powerful software interface to program the receiver. The

conditions. Advanced algorithm is implemented to get a                   device   is   programmed          using     commands,            arguments,

better analog tuning experience. The soft mute feature                   properties, and responses.

is triggered by the SNR metric. The SNR threshold for                    To perform an action, the user writes a command byte

activating soft mute      is programmable, as are soft mute              and associated arguments, causing the chip to execute

attenuation levels and attack and decay rates.                           the given command. Commands control an action such

                                                                         as powerup the device, shut down the device, or get the

4.11.   Reference Clock                                                  current   tuned   frequency.        Arguments         are    specific    to  a

The   Si4827-A10      supports     RCLK    input   (to   XTALI    pin)   given command and are used to modify the command.

with the spec listed in Table 7. It can be shared with the               Properties are a special command argument used to

host MCU to save extra crystal.                                          modify    the  default      chip    operation      and     are   generally

An onboard crystal oscillator is available to generate the               configured     immediately          after   powerup.         Examples        of

32.768 kHz   reference     when       an   external      crystal  and    properties     are     de-emphasis             level  and        soft    mute

load   capacitors     are    provided.        Refer   to     "AN602:     attenuation threshold.

Si4822/26/27/40/44        Antenna,    Schematic,      Layout,     and    Responses         provide    the      user     information       and     are

Design Guidelines" for more details.                                     echoed after a command and associated arguments are

                                                                         issued. All commands provide a 1-byte status update,

                                                                         indicating interrupt and clear-to-send status information.

                                                                         For   a   detailed     description         of    the  commands           and

                                                                         properties for the Si4827, see "AN610: Si48xx ATDD

                                                                         Programming Guide".

                                                                  Rev. 1.0                                                                            15
Si4827-A10

5.  Commands and Properties

            Table 11. Si4827-A10 FM Receiver Command Summary

    Cmd   Name                                                     Description

    0xE0  ATDD_GET_STATUS     Get tune freq, band and etc., status of the device.

    0xE1  ATDD_POWER_UP       Power up device, band selection, and band properties setup.

    0xE2  ATDD_AUDIO_MODE     Audio output mode: get/set audio mode and settings.

    0x10  GET_REV             Returns the revision information of the device.

    0x11  POWER_DOWN          Power down device.

    0x12  SET_PROPERTY        Sets the value of a property.

    0x13  GET_PROPERTY        Retrieve a property's value.

Note:     The Si4827 has its own power up and get status commands which are different from previous si47xx tuner parts. To

          differentiate, we use "ATDD_POWER_UP" and ATDD_GET_STATUS to denote the ATDD specific commands instead

          of the general si47xx "POWER_UP" and "STATUS" commands.

            Table 12. Si4827-A10 FM Receiver Property Summary

    Prop  Name                                                     Description              Default

0x0201    REFCLK_FREQ         Sets frequency of reference clock in Hz.                      0x8000

                              The range is 31130 to 34406 Hz, or 0 to disable the AFC.

                              Default is 32768 Hz.

0x0202    REFCLK_PRESCALE     Sets the prescaler value for RCLK input.                      0x0001

0x1100    FM_DEEMPHASIS       Sets deemphasis time constant. Default is 75 μs.              0x0002

0x1300    FM_SOFT_MUTE_RATE   Sets the attack and decay rates when entering and leaving     0x0040

                              soft mute.

0x1301    FM_SOFT_MUTE_SLOPE  Configures attenuation slope during soft mute in dB attenua-  0x0002

                              tion per dB SNR below the soft mute SNR threshold. Default

                              value is 2.

0x1302    FM_SOFT_MUTE_       Sets maximum attenuation during soft mute (dB). Set to 0 to   0x0010

          MAX_ATTENUATION     disable soft mute. Default is 16 dB.

0x1303    FM_SOFT_MUTE_       Sets SNR threshold to engage soft mute. Default is 4 dB.      0x0004

          SNR_THRESHOLD

0x4000    RX_VOLUME           Sets the output volume.                                       0x003F

0x4001    RX_HARD_MUTE        Mutes the audio output. L and R audio outputs may be muted    0x0000

                              independently.

0x4002    RX_BASS_TREBLE      Sets the output bass/treble level.                            0x0004

0x4003    RX_ACTUAL_VOLUME    Read the actual output volume.                                0x003F

16                                         Rev. 1.0
                                                                              Si4827-A10

        Table 13. Si4827-A10 AM/SW Receiver Command Summary

Cmd     Name                                                    Description

0xE0    ATDD_GET_STATUS     Get tune freq, band and etc status of the device

0xE1    ATDD_POWER_UP       Power up device, band selection, and band properties setup

0xE2    ATDD_AUDIO_MODE     Audio output mode: get/set audio mode settings.

0x10    GET_REV             Returns the revision information of the device.

0x11    POWER_DOWN          Power down device.

0x12    SET_PROPERTY        Sets the value of a property.

0x13    GET_PROPERTY        Retrieve a property's value.

Note:  The Si4827 has its own power up and get status commands which are different from previous si47xx tuner parts. To

       differentiate, we use "ATDD_POWER_UP" and ATDD_GET_STATUS to denote the ATDD specific commands instead

       of the general Si47xx "POWER_UP" and "STATUS" commands.

        Table 14. Si4827-A10 AM/SW Receiver Property Summary

Prop    Name                                                    Description               Default

0x0201  REFCLK_FREQ         Sets frequency of reference clock in Hz.                      0x8000

                            The range is 31130 to 34406 Hz, or 0 to disable the AFC.

                            Default is 32768 Hz.

0x0202  REFCLK_PRESCALE     Sets the prescaler value for RCLK input.                      0x0001

0x4000  RX_VOLUME           Sets the output volume.                                       0x003F

0x4001  RX_HARD_MUTE        Mutes the audio output. L and R audio outputs may be muted    0x0000

                            independently.

0x4002  RX_BASS_TREBLE      Sets the output bass/treble level.                            0x0003

0x4003  RX_ACTUAL_VOLUME    Read the actual output volume.                                0x003F

0x3300  AM_SOFT_MUTE_RATE   Sets the attack and decay rates when entering and leaving     0x0040

                            soft mute.

0x3301  AM_SOFT_MUTE_SLOPE  Configures attenuation slope during soft mute in dB attenua-  0x0002.,

                            tion per dB SNR below the soft mute SNR threshold.

0x3302  AM_SOFT_MUTE_       Sets maximum attenuation during soft mute (dB). Set to 0 to   0x0010

        MAX_ATTENUATION     disable soft mute.

0x3303  AM_SOFT_MUTE_       Sets SNR threshold to engage soft mute.                       0x0008

        SNR_THRESHOLD

                                        Rev. 1.0                                                                         17
S   i48  27-A10

6.  Pin  Descriptions:  Si4827-A10

                              IRQ    1             16      AOUT

                              TUNE1  2             15      GND

                              TUNE2  3             14      VDD

                              BAND   4             13      XTALI

                              NC     5             12      XTALO/LNA_EN

                              FMI    6             11      SCLK

                              RFGND  7             10      SDIO

                              AMI    8             9       RST

Pin  Number(s)   Name                                           Description

     1           IRQ          Interrupt request.

     2          TUNE1         Frequency tuning.

     3          TUNE2         Frequency tuning.

     4           BAND         Band selection and de-emphasis selection.

     5           NC           No connect. Leave floating.

     6           FMI          FM RF inputs. FMI should be connected to the antenna trace.

     7          RFGND         RF ground. Connect to ground plane on PCB.

     8           AMI          AM RF input. AMI should be connected to the AM antenna.

     9           RST          Device reset (active low) input.

     10,         SDIO         Serial data input/output.

     11          SCLK         Serial clock input.

     12         XTALO/LNA_EN  Crystal oscillator output, enable the SW external LNA in SW mode  when  not

                              used as XTALO.

     13,         XTALI        Crystal oscillator input/external reference clock input

     14          VDD          Supply voltage. May be connected directly to battery.

     15          GND          Ground. Connect to ground plane on PCB.

     16          AOUT         Audio output.

18                                           Rev. 1.0
                                                                                  Si4827-A10

7.  Ordering Guide

    Part Number1,2                     Description            Package Type        Operating

                                                                                  Temperature/Voltage

    Si4827-A10-CS   AM/FM/SW Broadcast Analog Tune            16L SOIC Pb-free    0 to 70 °C

                    Digital Display Radio Receiver                                2.0 to 3.6 V

Notes:

    1.  Add an “(R)” at the end of the device part number to denote tape and reel option. The devices will typically operate at

        25 °C with degraded specifications for VDD voltage ramped down to 2.0 V.
        The -C suffix in the part number indicates Consumer Grade product. Visit www.silabs.com to get more information on
    2.

        product grade specifications.

                                                    Rev. 1.0                                                                     19
Si4827-A10

8.  Package Outline: Si4827-A10

The 16-pin SOIC illustrates the package details for the Si4827-A10. Table 15 lists the values for         the  dimensions

shown in the illustration.

                                       Figure 5. 16-Pin SOIC

                                       Table 15. Package Dimensions

                            Dimension                   Min                     Max

                            A                           —                       1.75

                            A1                          0.10                    0.25

                            A2                          1.25                    —

                            b                           0.31                    0.51

                            c                           0.17                    0.25

                            D                                     9.90 BSC

                            E                                     6.00 BSC

                            E1                                    3.90 BSC

                            e                                     1.27 BSC

                            L                           0.40                    1.27

                            L2                                    0.25 BSC

                            h                           0.25                    0.50

                            θ                           0°                      8°

                            aaa                                   0.10

                            bbb                                   0.20

                            ccc                                   0.10

                            ddd                                   0.25

    Notes:

    1.                      All dimensions shown are in millimeters (mm) unless otherwise noted.

    2.                      Dimensioning and Tolerancing per ANSI Y14.5M-1994.

    3.                      This drawing conforms to the JEDEC Solid State Outline MS-012, Variation AC.

    4.                      Recommended card reflow profile is per the JEDEC/IPC J-STD-020 specification

                            for Small Body Components.

20                                                      Rev. 1.0
                                                                                         Si4827-A10

9.  PCB Land Pattern: Si4827-A10

Figure 6 illustrates the PCB land pattern details for  the  Si4827-A10-CS  SOIC.  Table  16 lists the values for the

dimensions shown in the illustration.

                                       Figure 6. PCB Land Pattern

                Table 16. PCB Land Pattern Dimensions

    Dimension                                              Feature                       (mm)

            C1                         Pad Column Spacing                                5.40

            E                          Pad Row Pitch                                     1.27

            X1                         Pad Width                                         0.60

            Y1                         Pad Length                                        1.55

    Notes:

    1.      This Land Pattern Design is based on IPC-7351 pattern SOIC127P600X165-16N

            for Density Level B (Median Land Protrusion).

    2.      All feature sizes shown are at Maximum Material Condition (MMC) and a card

            fabrication tolerance of 0.05 mm is assumed.

                                                       Rev. 1.0                                21
Si4827-A10

10.    Top Markings

10.1.  Si4827-A10 Top Marking

10.2.  Top Marking Explanation

Mark Method:     Laser

Pin 1 Mark:      Mold Dimple (Bottom-Left Corner)

Font Size:       0.71 mm (2.0 Point) Right-Justified

Line 1 Marking:  Customer Part Number         Si4827A10

                 Circle = 1.3 mm Diameter     “e3” Pb-Free Symbol

Line 2 Marking:  YY = Year                    Assigned by the Assembly House. Corresponds to the year

                 WW = Work week               and work week of the mold date.

                 TTTTTT = Manufacturing code  Manufacturing Code from the Assembly Purchase Order form.

22                                                    Rev. 1.0
                                                                                            Si4827-A               1  0

11.  Additional Reference Resources

Contact your local sales representatives for more information  or to obtain  copies of the  following references:

  AN602: Si4822/26/27/40/44 Antenna, Schematic, Layout,       and Design    Guidelines

  AN603: Si4822/26/27/40/44-DEMO Board Test Procedure

  Si4827-DEMO Board User’s Guide

  AN610: Si48xx ATDD Programming Guide

                                         Rev. 1.0                                                                     23
Si4827-A10

DOCUMENT CHANGE LIST

Revision 0.1 to Revision 0.8

   Updated "Features"

   Added ambient temperature range to "Table 1.

    Recommended Operating Conditions"

   Updated Table 6, "AM/SW Receiver Characteristics"

   Updated Table 7, "Reference Clock and Crystal

    Characteristics"

   Updated Section "2.Typical Application Schematic"

   Updated Section “4.3. AM Receiver"

   Updated Section “4.7. Bass and Treble"

   Updated Section 6 "Pin Descriptions: Si4827-A10"

   Updated Section “8. Package Outline: Si4827-A10”

Revision 0.8 to Revision 1.0

   Updated Table 3. "Reset Timing Characteristics"

   Updated "Pin Assignment"

   Inserted Section 4.12. "Reset, Powerup, and

    Powerdown"

24                                                     Rev. 1.0
                                                                                                         Si4827-A10

CONTACT INFORMATION

Silicon Laboratories Inc.

400 West Cesar Chavez

Austin, TX 78701

Tel: 1+(512) 416-8500

Fax: 1+(512) 416-9669

Toll Free: 1+(877) 444-3032

Email: FMinfo@silabs.com

Internet: www.silabs.com

Patent Notice

Silicon Labs invests in research and development to help our customers differentiate in the market with innovative low-power, small size, analog-

intensive mixed-signal solutions. Silicon Labs' extensive patent portfolio is a testament to our unique approach and world-class engineering team.

The information in this document is believed to be accurate in all respects at the time of publication but is subject to change without notice.

Silicon Laboratories assumes no responsibility for errors and omissions, and disclaims responsibility for any consequences resulting from

the use of information included herein. Additionally, Silicon Laboratories assumes no responsibility for the functioning of undescribed features

or parameters. Silicon Laboratories reserves the right to make changes without further notice. Silicon Laboratories makes no warranty, rep-

resentation or guarantee regarding the suitability of its products for any particular purpose, nor does Silicon Laboratories assume any liability

arising out of the application or use of any product or circuit, and specifically disclaims any and all liability, including without limitation conse-

quential or incidental damages. Silicon Laboratories products are not designed, intended, or authorized for use in applications intended to

support or sustain life, or for any other application in which the failure of the Silicon Laboratories product could create a situation where per-

sonal injury or death may occur. Should Buyer purchase or use Silicon Laboratories products for any such unintended or unauthorized ap-

plication, Buyer shall indemnify and hold Silicon Laboratories harmless against all claims and damages.

Silicon Laboratories and Silicon Labs are trademarks of Silicon Laboratories Inc.

Other products or brandnames mentioned herein are trademarks or registered trademarks of their respective holders.

                             Rev. 1.0                                                                                                                   25
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory,  Delivery  &  Lifecycle  Information:

Silicon Laboratories:

Si4827-A10-CS  Si4827-A10-CSR
This datasheet has been downloaded from:

datasheet.eeworld.com.cn

Free Download

Daily Updated Database

100% Free Datasheet Search Site

100% Free IC Replacement Search Site

Convenient Electronic Dictionary

Fast Search System

www.EEworld.com.cn

All Datasheets Cannot Be Modified Without Permission

               Copyright © Each Manufacturing Company

小广播

Si4827-A10-CS器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved