电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

STV6412ADT

器件型号:STV6412ADT
厂商名称:STMICROELECTRONICS [STMicroelectronics]
厂商官网:http://www.st.com/
下载文档

器件描述

文档预览

STV6412ADT器件文档内容

                                                                           STV6412A

                                                      AUDIO/VIDEO SWITCH MATRIX

FEATURES                                                               TQFP64
                                                               (14 x 14 x 1.40 mm)
s IC Bus Control                                     (Thin Full Plastic Quad Flat Pack)

s Standby Mode with Interrupt Signal Output             ORDER CODE: STV6412ADT

s Video Section

    4 CVBS Inputs, 3 CVBS Outputs (one with
     Selectable Chroma Trap Filter)

    3 Y/C Inputs, 2 Y/C Outputs
    6 dB Gain on all CVBS/Y and C Outputs
    Integrated 150  Buffers
    1 Y/C Adder
    2 RGB/FB Inputs, 1 Tri-state RGB/FB Output

     with 6 dB Adjustable Gain (from +3dB to
     +9dB)
    Video Muting on all Outputs
    2 Slow Blanking Inputs/Outputs
    Sync Bottom Clamp on all CVBS/Yand RGB
     Inputs, Average Clamp on C Inputs
    Bandwidth: 15 MHz
    Crosstalk: 50 dB Minimum
s Audio Section

    4 Stereo Inputs, 3 Stereo Outputs
    1 Mono-Sound Output
    Stereo-to-Mono Sound Capability
    0/6/9 dB Selectable Gain on one Stereo Input
    Full Range Volume Control with Soft Control
    Audio Muting on all Outputs

DESCRIPTION

The STV6412A is a highly integrated IC bus-con-
trolled audio and video switch matrix, optimized
for use in digital set-top box applications. It pro-
vides all the audio and video routings required in a
full two SCART set-top box design.

September 2003                                                                            1/24

                                                                                          1
                               Table of Contents

1 GENERAL OVERVIEW . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
    1.1 PIN CONNECTIONS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3

2 ELECTRICAL CHARACTERISTICS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
    2.1 ABSOLUTE MAXIMUM RATINGS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
          2.1.1 Thermal Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
          2.1.2 Latch Up . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
    2.2 RECOMMENDED OPERATING CONDITIONS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
    2.3 AUDIO SECTION CHARACTERISTICS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
    2.4 VIDEO SECTION CHARACTERISTICS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
    2.5 CHROMA SECTION CHARACTERISTICS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
    2.6 BLANKING SECTION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
    2.7 IC BUS CHARACTERISTICS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12

3 I2C BUS SELECTION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
    3.1 I2C BUS ADDRESSES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
    3.2 POWER-ON RESET -- BUS REGISTER INITIAL CONDITIONS . . . . . . . . . . . . . . . . . . . 17

4 INPUT/OUTPUT GROUPS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
5 APPLICATION DIAGRAM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
6 PACKAGE MECHANICAL DATA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23

                                                                                                                             24

2/24

1
                                                                                                                            STV6412A

1 GENERAL OVERVIEW

1.1 PIN CONNECTIONS
Figure 1. Pinout Diagram

                                                                                                  LO UT_ T V
                                                                                             FILTER

                                                                                         AOU T_ RF
                                                                                    VOU T_ RF

                                                                               VccB 5
                                                                          BO UT_ T V

                                                                     VccB 4
                                                                 GO UT_ T V

                                                            GNDB
                                                       R/CO UT_ T V

                                                   VccB 3
                                              Y/C VBSO UT_ TV

                                         VccB 2
                                    COUT_VCR

                               VccB 1
                           Y/CVBSOUT_VCR

         FBOUT_TV                                                                                             ROUT_TV
          FBIN_VCR                                                                                            Vccao
          FBIN_ENC                                                                                            LOUT_VCR
                                                                                                              ROUT_VCR
             C_GATE                                                                                           LOUT_CINCH
                   VDD                                                                                        ROUT_CINCH
                   ADD                                                                                        NC
                   SCL                                                                                        GNDA
                   SDA                                                                                        VccA
                   GND                                                                                        RIN_TV
                                                                                                              LIN_TV
              IT _O UT                                                                                        CVBSIN_TV
              SLB_TV                                                                                          RIN_VCR
         R/CIN_VCR                                                                                            LIN_VCR
           SLB_VCR                                                                                            Y/CVBSIN_VCR
            GIN_VCR                                                                                           GND

                 Vcc12
            BIN_VCR

                                                                                                  DECA
                                                                                             NC
                                                                                         BIN_ENC
                                                                                    LIN_ENC
                                                                               GIN_ENC
                                                                          RIN_ENC
                                                                      R/CIN_ENC
                                                                 LIN_AUX
                                                            CIN_ENC
                                                       RIN_AUX
                                                  YIN_ENC
                                              GND
                                         Y/CVBSIN_ENC
                                    DECV
                               CVBSIN_AUX
                           Vcc

Figure 2. Pin Description

Pin No.       Symbol                                                   Description
    1            VCC       +5 V Supply
    2                      CVBS Input from Auxiliary
    3     CVBSIN_AUX       Video Decoupling Capacitor
    4          DECV        Y/CVBS Input from Encoder
    5                      Ground
    6    Y/CVBSIN_ENC      Y Input from Encoder
    7           GND        Audio Right Input from Auxiliary
    8                      Chroma Input from Encoder
    9        YIN_ENC       Audio Left, Input from Auxiliary
   10        RIN_AUX       Red/Chroma Input from Encoder
   11        CIN_ENC       Audio Right, Input from Encoder
   12        LIN_AUX       Green Input from Encoder
   13      R/CIN_ENC       Audio Left, Input from Encoder
   14        RIN_ENC       Blue Input from Encoder
   15        GIN_ENC       Not Connected
   16        LIN_ENC       Audio Decoupling Capacitor
   17        BIN_ENC       Ground
   18                      Y/CVBS Input from VCR SCART
   19             NC       Audio Left, Input from VCR SCART
               DECA
                GND
         Y/CVBSIN_VCR
             LIN_VCR

                                                                                                                            3/24

                                                                                                                              1
STV6412A

Pin No.          Symbol                                                Description
   20           RIN_VCR    Audio Right, Input from VCR SCART
   21         CVBSIN_TV    CVBS Input from TV SCART
   22                      Audio Left, Input from TV SCART
   23              LIN_TV  Audio Right, Input from TV SCART
   24                      Audio Supply Voltage - or - Audio Supply Decoupling
   25            RIN_TV    Audio Ground
   26              VCCA    Not Connected
   27             GNDA     Audio Right Output to Cinch
   28               NC     Audio Left Output to Cinch
   29                      Audio Right Output to VCR SCART
   30       ROUT_CINCH     Audio Left Output to VCR SCART
   31        LOUT_CINCH    Audio Output Supply Voltage - or - Main Audio Supply Voltage
   32         ROUT_VCR     Audio Right Output to TV SCART
   33                      Audio Left Output to TV SCART
   34         LOUT_VCR     Chroma Trap Filter
   35             VCCAO    Audio (L+R) Output to RF Modulator
   36                      CVBS Video Output to RF Modulator
   37          ROUT_TV     Video Output Buffer Supply Pin
   38           LOUT_TV    Blue Output to TV SCART
   39                      Video Output Buffer Supply Pin
   40            FILTER    Green Output to TV SCART
   41          AOUT_RF     Video Buffer Ground
   42          VOUT_RF     Red/Chroma Output to TV SCART
   43                      Video Output Buffer Supply Pin
   44             VCCB5    Y/CVBS Output to TV SCART
   45          BOUT_TV     Video Output Buffer Supply Pin
   46                      Chroma Output to VCR SCART
   47             VCCB4    Video Output Buffer Supply Pin
   48          GOUT_TV     Y/CVBS Output to VCR SCART
   49                      Fast Blanking Output to TV SCART
   50             GNDB     Fast Blanking Input from VCR SCART
   51         R/COUT_TV    Fast Blanking Input from Encoder
   52                      External MOS Command for C_VCR bidirectional mode
   53             VCCB3    +5 V I2C Supply
   54      Y/CVBSOUT_TV    I2C Address Selection
   55                      I2C Bus Clock
   56             VCCB2    I2C Bus Data
   57         COUT_VCR     Ground Digital
   58                      Interrupt Output
   59             VCCB1    Slow Blanking Input/Output from TV SCART
   60     Y/CVBSOUT_VCR    Red Input (or C Input) from VCR SCART
   61                      Slow Blanking Input/Output from VCR SCART
   62         FBOUT_TV     Green Input from VCR SCART
   63          FBIN_VCR    +12 V Supply
   64          FBIN_ENC    Blue Input from VCR SCART
                C_GATE

                    VDD
                   ADD
                    SCL
                   SDA
                   GND
                 IT_OUT
                 SLB_TV
              R/CIN_VCR
               SLB_VCR
                GIN_VCR
                  VCC12
                BIN_VCR

4/24
                                                                                                             STV6412A

Figure 3. STV6412A Block Diagram

       FBIN_ENC             FBIN_ENC                                                                         FBOUT_TV
       FBIN_VCR             FBIN_VCR
                                                                                                             BOUT_TV
         BIN_ENC                                 FB Switch                                                   GOUT_TV
         BIN_VCR                                                                                             R/COUT_TV
        GIN_ENC             BIN_ENC
        GIN_VCR
     R/CIN_ENC              BIN_VCR                                 3 to
     R/CIN_VCR                                                      9 dB

         CIN_ENC            GIN_ENC

   CVBSIN_AUX               GIN_VCR
Y/CVBSIN_VCR
                            R/CIN_ENC                               3 to
         YIN_ENC
Y/CVBSIN_ENC                R/CIN_VCR                               9 dB

                                  Mute

                                     Mute                                          3 to
                            R/CIN_VCR
                                                 RGB Switch 9 dB
                               CIN_ENC
                            R/CIN_ENC                                       6 dB

                                     Mute

                                                 C Switch                                                    VOUT_RF

                               CVBSIN_AUX                   6 dB                                             FILTER
                            Y/CVBSIN_VCR
                                                                                                             Y/CVBSOUT_TV
                                     YIN_ENC                                                                 C_GATE
                            Y/CVBSIN_ENC
                                                                                                             COUT_VCR
                                           Mute                                                              IT_OUT
                                                                                                             SLB_TV
                                             Y/CVBS Switch                                                   SLB_VCR
                                                                                                             Y/CVBSOUT_VCR
                                        Mute

                                        Mute

                            CIN_ENC

                            R/CIN_ENC                       6 dB

                                        Mute

                               CVBSIN_AUX        C Switch                                        SLOW BLANK
                                 CVBSIN_TV                                                         MONITOR
                                                           6 dB                                   INTERRUPT
                                        Y_ENC                                                        SIGNAL
                            Y/CVBSIN_ENC
CVBSIN_TV
                                           Mute

                                                 Y/CVBS Switch

LIN_AUX           0/6/9 dB  LIN_AUX                                                                          LOUT_VCR
LIN_ENC                     LIN_ENC                                                                          ROUT_VCR

   LIN_TV                      LIN_TV                                                            0/6 dB      ROUT_CINCH
RIN_AUX                     RIN_AUX                                                              0/6 dB
                            RIN_ENC                                                              0/6 dB      LOUT_CINCH
RIN_ENC
  RIN_TV                      RIN_TV                                                                         AOUT_RF
                                  Mute                                                                       LOUT_TV
LIN_VCR                                                                                                      ROUT_TV
                                  VCR Switch                                                                 ADD
                                                                                                             SDA
                  0/6/9 dB                                                                                   SCL

                            LIN_AUX                         -62 dB                       0/6 dB
                            LIN_ENC                         -62 dB
RIN_VCR                     LIN_VCR                                                      0/6 dB

                              LIN_TV                                                              IC BUS
                            RIN_AUX                                                              DECODER
                            RIN_ENC
                            R IN_ VCR

                               RIN_TV
                                   Mute

                                    TV Switch

                                                                                                                         5/24
STV6412A

Figure 4. Functional Block Diagram

          SCART1  R/C               STV6412A           AUDIO L       CINCH
              TV  G                                    AUDIO R      OUTPUT
                  B                       R, G, B, FB
          RF MOD  FAST BLANK             SWITCHES      R/C         ENCODER
            AUX   CVBS                                 G
                  AUDIO L                   CVBS/Y     B
                  AUDIO R                SWITCHES      FAST BLANK
                  CVBS/Y                               CVBS/Y
                  AUDIO L                  CHROMA      C
                  AUDIO R                SWITCHES      AUDIO L
                  SLOW BLANK                           AUDIO R
                                             AUDIO     Y
                  CVBS                   SWITCHES
                  AUDIO L+R                            R/C         SCART2
                                       SLOW BLANK,     G             VCR
                  CVBS                 I/O CONTROL     B
                  AUDIO L                              FAST BLANK
                  AUDIO R                              CVBS/Y
                                                       AUDIO L
          MICRO   INTERRUPT                            AUDIO R
                                                       CVBS/Y
                                                       C
                                                       AUDIO L
                                                       AUDIO R
                                                       SLOW BLANK

6/24
                                                                                               STV6412A

2 ELECTRICAL CHARACTERISTICS

2.1 Absolute Maximum Ratings

  Symbol                              Parameter                                     Value        Units
  VCC12                                                                                            V
  VCCAO     Supply voltage for:         - Slow blanking sections                     13.2          V
   VCCA                                                                              13.2          V
                                        - Audio drivers                               10           V
    VDD                                                                                            V
Vcc, VCCBi                              - Internal Digital Audio parts                 6           V
                                                                                       6           V
     VI                                 - Digital parts                            0, VCCA         V
                                                                              0, VCC or VCCBi      V
   VESD                                 - Video sections                            0, 5.5
   Toper                                                                          0, VCC12         kV
    Tstg    Voltage at Pin I to GND: - Audio pins
                                                                                      4           C
                                        - Video pins                                               C
                                                                                    0, +70
                                        - Bus pins                                -20, +150

                                        - Slow blanking pins

            Maximum ESD voltage allowed. 100 pF capacitor discharged

            through 1.5 k serial resistor (Human Body Model)

            Operating Ambient Temperature

            Storage Temperature

2.1.1 Thermal Data

Symbol                                Parameter                                     Value        Units
                                                                                      48         C/W
Rth(j-a)    Junction-ambient Thermal Resistance (Maximum)

2.1.2 Latch Up
At an ambiant temperature of 25 C, all pins meet the following specifications:
I trigger = 200 mA or I trigger = 200 mA.
Pin 58 (IT_OUT) does not meet this specification and the trigger current must be limited to -100 mA.

2.2 Recommended Operating Conditions

Tamb = 25 C, VCCAO = 12 V, VCC = 5 V, VCC12 = 12 V, VDD = 5 V
RGA = 600 , RLOUTA = 10 k, RGV = 50 , RLOUTV = 150 , unless otherwise specified.

Table 1. Supply Voltages

Symbol              Parameter                         Test Conditions         Min.  Typ.   Max.  Units
                                                                              4.75    5    5.25    V
VDD Digital Supply Voltage                    - Decoupling capacitor on VCCA  11.2   12    12.8    V
                                              - Connected to VCCA             8.5     9     9.5    V
VCCAO Audio Operating Supply Voltage                                          4.75    5    5.25    V
                                                                              11.2   12    12.8    V
VCC    Video Operating Supply Voltage
VCC12   Slow Blanking Control Supply Voltage

Table 2. Active Mode (All channels ON)

Symbol              Parameter                         Test Conditions         Min.  Typ.   Max.  Units
                                              VDD = 5 V                              4.5    10    mA
IDD Digital Supply Current                    VCCAO = 12 V, no load                   9     15    mA
ICCA Audio Supply Current

                                                                                                 7/24
STV6412A

Symbol                       Parameter                 Test Conditions            Min. Typ. Max. Units
  ICCV    Total Video Supply Current                                                          43 60 mA
          (VCC+VCCB1+VCCB2+VCCB3+VCCB4+VCCB5)  VCC = 5 V, no load
  ICC12                                                                                     0        1     mA
          12 V Supply Current                  VCC12 = 12 V
                                                  SLB input mode
                                                  SLB output mode, no load                  2.5 4

Table 3. Standby Mode (All channels OFF)

Symbol            Parameter                            Test Conditions            Min.      Typ.     Max.  Units
                                               VDD = 5 V                                     4.5      10    mA
  IDD     Digital Supply Current               VCCA0 = 12 V, no load                          3             mA
ICCAstd   Audio Supply Current                 VCC = 5 V                                      1             mA
ICCVstd   Total Video Supply Current

2.3 Audio Section Characteristics

Tamb = 25C, VCCAO = 12 V, VCC = 5 V, VCC12 = 12 V, VDD = 5 V
RGA = 600 , RLOUTA = 10 k, RGV = 50 , RLOUTV = 150 , unless otherwise specified.

Table 4. Audio Section Characteristics

Symbol            Parameter                    Test Conditions                        Min. Typ. Max. Units

SVR100 Supply Voltage Rejection                VRIPPLE = 500m VRMS at f = 100 Hz,
                                               Gain= 0 dB,

                                               DECA filter cap = 47 F                60 70                dB

                                               DECA filter cap = 220 F                        80          dB

SVR1K Supply Voltage Rejection                 VRIPPLE = 500m VRMS at f = 1 kHz,      70       80          dB
                                               Gain = 0 dB

VINDC    Input DC Level                       VCCA = 9 V                                   VCCA/2         V
VINAC    Input Signal Amplitude
          Input Resistance                                                                                 2 VRMS
   RIN    Input Resistance Matching
RINmatch                                                                              30 50                k

                                                                                               2 10 %

FRANGE Bandwidth                               -3 dB, 0.5 VRMS, RLOAD = 10 k,         50                   kHz
                                               Gain = 0 dB

Flatness Spread of Gain in Audio Band          -0.5 VRMS, 20 Hz to 20 kHz,                              0.5 dB
                                               Gain = 0 dB

CS       Channel Separation, from audio in-   VIN = 0.5 VRMS, f = 1 kHz, on one in-  80       90          dB
          puts                                 put,                                   70       74          dB
  Ci      Between L & R of TV outputs
VOUT      Channel Isolation from video inputs  RLOAD = 10 k, Gain = 0 dB
VOFF      Output DC Level
ROUT      DC Offset Change                     VIN = 1 Vpp, f = 15 kHz, on one point           85          dB
PHD       Output Resistance
                                               VCCA = 9 V                                   VCCA/2         V
          Phase Difference
                                               Switching between inputs                           1 15 mV

                                                                                               60 120 W

                                               f = 1 kHz, 1 VRMS input on each input                       3 deg.
                                               channel

ASN S/N Ratio                                  f = 1 kHz, 1 VRMS input (gain = 0dB)   70                   dB
                                               weighted CCIR 468-4 quasi peak

eNI Equivalent RMS Input Voltage Noise         BW = 20 Hz, 20 kHz Flat, Gain =                    5        V
                                               0 dB

G0 0 dB Gain                                   0.5 VRMS, RLOAD = 10 k, Gain =         -0.5              +0.5 dB
                                               0 dB

8/24
                                                                                                    STV6412A

Symbol           Parameter                                     Test Conditions     Min. Typ. Max. Units
                                                  -62 dB to +6 dB ( see Figure 2)
GSTEP Gain Step                                                                                  2        dB

GMATCH1   Gain matching between different in-     VIN = 0.5 VRMS, 1 kHz, Gain = 0 dB -0.5           0.5 dB
          puts of one output

GMATCH2   Gain matching between Left/Right        VIN = 0.5 VRMS, 1 kHz, Gain = 0 dB -0.5           0.5 dB
          outputs of one input channel

THD0      Total Harmonic Distortion               VOUT = 0.5 VRMS, 1 kHz, LPF @            0.01 0.1 %
THD6      ENC Input at 0 dB                       80 kHz
THD9      ENC Input at 6 dB                                                                0.01 0.1 %
          ENC Input at 9 dB                       THD = 0.2%, 1 kHz                        0.01 0.1 %
VCL                                              VIN = 1 VRMS, THD = 0.3%,
          Output Clipping Level                   Gain = 0 dB                      2.1 2.3                VRMS
  RL                                              VIN = 0.5 VRMS, on one point      2 2.25                 k
          Output Load Resistance
Mute                                                                               -90                    dB
          Mute Suppression

2.4 Video Section Characteristics

Tamb = 25 C, VCCAO = 12 V, VCC = 5 V, VCC12 = 12 V, VDD = 5 V
RGA = 600 , RLOUTA = 10 k, RGV = 50 , RLOUTV = 150 , unless otherwise specified.

Table 5. Video Section Characteristics

Symbol           Parameter                        Test Conditions                  Min.    Typ.     Max.  Units
                                                                                     1       2       10     V
VDCIN     DC Input Level                          Bottom Synch Pulse                         2             mA
ICLAMP    Clamping Current                        at VDCIN -400 mV                           1             A
ILEAK    Input Leakage Current                   VIN = VDCIN +1 V                           2              pF
          Input Capacitance                                                                 1.5
  CIN     Max Input Signal                        VCC = 5 V                                  3             VPP
  VIN     Dynamic Output Signal                   VCC = 5 V                                                VPP
DYN
          Bandwidth at -3 dB
  BW                       Y/CVBS
                           RGB
                          Y/C Mixer (on VOUT-RF)  VIN = 1 VPP                      12 15                  MHz
                                                  VIN = 1 VPP                      12 15                  MHz
                                                  VIN = 1 VPP, VINC = muted        8 10                   MHz

Flatness  Spread of Gain in Video Band            VIN = 1 VPP                                       +/-0.5 dB
   CTi    (15 kHz - 5 MHz)                        VIN = 1 VPP                                       +/-0.5 dB
                                                  VIN = 1 VPP, VINC = muted                         +/-1.5 dB
                           Y/CVBS
                           RGB                    VIN = 1 VPP at f = 4.43 MHz,             60             dB
                          Y/C Mixer (on VOUT-RF)  on one point

          Crosstalk Isolation between Input
          Channel

CTo       Crosstalk Isolation between Output      VIN = 1 VPP at f = 4.43 MHz,             50             dB
          Channel                                 on one point, RLOAD = 150

   ROUT   Output Resistance                       VIN = 1 Vpp, gain set to 6 dB               5     10   
   GRGB   Gain at RGB outputs                     VIN = 1 VPP, gain set to 6 dB    5.5 6
  GRGBM   Gain matching between R, G, B           3 dB to 6 dB                     -0.3 0           6.5 dB
GRGBSTEP  Step of Gain                            VIN = 1 VPP                      0.75 1
GYCVBS   Gain on Y,/CVBS channels                                                 5.5 6            0.3 dB
          Gain matching between Y, CVBS in-       VIN = 1 VPP
GYCVBSM   puts                                                                                      1.25 dB

                                                                                                    6.5 dB

                                                                                   -0.5 0 0.5 dB

                                                                                                          9/24
STV6412A

Symbol                Parameter                          Test Conditions                  Min.  Typ.     Max.  Units
                                             Bottom sync pulse                                   0.6              V
DCOUT    DC Output Voltage                  Bottom sync pulse                                    1        5      V
DCOUT RF  RF Output Voltage                  VIN = 1 VPP at f = 4.43 MHz                          1        5
          Differential Phase                 VIN = 1 VPP at f = 4.43 MHz                          1             deg.
   DPHI                                      VIN = 1 VPP at f = 5 MHz on one                                     %
                                             point
DG Differential Gain
                                             Refer to Note 1
Mute Mute Suppression                                                                     -55                  dB

LNL       Luminance non-linerarity                                                              0.3 3          %
VSN       Video S/N Ratio
                                                                                          65                   dB

Note 1: S/N = 20 log (VOUT Black to White = 0.7 VPP / VNoise (mVRMS) weighted CCIR 567).

2.5 Chroma Section Characteristics

Tamb = 25 C, VCCAO = 12 V, VCC = 5 V, VCC12 = 12 V, VDD = 5 V
RGA = 600 , RLOUTA = 10 k, RGV = 50 , RLOUTV = 150 , unless otherwise specified.

Table 6. Chroma Section Characteristics

Symbol                Parameter                          Test Conditions                  Min.  Typ.     Max. Units
                                                                                           30     3                  V
VDCIN     DC Input Level                     CIN = 1 VPP at -3 db                                50                 k
RIN      Input Resistance                   VIN = 1 VPP at f = 4.43 MHz,                  10     2                 pF
CIN      Input Capacitance                  on one input                                        1.5
VIN      Max Input Signal                   VIN = 1 VPP at f = 4.43 MHz,                         3                VPP
DYN       Dynamic Output Signal              on one input, RLOAD = 150                           2.2               VPP

DCOUT DC Output VCR Voltage                  VIN = 1 Vpp                                                             V
CBW Chroma Bandwidth                        VIN = 1 VPP                                                           MHz
                                             VIN = 1 VPP at f = 4.43 MHz,
CTi       Crosstalk Isolation between Input  on one input                                       55             dB
          Channel                            Pin other than VOUT_RF,
                                             VPP @ 4.43 MHz,
CTo Crosstalk Isolation between Output       Pin VOUT_RF                                        50             dB
            Channel

ROUT      Output Resistance                                                                           5  10 W
GOUTC     Gain at OUTC                                                                    5.5 6          6.5 dB
          Gain matching between C inputs                                                  -0.5 0         0.5 dB
GCM

Mute Mute Suppression                                                                     -55                  dB

CToYdel Chroma to luma delay, source Y/C                                                                 20 ns
CToYdel Chroma to luma delay, source Y/C                                                                 20 ns

2.6 Blanking Section

Tamb = 25 C, VCCAO = 12 V, VCC = 5 V, VCC12 = 12 V, VDD = 5 V
RGA = 600 , RLOUTA = 10 k, RGV = 50 , RLOUTV = 150 , unless otherwise specified.

Table 7. Slow Blanking Section

Symbol                Parameter              Test Conditions                              Min. Typ. Max. Units

INPUT MODE

SLBlow Input Low Level Threshold                                                          2.5 3.25 4           V

SLBhigh Input High Level Threshold                                                        7.5 8.25 9           V

10/24
                                                                                               STV6412A

Symbol       Parameter                        Test Conditions                      Min. Typ. Max. Units
                                                                                              50 100 A
IIN       Input Current
                                                                                     0 0.02 1.5 V
OUTPUT MODE                                                                          5 5.75 6.5 V
                                                                                    10 11 12 V
SLBlow Output Low Level (int. TV)

SLBmed Output Medium Level (ext. 16/9)

SLBhigh Output High Level (ext. 4/3)

Table 8. Fast Blanking Section

Symbol       Parameter                        Test Conditions                      Min. Typ. Max. Units

INPUT MODE

FBlow/high Input Low/High Level Threshold                                          0.4 0.7 0.9 V

IIN       Input Current                                                                  2     10 A

OUTPUT MODE

FBLOW     Output Low Level                    RLOAD = 150                                              0.5 V
FBHIGH    Output High Level                                                        3.0 3.4 3.8 V
FBDEL     Fast Blanking RGB delay
                                              At 50% on digital RGB transients,

                                              at 2 V on FB rise transient, at 1 V        15    ns

                                              on FB fall, CLOAD = 10pF maximum

FBTRANS   FB Transitions at FB output         CLOAD = 10 pF maximum
            Rise Time                           between 10% and 90%
            Fall Time                                                                    10    ns

                                              between 90% and 10%                        10    ns

Table 9. C_Gate Function Output

Symbol       Parameter                                   Test Conditions           Min.  Typ.  Max. Units
                                                                                          20              k
C_GATE-H Pull-up Resistor Value to VCCB1      IIN = 0 mA
C_GATE-L Output Low Level                     IIN = 1 mA                                        0.3 V
                                                                                                0.7 V

Table 10. Interrupt Output (Refer to Note 2)

Symbol       Parameter                        Test Conditions                      Min.  Typ.  Max. Units

IT-Leak High Level Leakage                    External pull-up to 5 V                           10 A
                                                                                                0.3 V
IT-Low Output Low Level (Active)              IIN = 0 mA                                        0.7 V
                                              IIN = 1 mA

Table 11. Address Selection Input

Symbol                    Parameter          Test Conditions                      Min.  Typ.  Max. Units
ADDsel_L  Address Selection Low Level                                              2.5     0    0.2 V
ADDsel_H  Address Selection High Level                                                         VDD V
          Leakage Current                                                                       10 A
   ILEAK

Note 2: The interrupt is forced to a low level when a change is detected on slow blanking inputs. It can be used in Standby mode to wake up
the microprocessor. It is released when the I2C bus register is read.

                                                                                               11/24
STV6412A

2.7 IC Bus Characteristics

Tamb = 25C, VCCAO = 12 V, VCC = 5 V, VCC12 = 12 V, VDD = 5 V
RGA = 600, RLOUTA = 10k, RGV = 50, RLOUTV = 150, unless otherwise specified.

Table 12. IC Bus Characteristics

Symbol    Parameter                                            Test Conditions  Min. Typ.                        Max. Units

SCL                                                 VIN = 0 to 5.5 V            -0.3                              1.5 V
                                                                                2.3                               5.5 V
    VIL   Low Level Input Voltage                   VIN = 0 to 5.5 V            -10 0                             10 A
    VIH   High Level Input Voltage                  1.5 V to 3 V
     ILI  Input Leakage Current                     3 V to 1.5 V                -0.3                              1.5 V
SDA                                                 IOL = 3 mA                  2.3                               5.5 V
                                                    3 V to 1.5 V                -10 0                             10 A
    VIL   Low Level Input Voltage                                                                                 10 pF
    VIH   High Level Input Voltage                                              4.7                                1 s
     ILI  Input Leakage Current                                                   4                              300 ns
     CI   Input Capacitance                                                     250                               0.4 V
     tR   Input Rise Time                                                         0                              250 ns
     tF   Input Fall Time                                                         4                              400 pF
    VOL   Low Level Output Voltage                                              4.7
     tF   Output Fall Time                                                        4                                         s
    CL    Load Capacitance                                                      4.7                                         s
TIMING                                                                                                                      ns
                                                                                                                 340 ns
tLOW     Clock Low Period                                                                                                  s
tHIGH    Clock High Period                                                                                                 s
tSU,DAT   Data Setup Time                                                                                                   s
tHD,DAT   Data Hold Time                                                                                                    s
tSU,STO   Setup Time from Clock High to Stop
  tBUF    Start Setup Time following a Stop
tHD,STA   Start Hold Time
tSU,STA   Start Setup Time following Clock Low
          to High Transition

Note 3: The device can also operate at 400 kHz and is capable of interfacing with +3.3 V or + 5 V logic levels.

Figure 5. IC Bus Timing

                                     (start, stop)

12/24
                                                                                                       STV6412A

3 I2C BUS SELECTION

Data transfers follow the usual I2C format; i.e. after the start condition (S), a 7-bit slave address is sent, fol-
lowed by an eight-bit data direction bit (W). An 8-bit sub-address is sent to select a register, followed by
an 8-bit data word to be included in the register. The IC's I2C bus decoder enables the automatic incre-
mentation mode in write mode.

String Format

Write only mode (S = Start condition, P = Stop condition, A = Acknowledge)

S           SLAVE ADDRESS                         0A           SUB-ADDRESS                  A DATA A P

Read only mode                           SLAVE ADDRESS                                      1 A DATA A P

   S

Slave Address

   Address           A6                  A5           A4             A3          A2         A1         A0

     Value           1                   0            0              1           0          1          X

Auto Increment Mode

S SLAVE AD- 0                A SUB-ADDRESS A DATA0 A                             DATA1 A .... DATAn A P
            DRESS                                                                Sub-Address +1 Sub-Address + N

                                                             Sub-Address

3.1 I2C Bus Addresses

Write Address: 1001 01X0, Read Address: 1001 01X1
Address Selection Pin Grounded: X = 0, write address = 94(hex), read address = 95(hex)
Address Selection Pin to Supply: X = 1, write address = 96(hex), read address = 97(hex)

Table 13. Input Signal Summary (Write Mode)

Reg                                                            Data

Addr        d7           d6                 d5           d4              d3            d2      d1      d0

(Hex)

AUDIO

00 TV Stereo         TV 0/6 dB                     TV Volume-62 dB to 0 dB - 2 dB steps                Soft Volume
            Mono     Not Used                                                                              Mode

01     VCR Stereo                              VCR Audio               CINCH     TV/CINCH Audio Switch Control
           Mono                              Switch Control          Audio Gain

VIDEO

02     VCR Chroma    VCR Video and Chroma Switch Control       TV Chroma         TV Video and Chroma Switch Control
           muted                        RGB Gain                  muted

03     RGB and FB                                                       RGB Switch Control       Fast Blanking
          Tri-state                                                                         Mode/Input Selection

MISCELLANEOUS                            Not Used       VCR-C VCR-C Gate RF Trap            RF Adder   TV R or C
                                                   Output Control Control Filter Control     Control     Output
   04 IT Enable SLB Mode
                                                                                                        Selection
05      VCR Slow Blanking                    TV Slow Blanking        ENC Audio Input Gain VCR R/C
                                                                                                        ENC R/C
                                                                             0/6/9 dB       sub Clamp  sub Clamp

STB-BY

06         RF           TV               CINCH          VCR           AUX          TV        VCR       ENC
        Outputs      Outputs             Outputs      Outputs        Inputs      Inputs     Inputs     Inputs

Note 4: Unused data must be set to "0".

                                                                                                           13/24
STV6412A

Table 14. TV Audio Output

Reg.      Description                                         Data              Comments
Addr                            Bits
(Hex)
                                         d7 d6 d5 d4 d3 d2 d1 d0

       Soft Volume Change       1 X X X X X X X 0 Active
                                       X X X X X X X 1 Disabled
        Level Adjustment
00                              5 X X 0 0 0 0 0 X 0 dB
                                       X X 1 1 1 1 1 X -62 dB (-2 dB/step)
        6 dB Extra Gain
                                1 X 0 X X X X X X 0 dB
       TV Stereo or Mono Mode          X 1 X X X X X X +6 dB

                                1 0 X X X X X X X 0 = Stereo
                                        1 X X X X X X X 1 = Mono

Table 15. Audio Selection & VCR Audio Output

Reg.      Description                                         Data              Comments
Addr                            Bits
(Hex)
                                         d7 d6 d5 d4 d3 d2 d1 d0

        TV & CINCH Audio        3 X X X X X 0 0 0 Muted
        Output Selection               X X X X X 0 0 1 Encoder L/R selected
                                       X X X X X 0 1 0 VCR L/R selected
01                                     X X X X X 0 1 1 AUX L/R selected
        CINCH Audio Gain               X X X X X 1 0 0 TV L/R selected
                                       X X X X X 1 0 1 Not allowed
                                       X X X X X 1 1 0 Not allowed
                                       X X X X X 1 1 1 Not allowed

                                1 X X X X 0 X X X 0 dB
                                       X X X X 1 X X X Follow TV Gain

                                                 2  X X 0 0 X X X X Muted
       VCR Audio Output Selection                   X X 0 1 X X X X Encoder L/R selected
                                                    X X 1 0 X X X X TV L/R selected
                                                    X X 1 1 X X X X AUX L/R selected

       VCR Stereo or Mono Mode  1                   0 X X X X X X X 0 = Stereo
                                                    1 X X X X X X X 1 = Mono

14/24
                                                                      STV6412A

Table 16. TV & VCR Video Selection

Reg.   Description                                              Data  Comments
Addr                              Bits
(Hex)
                                           d7 d6 d5 d4 d3 d2 d1 d0

       TV Video Output Selection  3 X X X X X 0 0 0 Y/CVBS muted & Chroma muted
                                         X X X X X 0 0 1 Y/CVBS_ENC & R/C_ENC
                                         X X X X X 0 1 0 Y_ENC & C_ENC
                                         X X X X X 0 1 1 Y/CVBS_VCR & R/C_VCR
                                         X X X X X 1 0 0 CVBS_AUX & Chroma muted
                                         X X X X X 1 0 1 Not allowed
                                         X X X X X 1 1 0 Not allowed
                                         X X X X X 1 1 1 Not allowed

        TV Chroma Output Control 1                    X X X X 0 X X X Chroma defined by d2d1d0
02                                                    X X X X 1 X X X Chroma force to mute

                                                   3  X 0 0 0 X X X X Y/CVBS muted & Chroma muted
                                                      X 0 0 1 X X X X Y/CVBS_ENC & R/C_ENC
        VCR Video Output Selection                    X 0 1 0 X X X X Y_ENC & C_ENC
                                                      X 0 1 1 X X X X CVBS_TV & Chroma muted
                                                      X 1 0 0 X X X X CVBS_AUX & Chroma muted
                                                      X 1 0 1 X X X X Not allowed
                                                      X 1 1 0 X X X X Not allowed
                                                      X 1 1 1 X X X X Not allowed

       VCR Chroma Output Control 1                    0 X X X X X X X Chroma defined by d6d5d4
                                                      1 X X X X X X X Chroma force to mute

Table 17. RGB & Fast Blanking Outputs

Reg.   Description                                              Data  Comments
Addr                              Bits
(Hex)
                                           d7 d6 d5 d4 d3 d2 d1 d0

       Fast Blanking Control      2 X X X X X X 0 0 FB forced to low level
                                         X X X X X X 0 1 FB forced to high level
                                         X X X X X X 1 0 FB from Encoder
                                         X X X X X X 1 1 FB from VCR

       RGB Selection              2 X X X X 0 0 X X Muted
                                         X X X X 0 1 X X RGB_ENC selected
                                         X X X X 1 0 X X RGB_VCR selected
                                         X X X X 1 1 X X Not allowed

03 RGB Gain                       2 X X 0 0 X X X X +6 dB gain
                                         X X 0 1 X X X X +5 dB gain
                                         X X 1 0 X X X X +4 dB gain
                                         X X 1 1 X X X X +3 dB gain

                                  1 X 0 X X X X X X +0 dB extra gain
                                         X 1 X X X X X X +3 dB for weak input signals

       RGB and Fast Blanking      1 0 X X X X X X X RGB and FB outputs high imped-
       Control                                                                                ance state

                                         1 X X X X X X X RGB and FB outputs active

                                                                                                15/24
STV6412A

Table 18. RF & Miscellaneous Control

Reg.      Description                                               Data  Comments
Addr                                  Bits
(Hex)
                                               d7 d6 d5 d4 d3 d2 d1 d0

       R/C TV Output Selection        1              X X X X X X X 0 Red signal selected
                                                     X X X X X X X 1 Chroma signal selected

       RF Output: Adder control       2              X X X X X X 0 X CVBS to RF output
                                                     X X X X X X 1 X Y + C to RF output
       and chroma sub-carrier filter                 X X X X X 0 X X Filter not active
                                                     X X X X X 1 X X Filter active
       selection

04 C_Gate Output Control              1 X X X X 0 X X X High level
                                             X X X X 1 X X X Low level

       C_VCR Output Control           1 X X X 0 X X X X Tri-state mode (high impedance)
                                             X X X 1 X X X X Active

       Slow Blanking Mode             1 X 0 X X X X X X Normal Mode
                                             X 1 X X X X X X SLB TV is driven by SLB VCR

       IT Enable                      1 0 X X X X X X X No interrupt flag
                                             1 X X X X X X X IT enable

Table 19. Slow Blanking & Inputs Control

Reg.      Description                                               Data  Comments
Addr                                  Bits
(Hex)
                                               d7 d6 d5 d4 d3 d2 d1 d0

       Encoder R/Csub Clamp           1 X X X X X X X 0 Bottom level clamp
                                             X X X X X X X 1 Average level clamp

       VCR R/Csub Clamp               1 X X X X X X 0 X Bottom level clamp
                                             X X X X X X 1 X Average level clamp

       Encoder Input Level Adjust- 2                 X X X X 0 0 X X 0 dB for normal audio inputs
       ment                                          X X X X 0 1 X X +6 dB for weak audio inputs
                                                     X X X X 1 0 X X +9 dB for weak audio inputs
05                                    2
                                                     X X 0 0 X X X X Input mode only
       Slow Blanking TV SCART                        X X 0 1 X X X X Output < 2 V
                                                     X X 1 0 X X X X Output 16/9 format
                                                     X X 1 1 X X X X Output 4/3 format

                                                  2  0 0 X X X X X X Input mode only
       Slow Blanking VCR SCART                       0 1 X X X X X X Output < 2 V
                                                     1 0 X X X X X X Output 16/9 format
                                                     1 1 X X X X X X Output 4/3 format

16/24
                                                                                           STV6412A

Table 20. Standby Modes

Reg.         Description                                      Data                     Comments
Addr                            Bits
(Hex)
                                         d7 d6 d5 d4 d3 d2 d1 d0

       ENC Inputs                  1 X X X X X X X 0 Inputs active
                                          X X X X X X X 1 Inputs disabled

       VCR Inputs                  1 X X X X X X 0 X Inputs active
                                          X X X X X X 1 X Inputs disabled

       TV Inputs                   1 X X X X X 0 X X Inputs active
                                          X X X X X 1 X X Inputs disabled

       AUX Inputs                  1 X X X X 0 X X X Inputs active
                                          X X X X 1 X X X Inputs disabled

06 VCR Outputs                     1 X X X 0 X X X X Audio & Video Outputs ON
                                          X X X 1 X X X X Audio & Video Outputs OFF

       CINCH Outputs               1 X X 0 X X X X X Audio & Video Outputs ON
                                          X X 1 X X X X X Audio & Video Outputs OFF

       TV Outputs                  1 X 0 X X X X X X Audio & Video Outputs ON
                                          X 1 X X X X X X Audio & Video Outputs OFF

       RFmod Outputs               1 0 X X X X X X X Audio & Video Outputs ON

                                                        1 X X X X X X X Audio & Video Outputs OFF

       Full Stop                                        1  1  1  1  1  1  1  1  Only I2C bus and slow blanking
                                                                                detection parts are supplied.

Table 21. Output Signals (Read Mode)

Reg.         Description                                      Data                     Comments
Addr                            Bits
(Hex)
                                         d7 d6 d5 d4 d3 d2 d1 d0

       Slow Blanking TV SCART      2 X X X X X X 0 1 Input <2 V
                                          X X X X X X 1 0 Input 16/9 format
                                          X X X X X X 1 1 Input 4/3 format

                                                  2     X X X X 0 1 X X Input <2 V
       Slow Blanking VCR SCART                          X X X X 1 0 X X Input 16/9 format
                                                        X X X X 1 1 X X Input 4/3 format

       Interrupt Flag              1 X X X 0 X X X X No change since read
                                          X X X 1 X X X X One change has been detected
                                                                                               (refer to Note 5)

Note 5: The Interrupt Flag will be cleared when this register is read. To prepare for a new interrupt, a "1" must be re-written in the IT Enable
bit (Reg. 04, d7).

3.2 Power-on Reset -- Bus Register Initial Conditions

Power-on Reset is active when the supply VDD is less than 3.5 volts.
Non-significant bits (X) are pre-set to "0".

Reg.                   Data

Addr                                                                         Comments
(Hex) d7 d6 d5 d4 d3 d2 d1 d0

00 0 0 0 0 0 0 0 0 Audio TV and Cinch outputs are in Stereo Mode, 0 dB Gain Adjustment.

01     0  0       0    0  0  0  0                    0     TV, Cinch and VCR audio outputs are muted. VCR output is in Stereo
                                                           Mode.

02 0 0 0 0 0 0 0 0 VCR, TV and RFmod video outputs are muted.

03     0  0       0    0  0  0  0                    0     Fast Blanking is forced to `0'. RGB outputs are muted and in high imped-
                                                           ance.

04 0 0 0 0 0 0 0 0 C_GATE is high. C_VCR is high impedance.

                                                                                                   17/24
STV6412A

Reg.               Data

Addr                                                    Comments
(Hex) d7 d6 d5 d4 d3 d2 d1 d0

05     0  0  0     0  0  0  0  0      Encoder and VCR R/Csub Bottom Level Clamp, RGB outputs 6 dB
                                      Gain, and Slow Blanking parts are in read mode.

06 0 0 0 0 0 0 0 0 All internal blocks are ON.

Figure 6. Volume Control Characteristics

                0            0.5 dB      18            31        Step Number

             -36                               0.5 dB

                                                                  + 2 dB

             -62                                                  - 0.5 dB

             dB

18/24
                                                                                                                                   STV6412A

4 INPUT/OUTPUT GROUPS

Figure 7. Bottom Clamped Video Inputs                             Figure 10. Average Clamped Video Inputs
(Pins 2, 4, 6, 12, 14, 18, 21, 62, 64)                            (Pin8)

VCC 5 V                          VCC 5 V                                                                             VCC 5 V

                                                                               VCC 5 V
                                                                                                 IB

                                                        2 V + VD           25 k                                                    25 k
                                                                                                                                          3V

         15 k

                            tri                                                                                               tri

Protected Pad                                                     Protected Pad

Figure 8. R/C Clamped Video Inputs (Pins 10,                      Figure 11. Cgate Logical Output (Pin 52)
60)

                                                                  VDD 5 V  VCCB1 5 V

   R/C inputs may be configured either as a                                                    18 k
   bottom clamped input or as an average
   clamped input. In either case, the simplified                                               50 ohms
   input schematic is very close to one of the
   graphics shown above.                                                                                   Protected Pad

Figure 9. Fast Blanking Inputs (Pins 50, 51)                      Figure 12. Fast Blanking Output (Pin 49)

            VCCB1 5 V                                                                                       VCCB1 5 V
                                                                                                                               VCCB1 5 V

                                                   tri                     Protected Pad
                                                                                              19/24
Protected Pad
STV6412A

Figure 13. Video Outputs (Pins 38, 40, 42, 44,                            Figure 16. Trap Filter (Pin 34)  VCCB5 5 V
46, 48)
                                                                                      VCC 5 V
                                                VCC 5 V VCCB1,2 ...7 5 V

                                                                          1 k                 100

                 ib                                                                                        Protected Pad

                         Protected Pad

Figure 14. Audio Inputs (Pins 7, 9 11, 13, 19, 20,                        Figure 17. Audio Outputs (Pins 27, 28, 29, 30,
22, 23)                                                                   32, 33,35)

            VCCA 9 V                                                                                                                VCCAO I2 V

                         50 k

                                     VCC/2

                                                                                        60 W

                     IB

  Protected Pad                                                                                                         Protected Pad

Figure 15. Slow Blanking I/O (Pins 59, 61)                                Figure 18. Interrupt Output (Pin 58)

                 VCC 12 V

                                                                          VDD 5 V                          Float

                         VCC12 12 V

       1 k                                                                         40

       25 k
          110 k

          55 k           Protected Pad                                                  Protected Pad

20/24
                                                                                             STV6412A

Figure 19. I2C Bus (SDA) (Pin 56)                 Figure 21. IC Bus (SCL) (Pin 55)

VDD 5 V          Float                                  VDD 5 V                 Float
                            Acknowledge
                                        10 k                                       10 k

                Protected Pad                                    Protected Pad
    Protected Pad

Figure 20. I2C Bus (ADD) (Pin 54)

VDD 5 V          Float

                        10 k

         Protected Pad

Figure 22. Power Supply Connection                VCCA                 VCC  VCC12            VDD  Float

VCCB1 VCCB2 VCCB3 VCCB4 VCCB5 VCCA0

47       45  43         39         37         31        24             1    63               53

                                                  12 V           10 V                  12 V       5V

  41                                                    25  17         5    57
GNDP                                                                        GDD
                                                  GNDA GNDref GNDV

             These symbols represent some huge diode and Zener-like components used for
             ESD protection of the device.

             They are not supposed to be paths for any current in normal operation mode.

                                                                                                  21/24
STV6412A

5 APPLICATION DIAGRAM

                                                     Modulator  4.43MHzTrap

                       STV6412A

For more details refer to STV6412 Application Note.

22/24
                                                                                                                       STV6412A

6 PACKAGE MECHANICAL DATA

Figure 23. 64 Pins -- Thin Full Plastic Quad Flat Pack (TQFP)

                     64                 e                                                                          A
            1                                         49                                                           A2
                                                                  48                                      A1

                                                                                            0,10 mm
                                                                                            .004 inch

                                                                                      SEATING PLANE

                                                                                      B

                                                                      E3  E1  E

            16                                33
                       17
                                        32                                            c

                                 D3                                       L1  L
                                 D1
                                  D                                                         0,25 mm
                                                                                            .010 inch
                           Millimeters
                               Typ.                                                            GAGE PLANE

                               1.40                                           K
                               0.37
Dimensions  Min.                        Max.                                   Min.   Inches                            Max.
            0.05               16.00    1.60                                           Typ.                            0.063
       A    1.35               14.00    0.15                                  0.002                                    0.006
      A1    0.30               12.00    1.45                                  0.053    0.055                           0.057
      A2    0.09               0.80     0.45                                  0.0118  0.0146                           0.0177
       B                       16.00    0.20                                  0.0035                                   0.0079
       C    0.45               14.00                                                   0.630
       D                       12.00    1                                              0.551                           0.030
      D1                       0.60                                                    0.472
      D3                       1.00     0.75                                  0.018   0.0315
       e                                                                               0.630
       E                                                                               0.551
      E1                                                                               0.472
      E3                                                                               0.024
       L                                                                               0.039
      L1
       K                                0 (Min.), 7 (Max.)

                                                                                                                       23/24
STV6412A

Information furnished is believed to be accurate and reliable. However, STMicroelectronics assumes no responsibility for the consequences
of use of such information nor for any infringement of patents or other rights of third parties which may result from its use. No license is granted
by implication or otherwise under any patent or patent rights of STMicroelectronics. Specifications mentioned in this publication are subject
to change without notice. This publication supersedes and replaces all information previously supplied. STMicroelectronics products are not
authorized for use as critical components in life support devices or systems without the express written approval of STMicroelectronics.

                                                     The ST logo is a registered trademark of STMicroelectronics
                                                            2003 STMicroelectronics - All Rights Reserved.

Purchase of I2C Components by STMicroelectronics conveys a license under the Philips I2C Patent. Rights to use these components in an
                  I2C system is granted provided that the system conforms to the I2C Standard Specification as defined by Philips.
                                                                  STMicroelectronics Group of Companies
                     Australia - Brazil - Canada - China - Finland - France - Germany - Hong Kong - India - Israel - Italy - Japan
                           Malaysia - Malta - Morocco - Singapore - Spain - Sweden - Switzerland - United Kingdom - U.S.A.
                                                                                http://www.st.com

24/24
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

STV6412ADT器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved