电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 

STM704SDS6E

器件型号:STM704SDS6E
器件类别:电源/电源管理    电源电路   
厂商名称:ST(意法半导体)
厂商官网:http://www.st.com/
标准:
相似器件:已查找到1个与STM704SDS6E功能相似器件
下载文档

器件描述

1-CHANNEL POWER SUPPLY MANAGEMENT CKT, PDSO8

1通道 POWER 供应 管理 电路, PDSO8

参数
是否无铅不含铅
是否Rohs认证符合
厂商名称ST(意法半导体)
零件包装代码SOIC
包装说明TSSOP, TSSOP8,.19
针数8
Reach Compliance Codecompli
ECCN代码EAR99
Is SamacsysN
其他特性RESET THRESHOLD VOLTAGE IS 2.925V
可调阈值NO
模拟集成电路 - 其他类型POWER SUPPLY SUPPORT CIRCUIT
JESD-30 代码S-PDSO-G8
JESD-609代码e3
长度3 mm
湿度敏感等级1
信道数量1
功能数量1
端子数量8
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP8,.19
封装形状SQUARE
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源3.3/5 V
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电流 (Isup)0.06 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.1 V
标称供电电压 (Vsup)3.6 V
表面贴装YES
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3 mm
Base Number Matches1

STM704SDS6E器件文档内容

                                 STM690, STM704, STM795
                    STM802, STM804, STM805, STM806

                                 3 V supervisor with battery switchover

Features                                                                       8
                                                                                    1
RST or RST outputs
NVRAM supervisor for external LPSRAM                                                            SO8 (M)
Chip enable gating (STM795 only) for external
                                                                                          TSSOP8 3x3 (DS)(1)
    LPSRAM (7 ns max prop delay)
Manual (push-button) reset input                       1. Contact local ST sales office for availability.
200 ms (typ) trec
Watchdog timer - 1.6 s (typ)
Automatic battery switchover
Low battery supply current - 0.4 A (typ)
Power-fail comparator (PFI/PFO)
Low supply current - 40 A (typ)
Guaranteed RST (RST) assertion

    down to VCC = 1.0 V
Operating temperature:

    40 C to 85 C (industrial grade)
RoHS compliance

    Lead-free components are compliant with
        the RoHS directive

Table 1. Device summary

             Watchdog Active- low Active- high          Manual    Battery Power-fail Chip enable
                                                         reset  switchover comparator gating
             Input       RST(1)  RST(1)                  input
                                                            
STM690T/S/R                                                      
                                                            
STM704T/S/R                                                      

STM795T/S/R              (2)                                                                                 

STM802T/S/R                                                      
                                           (2)
STM804T/S/R                                (2)                    

STM805T/S/R                                                      

STM806T/S/R                                                      

1. All RST outputs push-pull (unless otherwise noted).
2. Open drain output.

August 2010                      Doc ID 10519 Rev 9                                                             1/42

                                                                                                              www.st.com  1
Contents          STM690, STM704, STM795, STM802, STM804, STM805, STM806

Contents

1     Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6

      1.1 Pin descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9

          1.1.1 MR (manual reset) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9

          1.1.2   WDI (watchdog input) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
          1.1.3   RST (active-low reset) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9

          1.1.4   RST (active-high reset - open drain) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
          1.1.5   PFI (power-fail input) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
          1.1.6   PFO (power-fail output) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9

          1.1.7   VOUT (supply output voltage) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
          1.1.8   Vccsw (VCC switch output) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
          1.1.9   E (chip enable input) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
          1.1.10  ECON (conditional chip enable) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
          1.1.11  VBAT (backup battery input) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10

2     Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14

      2.1 Reset output . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14

      2.2 Push-button reset input (STM704/806) . . . . . . . . . . . . . . . . . . . . . . . . . . 14

      2.3 Watchdog input (NOT available on STM704/795/806) . . . . . . . . . . . . . . . 14

      2.4 Backup battery switchover . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15

      2.5 Chip enable gating (STM795 only) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16

      2.6 Chip enable input (STM795 only) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16

      2.7 Chip enable output (STM795 only) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16

      2.8 Power-fail input/output (NOT available on STM795) . . . . . . . . . . . . . . . . 17

      2.9 Applications information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17

      2.10 Using a SuperCapTM as a backup power source . . . . . . . . . . . . . . . . . . . 19

      2.11 Negative-going VCC transients . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19

3     Typical operating characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20

4     Maximum ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30

5     DC and AC parameters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31

2/42              Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806  Contents

6  Package mechanical data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36

7  Part numbering . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39

8  Revision history . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41

   Doc ID 10519 Rev 9                                   3/42
List of tables  STM690, STM704, STM795, STM802, STM804, STM805, STM806

List of tables

Table 1.   Device summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
Table 2.   Signal names . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Table 3.   Pin description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
Table 4.   I/O status in battery backup . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Table 5.   Absolute maximum ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Table 6.   Operating and AC measurement conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Table 7.   DC and AC characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Table 8.   SO8 - 8-lead plastic small outline, 150 mils body width,
           package mechanical data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Table 9.   TSSOP8 - 8-lead, thin shrink small outline, 3 x 3 mm body size, mechanical data . . . . . . 38
Table 10.  Ordering information scheme . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Table 11.  Marking description. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Table 12.  Document revision history . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41

4/42            Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806  List of figures

List of figures

Figure 1.   Logic diagram (STM690/802/804/805) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
Figure 2.   Logic diagram (STM704/806) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
Figure 3.   Logic diagram (STM795) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Figure 4.   STM690/802/804/805 connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Figure 5.   STM704/806 connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Figure 6.   STM795 connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Figure 7.   Block diagram (STM690/802/804/805) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
Figure 8.   Block diagram (STM704/806) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
Figure 9.   Block diagram (STM795) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
Figure 10.  Hardware hookup . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Figure 11.  Chip enable gating . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Figure 12.  Chip enable waveform (STM795) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Figure 13.  Power-fail comparator waveform (STM690/704/802/804/805/806) . . . . . . . . . . . . . . . . . . 18
Figure 14.  Using a SuperCapTM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Figure 15.  VCC to VOUT on-resistance vs. temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Figure 16.  VBAT to VOUT on-resistance vs. temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Figure 17.  Supply current vs. temperature (no load) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Figure 18.  Battery current vs. temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Figure 19.  VPFI threshold vs. temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Figure 20.  Reset comparator propagation delay vs. temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Figure 21.  Power-up trec vs. temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Figure 22.  Normalized reset threshold vs. temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Figure 23.  Watchdog time-out period vs. temperature. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Figure 24.  E to ECON on-resistance vs. temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Figure 25.  PFI to PFO propagation delay vs. temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Figure 26.  Output voltage vs. load current (VCC = 5 V; VBAT = 2.8 V; TA = 25 C) . . . . . . . . . . . . . . . 25
Figure 27.  Output voltage vs. load current (VCC = 0 V; VBAT = 2.8 V; TA = 25 C) . . . . . . . . . . . . . . . 26
Figure 28.  RST output voltage vs. supply voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Figure 29.  RST output voltage vs. supply voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Figure 30.  Power-fail comparator response time (assertion) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Figure 31.  Power-fail comparator response time (de-assertion) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
Figure 32.  Maximum transient duration vs. reset threshold overdrive . . . . . . . . . . . . . . . . . . . . . . . . . 28
Figure 33.  E to ECON propagation delay vs. temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Figure 34.  E to ECON propagation delay test circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Figure 35.  AC testing input/output waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Figure 36.  MR timing waveform . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Figure 37.  Watchdog timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Figure 38.  SO8 8-lead plastic small outline, 150 mils body width,
            package mechanical drawing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Figure 39.  TSSOP8 8-lead, thin shrink small outline, 3 x 3 mm body size, outline. . . . . . . . . . . . . . 38

            Doc ID 10519 Rev 9                          5/42
Description               STM690, STM704, STM795, STM802, STM804, STM805, STM806

1            Description

             The STM690/704/795/802/804/805/806 supervisors are self-contained devices which
             provide microprocessor supervisory functions with the ability to non-volatize and write-
             protect external LPSRAM. A precision voltage reference and comparator monitors the VCC
             input for an out-of-tolerance condition. When an invalid VCC condition occurs, the reset
             output (RST) is forced low (or high in the case of RST). These devices also offer a watchdog
             timer (except for STM704/795/806) as well as a power-fail comparator (except for STM795)
             to provide the system with an early warning of impending power failure.

             These devices are available in a standard 8-pin SOIC package or a space-saving 8-pin
             TSSOP package.

             Figure 1. Logic diagram (STM690/802/804/805)

                                                                                       VCC VBAT

                                                                                                 VOUT

                          WDI  STM690/                                                           RST (RST) (1)
                               802/804/
                          PFI  805

                                                                                                 PFO

                                                                                            VSS                 AI08846
             1. For STM804/805, reset output is active-high and open drain.

             Figure 2. Logic diagram (STM704/806)

                                                                                      VCC VBAT

                                                                                                 VOUT

                          MR   STM704

                               STM806                                                            RST

                          PFI

                                                                                                 PFO

                               VSS                                                                              AI08847

6/42                      Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806                                   Description

Figure 3. Logic diagram (STM795)                                                                       AI08848

                                                                         VCC VBAT

                       VCCSW        STM795                                         VOUT
                               E                                                   RST
                                                                                   ECON

                                    VSS

Table 2. Signal names

MR        Push-button reset input

WDI       Watchdog input

  RST     Active-low reset output
RST(1)   Active-high reset output
          Chip enable input
   E(2)   Conditioned chip enable output
ECON(2)   VCC switch output
Vccsw(2)  Supply voltage output
          Supply voltage
  VOUT    Backup supply voltage
   VCC    Power-fail input
  VBAT
   PFI

PFO       Power-fail output

VSS       Ground

1. Open drain for STM804/805 only.
2. STM795.

                                    Doc ID 10519 Rev 9                                   7/42
Description  STM690, STM704, STM795, STM802, STM804, STM805, STM806

             Figure 4. STM690/802/804/805 connections

                                                SO8/TSSOP8

             VOUT 1                                   8                      RVBSATT(RST)(1)
              VCC 2                                   7
              VSS 3
                                                      6 WDI
               PFI 4
                                                      5 PFO

             1. For STM804/805, reset output is active-high and open drain.                   AI08849
                                                                                              AI08850
             Figure 5. STM704/806 connections                                                 AI08851

                                           SO8/TSSOP8

             VOUT 1                                   8 VBAT
                                                      7 RST
             VCC 2                                    6 MR

             VSS 3                                    5 PFO

             PFI                                4

             Figure 6. STM795 connections

                                                SO8/TSSOP8

             VOUT                                  1  8                      VBAT

             VCC                                   2  7                      RST

             VCCSW                                 3  6                      ECON

                                           VSS     4  5                      E

8/42         Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806  Description

1.1    Pin descriptions

1.1.1  MR (manual reset)

1.1.2  A logic low on MR asserts the reset output. Reset remains asserted as long as MR is low
       and for trec after MR returns high. This active-low input has an internal pull-up. It can be
1.1.3  driven from a TTL or CMOS logic line, or shorted to ground with a switch. Leave open if
1.1.4  unused.
1.1.5
1.1.6  WDI (watchdog input)
1.1.7
1.1.8  If WDI remains high or low for 1.6 s, the internal watchdog timer runs out and reset is
       triggered. The internal watchdog timer clears while reset is asserted or when WDI sees a
       rising or falling edge.
       The watchdog function cannot be disabled by allowing the WDI pin to float.

       RST (active-low reset)

       Pulses low for trec when triggered, and stays low whenever VCC is below the reset threshold
       or when MR is a logic low. It remains low for trec after either VCC rises above the reset
       threshold, the watchdog triggers a reset, or MR goes from low to high.

       RST (active-high reset - open drain)

       Pulses high for trec when triggered, and stays high whenever VCC is above the reset
       threshold or when MR is a logic high. It remains high for trec after either VCC falls below the
       reset threshold, the watchdog triggers a reset, or MR goes from high to low.

       PFI (power-fail input)

       When PFI is less than VPFI or when VCC falls below VSW (2.4 V), PFO goes low; otherwise,
       PFO remains high. Connect to ground if unused.

       PFO (power-fail output)

       When PFI is less than VPFI, or VCC falls below VSW, PFO goes low; otherwise, PFO remains
       high. Leave open if unused. Output type is push-pull.

       VOUT (supply output voltage)

       When VCC is above the switchover voltage (VSO), VOUT is connected to VCC through
       a P-channel MOSFET switch. When VCC falls below VSO, VBAT connects to VOUT. Connect
       to VCC if no battery is used.

       Vccsw (VCC switch output)

       When VOUT switches to battery, Vccsw is high. When VOUT switches back to VCC, Vccsw is
       low. It can be used to drive gate of external PMOS transistor for IOUT requirements
       exceeding 75 mA. Output type is push-pull.

       Doc ID 10519 Rev 9                               9/42
Description                   STM690, STM704, STM795, STM802, STM804, STM805, STM806

1.1.9        E (chip enable input)

             The input to the chip enable gating circuit. Connect to ground if unused.

1.1.10       ECON (conditional chip enable)
1.1.11
             ECON goes low only when E is low and reset is not asserted. If ECON is low when reset is
             asserted, ECON will remain low for 15 s or until E goes high, whichever occurs first. In the
             disabled mode, ECON is pulled up to VOUT.

             VBAT (backup battery input)

             When VCC falls below VSO, VOUT switches from VCC to VBAT. When VCC rises above VSO +
             hysteresis, VOUT reconnects to VCC. VBAT may exceed VCC. Connect to VCC if no battery is
             used.

Table 3.     Pin description
                         Pin
  STM795
             STM690  STM704   STM804  Name                               Function
      --     STM802  STM806   STM805
      --                               MR         Push-button reset input
       7         --      6        --   WDI        Watchdog input
      --         6       --       6    RST        Active-low reset output
      --         7       7        --   RST        Active-high reset output
      --         --      --       7    PFI        Power-fail input
       1         4       4        4    PFO        Power-fail output (push-pull)
       2         5       5        5   VOUT        Supply output for external LPSRAM
       3         1       1        1    VCC        Supply voltage
       4         2       2        2   Vccsw       VCC switch output (push-pull)
       5         --      --       --   VSS        Ground
       6         3       3        3               Chip enable input
       8         --      --       --     E        Conditioned chip enable output
                 --      --       --  ECON        Backup battery input
                 8       8        8    VBAT

10/42                         Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806                         Description
Figure 7. Block diagram (STM690/802/804/805)
                                                                           VOUT
            VCC
                  VBAT

            VSO   COMPARE

            VRST  COMPARE

WDI               WATCHDOG                                          trec   RST (RST)(1)
                                                                generator
                  TIMER

PFI

            VPFI  COMPARE                                                  PFO

                                                                                 AI07897

1. For STM804/805, reset output is active-high and open drain.

Figure 8. Block diagram (STM704/806)

VCC                                                                        VOUT
      VBAT

            VSO   COMPARE

            VRST  COMPARE

MR                                                                  trec   RST
                                                                generator

PFI

            VPFI  COMPARE                                                  PFO

                                                                                        AI07898

                  Doc ID 10519 Rev 9                                                     11/42
Description              STM690, STM704, STM795, STM802, STM804, STM805, STM806

Figure 9. Block diagram (STM795)                                 VOUT
                                                                 VCCSW
         VCC
                VBAT

             VSO         COMPARE

             VRST        COMPARE                          t rec  RST
                                                      generator

                                  ECON OUTPUT
                                     CONTR OL

       E                                                         ECON

       PFI

                   VPFI           COMPARE                        PFO

                                                                       AI08852

12/42                             Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806                 Description
Figure 10. Hardware hookup

                              Regulator                     VCCSW (2)
                             VIN VCC
Unregulated                                           VCC     VOUT                             VCC
   voltage                                                                               VCC

                             0.1 F                    STM690/704/                            LPSRAM
                                                      795/802/804/                                               E

                                                         805/806                            E
                                                                            0.1 F
                                                      WDI(1)
                                                                       To microprocessor NMI
                            From microprocessor       E(2)    ECON(2)  To microprocessor reset
             R1
                                                                                                                          AI08853
                                                      PFI(3) PFO(3)

             R2

                                         Push-button  MR(4)   RST

                                                      VBAT

1. For STM690/802/804/805.
2. For STM795 only.
3. Not available on STM795.
4. For STM704/806.

                                         Doc ID 10519 Rev 9            13/42
Operation                STM690, STM704, STM795, STM802, STM804, STM805, STM806

2          Operation

2.1        Reset output

           The STM690/704/795/802/804/805/806 supervisor asserts a reset signal to the MCU
           whenever VCC goes below the reset threshold (VRST), a watchdog time-out occurs, or when
           the push-button reset input (MR) is taken low. RST is guaranteed to be a logic low (logic
           high for STM804/805) for 0 V < VCC < VRST if VBAT is greater than 1 V. Without a backup
           battery, RST is guaranteed valid down to VCC = 1 V.

           During power-up, once VCC exceeds the reset threshold an internal timer keeps RST low for
           the reset time-out period, trec. After this interval RST returns high.

           If VCC drops below the reset threshold, RST goes low. Each time RST is asserted, it stays
           low for at least the reset time-out period (trec). Any time VCC goes below the reset threshold
           the internal timer clears. The reset timer starts when VCC returns above the reset threshold.

2.2        Push-button reset input (STM704/806)

           A logic low on MR asserts reset. Reset remains asserted while MR is low, and for trec (see
           Figure 36) after it returns high. The MR input has an internal 40 k pull-up resistor, allowing
           it to be left open if not used. This input can be driven with TTL/CMOS-logic levels or with

           open-drain/ collector outputs. Connect a normally open momentary switch from MR to GND

           to create a manual reset function; external debounce circuitry is not required. If MR is driven

           from long cables or the device is used in a noisy environment, connect a 0.1F capacitor

           from MR to GND to provide additional noise immunity. MR may float, or be tied to VCC when
           not used.

2.3        Watchdog input (NOT available on STM704/795/806)

Note:      The watchdog timer can be used to detect an out-of-control MCU. If the MCU does not
           toggle the watchdog input (WDI) within tWD (1.6 s typ), the reset is asserted. The internal
           watchdog timer is cleared by either:
           1. a reset pulse, or
           2. by toggling WDI (high-to-low or low-to-high), which can detect pulses as short as 50 ns.

                 If WDI is tied high or low, a reset pulse is triggered every 1.8 s (tWD + trec).

           The timer remains cleared and does not count for as long as reset is asserted. As soon as
           reset is released, the timer starts counting (see Figure 37).

           Input frequency greater than 20 ns (50 MHz) will be filtered.

14/42                    Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806         Operation

2.4    Backup battery switchover

Note:  In the event of a power failure, it may be necessary to preserve the contents of external
       SRAM through VOUT. With a backup battery installed with voltage VBAT, the devices
Note:  automatically switch the SRAM to the backup supply when VCC falls.

       When the battery is first connected without VCC power applied, the device does not
       immediately provide battery backup voltage on VOUT. Only after VCC exceeds VRST will the
       switchover operate as described below. This mode allows a battery to be attached during
       manufacturing but not used until after the system has been activated for the first time. As a
       result, no battery power is consumed by the device during storage and shipment. If the
       backup battery is not used, connect both VBAT and VOUT to VCC.

       This family of supervisors does not always connect VBAT to VOUT when VBAT is greater than
       VCC. VBAT connects to VOUT (through a 100  switch) when VCC is below VSW (2.4 V) or
       VBAT (whichever is lower). This is done to allow the backup battery (e.g., a 3.6 V lithium cell)
       to have a higher voltage than VCC.

       Assuming that VBAT > 2.0 V, switchover at VSO ensures that battery backup mode is entered
       before VOUT gets too close to the 2.0 V minimum required to reliably retain data in most
       external SRAMs. When VCC recovers, hysteresis is used to avoid oscillation around the VSO
       point. VOUT is connected to VCC through a 3  PMOS power switch.

       The backup battery may be removed while VCC is valid, assuming VBAT is adequately
       decoupled (0.1 F typ), without danger of triggering a reset.

       Table 4.     I/O status in battery backup
               Pin
                                                  Status

       VOUT         Connected to VBAT through internal switch
        VCC         Disconnected from VOUT
        PFI         Disabled
        PFO         Logic low
                    High impedance
          E         Logic high
       ECON         Watchdog timer is disabled
        WDI         Disabled
        MR          Logic low
        RST         Logic high
        RST         Connected to VOUT
        VBAT        Logic high (STM795)
       Vccsw

                    Doc ID 10519 Rev 9                         15/42
Operation                      STM690, STM704, STM795, STM802, STM804, STM805, STM806

2.5        Chip enable gating (STM795 only)

           Internal gating of the chip enable (E) signal prevents erroneous data from corrupting the

           external CMOS RAM in the event of an undervoltage condition. The STM795 uses a series

           transmission gate from E to ECON (see Figure 11). During normal operation (reset not
           asserted), the E transmission gate is enabled and passes all E transitions. When reset is

           asserted, this path becomes disabled, preventing erroneous data from corrupting the CMOS

           RAM. The short E propagation delay from E to ECON enables the STM795 to be used with
           most Ps. If E is low when reset asserts, ECON remains low for typically 10 s to permit the
           current write cycle to complete.

2.6        Chip enable input (STM795 only)

           The chip enable transmission gate is disabled and E is high impedance (disabled mode)
           while reset is asserted. During a power-down sequence when VCC passes the reset
           threshold, the chip enable transmission gate disables and E immediately becomes high
           impedance if the voltage at E is high. If E is low when reset asserts, the chip enable
           transmission gate will disable 10 s after reset asserts (see Figure 12). This permits the
           current write cycle to complete during power-down.

           Any time a reset is generated, the chip enable transmission gate remains disabled and E
           remains high impedance (regardless of E activity) for the first half of the reset time-out
           period (trec/2). When the chip enable transmission gate is enabled, the impedance of E
           appears as a 40  resistor in series with the load at ECON. The propagation delay through
           the chip enable transmission gate depends on VCC, the source impedance of the drive
           connected to E, and the loading on ECON. The chip enable propagation delay is production
           tested from the 50% point on E to the 50% point on ECON using a 50  driver and a 50 pF
           load capacitance (see Figure 35). For minimum propagation delay, minimize the capacitive
           load at ECON and use a low-output impedance driver.

2.7        Chip enable output (STM795 only)

           When the chip enable transmission gate is enabled, the impedance of ECON is equivalent to
           a 40  resistor in series with the source driving E. In the disabled mode, the transmission

           gate is off and an active pull-up connects ECON to VOUT (see Figure 11). This pull-up turns
           off when the transmission gate is enabled.

Figure 11. Chip enable gating

VCC                                                     trec
                                                   generator
           VRST                COMPARE                        RST
                                                              VOUT
                               ECON OUTPUT
                                  CONTROL                     ECON

       E                                                               AI08802

16/42                          Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806        Operation
Figure 12. Chip enable waveform (STM795)
                                                                 AI08855c
     VCC   VRST

     ECON  VBAT

                        trec   trec

     RST         trec          10 s   trec

     E

2.8        Power-fail input/output (NOT available on STM795)

           The Power-Fail Input (PFI) is compared to an internal reference voltage (independent from
           the VRST comparator). If PFI is less than the power-fail threshold (VPFI), the Power-Fail
           Output (PFO) will go low. This function is intended for use as an undervoltage detector to
           signal a failing power supply. Typically PFI is connected through an external voltage divider
           (see Figure 10) to either the unregulated DC input (if it is available) or the regulated output
           of the VCC regulator. The voltage divider can be set up such that the voltage at PFI falls
           below VPFI several milliseconds before the regulated VCC input to the STM690/704/795/802/
           804/805/806 or the microprocessor drops below the minimum operating voltage.

           During battery backup, the power-fail comparator is turned off and PFO goes (or remains)
           low (see Figure 13). This occurs after VCC drops below VSW (2.4 V). When power returns,
           the power-fail comparator is enabled and PFO follows PFI. If the comparator is unused, PFI
           should be connected to VSS and PFO left unconnected. PFO may be connected to MR on
           the STM704/806 so that a low voltage on PFI will generate a reset output.

2.9        Applications information

           These supervisor circuits are not short-circuit protected. Shorting VOUT to ground -
           excluding power-up transients such as charging a decoupling capacitor - destroys the

           device. Decouple both VCC and VBAT pins to ground by placing 0.1 F capacitors as close to
           the device as possible.

                               Doc ID 10519 Rev 9             17/42
Operation                            STM690, STM704, STM795, STM802, STM804, STM805, STM806

Figure 13. Power-fail comparator waveform (STM690/704/802/804/805/806)

VCC                                                             trec
VRST                                                     PFO follows PFI

VSW (2.4 V )
PFO

                    PFO follows PFI

RST

                                                                          AI08861a

18/42                                Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806                    Operation

2.10  Using a SuperCapTM as a backup power source

      SuperCapsTM are capacitors with extremely high capacitance values (e.g., order of 0.47 F)
      for their size. Figure 14 shows how to use a SuperCap as a backup power source. The
      SuperCap may be connected through a diode to the VCC supply. Since VBAT can exceed
      VCC while VCC is above the reset threshold, there are no special precautions when using
      these supervisors with a Super-Cap.

      Figure 14. Using a SuperCapTM

                                                      5V

      VCC   VOUT                                        To external SRAM

      STMXXX

      VBAT       RST                                    To P

            GND

                                                                          AI08805

2.11  Negative-going VCC transients

      The STM690/704/795/802/804/805/806 supervisors are relatively immune to negative-going
      VCC transients (glitches). Figure 32 was generated using a negative pulse applied to VCC,
      starting at VRST + 0.3 V and ending below the reset threshold by the magnitude indicated
      (comparator overdrive). The graph indicates the maximum pulse width a negative VCC
      transient can have without causing a reset pulse. As the magnitude of the transient
      increases (further below the threshold), the maximum allowable pulse width decreases. Any
      combination of duration and overdrive which lies under the curve will NOT generate a reset
      signal. Typically, a VCC transient that goes 100 mV below the reset threshold and lasts 40 s
      or less will not cause a reset pulse. A 0.1 F bypass capacitor mounted as close as possible
      to the VCC pin provides additional transient immunity.

      Doc ID 10519 Rev 9                                                  19/42
Typical operating characteristics STM690, STM704, STM795, STM802, STM804, STM805, STM806

3                                      Typical operating characteristics

Note:                                  Typical values are at TA = 25 C.

Figure 15. VCC to VOUT on-resistance vs. temperature

                                       5.0

       VCC to VOUT on-resistance ( )   4.0                                                      VCC = 3.0 V
                                                                                                VCC = 4.5 V
                                                                                                VCC = 5.5 V

                                       3.0

                                       2.0

                                       1.0

                                       0.0

                                            40  20  0  20               40   60           80  100           120

                                                                          Temperature (C)

                                                                                                                   AI10498

Figure 16. VBAT to VOUT on-resistance vs. temperature

                                       160

       VBAT to VOUT on-resistance ( )  140

                                       120

                                       100

                                       80

                                       60                                                       VBAT = 2.0 V
                                                                                                VBAT = 3.0 V
                                       40                                                       VBAT = 3.3 V
                                                                                                VBAT = 3.6 V
                                       20

                                       0

                                            40  20  0  20               40   60           80  100  120

                                                             Temperature (C)

                                                                                                                   AI09140b

20/42                                                    Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806 Typical operating characteristics
Figure 17. Supply current vs. temperature (no load)

                             30
                             25
                             20

Supply current ( A)         15

                             10                                                                                                         VCC = 2.7 V
                                                                                                                                        VCC = 3.0 V
                             5                                                                                                          VCC = 3.6 V
                                                                                                                                        VCC = 4.5 V
                                                                                                                                        VCC = 5.5 V

                             0

                             40      20  0  20  40                                                                       60  80  100  120

                                                  Temperature (C)

                                                                                                                                        AI09141b

Figure 18. Battery current vs. temperature

                1000

Battery supply current (nA)  100

                                                                                                             VBAT = 2.0 V
                                                                                                             VBAT = 3.0 V
                                                                                                             VBAT = 3.6 V

                              10

                             1

                             0.1

                                 40  20  0  20  40                  60                                                       80  100  120

                                                  Tempe r ature (C)

                                                                                                                                        AI10499

                                              Doc ID 10519 Rev 9                                                                                     21/42
Typical operating characteristics STM690, STM704, STM795, STM802, STM804, STM805, STM806

Figure 19. VPFI threshold vs. temperature

       VPFI threshold (V)      1.270       VCC = 2.5 V
                               1.265       VCC = 3.0 V
                               1.260       VCC = 3.3 V
                               1.255       VCC = 3.6 V
                               1.250
                               1.245       20             0  20  40                60  80  100  120
                               1.240
                               1.235
                               1.230
                               1.225

                                      40

                                                                  Temperature (C)                    AI09142b

Figure 20. Reset comparator propagation delay vs. temperature

                               30

                               28

                               26

       Propagation delay (s)  24

                               22

                               20

                               18

                               16

                               14

                               12

                               10

                                   40     20          0     20  40                60  80  100  120

                                                                  Temperature (C)

                                                                                                      AI09143b

22/42                                                         Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806 Typical operating characteristics

Figure 21. Power-up trec vs. temperature

                            240

                            235

                            230

trec (ms)                   225                                                                            VCC = 3.0 V
                                                                                                           VCC = 4.5 V
                            220                                                                            VCC = 5.5 V

                            215                                                                                            AI09144b

                            210

                            40       20  0     20      40        60          80      100       120

                                                 Temperature (C)

Figure 22. Normalized reset threshold vs. temperature

                   1.004

Normalized reset threshold  1.002

                            1.000

                            0.998

                            0.996

                                 40  20     0      20      40            60      80       100       120

                                                         Temperature (C)                                  AI09145b

                                                         Doc ID 10519 Rev 9                                23/42
Typical operating characteristics STM690, STM704, STM795, STM802, STM804, STM805, STM806

Figure 23. Watchdog time-out period vs. temperature

                                     1.90

                                     1.85

Watchdog time-out period (s)         1.80

                                     1.75

                                                                                  VCC = 3.0 V

                                     1.70                                         VCC = 4.5 V

                                                                                  VCC = 5.5 V

                                     1.65

                                     1.60

                                     40   20  0  20  40                 60  80  100  120

                                                       Tempe rature (C)                           AI09146b

Figure 24. E to ECON on-resistance vs. temperature

                                     60

                                     50

       E to E CON on-resistance ( )  40

                                     30

                                     20                                                VCC= 3.0 V

                                                                                       VCC= 4.5 V

                                                                                       VCC= 5.5 V

                                     10

                                     0

                                     40   20  0  20  40                 60  80  100  120

                                                       Temper ature (C)                           AI09147b

24/42                                              Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806 Typical operating characteristics

Figure 25. PFI to PFO propagation delay vs. temperaturePFI to PFO propagation delay (s)

                  4.0
                                                                                                                      VCC = 3.0 V
                                                                                                                      VCC = 3.6 V

                  3.0
                                                                                                                      VCC = 4.5 V
                                                                                                                      VCC = 5.5 V

                  2.0

                                   1.0

                                   0.0

                                        40  20      0  20      40            60  80                                              100  120

                                                             Temperature (C)                                                                AI09148b

Figure 26. Output voltage vs. load current (VCC = 5 V; VBAT = 2.8 V; TA = 25 C)

                  5.00

                                   4.98

VOUT (V)

                                   4.96

                                   4.94           10         20                30      40                                               50
                                          0

                                                                 IOUT (mA)                                                                   AI10496

                                                         Doc ID 10519 Rev 9                                                                  25/42
Typical operating characteristics STM690, STM704, STM795, STM802, STM804, STM805, STM806

Figure 27. Output voltage vs. load current (VCC = 0 V; VBAT = 2.8 V; TA = 25 C)

                           2.80

                           2.78

                           2.76

                 VOUT (V)  2.74

                           2.72

                           2.70

                           2.68

                           2.66

                                 0.0  0.2  0.4                                                    0.6        0.8  1.0

                                                IOUT (mA)                                                              AI10497

Figure 28. RST output voltage vs. supply voltage                                                       VRST            5
                                                                                                       VCC             4
               5                                                                                                       3
               4VRST (V)                                                                                               2         VCC (V)
               3                                                                                                       1
               2                                                                                                       0
               1
               0                                                                                                         AI09149b

                                                                                    500 ms / div

26/42                                      Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806 Typical operating characteristics

Figure 29. RST output voltage vs. supply voltage

5                                                                            5

                                                            VRST

4                                                           VCC              4

3VRST (V)                                                                    3
                                                                                                                                                                     VCC (V)
2                                                                            2

1                                                                            1

0                                                                            0

          500 ms / div                                                             AI09150b

Figure 30. Power-fail comparator response time (assertion)

                          5V

   PFO                                                            1 V / div

   1.3 V                                                          0V
    PFI
                                                                  500 mV / div
          500 ns / div                                            0V

                                                                         AI09153b

          Doc ID 10519 Rev 9                                                                                                                                                  27/42
Typical operating characteristics STM690, STM704, STM795, STM802, STM804, STM805, STM806

Figure 31. Power-fail comparator response time (de-assertion)

                                                                                                                                    5V

                                PFO                                                                  1 V / div

                                      0V
                                                                                                                                                   1.3 V

                                PFI                                                                  500 mV / div

                                      0V

                                                           500 ns / div                    AI09154b

Figure 32. Maximum transient duration vs. reset threshold overdrive

                                6000

                                5000

       Transient duration (s)  4000        Reset occurs
                                3000      above the curve

                                2000

                                1000

                                0         0.01             0.1                          1                                                                 10
                                0.001
                                                                                                                                                             AI09156b
                                          Reset comparator overdrive, V RST V CC (V)

28/42                                           Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806 Typical operating characteristics
Figure 33. E to ECON propagation delay vs. temperature

                4.0

E to ECON propagation delay (ns)  3.0

                                  2.0

                                  1.0                                        VCC = 3.0 V
                                                                             VCC = 4.5 V

                                                                             VCC = 5.5 V

                                  0.0

                                  40  20  0  20  40                60  80  100  120

                                                   Temperature (C)

                                                                                          AI09157b

                                               Doc ID 10519 Rev 9                         29/42
Maximum ratings       STM690, STM704, STM795, STM802, STM804, STM805, STM806

4      Maximum ratings

       Stressing the device above the rating listed in the absolute maximum ratings table may
       cause permanent damage to the device. These are stress ratings only and operation of the
       device at these or any other conditions above those indicated in the operating sections of
       this specification is not implied. Exposure to absolute maximum rating conditions for
       extended periods may affect device reliability.

       Table 5. Absolute maximum ratings

       Symbol                            Parameter            Value                                Unit
                                                                                                    C
        TSTG          Storage temperature (VCC off)           55 to 150                            C
       TSLD(1)        Lead solder temperature for 10 seconds      260                               V
                                                                                                    V
                 VIO  Input or output voltage                 0.3 to VCC +0.3                     mA
                                                                                                   mW
       VCC/VBAT Supply voltage                                0.3 to 6.0

                 IO   Output current                          20

                 PD   Power dissipation                       320

       1. Reflow at peak temperature of 260 C. The time above 255 C must not exceed 30 seconds.

30/42                   Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806                                  DC and AC parameters

5  DC and AC parameters

   This section summarizes the operating measurement conditions, and the DC and AC
   characteristics of the device. The parameters in the DC and AC characteristics tables that
   follow, are derived tests performed under the measurement conditions summarized in
   Table 6. Designers should check that the operating conditions in their circuit match the
   operating conditions when relying on the quoted parameters.

   Table 6. Operating and AC measurement conditions

   Parameter                                          STM690/704/795/                         Unit
                                                      802/804/805/806

   VCC/VBAT supply voltage                                       1.0 to 5.5                   V

   Ambient operating temperature (TA)                            40 to 85                    C

   Input rise and fall times                                      55                          ns

   Input pulse voltages                               0.2 to 0.8 VCC                          V

   Input and output timing ref. voltages              0.3 to 0.7 VCC                          V

   Figure 34. E to ECON propagation delay test circuit

                                                      VCC

                                                            VCC
                                                   VBAT

                              3.6 V

                                 25 equivalent     STM690/704/
                                 source impedance  795/802/804/

                              50                      805/806
                                       50 cable
                                                   E  ECON

                                                                             50  pF  C   (1)
                                                                                        L

                              50
                                                      GND

   1. CL includes load capacitance and scope probe capacitance.              0.7 V CC               AI08854
                                                                             0.3 V CC               AI02568
   Figure 35. AC testing input/output waveforms

                              0.8 V CC

                              0.2 V CC

                              Doc ID 10519 Rev 9                                                    31/42
DC and AC parameters                         STM690, STM704, STM795, STM802, STM804, STM805, STM806

Figure 36. MR timing waveform

         MR

         RST (1) tMLRL

                                      tMLMH      trec                                               AI07837a

1. RST for STM805.

Figure 37. Watchdog timing

         VCC                                                     tWD
                                trec

         RST
         WDI

                                                                                                    AI07891

Table 7. DC and AC characteristics

Sym      Alter-         Description                    Test condition(1)         Min Typ Max Unit
         native

VCC,            Operating voltage               TA = 40 to +85 C              1.1(3)          5.5 V
VBAT(2)
                                                 Excluding IOUT (VCC < 5.5 V)            40      60 A
  ICC                                            Excluding IOUT (VCC < 3.6 V)
IBAT(4)          VCC supply current              Excluding IOUT (VBAT = 2.3 V,           35      50 A
VOUT1
                 VCC supply current in battery      VCC = 2.0 V, MR = VCC)               25      35 A
VOUT2            backup mode
                                                 Excluding IOUT (VBAT = 3.6 V)           0.4     1.0 A
                 VBAT supply current in battery
                 backup mode

                                                       IOUT1 = 5 mA(5)           VCC VCC         V
                                                                                  0.03 0.015

                 VOUT voltage (active)                 IOUT1 = 75 mA             VCC VCC         V
                                                                                  0.3 0.15

                                                 IOUT1 = 250 A, VCC > 2.5 V(5)  VCC    VCC       V
                                                                                 0.0015  0.0006

                                                 IOUT2 = 250 A, VBAT = 2.3 V    VBAT VBAT       V
                                                                                   0.1 0.034

                 VOUT voltage (battery backup)                                           VBAT
                                                                                          0.14
                                                 IOUT2 = 1 mA, VBAT = 2.3 V                         V

                 VCC to VOUT on-resistance                                               3       4  

32/42                                        Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806                     DC and AC parameters

Table 7. DC and AC characteristics (continued)

Sym    Alter-  Description                       Test condition(1)         Min Typ Max Unit
       native

               VBAT to VOUT on-resistance                                            100           
               Input leakage current (MR)
               Input leakage current (PFI)        STM704/806 only;         20        75     350 A
               Input leakage current (WDI)       MR = 0 V, VCC = 3 V
               Output leakage current
  ILI          Input high voltage (MR, WDI)      0 V < VIN < VCC           20       2      +25 nA
ILO           Input low voltage (MR, WDI)
               Output low voltage (PFO,          0 V < VIN < VCC           1               +1 A
VIH           RST, RST, Vccsw)
VIL           Output low voltage (ECON)         STM804/805/795;           1               +1 A
VOL
               Output low voltage (RST)          0 V < VIN < VCC(6)
VOL
               Output high voltage (RST,         VRST (max) < VCC < 5.5 V 0.7 VCC                  V
VOH            RST)(7)
               Output high voltage (ECON)        VRST (max) < VCC < 5.5 V                   0.3 VCC V
VOHB           Output high voltage (PFO)
               VOH battery backup (Vccsw,        VCC = VRST (max),                          0.3 V
               RST)                                ISINK = 3.2 mA
               VOH battery backup (ECON)
                                                   VCC = VRST (max),                        0.2 VCC V
                                                 IOUT = 1.6 mA, E = 0 V

                                                         IOL = 40 A,                       0.3 V
                                                 VCC = 1.0 V, VBAT = VCC,

                                                     TA = 0 C to 85 C

                                                        IOL = 200 A,                       0.3 V
                                                 VCC = 1.2 V, VBAT = VCC

                                                 ISOURCE = 1 mA,           2.4                     V

                                                 VCC = VRST (max)

                                                    VCC = VRST (max),      0.8 VCC                 V
                                                 IOUT = 1.6 mA, E = VCC

                                                 ISOURCE = 75 A,          0.8 VCC                 V
                                                 VCC = VRST (max)

                                                    ISOURCE = 100 A,      0.8 VBAT                V
                                                 VCC = 0 V, VBAT = 2.8 V

                                                     ISOURCE = 75 A,      0.8 VBAT                V
                                                 VCC = 0 V, VBAT = 2.8 V

Power-fail comparator (NOT available on STM795)

                                                                 STM802/   1.212     1.237  1.262  V
                                                                 804/806
                                                 PFI falling
VPFI           PFI input threshold
                                                 (VCC < 3.6 V)
                                                                 STM690/   1.187     1.237  1.287  V
                                                                 704/805

               PFI hysteresis                    PFI rising (VCC < 3.6 V)            10     20 mV

tPFD           PFI to PFO propagation delay                                          2             s

                                             Doc ID 10519 Rev 9                                    33/42
DC and AC parameters                    STM690, STM704, STM795, STM802, STM804, STM805, STM806

Table 7. DC and AC characteristics (continued)

Sym       Alter-       Description                Test condition(1)           Min    Typ   Max Unit
          native
                                                                                    0.75   2.0 mA
ISC               PFO output short to GND    VCC = 3.6 V, PFO = 0 V           0.1
                  current                                                           VSW                V
                                                                                    VBAT               V
Battery switchover                                                                  VSW                V
                                                                                    VBAT               V
                                                                  VBAT > VSW         2.4               V
                                             Power-down                                               mV
                                                                                      40
                  Battery backup switchover                      VBAT < VSW                3.15 V
                                                                                    3.075  3.17 V
                  voltage(8)(9)                                  VBAT > VSW         3.085  3.12 V
                                                                 VBAT < VSW         3.075  3.14 V
VSO                                               Power-up                          3.085  3.00 V
                                                                                    2.925  3.02 V
                  VSW                                                               2.935  3.00 V
                                                                                    2.925  3.02 V
                  Hysteresis                                                        2.935  2.70 V
                                                                                    2.625  2.72 V
Reset thresholds                                                                    2.635  2.70 V
                                                                                    2.625  2.72 V
                                             STM690T/            VCC falling 3.00   2.635  280 ms
                                                                                     200
                                             704T/795T/ 805T VCC rising 3.00                          ns
                                                                                      20   500 ns
                                             STM802T/            VCC falling  3.00    60
                                             804T/806T           VCC rising   3.00         2.24 s
                                                                                    1.60              ns
                                             STM690S/            VCC falling 2.85     20
                                                                                                      
VRST(10)          Reset threshold            704S/795S/ 805S VCC rising 2.85          46

                                             STM802S/            VCC falling  2.88
                                             804S/806S           VCC rising   2.88

                                             STM690R/            VCC falling 2.55

                                             704R/795R/ 805R VCC rising 2.55

                                             STM802R/            VCC falling  2.59
                                             804R/806R           VCC rising   2.59

trec              RST pulse width                 VCC < 3.6 V                 140

Push-button reset input (STM704/806)

tMLMH tMR MR pulse width                                                      100

tMLRL tMRD MR to RST output delay

Watchdog timer (NOT available on STM704/795/806)

tWD               Watchdog timeout period    VRST (max) < VCC < 3.6 V         1.12
                                             VRST (max) < VCC < 3.6 V         100
                  WDI pulse width

Chip enable gating (STM795 only)

                  E to ECON resistance            VCC = VRST (max)

34/42                                        Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806                DC and AC parameters

Table 7. DC and AC characteristics (continued)

Sym  Alter-  Description                  Test condition(1)           Min Typ Max Unit
     native

             E to ECON propagation delay  VCC = VRST (max)            2         7                                                 ns

             Reset to ECON high delay                                 10                                                          s

ISC          ECON short circuit current   VCC = 3.6 V, disable mode,  0.1 0.75  2.0 mA
                                                    ECON = 0 V

1. Valid for ambient operating temperature: TA = 40 to 85 C; VCC = VRST (max) to 5.5 V; and VBAT = 2.8 V (except where
     noted).

2. VCC supply current, logic input leakage, watchdog functionality, push-button reset functionality, PFI functionality,
     state of RST and RST tested at VBAT = 3.6 V, and VCC = 5.5 V. The state of RST or RST and PFO is tested at VCC = VCC
     (min). Either VCC or VBAT can go to 0 V if the other is greater than 2.0 V.

3. VCC (min) = 1.0 V for TA = 0 C to +85 C.
4. Tested at VBAT = 3.6 V, VCC = 3.5 V and 0 V.
5. Guaranteed by design.

6. The leakage current measured on the RST pin (STM804/805) or RST pin (STM795) is tested with the reset output not
     asserted (output high impedance).

7. Not valid for STM795/804/805 (open drain).

8. When VBAT > VCC > VSW, VOUT remains connected to VCC until VCC drops below VSW.
9. When VSW > VCC > VBAT, VOUT remains connected to VCC until VCC drops below the battery voltage (VBAT) - 75 mV.
10. The reset threshold tolerance is wider for VCC rising than for VCC falling due to the 10 mV (typ) hysteresis, which prevents

     internal oscillation.

                                          Doc ID 10519 Rev 9                       35/42
Package mechanical data  STM690, STM704, STM795, STM802, STM804, STM805, STM806

6      Package mechanical data

       In order to meet environmental requirements, ST offers these devices in different grades of
       ECOPACK packages, depending on their level of environmental compliance. ECOPACK

       specifications, grade definitions and product status are available at: www.st.com.
       ECOPACK is an ST trademark.

36/42                    Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806         Package mechanical data

Figure 38. SO8 8-lead plastic small outline, 150 mils body width,
                 package mechanical drawing

A2                   A

                                                                         C

            B              ddd

               e

                  D

               8                                        A1            L

                               EH

               1

Table 8.    SO8 - 8-lead plastic small outline, 150 mils body width,                  SO-A
            package mechanical data
     Symb                                                                   Max
                     mm                                        inches       0.069
        A                                                                   0.010
       A1      Typ   Min           Max                  Typ    Min          0.020
        B                                                                   0.010
        C      --    1.35          1.75                 --     0.053        0.197
        D                                                                   0.004
       ddd     --    0.10          0.25                 --     0.004        0.157
        E
        e      --    0.33          0.51                 --     0.013          --
        H                                                                   0.244
        h      --    0.19          0.25                 --     0.007        0.020
        L                                                                   0.035
               --    4.80          5.00                 --     0.189
        N                                                                     8
               --    --            0.10                 --     --

               --    3.80          4.00                 --     0.150

               1.27  --            --                   0.050  --

               --    5.80          6.20                 --     0.228

               --    0.25          0.50                 --     0.010

               --    0.40          0.90                 --     0.016

               --    0            8                   --     0

                        8                                      8

                     Doc ID 10519 Rev 9                                     37/42
Package mechanical data        STM690, STM704, STM795, STM802, STM804, STM805, STM806

       Figure 39. TSSOP8 8-lead, thin shrink small outline, 3 x 3 mm body size, outline

                                                    D

                         8        5                                                        c

                                         E1 E

                            1     4

                                                             A1          L

               A                         A2
       CP
                                                                     L1

                               b     e                                              TSSOP8BM

       Table 9.    TSSOP8 - 8-lead, thin shrink small outline, 3 x 3 mm body size,
                   mechanical data
            Symb
                                  mm                             inches
               A
              A1         Typ      Min          Max    Typ        Min                Max
              A2
               b         --          --        1.10   --         --                 0.043
                c
              CP         --       0.05         0.15   --         0.002              0.006
               D
               e         0.85     0.75         0.95   0.034      0.030              0.037
               E
              E1         --       0.25         0.40   --         0.010              0.016
               L
               L1        --       0.13         0.23   --         0.005              0.009
               
               N         --          --        0.10   --         --                 0.004

                         3.00     2.90         3.10   0.118      0.114              0.122

                         0.65        --        --     0.026      --                 --

                         4.90     4.65         5.15   0.193      0.183              0.203

                         3.00     2.90         3.10   0.118      0.114              0.122

                         0.55     0.40         0.70   0.022      0.016              0.030

                         0.95        --        --     0.037      --                 --

                         --          0        6     --         0                 6

                         8           8

38/42                             Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806           Part numbering

7  Part numbering

   Table 10. Ordering information scheme

   Example:                        STM690               T  M  6  E

   Device type

   STM690/704/795/802/804/805/806

    Reset threshold voltage
    T = STM690/704/795/805 = VRST = 3.00 V to 3.15 V

         STM802/804/806 = VRST = 3.00 V to 3.12 V

    S = STM690/704/795/805 = VRST = 2.85 V to 3.00 V
         STM802/804/806 = VRST = 2.88 V to 3.00 V

    R = STM690/704/795/805 = VRST = 2.55 V to 2.70 V
         STM802/804/806 = VRST = 2.59 V to 2.70 V

    Package
    M = SO8
    DS(1)= TSSOP8

    Temperature range
    6 = 40 to 85 C

    Shipping method
    E = ECOPACK package, tubes
    F = ECOPACK package, tape and reel

   1. Contact local ST sales office for availability.

   For other options, or for more information on any aspect of this device, please contact the
   ST sales office nearest you.

                   Doc ID 10519 Rev 9                               39/42
Part numbering               STM690, STM704, STM795, STM802, STM804, STM805, STM806

       Table 11. Marking description

                Part number  Reset threshold     Package  Topside marking
                                                                  690T
                STM690T      3.075                  SO8           690S
                                                 TSSOP8           690R
                STM690S      2.925                                704T
                                                    SO8           704S
                STM690R      2.625               TSSOP8           704R
                                                                  795T
                STM704T      3.075                  SO8           795S
                                                 TSSOP8           795R
                STM704S      2.925                                802T
                                                    SO8           802S
                STM704R      2.625               TSSOP8           802R
                                                                  804T
                STM795T      3.075                  SO8           804S
                                                 TSSOP8           804R
                STM795S      2.925                                805T
                                                    SO8           805S
                STM795R      2.625               TSSOP8           805R
                                                                  806T
                STM802T      3.075                  SO8           806S
                                                 TSSOP8           806R
                STM802S      2.925
                                                    SO8
                STM802R      2.625               TSSOP8

                STM804T      3.075                  SO8
                                                 TSSOP8
                STM804S      2.925
                                                    SO8
                STM804R      2.625               TSSOP8

                STM805T      3.075                  SO8
                                                 TSSOP8
                STM805S      2.925
                                                    SO8
                STM805R      2.625               TSSOP8

                STM806T      3.075                  SO8
                                                 TSSOP8
                STM806S      2.925
                                                    SO8
                STM806R      2.625               TSSOP8

                                                    SO8
                                                 TSSOP8

                                                    SO8
                                                 TSSOP8

                                                    SO8
                                                 TSSOP8

                                                    SO8
                                                 TSSOP8

                                                    SO8
                                                 TSSOP8

                                                    SO8
                                                 TSSOP8

                                                    SO8
                                                 TSSOP8

40/42                        Doc ID 10519 Rev 9
STM690, STM704, STM795, STM802, STM804, STM805, STM806           Revision history

8  Revision history

   Table 12. Document revision history

   Date         Revision                                Changes

   31-Oct-2003  1 Initial release.

   22-Dec-2003  2         Reformatted; update characteristics (Figure 1, 3, 4, 11, 13, 14, 37;
   16-Jan-2004            Table 1, 3, 4, 7, 9, 11).

                2.1       Added Typical operating characteristics (Figure 17, 18, 20 to 26, 29,
                          30 to 34).

   07-Apr-2004  2.2 Updated characteristics (Figure 13, 29, 30, Table 1, 3, 7)
   25-May-2004   3 Update characteristics (Table 3, 7)

   02-Jul-2004  4         Update package availability, pin description; promote document
                          (Figure 1, 14; Table 3, 10)

   29-Sep-2004  5         Clarify root part numbers, pin descriptions, update characteristics
                          (Figure 2, to, 11, 13, 14, 35; Table 1, 3, 6, 7, 10)

   25-Feb-2005  6 Update characteristics (Figure 11, 16, to 35; Table 7)

   05-Apr-2006  7 Update characteristics (Figure 13)
   20-Nov-2009
                8         Updated Section 1.1.6, Section 1.1.8, Figure 10, 11, 19, Table 3, 5, 7;
                          added text to Section 6.

   18-Aug-2010  9 Updated Features, Section 2.4: Backup battery switchover.

                          Doc ID 10519 Rev 9                                              41/42
       STM690, STM704, STM795, STM802, STM804, STM805, STM806

                                                                            Please Read Carefully:

Information in this document is provided solely in connection with ST products. STMicroelectronics NV and its subsidiaries ("ST") reserve the
right to make changes, corrections, modifications or improvements, to this document, and the products and services described herein at any
time, without notice.
All ST products are sold pursuant to ST's terms and conditions of sale.
Purchasers are solely responsible for the choice, selection and use of the ST products and services described herein, and ST assumes no
liability whatsoever relating to the choice, selection or use of the ST products and services described herein.
No license, express or implied, by estoppel or otherwise, to any intellectual property rights is granted under this document. If any part of this
document refers to any third party products or services it shall not be deemed a license grant by ST for the use of such third party products
or services, or any intellectual property contained therein or considered as a warranty covering the use in any manner whatsoever of such
third party products or services or any intellectual property contained therein.

UNLESS OTHERWISE SET FORTH IN ST'S TERMS AND CONDITIONS OF SALE ST DISCLAIMS ANY EXPRESS OR IMPLIED
WARRANTY WITH RESPECT TO THE USE AND/OR SALE OF ST PRODUCTS INCLUDING WITHOUT LIMITATION IMPLIED
WARRANTIES OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE (AND THEIR EQUIVALENTS UNDER THE LAWS
OF ANY JURISDICTION), OR INFRINGEMENT OF ANY PATENT, COPYRIGHT OR OTHER INTELLECTUAL PROPERTY RIGHT.
UNLESS EXPRESSLY APPROVED IN WRITING BY AN AUTHORIZED ST REPRESENTATIVE, ST PRODUCTS ARE NOT
RECOMMENDED, AUTHORIZED OR WARRANTED FOR USE IN MILITARY, AIR CRAFT, SPACE, LIFE SAVING, OR LIFE SUSTAINING
APPLICATIONS, NOR IN PRODUCTS OR SYSTEMS WHERE FAILURE OR MALFUNCTION MAY RESULT IN PERSONAL INJURY,
DEATH, OR SEVERE PROPERTY OR ENVIRONMENTAL DAMAGE. ST PRODUCTS WHICH ARE NOT SPECIFIED AS "AUTOMOTIVE
GRADE" MAY ONLY BE USED IN AUTOMOTIVE APPLICATIONS AT USER'S OWN RISK.

Resale of ST products with provisions different from the statements and/or technical features set forth in this document shall immediately void
any warranty granted by ST for the ST product or service described herein and shall not create or extend in any manner whatsoever, any
liability of ST.

                                  ST and the ST logo are trademarks or registered trademarks of ST in various countries.

                                 Information in this document supersedes and replaces all information previously supplied.

            The ST logo is a registered trademark of STMicroelectronics. All other names are the property of their respective owners.

                                                             2010 STMicroelectronics - All rights reserved

                                                                  STMicroelectronics group of companies
  Australia - Belgium - Brazil - Canada - China - Czech Republic - Finland - France - Germany - Hong Kong - India - Israel - Italy - Japan -

      Malaysia - Malta - Morocco - Philippines - Singapore - Spain - Sweden - Switzerland - United Kingdom - United States of America
                                                                                    www.st.com

42/42  Doc ID 10519 Rev 9
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

与STM704SDS6E功能相似器件

器件名 厂商 描述
STM704SDS6F ST(意法半导体) Processor Supervisor 2.925V 1 Active Low/Push-Pull 8-Pin TSSOP T/R

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
搜索索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved