电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

SPT9110

器件型号:SPT9110
器件类别:配件   
厂商名称:ETC
下载文档

器件描述

TRACK AND HOLD AMPLIFIER, 0.004 us ACQUISITION TIME, PDSO28

文档预览

SPT9110器件文档内容

                                     SPT9110

               100 MSPS SINGLE-TO-DIFFERENTIAL TRACK-AND-HOLD

FEATURES                                                       APPLICATIONS

400 MHz Sampling Bandwidth                                    THA for Differential ADCs
100 MHz Sampling Rate                                        RF Demodulation Systems
Excellent Hold Mode Distortion                               Test Instrumentation
                                                                Digital Sampling Oscilloscopes
      -66 dB @ 50 MSPS (fIN = 25 MHz)
      -58 dB @ 100 MSPS (fIN = 50 MHz)
Track Mode Slew Rate: 700 V/s
Low Power: 120 mW Differential Mode

                     75 mW Single-Ended Mode
Single +5 V Supply
Internal +2.5 V Reference

GENERAL DESCRIPTION                                            This device provides an analog designer with a low cost
                                                               single-to-differential THA amplifier for interfacing differential
The SPT9110 is a single-to-differential track-and-hold ampli-  and single-ended ADCs.
fier. It can be operated as a single-end THA only or, in full
configuration, as a single-to-differential THA. An internal    The SPT9110 is offered in a 28-lead SOIC package in the
reference provides the common-mode voltage for the single-     industrial temperature range.
to-differential output stage. The THA, inverter and reference
have separate power supply pins so each can be optionally
powered up and used.

BLOCK DIAGRAM                                 AVCC                                 AVCC
                                              (THA)                                (INV)
                                                               Out+

Analog In      1X                                    1X
  (VIN)
                                                                                          Invert InA
                                              CHOLD            1 k R1                     Invert InB
                                                                                          Out-
                                                                                   1 k
                                                                                    R2

                                                                                -

                                              +2.5 V

                                              Reference                 +

               CLK NCLK                       AVCC             Ref Ref             AGND
                                              (Ref)            Out In

Signal Processing Technologies, Inc.

                4755 Forge Road, Colorado Springs, Colorado 80907, USA
                       Phone: (719) 528-2300 FAX: (719) 528-2370
ABSOLUTE MAXIMUM RATING (Beyond which damage may occur)1

Supply Voltages                                                                      Output Currents2

AVCC Supplies ............................................. -0.5 to +6 V             Continuous Output Current ................................. 15 mA

Input Voltages                                                                       Temperature

Analog Input Voltage .................................... -0.5 to +6 V               Operating Temperature .............................. -40 to +85 C

CLK, NCLK Input .......................................... -0.5 to +6 V              Junction Temperature ......................................... +150 C

Ref In ............................................................ -0.5 to +6 V     Lead, Soldering (10 seconds) ............................. +220 C

                                                                                     Storage ..................................................... -65 to +150 C

Note 1: Operation at any Absolute Maximum Ratings is not implied. See Electrical Specifications for proper nominal

applied conditions in typical application.

Note 2: Outputs are short circuit protected.

ELECTRICAL SPECIFICATIONS

AVCC = +5.0 V, AGND = 0.0 V, Output Load = 1 k and 10 pF, VIN = 2.0 Vp-p,Internal Reference, unless otherwise specified.

                                      TEST                                            TEST              SPT9110
                                      CONDITIONS                                     LEVEL
PARAMETERS                                                                                        MIN   TYP                MAX    UNITS
                                                                                                                           0.99
DC Performance                                                                                                             2.00   V/V
                                                                                                                           +100   V/V
Gain VIN = 2.0 Vp-p                   +25 C                                         I            0.95  0.97                15   V/V
   Single Ended Out                                                                                                         10   V/V

                                      Full Temperature                               V                  0.96                 3.5  mV
                                                                                                                           2.55   mV
Differential Out                      +25 C                                         I            1.80  1.93                      mV
                                                                                                                              10  mV
                                      Full Temperature                               V                  1.92                 3.5  mA
                                                                                                                                  k
Offset VIN = +2.5 V                   +25 C                                         I            -100  50
   Out+                                                                                                                           V
                                                                                                                                  pF
                                      Full Temperature                               V                  55                        k
                                                                                                                                  V
Differential1                         +25 C, Ref In=Out+ CM                         I            -15   5                        A
                                                                                                                                  ppm/C
                                      Full Temperature                               V                  10
                                                                                                                                  A
Output Drive Capacity2                Full Temperature                               IV                 1                        V
                                                                                                                                  V
Output Load at 10 pF                  Full Temperature                               V                  1

Analog Input/Output                   Full Temperature                               VI           1.5
   Output Voltage Range               +25 C
   Input Capacitance                  +25 C                                         V                  5
   Input Resistance
   Reference Voltage Output           +25 C                                         I            100   140
   Reference Output Current3          Full Temperature
   Reference Voltage Tempco                                                          I            2.35  2.45

                                                                                     V                  100

                                                                                     V                  75

Clock Inputs                                                                         V                  Differential PECL
   Input Type/Logic Family
   Input Bias Current                 +25 C                                         I                  2
   Input Low Voltage (Differential)   +25 C
   Input High Voltage (differential)  +25 C                                         I                  3.3

                                                                                     I            3.9   4.1

1Differential offset is specified with Ref In equal to the common mode output voltage of OUT+ and so includes the offset error of the
inverter only.
2This part is intended to drive a high impedance load. AC performance is degraded at 10 mA. See the Typical Performance Graphs.
3Ref Out has a typical output impedance of 1 k and should be buffered for driving loads other than Ref In.

SPT                                                                               2                                               SPT9110

                                                                                                                                           11/12/98
ELECTRICAL SPECIFICATIONS

AVCC = +5.0 V, AGND = 0.0 V, Output Load = 1 k and 10 pF, VIN = 2.0 Vp-p,Internal Reference, unless otherwise specified.

                                    TEST                       TEST       SPT9110
                                    CONDITIONS                LEVEL
PARAMETERS                                                           MIN  TYP                                             MAX  UNITS

Track Mode Dynamics                                                                                                            MHz
                                                                                                                               MHz
Bandwidth (-3 dB)                   +25 C
                                                                                                                               V/s
Single Ended Out                                              V           220                                                  V/s

Differential Out                                              V           140                                                  nV/ Hz
                                                                                                                               nV/ Hz
Slew Rate 2.0 Vp-p Output Step      +25 C
                                                                                                                               ps
Single Ended Out                    20 pF Load                IV          580                                                  ps rms
                                                                                                                               mV
Differential Out7                   20 pF Load                IV          800                                                  mV

Input RMS Spectral Noise            Single Ended              V           3.5                                                  dB
                                                                                                                               dB
                                    Differential              V           13.0
                                                                                                                               dB
Track-to-Hold Switching                                                                                                        dB

Aperture Delay                      +25 C                    V           250                                                  dB
                                                                                                                               dB
Aperture Jitter                     +25 C                    V           <1
                                                                                                                               dB
Pedestal Offset                     +25 C                    IV          12                                                  dB

                                    Full Temperature          V           12                                                  dB
                                                                                                                               dB
Hold Mode Dynamics4 (VIN = 1 Vp-p)
   Worst Harmonic                                                                                                              dB
                                                                                                                               dB
5 MHz, 50 MSPS, Single-Ended        TA = +25 C               IV     -64  -68                                                  MHz

                                    TA = -40 C to +85 C     V           -64                                                  mV/s
                                                                                                                               mV/s
Worst Harmonic                                                                                                                 mV/s
                                                                                                                               dB
5 MHz, 50 MSPS, Differential        TA = +25 C               IV     -61  -65

                                    TA = -40 C to +85 C     V           -63

Worst Harmonic

25 MHz, 50 MSPS, Single-Ended TA = +25 C                     V           -66
                                                                          -63
                                    TA = -40 C to +85 C     V

Worst Harmonic

25 MHz, 50 MSPS, Differential       TA = +25 C               V           -64
                                                                          -60
                                    TA = -40 C to +85 C     V

Worst Harmonic

50 MHz, 100 MSPS, Single-Ended TA = +25 C                    IV     -54  -58

                                    TA = -40 C to +85 C     V           -54

Worst Harmonic

50 MHz, 100 MSPS, Differential      TA = +25 C               IV     -50  -54

                                    TA = -40 C to +85 C     V           -50

Sampling Bandwidth5 (-3 dB)         +25 C                    V           400

VIN = 2.0 Vp-p

Hold Noise6 (RMS)                   +25 C                    V           300 x tH
                                                                               40
Droop Rate, VIN = +2.5 V            +25 C                    IV               80
                                                                                -65
                                    Full Temperature          IV

Feedthrough Rejection (50 MHz)      Full Temperature          V

VIN= 2 Vp-p

4. For hold times longer than 50 ns, the input common mode voltage may affect the hold mode distortion. (This is due to nonlinear
   droop that varies with VCM.) For optimal performance, SPT recommends that the held output signal be used within 50 ns of the
   application of the hold signal.

5. Sampling bandwidth is defined as the -3 dB frequency response of the input sampler to the hold capacitor when operating in the
   sampling mode. It is greater than tracking bandwidth because it does not include the bandwidth of the output amplifier.

6. Hold mode noise is proportional to the length of time a signal is held. This value must be combined with the track mode noise to
   obtain total noise.

7. Optimized for hold mode performance and low power.

SPT                                                        3                                                                   SPT9110

                                                                                                                                        11/12/98
ELECTRICAL SPECIFICATIONS

AVCC = +5.0 V, AGND = 0.0 V, RLoad = 1 k and 10 pF, VIN = 2.0 Vp-p, Internal Reference, unless otherwise specified.

                                    TEST                         TEST        SPT9110
                                    CONDITIONS                  LEVEL
PARAMETERS                                                             MIN   TYP                                     MAX UNITS

Hold-to-Track Switching8            +25 C                      V            3.5                                                 ns
   Acquisition Time to 0.1%         +25 C                                                                                       ns
      1 V Output Step                                           V            4.0
   Acquisition Time to 0.025%       +25 C                                                                           5.25 V
      1 V Output Step               VCC = 0.5 VP-P              IV     4.75  5                                          20 mA
                                                                                                                        30 mA
Power Supplies                                                  I            15
   Supply Voltage                                                                                                     100 mW
   Supply Current                                               I            24                                       150 mW
      Single Ended Output Mode9
      Differential Output Mode                                  I            75                                                  dB
   Power Dissipation
      Single Ended Output Mode9                                 I            120
      Differential Output Mode
   Power Supply Rejection Ratio                                 V            44
      Single-Ended Output

8. Measured at the hold capacitor.
9. Inverter powered down.

TEST LEVEL CODES                                    TEST LEVEL  TEST PROCEDURE
All electrical characteristics are subject to the           I   100% production tested at the specified temperature.
following conditions: All parameters having min/            II
max specifications are guaranteed. The Test                     100% production tested at TA = +25 C, and sample
Level column indicates the specific device test-           III  tested at the specified temperatures.
ing actually performed during production and               IV
Quality Assurance inspection. Any blank sec-                    QA sample tested only at the specified temperatures.
tion in the data column indicates that the speci-           V
fication is not tested at the specified condition.              Parameter is guaranteed (but not tested) by design
                                                                and characterization data.
                                                    VI
                                                                Parameter is a typical value for information purposes
                                                                only.

                                                                100% production tested at TA = +25 C. Parameter is
                                                                guaranteed over specified temperature range.

SPT                                                     4                                                            SPT9110

                                                                                                                              11/12/98
TIMING SPECIFICATION DEFINITIONS                                      TRACK-TO-HOLD SETTLING TIME

ACQUISITION TIME                                                      The time required for the output to settle to within 4 mV of its
                                                                      final value.
This is the time it takes the SPT9110 to acquire the analog
signal at the internal hold capacitor when it makes a transition      APERTURE DELAY
from hold mode to track mode. (See figure 1.) The acquisition
time is measured from the 50% input clock transition point to         The aperture delay time is the interval between the leading
the point when the signal is within a specified error band at the     edge transition of the clock input and the instant when the
internal hold capacitor (ahead of the output amplifier). It does      input signal was equal to the held value. It is the difference
not include the delay and settling time of the output amplifier.      in time between the digital hold switch delay and the analog
Because the signal is internally acquired and settled at the          signal propagation time.
hold capacitor before the output voltage has settled, the
sampler can be put in hold mode before the output has settled.

Figure 1 - Timing Diatram

Input                                                                    Aperature
                                                                            Delay
                            Acquisition
                               Time                                           Track-to-Hold
                                                                                 Settling
         Observed at
        Hold Capacitor                                                Hold

Output

                             Observed at
                           Amplifier Output

CLK                                      Track
              Hold

NCLK

SPT                                                                5                         SPT9110

                                                                                                      11/12/98
Figure 2 - Typical Output Response to Step Input500 mV/ Division
                                                               Out-

                                                             Inp ut
                                                                        Out+

                       Out+ -- Out-

                                     1.0 ns/Division

GENERAL DESCRIPTION                                                              PARTITIONED POWER SUPPLY MANAGEMENT
                                                                                 Three separate +5 V supply connections power the THA,
The SPT9110 is a low cost 100 MSPS track-and-hold ampli-                         inverting the op amp and bandgap reference. Unused com-
fier with single ended (75 mW) or differential output (120 mW).                  ponents can be powered off to minimize power dissipation.
It consists of three components. The first is a single-ended
track-and-hold amplifier (THA) with a 1.5 to 3.5 V input range                   The single-ended mode requires use of only the THA and
and PECL clock inputs. The second is an inverting op amp                         output on the OUT+ pin. In this mode the reference and
with gain of -1 to provide the differential output (OUT-). The                   inverter may be powered down.
third component is a 2.5 V bandgap reference for the inverter.
                                                                                 The differential mode requires use of all three components
                                                                                 (unless an external reference is supplied). The output is
                                                                                 measured between OUT+ and OUT- in this mode.

SPT                                                                           6  SPT9110

                                                                                          11/12/98
Figure 3 - Typical Interface Circuit (Single-Ended Operational Design)

                                                                                                                  1 F

                                                                                                                                                                                             (TTL to PECL     A+5V
                                                                                                                                                                                               Translator)

                                                                                           0.01 F                                                                         300       1             VCC 8               0.1 F
                                                                                           (+3.0 V)                                                                +                     Q0                7
                                                                                                                                                                                                                                  TTL Clock
                (Optional Level-Shift Circuit)                                             SPT9110                                                                      10           2              DO              (Sample Clock, up to 100 MHz)
                                                                                                                                                         MC100ELT22                     Q0                 6
                                                                                                                  50                                                    50
                                                                                                                                                                                     3               D1
                XUF (Dependent on Frequency)                                 1 GND(THA)    CLK 28                                                                                        Q1
                                                                             2 GND(THA)                                                                                                                    5
     Analog In                                                               3 Analog IN           27                                                                                4             GND
                                                                             4 GND(SUB)    CLK                                                                                          Q1
                                                                             5 GND(THA)
                      A+5V                                                   6 GND(CAP)    AVCC(THA) 26
                                                                             7 GND(THA)
                3     7          0.01 F                 50                  8 GND(THA)    AVCC(THA) 25                                                                4.7 F
                   +                                    0.1 F                                                24                                                        +
                              6                                                                                                                                                      A+5V
                                      22                                                   AVCC(THA)                                                                    0.01 F
                     OP191                                                                                    23
                2-                                                                                                                                                        22
                                                                                           AVCC(THA)                                                               N/C
                           4                                                               AVCC(THA) 22                                                            N/C

                              (+2.5 V)                                                             OUT+ 21                                                                           OUT
                                                                                                   INV A 20
                                                                        N/C   9 REF IN             INV B 19
                                                4.7 F                       10 REF OUT
                                                           +                 11 AVCC(Ref)
                                                                             12 GND(Ref)
                                                           0.01 F

                                    A+5V                +                                           18                                                             N/C
                                                                                           OUT-

                                                4.7 F                                     AVCC(INV) 17 N/C

                                                        0.01 F              13 GND(SUB)    AVCC(INV)  16 N/C
                                                                             14 GND(INV)   AVCC(ESD)   15
                                                                                                                                                                                     A+5V
                                                                                                            0.01 F

                              Notes:
                              1. Input signal is typically at a +2.5 V offset. The optional level-shift circuit may be eliminated if

                                 driving from a source that already provides for this offset.

                              2. The device may be operated from -5 V supply on GND pins and 0 V on AVCC pins. All input and
                                 output pins will be shifted by -5 V. The use of an ECL level may be used to drive the clock inputs.

                              3. VCC (ESD) is the high voltage for the ESD protection diodes and must be connected in all
                                 applications. NOTE: It should be tied to VCC (THA), not to VCC (INV).

Figure 4 - Typical Interface Circuit (Differential Operational Design)

                                                                                                                  1 F

                                                                                                                                                                                             (TTL to PECL           A+5V
                                                                                                                                                                                               Translator)

                                                                                           0.01 F                                                                         300       1                   VCC 8         0.1 F
                                                                                           (+3.0 V)                                                                +                     Q0                      7
                                                                                                                                                                                                                                  TTL Clock
                (Optional Level-Shift Circuit)                                             SPT9110                                                                               10  2                    DO        (Sample Clock, up to 100 MHz)
                                                                                                                                                         MC100ELT22                     Q0                       6
                                                                                                                  50                                                    50
                                                                                                                                                                                     3                     D1
                XUF (Dependent on Frequency)                                  1 GND(THA)   CLK 28                                                                                        Q1
                                                                              2 GND(THA)                                                                                                                         5
     Analog In                                                                3 Analog IN          27                                                                                4                   GND
                                                                              4 GND(SUB)   CLK                                                                                          Q1
                                                                              5 GND(THA)
                              A+5V                                            6 GND(CAP)   AVCC(THA) 26
                                                                              7 GND(THA)
                3        7       0.01 F                    50                8 GND(THA)   AVCC(THA) 25                                                                 4.7 F
                   +                                       0.1 F             9 REF IN                        24                                                        +
                              6                                              10 REF OUT                                                                                              A+5V
                                      22                                     11 AVCC(Ref)  AVCC(THA)                                                                    0.01 F
                     OP191                                                   12 GND(Ref)                      23
                2-                                                           13 GND(SUB)
                                                                             14 GND(INV)   AVCC(THA)
                           4                                                               AVCC(THA) 22

                                    (+2.5 V)                                               OUT+ 21                                                                                                 OUT+
                                                                                           INV A 20                                                                     22
                                                              +                            INV B 19
                                                                4.7 F                                                                                                      (Differential Output)

                                                              0.01 F                                                                                                   22

                                        A+5V                                               OUT-        18                                                                                          OUT-

                                                           +

                                                4.7 F                                      AVCC(INV) 17                                                                0.01 F
                                                                                                                                                                                 +
                                                                                            AVCC(INV) 16                                                                                     A+5V
                                                                                                              15
                                                           0.01 F                                                                                                                   4.7 F
                                                                                           AVCC(ESD)

SPT                           Notes:                                                                                                                                                                                                               SPT9110
                              1. Input signal is typically at a +2.5 V offset. The optional level-shift circuit may be eliminated if
                                                                                                                                                                                                                                                            11/12/98
                                 driving from a source that already provides for this offset.

                              2. The device may be operated from -5 V supply on GND pins and 0 V on AVCC pins. All input and
                                 output pins will be shifted by -5 V. The use of an ECL level may be used to drive the clock inputs.

                              3. VCC (ESD) is the high voltage for the ESD protection diodes and must be connected in all
                                 applications. NOTE: It should be tied to VCC (THA), not to VCC (INV).

                                                                        7
                                              TYPICAL PERFORMANCE CHARACTERISTICS

                            Single-Ended (OUT+) Hold Mode Distortion vs. Sample Rate                                                                      Track Mode Bandwidth

                     -65                                                                                            +2

                                                           Input = 25 MHz                                                                                                                             OUT+
                     -60

                                                                                                                                           0

Worst Harmonic (dB)  -55                                                                         dB
                                                                                                                                          -2

                     -50
                                                         Input = 50 MHz
                                                                                                                                          -4

                     -45

                                                                                                                                                                                                      OUT-

                     -40                                                                                               -6                         40         80                  120             160        200
                                                                                                                          0
                          50  70  90     110      130           150      170         190
                                                                                                                    900
                                         Sample Rate (MSPS)                                                                                                  Input Frequency (MHz)

                                       Reference Output Voltage vs. Temperature                                                                       Slew Rate vs. Temperature
                                                                                                                                                                 VOUT = 2 VP-P
                     2.5

       2.49                                                                                                                                                  OUT+

                                                                                                                    700

Volts  2.48                                                                                      V/s

                                                                                                                    500

       2.47                                                                                                                                                  OUT-

       2.46                                                                                                         300  -50
            -50
                                      0                    +50                         100                                                                0                           50                    100

                                         Temperature (C)                                                                                                    Temperature (C)

                               Differential Track Mode Distortion vs. Input Frequency                                                         Single Ended Track Mode Distortion vs. Input Frequency
                                                                    VIN = 1 VP-P
                                                                                                                    -75                                      VIN = 1VP-P
                     -75

Worst Harmonic (dB)  -70                                                                      Worst Harmonics (dB)  -70
                     -65                                                                                                                                               OUT+

                                                                                                                    -65

                                                                                                                    -60

                                                                                                                    -55

                     -60                                                                                            -50

                                                                                                                                                                                       OUT-
                                                                                                                    -45

                     -55

                                                                                                                    -40

                     -50                                                                                            -35
                         0
                              5   10     15   20       25            30          35       40                             10                   20      30     40              50              60       70    80

                                         Input Frequency (MHz)                                                                                            Input Frequency (MHz)

SPT                                                                                           8                                                                                                       SPT9110

                                                                                                                                                                                                               11/12/98
                                                                     TYPICAL PERFORMANCE CHARACTERISTICS

                                Track Mode Distortion vs. AC Coupled Resistive Load                                                                     Hold Mode Distortion vs. Temperature
                                                    fIN = 40 MHz, 1 VP-P CLoad = 10 pF
                                                                                                                                           -78                         fIN = 5 MHz, fS = 50 MSPS
                      -70

                      -65                                                                                                                  -76
                                                                                              OUT+
Worst Harmonic (dB)                                                                                                   Worst Harmonic (dB)  -74
                      -60

                      -55

                      -50       THA  0.01 F                                                                                               -72
                      -45            RLoad
                                                          CLoad                                                                                               Out-
                                                                                                                                           -70

                                                                                                                                           -68                                     Out+

                      -40

                      -35                                                                                                                  -66

                           2000 1750 1500 1250 1000 750 500 250                                      0                                     -40     -20              0  20      40                 60  80  100

                                                          RLoad (Ohms)                                                                                                     C

                                         Hold Mode Distortion vs. Temperature                                                                           Hold Mode Distortion vs. Temperature
                                                        fIN = 25 MHz, fS = 50 MSPS
                                                                                                                                           -65                         fIN = 50 MHz, fS = 100 MSPS
                      -70
                                                                                                                                           -60
                                             OUT+

                      -65

Worst Harmonic (dB)   -60                                                                                             Worst Harmonic (dB)  -55
                                             OUT-                                                                                          -50

                      -55
                                                                                                                                              -45

                      -50                                                                                                                  -40

                           -40  -20                0             20      40              60      80  100                                   -40     -20              0  20      40                 60  80  100

                                                                     C                                                                                                    C

                                              DC Parameters vs. Temperature

                      80                                         (VIN = 2.5 V)

mV (mV/s for Droop)  60
                                                                Single-Ended Offset

                      40

                      20                                                        Pedestal Offset

                                  Differential Offset
                      0

                      -20                              0                             50          Droop
                                                                                                              100
                      -40
                         -50

                                                          Temperature (C)

SPT                                                                                                                9                                                                                  SPT9110

                                                                                                                                                                                                               11/12/98
                            PACKAGE OUTLINE

                                   28-LEAD SOIC

                                                      INCHES         MILLIMETERS

                                       SYMBOL    MIN     MAX         MIN    MAX
                                             A
28                                           B   0.696        0.712  17.68  18.08
                                             C
                                             D   0.004        0.012  0.10   0.30
                                             E
                                             F           .050 typ    0.00   1.27
                                             G
                            IH               H   0.014        0.019  0.36   0.48
                                             I
                            F                    0.009        0.012  0.23   0.30
                                E
                                                 0.080        0.100  2.03   2.54

             1                                   0.016        0.050  0.41   1.27

B                                                0.394        0.419  10.01  10.64
             C                                   0.291        0.299   7.39   7.59

                         A             H
                D
                                                      G

SPT                                10                                       SPT9110

                                                                                     11/12/98
PIN ASSIGNMENTS                                         PIN FUNCTIONS

          AGND (THA) 1                                  Name        Function
          AGND (THA) 2
                             28 CLK                     Analog In Single-ended analog input to the THA
               Analog In 3   27 NCLK
          AGND (Sub) 4       26 AVCC (THA)              Invert InA  Inverting input A to inverting amplifier
          AGND (THA) 5       25 AVCC (THA)                          resistor R1
          AGND (Cap) 6       24 AVCC (THA)
          AGND (THA) 7       23 AVCC (THA)              Invert InB  Inverting input B to inverting amplifier
          AGND (THA) 8       22 AVCC (THA)                          resistor R2
                             21 Out+
                   Ref In 9  20 Invert InA              Out+        Single-ended output of the THA
                 Ref Out 10  19 Invert InB
            AVCC (Ref) 11    18 Out-                    Out-        Output from the inverting amplifier
           AGND (Ref) 12     17 AVCC (INV)
           AGND (Sub) 13     16 AVCC (INV)              CLK         Noninverting differential PECL clock input
           AGND (INV) 14     15 AVCC (ESD)
                                                        NCLK        Inverting differential PECL clock input

                                                        Ref In      Common-mode reference for the inverting
                                                                    amplifier

                                                        Ref Out     Internal +2.5 V reference output

                                                        AVCC (THA) Track-and-hold analog +5 V supply
                                                        AVCC (INV) Inverter +5 V supply

                                                        AVCC (Ref) Internal reference +5 V supply

                                                        AVCC (ESD) +5 V supply for ESD protection diodes

                                                        AGND (THA) Track-and-hold analog ground

                                                        AGND (Cap) Hold capacitor analog ground

                                                        AGND (Sub) Substrate analog ground

                                                        AGND (INV) INVERTER analog ground

                                                        AGND (Ref) Internal reference analog ground

ORDERING INFORMATION

PART NUMBER                  TEMPERATURE RANGE                      PACKAGE TYPE
SPT9110SIS                           -40 to +85 C                  28L SOIC

Signal Processing Technologies, Inc. reserves the right to change products and specifications without notice. Permission is hereby expressly
granted to copy this literature for informational purposes only. Copying this material for any other use is strictly prohibited.

WARNING - LIFE SUPPORT APPLICATIONS POLICY - SPT products should not be used within Life Support Systems without the specific
written consent of SPT. A Life Support System is a product or system intended to support or sustain life which, if it fails, can be reasonably
expected to result in significant personal injury or death.

Signal Processing Technologies believes that ultrasonic cleaning of its products may damage the wire bonding, leading to device
failure. It is therefore not recommended, and exposure of a device to such a process will void the product warranty.

SPT                                                 11                                                   SPT9110

                                                                                                                  11/12/98
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved