电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

SPMC802B-PS08

器件型号:SPMC802B-PS08
厂商名称:ETC
下载文档

器件描述

32-pin General Purpose Microcontroller (OTP)

文档预览

SPMC802B-PS08器件文档内容

               SPMC802B

                     32-pin General Purpose
                     Microcontroller (OTP)

                                                                                                                                 AUG. 07, 2002
                                                                                                                                     Version 1.0

SUNPLUS TECHNOLOGY CO. reserves the right to change this documentation without prior notice. Information provided by SUNPLUS TECHNOLOGY CO.
is believed to be accurate and reliable. However, SUNPLUS TECHNOLOGY CO. makes no warranty for any errors which may appear in this document.
Contact SUNPLUS TECHNOLOGY CO. to obtain the latest version of device specifications before placing your order. No responsibility is assumed by
SUNPLUS TECHNOLOGY CO. for any infringement of patent or other rights of third parties which may result from its use. In addition, SUNPLUS products
are not authorized for use as critical components in life support devices/ systems or aviation devices/systems, where a malfunction or failure of the product may
reasonably be expected to result in significant injury to the user, without the express written approval of Sunplus.
                                                   SPMC802B

                                Table of Contents

                                                   PAGE

1. GENERAL DESCRIPTION.......................................................................................................................................................................... 3
2. FEATURES.................................................................................................................................................................................................. 3
3. BLOCK DIAGRAM ...................................................................................................................................................................................... 3

    3.1. CPU ..................................................................................................................................................................................................... 4
    3.2. MEMORY ............................................................................................................................................................................................... 4
    3.3. OSCILLATOR .......................................................................................................................................................................................... 4
4. SIGNAL DESCRIPTIONS ........................................................................................................................................................................... 5
    4.1. PIN DESCRIPTIONS (32 PIN) ................................................................................................................................................................. 5
    4.2. PIN ASSIGNMENT .................................................................................................................................................................................. 5
5. FUNCTIONAL DESCRPITIONS.................................................................................................................................................................. 7
    5.1. PORT A GROUP ..................................................................................................................................................................................... 7
    5.2. PORT B GROUP ..................................................................................................................................................................................... 7
    5.3. PORT C GROUP..................................................................................................................................................................................... 8
    5.4. PORT D GROUP..................................................................................................................................................................................... 9
    5.5. INTERRUPT ............................................................................................................................................................................................ 9
    5.6. TIMER1 & REAL TIME INTERRUPT ......................................................................................................................................................... 10
    5.7. TIMER2 & PWM .................................................................................................................................................................................. 10
    5.8. COMPARATOR ...................................................................................................................................................................................... 10
    5.9. WAIT & STOP MODE.......................................................................................................................................................................... 10
    5.10. RESET ...............................................................................................................................................................................................11
    5.11. RESET MANAGEMENT REGISTERS ......................................................................................................................................................11
6. ELECTRICAL CHARACTERISTICS......................................................................................................................................................... 12
    6.1. ITEM DEFINITION.................................................................................................................................................................................. 12
    6.2. ABSOLUTE MAXIMUM RATING ............................................................................................................................................................... 12
    6.3. RECOMMENDED OPERATING CONDITIONS............................................................................................................................................. 12
    6.4. PIN ATTRIBUTE DESCRIPTION (VDD = 5.0V, TA = 0C~70C)............................................................................................................... 12
7. PACKAGE/PAD LOCATIONS ................................................................................................................................................................... 14
    7.1. PACKAGE INFORMATION ....................................................................................................................................................................... 14
    7.2. ORDERING INFORMATION ..................................................................................................................................................................... 25
8. DISCLAIMER............................................................................................................................................................................................. 26
9. REVISION HISTORY ................................................................................................................................................................................. 27

Sunplus Technology Co., Ltd.  2                  AUG. 07, 2002
                                                      Version: 1.0
Proprietary & Confidential
                                                                                                                                                          SPMC802B

32-PIN GENERAL PURPOSE
MICROCONTROLLER (OTP)

1. GENERAL DESCRIPTION                                                                                    ! Three external interrupt groups, one is come from individual I/O
                                                                                                             Channel PB5 and group input PA3:0, one is come from
The SPMC802B is an OTP version of SPMC02A with reliability                                                   individual I/O Channel, PA7, and one is a group input, PC port.
enhancement. It equips with an 8-bit Sunplus CPU core, 4.5K
bytes of program ROM, and 128 bytes of RAM. SPMC802B also                                                 ! External Reset input option on PB4.
combines with four I/O ports, two timers with one PWM output, two                                         ! An 8-bit Timer with Real Time Interrupt control.
Comparator inputs, and a Watchdog Timer. Three groups of                                                  ! An 8-bit Re-loadable Timer with 8 stages prescalar.
interrupt are implemented for different kinds of applications.                                            ! One 6-bit PWM waveform output.
Major application fields are small home appliances or computer                                            ! Two voltage Comparator inputs with selectable internal or
peripheral applications. The details are described below.
                                                                                                              external voltage reference. An interrupt event control for the
2. FEATURES                                                                                                   compare result.
                                                                                                          ! A watchdog timer for program control.
! Built-in 8-bit Sunplus CPU core with two index registers and up                                         ! 4.5K bytes of ROM with 128 bytes of RAM.
   to 6MHz clock operation.                                                                               ! R-Oscillation or Crystal input options for system clock.
                                                                                                          ! Stop or Wait Control setting for Power-Saving Mode.
! 28 general-purpose I/O channels that are belong to four I/O                                             ! Slow Transition Output Pins.
   ports. Some of them are combined with the options to select
   Pull-Up/Down Resistors.

3. BLOCK DIAGRAM                         OSC.  4.5K bytes PROM                                                                   128 bytes RAM
                                         CKT     $600~$FFF &                                                                        $80 ~ $FF
                                XO/R             $1800~$1FFF
                                    XI
                                               8 - bit CPU
                                   VDD
                                   VSS          TIMER 1                                                         ADDRESS BUS      Interrupt Generator
                                                  & RTI                                                DATA BUS                             &
                                 PA3-0
                                    PA7  & Watch_Dog timer                                                                       RESET generator

                                 PC7-0         I/O PORT                                                                               TIMER 2 &
                                                     &                                                                                6 bits PWM
                        RESET(PB4)                                                                                               waveform generator
                                           External Interrupt /13
                            IRQ(PB5)                                                                                                            I/O PORT  PB6
                                               I/O PORT                                                                                              &
                                    PA6              &                                                                                                    PB7
                                 PB3-1                                                                                           /1 External CLOCK Pin    PA4,PA5
                                 PD3-0   External RESET Pin /1                                                                                            PB0
                                                                                                                                             I/O PORT &
                                               I/O PORT                                                                                   PWM waveform
                                                     &
                                                                                                                                                 output
                                           External IRQ Pin
                                                                                                   /1                        /1

                                             I/O PORT                                                                            I/O PORT &

                                                                                                   /8                            2 set Comparator

                                                                                                                             /3  circuit

Sunplus Technology Co., Ltd.                                                                         3                                                           AUG. 07, 2002
                                                                                                                                                                      Version: 1.0
Proprietary & Confidential
                                                                                                                                           SPMC802B

3.1. CPU                                                                                                                      3.2. Memory
                                                                                                                              3.2.1. Memory map
The microprocessor of SPMC802B is a SUNPLUS high
performance processor equipped with Accumulator, Program                                                                      SPMC802B Supports 4.5K bytes of EPROM with 512 bytes test
Counter, X Register, Y Register, Stack Pointer and Processor                                                                  ROM. It also has the configurable options can be programmed
Status Register (The same as 6502 instruction`s structure).                                                                   by writer for different applications. The addresses for EPROM,
SPMC802B is a fully static CMOS design. The oscillation                                                                       test ROM, and options are located in $0400h ~ $0FFFh and
frequency could be varied up to 6.0MHz depends on the                                                                         $1800h ~ $1FFFh. The RAM area is located in $0080h ~
application needs.                                                                                                            $00FFh. The functional control registers and I/O control registers
                                                                                                                              are located in $0000h ~ $0013h. A set of system control
3.1.1. Block diagram of Sunplus CPU                                                                                           registers can be configured through indexed access addresses
                                                                                                                              $003Eh and $003Fh. The buffers for stack pointer are started
                    REGISTER SECTION                           CONTROL SECTION                                                from $01FFh with downward direction. This area is mirrored to
                                                                RESET IRQ NMI                                                 the RAM area $00FFh ~ $0080h. A system control register
A0                           INDEX                                         INTERRUPT             RDY                          named Stack Limit Register (SLR) is used to limit the Stack area to
A1                       REGISTER                                               LOGIC             PD                          prevent the override of the normal operating contents in the RAM.
A2                                                                                                                            Once the Stack is over the limiter, CPU reset will be generated.
A3ABL                             X                                   INSTRUCTION
A4                                                                         DECODE                                             To prevent the illegal accesses on undefined addresses, there is a
A5                           INDEX                                                                                            qualification block to limit the accesses. The illegal accesses will
A6                       REGISTER                                                                                             generate the CPU reset to restart the program.
A7
                                  Y                                                                                           3.2.2. NMI, Reset, IRQ vectors
ADDRESS
       BUS            STACK POINT                                                                                             The address of NMI (not provided in this chip), RESET and IRQ
                         REGISTER                                                                                             are located from $1FFA to $1FFF. The interrupt vectors should
                                  S                                                                                           be specified in the program to have proper operation.

                           ALU

                    ACCUMULATOR
                                  A

                                                                                         TIMING
                                                                                       CONTROL

A8ABH                                       PCL               PROCESSOR                    CLOCK
A9                                         PCH                    STATUS              GENERATOR
A10
A11                                      INPUT DATA              REGISTER                                        CLK 0 IN
A12                                            LATCH                      P
A13                                               IDLI
A14                                                                                              R/W
A15                                        DATA BUS
                                             BUFFER                     INSTRUCTION
            LEGEND                                                         REGISTER
                    = 1 BIT LINE
       = 8BIT LINE                                                                     D0
                                                                                       D1
                                                                                       D2
                                                                                       D3        DATA

                                                                                       D4             BUS
                                                                                       D5
                                                                                       D6
                                                                                       D7

3.3. Oscillator                                                                                                               vendors` specifications or recommendations. The diagram listed
                                                                                                                              below represents typical X'TAL/ROSC circuits for most
The SPMC802B supports AT-cut parallel resonant oscillated                                                                     applications:
Crystal /Resonator, or RC oscillator, or external clock sources by
configurable option (select one from those three types). The
design of application circuit should follow the

                                                        SPMC802B                                 SPMC802B                        SPMC802B

                                                        XI     XO/R                    XI                                  XO/R  XI  XO/R

                                                                                       VDD

                                                        20 pf                20 pf               Rosc                                   UNCONNECTED
                                                                                                                                         External Clock
                                                        (a) Crystal or                 (b) RC Oscillator
                                                                                                                                 (c) External
                                                        Ceramic Resonator                        Connections                         Clock Source
                                                                                                                                     Connections
                                                        Connections

Sunplus Technology Co., Ltd.                                                                                             4                             AUG. 07, 2002
                                                                                                                                                            Version: 1.0
Proprietary & Confidential
                                                                SPMC802B

4. SIGNAL DESCRIPTIONS

4.1. PIN Descriptions (32 PIN)

Mnemonic       PIN No.                                                              Functional Description
VDD               28           System Power Supply.
VSS               27           System Ground.
XO/R               4           Crystal In or Resistor In Input. An external resistive pull-up is used to connect with internal OSC

XI                 5                 circuitry for generating the internal clock and the related time base in R-Oscillation mode. It will
                                      be connected with external crystal for a crystal oscillation circuitry in crystal mode.
PA7:0      9, 10, 11, 12       Crystal Output or External Clock Input. External clock input is used to connect with internal clock
            20, 21, 22, 23            circuitry to generate the internal clock and the related time base in External clock mode. It will
PB5                                  be connected with external crystal for a crystal oscillation circuitry in crystal mode.
(Vpp)             24           GPIO Port A7:0. General-purpose inputs/outputs. Using the internal setting can configure it. In
PB1                                  addition, PA7 can be used as the external interrupt input. PA5:4 can be the compare inputs of
(SCK)             29                 Comparator. PA3:0 can be the group input of external interrupt.
PB0               13           GPIO Port B5. General-purpose input/output. Using the internal setting can configure it. In
(SDA)                                addition, PB5 can be used as the external Main IRQ input. It is used as Programming Voltage
PB7:6,4:2    19, 14, 6,              input in Programming mode.
                 3, 30          GPIO Port B1. General-purpose input/output. Using the internal setting can configure it. In
PC7:0                                addition, it is used as Serial Clock input in Programming mode.
PD3:0      32, 1, 17, 16       GPIO Port B0. General-purpose input/output or the voltage reference input for the Comparator.
            31, 2, 18, 15             Using the internal setting can configure it. In addition, it is used as Serial Data input/output in
             8, 7, 26, 25             Programming mode.
                                GPIO Port B7:6,4:2. General-purpose inputs/output. Using the internal setting can configure it. In
                                      addition, PB7 can be the PWM waveform output. PB6 can be set as external event/clock input
                                      for Timer 2. PB4 can be used as the Main nRESET input.
                                GPIO Port C7:0. General-purpose inputs/outputs. Using the internal setting can configure it. In
                                      addition, these pins can be used as the external interrupt inputs.
                                GPIO Port D3:0. General-purpose inputs/outputs. Using the internal setting can configure it.

4.2. PIN Assignment                      4.2.2. 28 PIN package
4.2.1. 32 PIN package

32 PC7
      31 PC3
            30 PB2
                  29 PB1
                        28 VDD
                              27 VSS
                                    26 PD1
                                           25 PD0
                                                 24 PB5
                                                       23 PA0
                                                             22 PA1
                                                                   21 PA2
                                                                         20 PA3
                                                                                19 PB7
                                                                                      18 PC1
                                                                                            17 PC5
                                                                                                                            28 PC7
                                                                                                                                   27 PC3
                                                                                                                                         26 PB2
                                                                                                                                               25 PB1
                                                                                                                                                     24 VDD
                                                                                                                                                           23 VSS
                                                                                                                                                                 22 PB5
                                                                                                                                                                       21 PA0
                                                                                                                                                                             20 PA1
                                                                                                                                                                                    19 PA2
                                                                                                                                                                                          18 PA3
                                                                                                                                                                                                17 PB7
                                                                                                                                                                                                      16 PC1
                                                                                                                                                                                                            15 PC5

                            SPMC802B                            SPMC802B

PC6 1
      PC2 2
            PB3 3
                  XO/R 4

                        XI 5
                              PB4 6
                                    PD2 7
                                           PD3 8
                                                 PA7 9
                                                       PA6 10
                                                             PA5 11
                                                                   PA4 12
                                                                         PB0 13
                                                                                PB6 14
                                                                                      PC0 15
                                                                                            PC4 16
                                                                                                                            PC6 1
                                                                                                                                   PC2 2
                                                                                                                                         PB3 3
                                                                                                                                               XO/R 4

                                                                                                                                                     XI 5
                                                                                                                                                           PB4 6
                                                                                                                                                                 PA7 7
                                                                                                                                                                       PA6 8
                                                                                                                                                                             PA5 9
                                                                                                                                                                                    PA4 10
                                                                                                                                                                                          PB0 11
                                                                                                                                                                                                PB6 12
                                                                                                                                                                                                      PC0 13
                                                                                                                                                                                                            PC4 14

Sunplus Technology Co., Ltd.        5                                   AUG. 07, 2002
                                                                             Version: 1.0
Proprietary & Confidential
Proprietary & Confidential   Sunplus Technology Co., Ltd.   PB3 1                                                                                           4.2.3. 24 PIN package20 PB2PC2 124 PC3
                                                            XO/R 2                                                                   SPMC802B19 PB1PB3 2                          23 PB2
                                                                      18 VDD                                                 XO/R 3                                               22 PB1
                                                                XI 3                             4.2.4. 20 PIN package17 VSS                                                      21 VDD
                                                             PB4 4    SPMC802B16 PB5                                             XI 4                                             20 VSS
                                                             PA7 5    15 PA0                                                  PB4 5                                               19 PB5
                                                             PA6 6    14 PA1                                                  PA7 6                                               18 PA0
                                                             PA5 7    13 PA2                                                  PA6 7                                               17 PA1
                                                             PA4 8    12 PA3                                                  PA5 8                                               16 PA2
                                                             PB0 9    11 PB7                                                  PA4 9                                               15 PA3
                                                             PB6 10                                                           PB0 10                                              14 PB7
                                                                                                                              PB6 11                                              13 PC1
                                                                                                                              PC0 12

                            6

                                                            XO/R 1                              4.2.6. 16 PIN package16 PB1   PB3 1                                               18 PB2  4.2.5. 18 PIN package
                                                                XI 2  SPMC802B                                       15 VDD  XO/R 2                                               17 PB1
                                                                                                                     14 VSS            SPMC802B                                   16 VDD                         SPMC802B
                                                             PB4 3                                                   13 PB5      XI 3                                             15 VSS
                                                             PA7 4                                                   12 PA0   PB4 4                                               14 PB5
                                                             PA6 5                                                   11 PA1   PA7 5                                               13 PA0
                                                             PA5 6                                                   10 PA2   PA6 6                                               12 PA1
                                                             PA4 7                                                   9 PA3    PA5 7                                               11 PA2
                                                             PB0 8                                                            PA4 8                                               10 PA3
                                                                                                                              PB0 9
    AUG. 07, 2002
Version: 1.0
                                                                                    SPMC802B

5. FUNCTIONAL DESCRPITIONS                                                I/O attribute. Setting the bit(s) to '1' will enforce the
                                                                          corresponding pad(s) to output mode. It is a write-only register.
SPMC802B is an OTP for SPMC02A emulating. The functional                  PA is used to store the data contents for output. Reading PA will
blocks have two kinds of control input. The first one is                  get the stored data when corresponding bit of DPA is set as output
configurable option. The other is programmable register.                  mode, or will get the pad status if it is in input mode.
Configurable options are used as permanent assignment. They
are configured with the program code in the same time. Once               There is a built-in Pull-Up/Down resistor on each pad. PA7:6
the configurable options are written to SPMC802B, they are                have pull-up resistors that is permanent in SPMC802B. PA5:4
unchangeable as the program code. The configurable options                can be configured with pull-up or pull-down resistors. These
are described in detail later. Programmable registers are used to         configurable pull-up/down resistors should be selected or enabled
control the functional blocks by the program. The program can             by configurable option first, and then can be controlled by users'
access the registers to achieve the desire functions.                     program through RPA.

There are two kinds of registers with different access methods.           The output mode on PA7:6 can be programmed as slow transition
The first kind of registers uses direct access as normal. The             outputs. Programming the bit slowe in RPA to '1' will enforce the
second kind of registers uses indexed write access for specific           output high to low transition time to 250ns 20% with 500pf pad
function. They are summarized as following. All of the function           loading at 2.0MHz CPU frequency.

registers will be set to 0 (except rt1 and rt0 in TCS1), when a reset     PA7 and PA3:0 are used as external interrupt inputs. The more
                                                                          details are described in section Interrupt. PA5:4 are used as
signal occurred. The bits rt1 and rt0 will be set to 1 when a reset       voltage compare inputs for Comparator function. They are
signal occurred.                                                          analog inputs to provide source voltage inputs. The more details
                                                                          are described in section Comparator.
5.1. Port A Group

The I/O port A has 8 programmable I/Os that are controlled by
data register PA, direction control register DPA, and pull-up/down
resistance control register RPA. DPA is used to control the pad

The corresponding pads are assigned for SPMC802B as following: (VDD = 5.0V)

PIN                             Rp  IN                                        OUT     Special Function
                                                                             -/8mA  IRQ1 interrupt input
PA7  5K Up Always                   Schmitt-Trigger                          -/8mA
                                                                             8/8mA  CMP1 compare input
PA6  5K Up Always                   Schmitt-Trigger                          8/8mA  CMP0 compare input
                                                                             8/8mA  IRQ0 interrupt input
PA5  100K Up/Down@rpa5                                                       8/8mA  IRQ0 interrupt input
                                                                             8/8mA  IRQ0 interrupt input
PA4  100K Up/Down@rpa4                                                       8/8mA  IRQ0 interrupt input

PA3  100K Up/Down@rpa3

PA2  100K Up/Down@rpa2

PA1  100K Up/Down@rpa1

PA0  100K Up/Down@rpa0

5.2. Port B Group                                                         There is a built-in Pull-Up/Down resistor on each pad except PB5.
                                                                          PB7, PB6, PB3, and PB0 can be configured with pull-up or
The I/O port B has 8 programmable I/Os that are controlled by             pull-down resistors. These configurable pull-up/down resistors
data register PB, direction control register DPB, and pull-up/down        should be selected by configurable option first, and then can be
resistance control register RPB. DPB is used to control the pad           controlled by users' program through RPB. PB5 does not have
I/O attribute. Setting the bit(s) to '1' will enforce the                 the internal resistor. For interrupt input on PB5, an external
corresponding pad(s) to output mode. It is a write-only register.         pull-up resistor is needed to maintain the interrupt function. PB4,
PB is used to store the data contents for output. Reading PB will         PB2, and PB1 have pull-up resistors. They can be controlled by
get the stored data when corresponding bit of DPB is set as output        users' program through RPB.
mode, or will get the pad status if it is in input mode.

Sunplus Technology Co., Ltd.                                         7            AUG. 07, 2002
                                                                                       Version: 1.0
Proprietary & Confidential
                                                                                     SPMC802B

In SPMC802B, the output mode on PB2 and PB1 can be an                  PB7 can be a PWM waveform output. PB6 can be an external
open-drain pin with slow transition by program. To achieve the         clock or event input for Timer2. PB5 is used as external interrupt
slow transition function, programming the bit slowe in RPA to '1'      input with falling-edge trigger. PB4 can be used as external
will enforce the output high to low transition time to 250ns 20%     active-low reset input by enabling the configurable option. PB0
with 50pf pad loading at 2.0MHz CPU frequency.                         can be reference voltage input for Comparator function. In case
                                                                       of using PB0 as external reference voltage input, the resistive
                                                                       pull-up/down should be disabled. The more details are described
                                                                       in related sections.

The corresponding pads are assigned for SPMC802B as following: (VDD = 5.0V)

PIN                             Rp  IN                                        OUT        Special Function
                                                                             8/8mA   PWM waveform output
PB7  100K Up/Down@rpb7                                                       8/8mA   External clock/event input
                                                                             -/8mA   IRQ0 interrupt input
PB6  100K Up/Down@rpb6                                                       8/8mA   External nRESET input
                                                                             8/8mA
PB5  No Pull-Up/Down                Schmitt-Trigger                          -/20mA  Comparator Vref input
                                                                             -/20mA
PB4  100K Up@rpb4                   Schmitt-Trigger                          8/8mA

PB3  100K Up/Down@rpb3

PB2  100K Up@rpb2

PB1  100K Up@rpb1

PB0  100K Up/Down@rpb0

5.3. Port C Group                                                      There is a built-in Pull-Up/Down resistor on each pad. These
                                                                       pull-up/down resistors should be selected either pull-up or
The I/O port C has 8 programmable I/Os that are controlled by          pull-down by configurable option first, and then can be controlled
data register PC, direction control register DPC, and pull-up/down     by users' program through RPC.
resistance control register RPC. DPC is used to control the pad
I/O attribute. Setting the bit(s) to '1' will enforce the              PC7:0 are used as external interrupt inputs. The more details are
corresponding pad(s) to output mode. It is a write-only register.      described in section Interrupt.
PC is used to store the data contents for output. Reading PC will
get the stored data when corresponding bit of DPC is set as output
mode, or will get the pad status if it is in input mode.

The corresponding pads are assigned for SPMC802B as following: (VDD = 5.0V)

PIN                             Rp  IN                                        OUT      Special Function
                                                                             8/8mA   IRQ2 interrupt input
PC7  100K Up/Down@rpc7                                                       8/8mA   IRQ2 interrupt input
                                                                             8/8mA   IRQ2 interrupt input
PC6  100K Up/Down@rpc6                                                       8/8mA   IRQ2 interrupt input
                                                                             8/8mA   IRQ2 interrupt input
PC5  100K Up/Down@rpc5                                                       8/8mA   IRQ2 interrupt input
                                                                             8/8mA   IRQ2 interrupt input
PC4  100K Up/Down@rpc4                                                       8/8mA   IRQ2 interrupt input

PC3  100K Up/Down@rpc3

PC2  100K Up/Down@rpc2

PC1  100K Up/Down@rpc1

PC0  100K Up/Down@rpc0

Sunplus Technology Co., Ltd.                                      8                AUG. 07, 2002
                                                                                        Version: 1.0
Proprietary & Confidential
                                                                                    SPMC802B

5.4. Port D Group                                                            get the stored data when corresponding bit of DPD is set as output
                                                                             mode, or will get the pad status if it is in input mode.
The I/O port D has 4 programmable I/Os that are controlled by
data register PD, direction control register DPD, and pull-up/down           There is a built-in Pull-Up resistor on each pad. These pull-up
resistance control register RPD. DPD is used to control the pad              resistors can be controlled by users' program through RPD.
I/O attribute. Setting the bit(s) to '1' will enforce the
corresponding pad(s) to output mode. It is a write-only register.
PD is used to store the data contents for output. Reading PD will

The corresponding pads are assigned for SPMC802B as following: (VDD = 5.0V)

PIN                             Rp        IN                                  OUT   Special Function
                                                                             8/8mA
PD3                         100K Up@rpd3                                     8/8mA
                                                                             8/8mA
PD2                         100K Up@rpd2                                     8/8mA

PD1                         100K Up@rpd1

PD0                         100K Up@rpd0

5.5. Interrupt

There are four kinds of interrupt, Software Interrupt, External              event until the active level condition is removed. IRQ1 and IRQ2
Interrupt, Timer Interrupt, and Comparator interrupt. Each of the            support edge trigger mode only.
last three interrupts has individual status (occurred or not) and
control (enable or not) registers, whereas Software Interrupt does           The external interrupt IRQ0 supports interrupt-flag-bit
not. In general, once an interrupt event occurs, the                         auto-clearing function. It is activated only when interrupt
corresponding flag bit will be set. If the related interrupt control         channels of IRQ1 is disabled. When the auto-clearing function is
bit is set to enable interrupt, an interrupt request signal will be          activated, the flag of IRQ0 will be cleared automatically as soon as
generated and will be dealt with by CPU for service. The                     the interrupt vector is accessed. The user software in interrupt
interrupt flag bits must be cleared in the interrupt service routine to      service routine does no need to check the flag because that flag
prevent program from deadlock in interrupt service routine.                  bit has been cleared by hardware. It is used to simplify the
                                                                             interrupt service routine only when the IRQ0 is the unique interrupt
Software interrupt is generated by the instruction BRK. The BRK              source of the system. If the Timer interrupts or Comparator
is an executable instruction interrupt; it is executed regardless of         interrupts are enabled with only IRQ0 being enabled as external
the state of the I-bit in the Processor Status Register Flag (inside         interrupt source, the external interrupt event due to IRQ0 might be
CPU). It jumps to interrupt routine when BRK occurred. As with               lost in case two interrupt events occur in the same time. To avoid
any instruction, interrupts pending during the previous instruction          the problem of IRQ0 loss, using IRQ1 or IRQ2 for external
is served.                                                                   interrupt channel, instead of using IRQ0, can solve it. However,
                                                                             no matter the auto-clearing function of interrupt flag is functional,
External interrupts are coming from IRQ0, IRQ1, or IRQ2. These               user software must clear the interrupt occurrence in the interrupt
IRQ signals are combined with the configurable options and                   service routine.
status/control registers to generate the interrupt events to CPU.
For all IRQ channels, each channel has individual interrupt control          There is a new configurable option, named irqac, to be added for
or status bits. Once an external interrupt is occurred, the flag will        future supporting. This option can disable the auto-clearing
be set and stays at set unless user software clears the flag. The            function of IRQ0 interrupt flag. The program tool to maintain the
interrupt request signal will be generated in case of the interrupt is       body consistency will control it.
enabled. Channel IRQ0 has a configurable option used to set the
trigger mode of the interrupt event. The trigger mode can be                 In SPMC802B, IRQ0 is come from either PB5 with falling-edge
selected as either edge trigger mode or level trigger mode.                  trigger or group input PA3:0 with rising-edge trigger. A
When the interrupt channel is enabled with edge trigger mode, an             configurable option is used to activate the group interrupt input on
active transition edge on the external interrupt inputs will generate        PA3:0. IRQ1 is come from PA7. IRQ2 is come from external
the interrupt. If the channel is enabled with level trigger mode,            interrupt group input, PC7:0.
the active level of the external interrupt inputs will set the interrupt

Sunplus Technology Co., Ltd.                                            9         AUG. 07, 2002
                                                                                       Version: 1.0
Proprietary & Confidential
                                                                                                    SPMC802B

The Timer 1 interrupt and the Comparator interrupt will be                   The additional counting stages perform the Power On Reset (POR)
described in detail in section Timer1 & Real Time Interrupt and              cycle for clock settling down during power up, the Real Time
section Comparator.                                                          Interrupt (RTI) function for timing applications, and watchdog
                                                                             Timer for function recovery. The POR and WDT functions are
5.6. Timer1 & Real Time Interrupt                                            described in detail in section WDT & Reset.

The clock input (XI/XO/R pins), fOSC, is internally divided by two to        For Real Time Interrupt, there is a pre-scalar to perform the
generate CPU clock, fCPU, for whole system. Timer 1 clock, fTM1,             periodic timing events. The pre-scalar is defined below. The
is come from CPU clock with the divisor either 1 or 4 setting by             timing events will set the flag and will generate interrupt for service
configurable option. The timer clock is fed into an 8-bit free-run           if the interrupt is enabled.
timer built as Timer 1 function. Timer 1 Count Register (TCR1) is
used to read out the current counting value of Timer 1. Once
TCR1 is overflow, it will set the corresponding flag and will
generate interrupt for service if the interrupt input is enabled.

rt1:0                              RTI Rate                                           WDT Reset time (=RTI/8)
                                fTM1=fCPU/1*
       Divisor                                fTM1=fCPU/4*                   Divisor  fTM1=fCPU/1*             fTM1=fCPU/4*
                                                                             16384
00     2048                     2.048ms       8.192ms                        32768    16.384ms                 66ms
                                                                             65536
01     4096                     4.096ms       16.384ms                       131072   32.768ms                 131ms

10     8192                     8.192ms       32.768ms                                66ms                     262ms

11     16384                    16.384ms      65.536ms                                131ms                    524ms

Note1: In this example, the CPU clock is fCPU = 1.0MHz (fOSC = 2.0MHz).
Note2: *The fTM1 is selected by configurable option fsel.

5.7. Timer2 & PWM                                                            5.8. Comparator

Timer 2 is a re-loadable 8-bit timer. It consists with an 8-bit              SPMC802B is built with two channels of voltage Comparator. It
prescale counter, a pre-load register, an 8-bit count-up counter,            can compare the external voltage input coming from PA4 or PA5
and a control block. The base clock input for Timer 2 fTIN2 can be           with the external voltage reference set up on PB0, or with the
either from CPU clock fCPU, or from external clock through PB6. It           internal voltage reference (1.24V). These two channels
is fed into an 8-bit prescale counter to generate the Timer 2 clock,         Comparator can be enabled with the setup of comparison criterion
fTM2. The prescalar for Timer 2 clock is set as 2 to the power of            and the reference source, and selectable interrupt input for event
the value. An 8-bit counter with a Pre-load Register consist the             service. The input operating range of the Comparator is 0.2V to
main counter of Timer 2. Timer 2 Count Register (TCR2) is used               (VDD-0.2)V.
to set up the pre-load value in write mode and to read out the
current counting value in read mode. Once the Timer 2 clock is               5.9. WAIT & STOP Mode
enabled, main counter will count up. When Timer 2 rolls over
from $FF to pre-load data, it generates overflow signal and                  There are two kinds of clock control mode supported by
reloads the pre-load data into the counting stage and counts up              SPMC802B as WAIT mode and STOP mode.
again. The overflow signal will also generate interrupt for service
if the interrupt function is enabled.                                        The WAIT mode function will disable CPU clock but leave the
                                                                             timer clock active, if the bit wait is set as '1'. Once the system
The PWM waveform generator consists with a 3-duty cycle PWM                  being entered the WAIT mode, the activated interrupt events will
generator, a 64-duty cycle PWM generator, and a control block for            recover the normal operation immediately from the next address of
PWM waveform output to PB7. The general I/O function on PB7                  WAIT mode interrupt point. To confirm the interrupt events can
will be disabled while the PWM output is enabled. There are two              wake up the CPU, the corresponding interrupt enable bits must be
kinds of waveform output can be selected, fixed 3-duty cycle                 set before entering the WAIT mode.
waveform output and programmable 64-duty cycle waveform
output. The overflow signal of Timer 2, is the base clock of PWM             The STOP mode function will disable whole system clock, if the bit
generator. It will feed into the 3-duty cycle waveform generator             stop is set as '1'. Once the system being entered the STOP
and the 64-duty cycle waveform generator.                                    mode, only the activated external interrupt events (from I/Os) can

Sunplus Technology Co., Ltd.                                           10                                    AUG. 07, 2002
                                                                                                                  Version: 1.0
Proprietary & Confidential
                                                                        SPMC802B

recover the normal operation from the next address of STOP              Stack Limit Register (SLR), System Guard Register (SGR),
mode interrupt point with 1024 fTM1 clock cycle recovery time for       System Control Register (SCR), and System Stop & Wait Register
stable oscillation. To confirm the external interrupt events can        (SNW). The read of these registers uses direct access.
wake up the system, the corresponding interrupt enable bits must        Reading the registers through page 0 addresses can get the
be set before entering the STOP mode.                                   contents directly. A specific write cycle, named indexed write
                                                                        cycle, is implemented to have higher reliability of content updates.
There are two write paths. One is come from direct write mode           The indexed addresses for these registers are same as the direct
through address $0008, another is come from indexed write mode          addresses used in read cycle.
through indexed address $08. The purpose for the dual write
paths is for backward compatibility. The option incap is used to        5.11.1. Indexed write cycle
inhibit the STOP function coming from the direct write cycle of
SNW to improve the system reliability. The indexed write for this       The procedure of indexed write cycle is formed with two
register will be described in detail later.                             consecutive write cycle of page 0. Only a write with address
                                                                        $003E, called write-index cycle, followed with a write with address
5.10. Reset                                                             $003F, called write-data cycle, can program the reset
                                                                        management registers. The intersections in between these two
There are five kinds of reset resource for the system, Power On         write cycles are allowed only for the code pre-fetches, means
Reset (POR), External Reset (PB4), Low Voltage Reset (LVR),             ROM area read cycles. If a ROM-write cycle or an access cycle
Watchdog Timer Reset (WDT), and Illegal Address Reset (IAR).            neither a ROM-read cycle nor a write-data cycle is executed after
These reset sources can be concluded as external events and             the write-index cycle, the indexed write cycle will be abnormal
internal events. The external events are come from the power            terminated without any data updates on these registers.
line, or external trigger event. The internal events are come from
the program exceptions or internal software reset event.                To prevent abnormal termination of the indexed write cycle,
                                                                        programmers should handle the cycle much carefully. The
5.11. Reset Management Registers                                        interrupts should be disabled to prevent unpredicted intersections.

There are four registers implemented for reset event management,

Sunplus Technology Co., Ltd.                                      11  AUG. 07, 2002
                                                                           Version: 1.0
Proprietary & Confidential
                                                                                                                        SPMC802B

6. ELECTRICAL CHARACTERISTICS

6.1. Item Definition

Symbol                               Definition                       Symbol                                    Definition
   VIH                      Input High Voltage                           IOH                    Output High Current (Source)
   VIL                      Input Low Voltage                            IOL                    Output Low Current (Sink)
   VTH                      Input Threshold Voltage                       IZ                    Output Leakage Current (Source)
  SFV                       Frequency Stability                          RP                     Pull-Up/Down Resistance
  DFV                       Frequency Deviation

6.2. Absolute Maximum Rating

        Characteristics         Symbol                    Min.           Typ.             Max.         Unit                         Condition

Storage Temperature             TSTR                      -40               -             125          C
Operating Ambient Temperature   TOPR                       0
Voltage Rating on Input          VIN                      -0.3              -              70          C
Voltage Rating on VDD                                     -0.3
                                                                            -        VDD +0.3          V

                                                                            -              7.0         V

Output Voltage                  VOUT                         0              -             VDD          V

Note: Stresses beyond those given in the Absolute Maximum Rating table may cause operational errors or damage to the device. For normal operational

conditions see AC/DC Electrical Characteristics.

6.3. Recommended Operating Conditions

        Characteristics         Symbol               Min.             Typ.           Max.        Unit                   Condition

Operating Supply Voltage        VDD                  3.0              -              5.5         V

CPU Clock (Internal CPU clock)  fCPU                 200K             -              6.0M        Hz                     VDD = 5.0V

Power Consumption               IDD                       -           5.0            -           mA                     fCPU = 6.0MHz @ VDD = 5.0V

Power Down Current*             IPD                       -           -              10          A                     VDD = 5.0V

Power Up Initial Voltage        VINIT                     -           -              0.5         V

Power On Reset Time             tPOR                 50               -              -           ms                     VDD starts from VINIT

LVR Trigger Voltage             VLVR                      -           2.2            -           V

Note: The power-down current is measured in SLEEP mode with all I/O pins in hi-impedance state and tied to VDD or VSS.

6.4. PIN Attribute Description (VDD = 5.0V, TA = 0C~70C)

Mnemonic                 Description              Symbol        Min.           Typ.        Max.        Unit                     Condition
XI, XO       Special Input Cell Pair for RC         SFV           -              -         5.0         %               (f5.5V-f4.5V)/f5.0V *
             oscillation                            DFV           -              -         10          %               VDD = 5.0V
PA7:6                                                RP           -             27                     K                fCPU_5.0V = 6.0MHz
             Input with Schmitt Trigger              VIH                         -           -          V
PA5:0        with Fixed Pull-Up R                    VIL        2.0              -           -          V               VOL = 0.5V
PB7:6, 3, 0  8mA Open-Drain Output                   IOL          -              -          0.8        mA               VIN = VSS
PC7:0                                                 IP                                     -         mA
             Input with Pull-Up/Down                 VIH        8.0            1.0           -          V               VOH = 2.4V
PB5          option                                  VIL          -              -           -          V               VOL = 0.5V
             8mA Output                              IOH                         -          1.4        mA               VIN = VDD or VSS
                                                     IOL        3.5              -           -         mA
             Input with Schmitt Trigger               IP          -              -           -          A
                                                     VIH                        50           -          V
                                                                8.0              -           -
                                                                8.0

                                                                  -
                                                                2.4

Sunplus Technology Co., Ltd.                                  12                                                                  AUG. 07, 2002
                                                                                                                                       Version: 1.0
Proprietary & Confidential
                                                                                                                              SPMC802B

Mnemonic                    Description    Symbol  Min.  Typ.  Max.                                                     Unit  Condition

          8mA Open-Drain Output            VIL     -     -     0.8                                                      V

                                           IOL     8.0   -     -                                                        mA    VOL = 0.5V

PB4       Input with Schmitt Trigger with  VIH     2.0   -     -                                                        V

          Pull-Up R                        VIL     -     -     0.8                                                      V

          8mA Output                       IOH     8.0   -     -                                                        mA    VOH = 2.4V

                                           IOL     8.0   -     -                                                        mA    VOL = 0.5V

                                           RP      70    100   130                                                      K     VIN = VSS = 0V

PB2:1     Input with Pull-Up R             VIH     3.5   -     -                                                        V
          20mA Open-Drain Output
                                           VIL     -     -     1.4                                                      V

                                           IOL     20    -     -                                                        mA    VOL = 0.5V

                                           IP      -     50    -                                                        A    VIN = VSS = 0V

PD3:0     Input with Pull-Up R             VIH     3.5   -     -                                                        V
          8mA Output
                                           VIL     -     -     1.4                                                      V

                                           IOH     8.0   -     -                                                        mA    VOH = 2.4V

                                           IOL     8.0   -     -                                                        mA    VOL = 0.5V

                                           IP      -     50    -                                                        A    VIN = VSS = 0V

All       I/O Port Hi-Z Leakage            IZ      -     -     10                                                       A    RP inactive

LVR       Threshold Voltage                VLVR    2.1   2.2   2.3                                                      V     Enable option

          Operating Current                ILVR    -     20    -                                                        A

Compare   Input Hysteresis Voltage         VHYS    -     30    -                                                        mV

          Input Common Mode Voltage        VICM    0.2   -     VDD -0.2                                                 V

          CMRR                             CMRR    50    -     -                                                        dB

          Response Time**                  tCV     -     -     400                                                      ns

          Compare Mode Change to           tCON    -     -     10                                                       s

          Output Valid***

          Operating Current                ICMP    -     -     10                                                       A    per Channel

Note1: *The frequency defined in this item is based on the CPU frequency. It is one-half of the oscillation frequency.

Note2: ** Response time measured with one comparator input at VDD/2, while the other input transitions from VSS to VDD.

Note3: *** tCON measured with Compare mode enable to output valid, while the internal reference voltage is selected from disable to enable and same setup of
              comparator inputs as the item tCV.

Sunplus Technology Co., Ltd.                     13                                                                         AUG. 07, 2002
                                                                                                                                 Version: 1.0
Proprietary & Confidential
                                                             SPMC802B

7. PACKAGE/PAD LOCATIONS

7.1. Package Information
7.1.1. PDIP 16

                                                  E1

                                D1                    A2  c

L1

                                           e  b   D1 Body Length
                                                  E1 Body Width
Body Size                       Lead Size         A2 Body Thickness
                                                  L1 Lead Length
D1 E1 A2 L1 b c e                                  b Lead Width
                                                   c Lead Thickness
750 250 130 115 18 10 100                          e Lead Pitch

All units are in mil. 1mil = 25.4m                                 PDIP-16-300

Sunplus Technology Co., Ltd.                14                                 AUG. 07, 2002
                                                                                    Version: 1.0
Proprietary & Confidential
                                                             SPMC802B

7.1.2. PDIP 18

                                                     E1

                                D1                       A2  c

                L1

                                           e      b  D1 Body Length
                                                     E1 Body Width
                Body Size       Lead Size            A2 Body Thickness
                                                     L1 Lead Length
                D1 E1 A2 L1 b c e                     b Lead Width
                                                      c Lead Thickness
900 250 130 115 18 10 100                             e Lead Pitch
All units are in mil. 1mil = 25.4m
                                                                       PDIP-18-300

Sunplus Technology Co., Ltd.                15                AUG. 07, 2002
                                                                   Version: 1.0
Proprietary & Confidential
                                                                    SPMC802B

7.1.3. PDIP 20

                                                            E1

                                D1                              A2  c

L1

                                                     e   b  D1 Body Length
                                                            E1 Body Width
                Body Size       Lead Size                   A2 Body Thickness
                                                            L1 Lead Length
                D1 E1 A2 L1 b c e                            b Lead Width
                                                             c Lead Thickness
1020 250 130 115 18 10 100                                   e Lead Pitch

                All units are in mil. 1mil = 25.4m                           PDIP-20-300

Sunplus Technology Co., Ltd.                       16                                    AUG. 07, 2002
                                                                                              Version: 1.0
Proprietary & Confidential
                                                                           SPMC802B

7.1.4. PDIP 24

                                                                   E1

                                                     D1                A2  c

L1

                                                             e  b  D1 Body Length
                                                                   E1 Body Width
                Body Size       Lead Size                          A2 Body Thickness
                                                                   L1 Lead Length
                D1 E1 A2 L1 b c e                                   b Lead Width
                                                                    c Lead Thickness
                1245 250 130 115 18 10 100                          e Lead Pitch

                All units are in mil. 1mil = 25.4m                                  PDIP-24-300

Sunplus Technology Co., Ltd.                           17                   AUG. 07, 2002
                                                                                 Version: 1.0
Proprietary & Confidential
                                                                SPMC802B

7.1.5. PDIP 28 (300mil)

                                                            E1

                                         D1                     A2  c

L1

                                                      e  b  D1 Body Length
                                                            E1 Body Width
                            Body Size  Lead Size            A2 Body Thickness
                                                            L1 Lead Length
    D1 E1 A2 L1                          b   c    e          b Lead Width
                                                             c Lead Thickness
    1388 290 130 115 18 10 100                               e Lead Pitch

    All units are in mil. 1mil = 25.4m                                       PDIP-28-300

Sunplus Technology Co., Ltd.                    18                   AUG. 07, 2002
                                                                          Version: 1.0
Proprietary & Confidential
                                                                  SPMC802B

7.1.6. PDIP 28 (600mil)

                                                          E1

                                         D1                   A2  c

L1

                                                    e  b  D1 Body Length
                                                          E1 Body Width
    Body Size                   Lead Size                 A2 Body Thickness
                                                          L1 Lead Length
    D1 E1 A2 L1 b                            c  e          b Lead Width
                                                           c Lead Thickness
    1348580 25950 1350 11050 18 10 100                     e Lead Pitch

    All units are in mil. 1mil = 25.4m                                     PDIP-28-3600

Sunplus Technology Co., Ltd.                  19                                        AUG. 07, 2002
                                                                                             Version: 1.0
Proprietary & Confidential
                                                                        SPMC802B

7.1.7. PDIP 32 (600mil)

                                                                    E1

                                             D1                         A2  c

L1

                                                              e  b  D1 Body Length
                                                                    E1 Body Width
        Body Size                        Lead Size                  A2 Body Thickness
                                                                    L1 Lead Length
    D1                      E1  A2  L1   b       c       e           b Lead Width
                                                                     c Lead Thickness
    1650 550 150 100                     18      10      100         e Lead Pitch

    All units are in mil. 1mil = 25.4m                                               PDIP-32-600

Sunplus Technology Co., Ltd.                       20                     AUG. 07, 2002
                                                                               Version: 1.0
Proprietary & Confidential
7.1.8. SOP 24 (300mil)                                                                                                        SPMC802B

                                                      D                                                                 E
                                                                                                                                                                      X

           y                                                                      c
24                                                                                                                       H

                                                                 13

                                                                                                         A2 A1                                               A

         pin 1 index                                                                                                                                      
                                                                                                                                           L1
1                                                                                                                                       L
                                                                                                                        detail X
    Symbol
         A                                                                                       12
        A1
        A2                                               e
         b                                                                       b
         c
         D                                               Min.    Dimension in mm                         Max.    Min.       Dimension in inch                   Max.
         E                                               2.362            Typ.                           2.642   0.093                Typ.                      0.104
         e                                               0.102           2.515                           0.305   0.004               0.099                      0.012
         H                                                                   -                                                          -
         L
        L1                                                   -   0.406                                       -      -       0.016                                  -
         y                                                   -   0.254                                       -      -       0.010                                  -
                                                         15.215  15.240                                  15.596  0.599      0.600                               0.614
                                                         7.391   7.493                                   7.595   0.291      0.295                               0.299
                                                             -   1.270                                       -      -       0.050                                  -
                                                         10.008  10.312                                  10.643  0.394      0.406                               0.419

                                                         0.406   0.889                                   1.270   0.016      0.035                               0.050
                                                            -       -                                    0.102      -          -                                0.004
                                                           00       -                                              00          -
                                                                                                           80                                                     80

Sunplus Technology Co., Ltd.                                                                       21                                        AUG. 07, 2002
                                                                                                                                                  Version: 1.0
Proprietary & Confidential
7.1.9. SOP 28 (300mil)                                                                                                                  SPMC802B

                                                              D                                                                      E
                                                                                                                                                                                   X

    y                                                                                                                     c
                                                                                                                                                                 H

28                                                                          15

                                                                                                                          A2 A1                                           A

          pin 1 index                                                                                                                                                  
1                                                                                                                                                       L1
                                                                                                                                                     L
                                                                                                                                     detail X

                                                                                                          14

                                                                 e
                                                                                        b

       Symbol                                                    Min.    Dimension in mm                          Max.    Min.       Dimension in inch                     Max.
                                                                 2.362            Typ.                            2.642   0.093                Typ.                        0.104
           A                                                     0.102               -                            0.305   0.004                  -                         0.012
          A1                                                                         -                                                           -
          A2
           b                                                         -   0.406                                        -      -                                      0.016     -
           c                                                         -   0.254                                        -      -                                      0.010     -
           D                                                     17.704                                           18.110  0.697                                            0.713
           E                                                     7.391      -                                     7.595   0.291                                        -   0.299
           e                                                         -      -                                         -      -                                         -      -
           H                                                     10.008  1.270                                    10.643  0.394                                     0.050  0.419
           L                                                                -                                                                                          -
           L1
           y                                                     0.406   -                                        1.270   0.016                                     -      0.050

                                                                 -       -                                        0.102          -                                  -      0.004

                                                                 00                                               80             00                                          80

Sunplus Technology Co., Ltd.                                                                                22                                                           AUG. 07, 2002
                                                                                                                                                                              Version: 1.0
Proprietary & Confidential
7.1.10. SOP 28 (330mil)                                                                                                             SPMC802B

                                                              D                                                                  E
                                                                                                                                                                               X

    y                                                                                                                     c
                                                                                                                                                                 H

28                                                                       15

                                                                                                                          A2 A1                                       A

          pin 1 index                                                                                                                                             
1                                                                                                                                                   L1
                                                                                                                                                 L
                                                                                                                                 detail X

                                                                                                          14

                                                                 e
                                                                                        b

       Symbol                                                     Min.   Dimension in mm                           Max.   Min.   Dimension in inch                  Max.
                                                                     -            Typ.                            2.845      -             Typ.                     0.112
           A                                                                         -                                                       -
          A1                                                     0.102               -                                -   0.004              -                         -
          A2                                                     2.362           2.489                            2.616   0.093           0.098                     0.103
           b                                                     0.355           0.406                            0.508   0.014           0.016                     0.020
           c                                                     0.203           0.254                            0.356   0.008           0.010                     0.014
           D                                                                                                      18.618                  0.713                     0.733
           E                                                         -           18.110                           8.534      -            0.331                     0.336
           e                                                     8.280           8.407                            1.422   0.326           0.050                     0.056
           H                                                     1.118           1.270                            12.116  0.044           0.465                     0.477
           L                                                     11.506          11.811                           1.905   0.453           0.036                     0.044
           L1                                                    1.499           0.914                            1.117   0.028           0.067                     0.075
           y                                                     0.711           1.702                            0.102   0.059              -                      0.004
                                                                                                                                             -
                                                                     -               -                              100      -                                       100
                                                                    00               -                                      00

Sunplus Technology Co., Ltd.                                                                                23                                                    AUG. 07, 2002
                                                                                                                                                                       Version: 1.0
Proprietary & Confidential
                                                                                                                             SPMC802B

7.1.11. SOP 32 (445mil)                  D                                                                                E

                          y                                                                                                                                       X

               30                                                          c
                                                                                                                   H
                            pin 1 index
                                                    17
                  1
                                                                                                            A2 A1                                              A
                   Symbol
                       A                                                                                                                                    
                       A1                                                                                                                     L1
                       A2                                                                                                                  L
                        b                                                                                                 detail X
                        c
                       D                                                                        16
                        E
                        e                e
                       H                                         b
                        L
                       L1                    Min.   Dimension in mm                                  Max.          Min.   Dimension in inch                       Max.
                        y                       -            Typ.                                   2.997             -             Typ.                          0.116
                                                                -                                                                     -
                                            0.102               -                                       -          0.004              -                              -
                                            2.565           2.692                                   2.819          0.101           0.106                          0.111
                                            0.356           0.406                                   0.508          0.014           0.016                          0.020
                                            0.152           0.203                                   0.305          0.006           0.008                          0.012
                                            20.142                                                  20.752         0.793           0.805                          0.817
                                            11.176          20.447                                  11.430         0.440           0.445                          0.450
                                            1.118           11.303                                  1.422          0.044           0.050                          0.056
                                            13.868          1.270                                   14.376         0.546           0.556                          0.566
                                            0.584           14.122                                  0.991          0.023           0.031                          0.039
                                            1.194           0.787                                   1.600          0.047           0.055                          0.063
                                                            1.397                                   0.102                             -                           0.004
                                                -                                                                     -               -                            100
                                               00               -                                     100            00
                                                                -

Sunplus Technology Co., Ltd.                      24                                                                                       AUG. 07, 2002
                                                                                                                                                Version: 1.0
Proprietary & Confidential
7.2. Ordering Information                                         SPMC802B

                                   Product Number           Package Type
                                    SPMC802B-C         Chip form
                                    SPMC802B-PD03      Package form - PDIP 16
                                    SPMC802B-PD04      Package form - PDIP 18
                                    SPMC802B-PD05      Package form - PDIP 20
                                    SPMC802B-PD06      Package form - PDIP 24
                                    SPMC802B-PD08      Package form - PDIP 28 (300mil)
                                    SPMC802B-PD09      Package form - PDIP 28 (600mil)
                                    SPMC802B-PD11      Package form - PDIP 32 (600mil)
                                    SPMC802B-PS04      Package form - SOP 24 (300mil)
                                    SPMC802B-PS05      Package form - SOP 28 (300mil)
                                    SPMC802B-PS06      Package form - SOP 28 (330mil)
                                    SPMC802B-PS08      Package form - SOP 32 (445mil)

Sunplus Technology Co., Ltd.                     25  AUG. 07, 2002
                                                          Version: 1.0
Proprietary & Confidential
                                                                   SPMC802B

8. DISCLAIMER

The information appearing in this publication is believed to be accurate.
Integrated circuits sold by Sunplus Technology are covered by the warranty and patent indemnification provisions stipulated in the terms of
sale only. SUNPLUS makes no warranty, express, statutory implied or by description regarding the information in this publication or
regarding the freedom of the described chip(s) from patent infringement. FURTHERMORE, SUNPLUS MAKES NO WARRANTY OF
MERCHANTABILITY OR FITNESS FOR ANY PURPOSE. SUNPLUS reserves the right to halt production or alter the specifications and
prices at any time without notice. Accordingly, the reader is cautioned to verify that the data sheets and other information in this
publication are current before placing orders. Products described herein are intended for use in normal commercial applications.
Applications involving unusual environmental or reliability requirements, e.g. military equipment or medical life support equipment, are
specifically not recommended without additional processing by SUNPLUS for such applications. Please note that application circuits
illustrated in this document are for reference purposes only.

Sunplus Technology Co., Ltd.  26  AUG. 07, 2002
                                       Version: 1.0
Proprietary & Confidential
9. REVISION HISTORY                                        SPMC802B

Date           Revision #                     Description                           Page
                                                                                      27
AUG. 07, 2002  1.0              Original

Sunplus Technology Co., Ltd.            27               AUG. 07, 2002
                                                              Version: 1.0
Proprietary & Confidential
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved